FI115562B - Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning - Google Patents

Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning Download PDF

Info

Publication number
FI115562B
FI115562B FI20020594A FI20020594A FI115562B FI 115562 B FI115562 B FI 115562B FI 20020594 A FI20020594 A FI 20020594A FI 20020594 A FI20020594 A FI 20020594A FI 115562 B FI115562 B FI 115562B
Authority
FI
Finland
Prior art keywords
peripheral unit
power consumption
maximum
electronic device
value
Prior art date
Application number
FI20020594A
Other languages
English (en)
Finnish (fi)
Other versions
FI20020594A (sv
FI20020594A0 (sv
Inventor
Kimmo Mylly
Original Assignee
Nokia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=8563662&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=FI115562(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Nokia Corp filed Critical Nokia Corp
Priority to FI20020594A priority Critical patent/FI115562B/sv
Publication of FI20020594A0 publication Critical patent/FI20020594A0/sv
Priority to KR10-2004-7015016A priority patent/KR20040097207A/ko
Priority to US10/401,338 priority patent/US7278033B2/en
Priority to JP2003579071A priority patent/JP2005521152A/ja
Priority to AU2003212408A priority patent/AU2003212408A1/en
Priority to PCT/FI2003/000233 priority patent/WO2003081407A1/en
Priority to CNA038070103A priority patent/CN1643478A/zh
Priority to EP03708304A priority patent/EP1488306A1/en
Publication of FI20020594A publication Critical patent/FI20020594A/sv
Publication of FI115562B publication Critical patent/FI115562B/sv
Application granted granted Critical
Priority to US13/902,227 priority patent/USRE45542E1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3225Monitoring of peripheral devices of memory devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)

Claims (25)

1. Förfarande för bestämning av effektförbrukning i en elektronik-anordning (1), tili vilken kopplas en periferienhet (2), tili vilken effekt 5 mätäs frän elektronikanordningen (1), kännetecknat därav, att för effektförbrukningen bestäms ätminstone ett första maximivärde och ett andra maximivärde, som är större än det första maximivärdet, och att mellan elektronikanordningen (1) och periferienheten (2) sätts maxi-mumet av periferienhetens (2) effektförbrukning i ett värde, som är vä-10 sentligen mellan sagda första och andra maximivärden.
2. Förfarande enligt patentkrav 1, kännetecknat därav, att sagda första maximigräns används som ett normalvärde för effektförbrukning, varvid periferienhetens (2) effektförbrukning sätts vid startperioden 15 högst tili väsentligen samma värde som sagda första maximigräns.
3. Förfarande enligt patentkrav 1 eller 2, kännetecknat därav, att sagda andra maximigräns används som det största tillatna värdet för effektförbrukningen. 20
4. Förfarande enligt nägot av patentkraven 1, 2 eller 3, kännetecknat därav, att mellan elektronikanordningen (1) och periferienheten (2) överförs meddelanden för att sätta periferienhetens effektförbrukning tili nägot värde väsentligen mellan sagda första maximigräns och andra 25 maximigräns. :-‘‘i
5. Förfarande enligt nägot av patentkraven 1—4, kännetecknat därav, att ätminstone ett innehäll lagras hos periferienheten (2) för att använ-das i samband med elektronikanordningen (1) varvid vid lagring av 30 innehället periferienhetens (2) effektförbrukning sätts i ett värde som motsvarar sagda andra maximigräns, och vid användning av innehället / . periferienhetens (2) effektförbrukning sätts i ett värde som motsvarar *sagda första maximigräns. 35
6. Förfarande enligt nägot av patentkraven 1—5, kännetecknat därav, att ätminstone en klocksignal bildas i periferienheten (2) och att reg- 115562 lering av periferienhetens (2) effektförbrukning utförs genom att reglera frekvensen av sagda ätminstone en klocksignal.
7. Förfarande enligt nägot av patentkraven 1—6, kännetecknat därav, 5 att periferienheten (2) omfattar ätminstone en buss och att regiering av periferienhetens (2) effektförbrukning utförs genom att reglera periferienhetens (2) bussbredd.
8. Förfarande eniigt nägot av patentkraven 1—7, kännetecknat därav, 10 att tvä eller flera minnesblock (14a-14d) är bildade för periferienheten (2), varvid regiering av periferienhetens (2) effektförbrukning utförs genom att reglera mängden av minnesblock (14a-14d) som behandlas av periferienheten (2) väsentligen samtidigt.
9. System som omfattar en elektronikanordning (1) som omfattar medel (7) för koppling av en periferienhet (2) och medel (8) för matning av effekt tili periferienheten (2), vilket system omfattar medel (7, 10, 14) för bestämning av effektförbrukningen, kännetecknat därav, att ät-' minstone ett första maximivärde och ett andra maximivärde, som är 20 större än det första maximivärdet är bestämda för effektförbrukningen, och att medel för bestämning av effektförbrukningen omfattar medel (3, t. 13, 16, 17) för att sätta maximumet av periferienhetens (2) effektför brukning i ett värde, som är mellan sagda första maximivärde och andra maximivärde. 25
··· 10. System enligt patentkrav9, kännetecknat därav, att det omfattar :: medel (7, 10) för att överföra meddelanden mellan elektronik- v.,: anordningen (1) och periferienheten (2) för att sätta periferienhetens effektförbrukning tili ett nägot värde väsentligen mellan sagda första * * 30 maximigräns och andra maximigräns.
11. System enligt patentkrav 9 eller 10, kännetecknat därav, att ; periferienheten (2) omfattar ätminstone medel (16) för att bilda ät minstone en klocksignal och att systemet omfattar medel (7, 10,13) för : 35 att reglera periferienhetens (2) effektförbrukning genom att reglera frek vensen av sagda ätminstone en klocksignal. 115562
12. System enligt patentkrav 9, 10 eller 11, kännetecknat därav, att periferienheten (2) omfattar ätminstone en buss och att systemet om-fattar medel (7, 10, 13) för att utföra regiering av periferienhetens (2) effektförbrukning genom att reglera periferienhetens (2) bussbredd. 5
13. System enligt nagot av patentkraven 9—12, kännetecknat därav, att tvä eller flera minnesblock (14a-14d) är bildade för periferienheten (2), och att medlen (7, 10, 13) för regiering av periferienhetens (2) effektförbruk omfattar medel (13, 18a-18d) för att reglera mängden av 10 minnesblock (14a-14d) som behandlas av periferienheten (2) väsent-ligen samtidigt.
14. System enligt nagot av patentkraven 9-13, kännetecknat därav, att elektronikanordningen (1) är en portabel elektronikanordning (1). 15
15. System enligt patentkrav 14, kännetecknat därav, att det omfattar medel (6) för att utföra funktioner av en mobil station.
16. Elektronikanordning (1) som omfattar medel (7) för koppling av en 20 periferienhet (2) och medel (8) för matning av effekt till periferienheten (2), samt medel (7, 10, 14) för bestämning av effektförbrukningen, kännetecknad därav, att ätminstone ett första maximivärde och ett andra maximivärde, som är större än det första maximivärdet är be- » * ' stämda för effektförbrukningen, och att medlen för bestämning av 25 effektförbrukningen omfattar medel (3) för att sätta maximumet av peri-ferienhetens (2) effektförbrukning i ett värde, som är mellan sagda •: första maximivärde och andra maximivärde. » I * ♦ I
17. Elektronikanordning (1) enligt patentkrav 16, kännetecknad därav, ;:· 30 att den omfattar medel (7, 10) för sändning av meddelanden frän peri- : : ferienheten (2) och mottagning av desamma frän periferienheten (2) för att sätta periferienhetens effektförbrukning tili nägot värde väsentligen I mellan sagda första maximigräns och andra maximigräns. » : 35
18. Elektronikanordning (1) enligt patentkrav 16 eller 17, känne tecknad därav, att den är en portabel elektronikanordning (1). 115562
19. Elektronikanordning (1) enligt patentkrav 18, kännetecknad därav, att den omfattar medel för att utföra funktioner av en mobil station.
20. Periferienhet (2) som omfattar medel (10) för koppling av en 5 periferienhet (2) till en elektronikanordning (1) frän vilken effekt som behövs vid användning av periferienheten (2) är anordnad att matas till periferienheten (2), kännetecknad därav, att ätminstone ett första maximivärde och ett andra maximivärde, som är större än det första maximivärdet är bestämda för effektförbrukningen, och att periferi-10 enheten omfattar medel (13, 16, 17) för att sätta maximumet av effekt-förbrukningen i ett värde, som är mellan sagda första maximivärde och andra maximivärde.
21. Periferienhet (2) enligt patentkrav 20, kännetecknad därav, att ät-15 minstone ett innehäll är lagrad i periferienheten (2) för att användas i samband med elektronikanordningen (1).
22. Periferienhet (2) enligt patentkrav 20 eller 21, kännetecknad därav, att periferienheten (2) omfattar medel (16) för att bilda ät- 20 minstone en klocksignal och medel (13) för att reglera periferienhetens (2) effektförbrukning genom att reglera frekvensen av sagda ät-minstone en klocksignal. I t * fr ·
23. Periferienhet (2) enligt patentkrav 20, 21 eller 22, kännetecknad 25 därav, att periferienheten (2) omfattar minst en buss och medel (13) för att reglera periferienhetens (2) effektförbrukning genom att reglera peri-ferienhetens (2) bussbredd. * · I fr fr
24. Periferienhet (2) enligt nägot av patentkraven 20—23, känne-30 tecknad därav, att tvä eller flera minnesblock (14a-14d) är bildade för :' periferienheten (2), och att medlen (7, 10, 13) för regiering av periferi enhetens (2) effektförbruk omfattar medel (13, 18a-18d) för att reglera ; mängden av minnesblock (14a-14d) som behandlas av periferienheten (2) väsentligen samtidigt. : 35
25. Periferienhet (2) enligt nägot av patentkraven 20—24, kännetecknad av att den är en MultiMediaCard™ periferienhet.
FI20020594A 2002-03-27 2002-03-27 Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning FI115562B (sv)

Priority Applications (9)

Application Number Priority Date Filing Date Title
FI20020594A FI115562B (sv) 2002-03-27 2002-03-27 Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning
EP03708304A EP1488306A1 (en) 2002-03-27 2003-03-26 A method and a system for determining the power consumption in connection with an electronic device, and an electronic device
JP2003579071A JP2005521152A (ja) 2002-03-27 2003-03-26 電子装置と関連して電力消費量を決定するための方法およびシステム、ならびに電子装置
US10/401,338 US7278033B2 (en) 2002-03-27 2003-03-26 Method and a system for determining the power consumption in connection with an electronic device, and an electronic device
KR10-2004-7015016A KR20040097207A (ko) 2002-03-27 2003-03-26 전자 장치와 관련하여 소비 전력을 결정하는 방법 및시스템, 및 그 전자 장치
AU2003212408A AU2003212408A1 (en) 2002-03-27 2003-03-26 A method and a system for determining the power consumption in connection with an electronic device, and an electronic device
PCT/FI2003/000233 WO2003081407A1 (en) 2002-03-27 2003-03-26 A method and a system for determining the power consumption in connection with an electronic device, and an electronic device
CNA038070103A CN1643478A (zh) 2002-03-27 2003-03-26 用于确定与电子设备相关的功率消耗的方法和系统、以及电子设备
US13/902,227 USRE45542E1 (en) 2002-03-27 2013-05-24 Method and a system for determining the power consumption in connection with an electronic device, and an electronic device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI20020594 2002-03-27
FI20020594A FI115562B (sv) 2002-03-27 2002-03-27 Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning

Publications (3)

Publication Number Publication Date
FI20020594A0 FI20020594A0 (sv) 2002-03-27
FI20020594A FI20020594A (sv) 2003-09-28
FI115562B true FI115562B (sv) 2005-05-31

Family

ID=8563662

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20020594A FI115562B (sv) 2002-03-27 2002-03-27 Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning

Country Status (8)

Country Link
US (2) US7278033B2 (sv)
EP (1) EP1488306A1 (sv)
JP (1) JP2005521152A (sv)
KR (1) KR20040097207A (sv)
CN (1) CN1643478A (sv)
AU (1) AU2003212408A1 (sv)
FI (1) FI115562B (sv)
WO (1) WO2003081407A1 (sv)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006195569A (ja) * 2005-01-11 2006-07-27 Sony Corp 記憶装置
US7793059B2 (en) 2006-01-18 2010-09-07 Apple Inc. Interleaving policies for flash memory
TWI316662B (en) * 2006-03-29 2009-11-01 Via Tech Inc Computer system with non-support hyper-transport processor and controlling method of hyper-transport bus thereof
US7876814B2 (en) * 2007-02-23 2011-01-25 Kyocera Corporation Modem card configured to compensate for power supply
US8539169B1 (en) * 2007-12-21 2013-09-17 Emc Corporation Managing power consumption of a storage system
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
US8312299B2 (en) * 2008-03-28 2012-11-13 Packet Digital Method and apparatus for dynamic power management control using serial bus management protocols
KR101451853B1 (ko) * 2009-01-06 2014-10-23 삼성전자주식회사 화상형성장치, 통합 인터페이스 장치, 및 옵션 유닛 이용 방법
EP2411919A4 (en) * 2009-03-26 2013-09-11 Sierra Wireless Inc METHOD AND APPARATUS FOR CONTROLLING THE OPERATING CONDITIONS OF A PERIPHERAL DEVICE BASED ON AN INTERCONNECTION MODE
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US20120016606A1 (en) * 2010-02-25 2012-01-19 Emmanuel Petit Power Profiling for Embedded System Design
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
CN105700667B (zh) * 2012-01-31 2018-11-09 联想(北京)有限公司 应用运行方法和电子设备
US20130212408A1 (en) * 2012-02-09 2013-08-15 Kenneth W. Fernald Regulating a clock frequency of a peripheral
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US10133557B1 (en) * 2013-01-11 2018-11-20 Mentor Graphics Corporation Modifying code to reduce redundant or unnecessary power usage
US9698604B1 (en) * 2013-09-27 2017-07-04 Western Digital Technologies, Inc. Extending high power delivery to an incompatible device by emulating a compatible device
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
CN106294251B (zh) * 2015-05-27 2020-12-18 联想(北京)有限公司 电子设备及其管理方法
US10896138B2 (en) * 2016-05-27 2021-01-19 Apple Inc. Dynamically controlling random access memory retention in a wireless device
US11580224B2 (en) * 2019-12-13 2023-02-14 Target Brands, Inc. Power detection for identifying suspicious devices

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59200327A (ja) 1983-04-26 1984-11-13 Nec Corp 周辺装置の制御方式
AU629019B2 (en) * 1989-09-08 1992-09-24 Apple Computer, Inc. Power management for a laptop computer
US5396635A (en) * 1990-06-01 1995-03-07 Vadem Corporation Power conservation apparatus having multiple power reduction levels dependent upon the activity of the computer system
US5483656A (en) 1993-01-14 1996-01-09 Apple Computer, Inc. System for managing power consumption of devices coupled to a common bus
US5532945A (en) * 1994-06-17 1996-07-02 Intel Corporation Power budgetting in a computer system having removable devices
US5752050A (en) 1994-10-04 1998-05-12 Intel Corporation Method and apparatus for managing power consumption of external devices for personal computers using a power management coordinator
US6092209A (en) 1994-10-04 2000-07-18 Intel Corporation Method and apparatus for managing power consumption of peripheral devices of personal computers
US5606704A (en) 1994-10-26 1997-02-25 Intel Corporation Active power down for PC card I/O applications
US5613130A (en) 1994-11-10 1997-03-18 Vadem Corporation Card voltage switching and protection
JPH08147076A (ja) 1994-11-22 1996-06-07 Seiko Epson Corp 情報処理装置
AU4519596A (en) * 1994-12-22 1996-07-10 Intel Corporation Power budgeting with device specific characterization of power consumption
US5768147A (en) 1995-03-23 1998-06-16 Intel Corporation Method and apparatus for determining the voltage requirements of a removable system resource
JPH08314587A (ja) 1995-05-15 1996-11-29 Nec Corp 省電力電源回路
US5758171A (en) 1995-07-05 1998-05-26 Cirrus Logic, Inc. Apparatus and method for reading back socket power status information
US5996083A (en) * 1995-08-11 1999-11-30 Hewlett-Packard Company Microprocessor having software controllable power consumption
WO1998041987A1 (fr) 1997-03-19 1998-09-24 Hitachi, Ltd. Dispositif et procede de production d'un signal numerique a l'aide d'une memoire a largeur de bus variable et dispositif et procede d'enregistrement du signal numerique
US5884086A (en) * 1997-04-15 1999-03-16 International Business Machines Corporation System and method for voltage switching to supply various voltages and power levels to a peripheral device
US5892729A (en) * 1997-07-25 1999-04-06 Lucent Technologies Inc. Power savings for memory arrays
CA2338622A1 (en) * 1998-07-30 2000-02-10 Airnet Communications Corporation Broadband power management (power banking) within a broadband multi-carrier base station transceiver system
US6178514B1 (en) * 1998-07-31 2001-01-23 Bradley C. Wood Method and apparatus for connecting a device to a bus carrying power and a signal
US6901457B1 (en) 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
DE19963675B4 (de) 1999-12-29 2004-10-07 Wincor Nixdorf International Gmbh Automatisches Erhöhen der Betriebsspannung bei Peripheriegeräten
JP3461323B2 (ja) 2000-03-28 2003-10-27 シャープ株式会社 Pcカード
US6785830B1 (en) 2000-07-21 2004-08-31 Sierra Wireless, Inc. PC radio card capable of operating at a nonstandard power output level by limiting the current being drawn from a power amplifier
JP4316838B2 (ja) * 2002-05-16 2009-08-19 富士通株式会社 デバイスドライバおよびデバイス

Also Published As

Publication number Publication date
CN1643478A (zh) 2005-07-20
JP2005521152A (ja) 2005-07-14
EP1488306A1 (en) 2004-12-22
FI20020594A (sv) 2003-09-28
KR20040097207A (ko) 2004-11-17
FI20020594A0 (sv) 2002-03-27
US20030188205A1 (en) 2003-10-02
US7278033B2 (en) 2007-10-02
USRE45542E1 (en) 2015-06-02
AU2003212408A1 (en) 2003-10-08
WO2003081407A1 (en) 2003-10-02

Similar Documents

Publication Publication Date Title
FI115562B (sv) Förfarande och system för bestämning av effektförbrukning i samband med elektronikanordning och elektronikanordning
US20200371579A1 (en) Bandwidth based power management for peripheral component interconnect express devices
US8661281B2 (en) USB HUB and power management method thereof
US8615620B2 (en) Wireless internet access device, SD control chip, and method for data communication
US7024504B2 (en) Data transfer control device, electronic equipment and data transfer control method
US8160645B2 (en) Apparatus and method for supporting SIM card in mobile communication terminal having multiple modems
US5727168A (en) I/O card, cable connected to the I/O card, and method for saving power of I/O card
US10162402B2 (en) Serial communication method
US10133524B2 (en) Electronic apparatus, wireless communication device, and power control method
US20050060587A1 (en) Method and system for providing power management for an integrated gigabit Ethernet controller
US20040008633A1 (en) Network accessing system for computer and method of controlling the same
WO2001039167A1 (en) Display system
LU100947B1 (en) Device connection system and method of operation
JP2004078881A (ja) Pdaと無線通信システムとの統合インターフェイス用の回路と動作方式
US20050278469A1 (en) Computer system and control method of the same
JP2008198187A (ja) 電力を効率的に管理できるシステム・イン・パッケージ半導体装置及びそれによる電力管理方法
US7050840B2 (en) Wireless transmission apparatus
US20020174375A1 (en) Apparatus of controlling supply of device drive clocks
CN116868177A (zh) 控制芯片的方法和集成电路系统
US8667610B2 (en) Portable computer and charging method thereof
CN106708239A (zh) 一种功耗调整方法及装置
US7385941B2 (en) Power saving control method for a wireless communication module
US8854211B2 (en) Integrated circuit card system and a data transmission method thereof
EP1179193B1 (en) Method and apparatus for high frequency alternating current power distribution
US20230083174A1 (en) Port controller and electronic device

Legal Events

Date Code Title Description
FG Patent granted

Ref document number: 115562

Country of ref document: FI

PC Transfer of assignment of patent

Owner name: MEMORY TECHNOLOGIES LLC

MA Patent expired