WO2023287174A1 - 컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터 - Google Patents
컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터 Download PDFInfo
- Publication number
- WO2023287174A1 WO2023287174A1 PCT/KR2022/010146 KR2022010146W WO2023287174A1 WO 2023287174 A1 WO2023287174 A1 WO 2023287174A1 KR 2022010146 W KR2022010146 W KR 2022010146W WO 2023287174 A1 WO2023287174 A1 WO 2023287174A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- semiconductor layer
- electrode
- transistor
- drain
- Prior art date
Links
- 239000000463 material Substances 0.000 title claims abstract description 58
- 239000004065 semiconductor Substances 0.000 claims abstract description 108
- 239000000758 substrate Substances 0.000 claims abstract description 14
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 22
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 18
- 229910052710 silicon Inorganic materials 0.000 claims description 18
- 239000010703 silicon Substances 0.000 claims description 18
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 13
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 12
- 229910052732 germanium Inorganic materials 0.000 claims description 12
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 11
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 11
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 8
- 239000010936 titanium Substances 0.000 claims description 8
- 229910052735 hafnium Inorganic materials 0.000 claims description 7
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 claims description 7
- 229910052697 platinum Inorganic materials 0.000 claims description 7
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 claims description 6
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 6
- 229910052721 tungsten Inorganic materials 0.000 claims description 6
- 239000010937 tungsten Substances 0.000 claims description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 4
- 229910017052 cobalt Inorganic materials 0.000 claims description 4
- 239000010941 cobalt Substances 0.000 claims description 4
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 4
- 229910052715 tantalum Inorganic materials 0.000 claims description 4
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 4
- 229910052719 titanium Inorganic materials 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 170
- 238000010586 diagram Methods 0.000 description 11
- 230000005641 tunneling Effects 0.000 description 11
- 238000000034 method Methods 0.000 description 8
- 230000014509 gene expression Effects 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 7
- 230000003247 decreasing effect Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 230000005684 electric field Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000005452 bending Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- -1 oxide Substances 0.000 description 1
- 230000036470 plasma concentration Effects 0.000 description 1
- 235000015067 sauces Nutrition 0.000 description 1
- WNUPENMBHHEARK-UHFFFAOYSA-N silicon tungsten Chemical compound [Si].[W] WNUPENMBHHEARK-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 230000005476 size effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7391—Gated diode structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76243—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0657—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
- H01L29/0665—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
- H01L29/0669—Nanowires or nanotubes
- H01L29/0676—Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41741—Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7788—Vertical transistors
Definitions
- the present invention relates to a horizontal structure and a vertical structure transistor, and more particularly, to a technical concept of improving ambipolar current and on-current characteristics of a transistor.
- MOSFET metal oxide semiconductor field effect transistor
- MOSFETs cannot lower SS (subthreshold swing) to less than 60 mV/dec due to device operation characteristics, and thus have limitations in satisfying voltage scale down required for semiconductor integration in the future.
- TTFTs tunnel field-effect transistors
- the TFET has a p(source)-i(channel)-n(drain) structure, and can have an SS of 60 mV/dec or less, so it has fast switching and low power characteristics that can be driven at a low driving voltage (V DD ).
- V DD driving voltage
- the off current is lower than that of existing MOSFETs, so standby power consumption can be reduced.
- An object of the present invention is to provide a transistor capable of reducing an ambipolar current and increasing an on-state current by applying a compact drain, doping-less, and heterogeneous material structure.
- the present invention is intended to provide a transistor with a low unit cost and easy mass production due to a simple manufacturing process.
- a transistor having a horizontal structure includes a substrate including a buried oxide (BOX) layer and an active layer formed on the buried oxide layer, an insulating layer formed on the substrate, and a drain formed on the insulating layer. It may include an electrode layer including an electrode, a gate electrode, and a source electrode, wherein the active layer includes a first semiconductor layer corresponding to the drain region, a second semiconductor layer corresponding to the channel region, and a third semiconductor layer corresponding to the source region. Including, the first semiconductor layer may be formed to a thickness thinner than the second semiconductor layer, and the third semiconductor layer may be formed of a material having a lower band-gap than the second semiconductor layer.
- BOX buried oxide
- the drain electrode is formed of a material having a first work function
- the gate electrode is formed of a material having a second work function greater than the first work function
- the source electrode is formed of a material having a second work function greater than the first work function. It may be formed of a material having a 3 work function.
- the drain electrode includes at least one of hafnium (Hf), tantalum (Ta), and titanium (Ti), the gate electrode includes a tungsten (W) material, and the source electrode includes platinum ( It may include at least one of Pt), nickel (Ni), and cobalt (Co).
- the active layer may be formed of a silicon (Si) layer formed to a thickness of 1 nm to 3 nm as the first semiconductor layer.
- the active layer may include a silicon-germanium (SiGe) layer formed as a second semiconductor layer and a germanium (Ge) layer formed as a third semiconductor layer.
- SiGe silicon-germanium
- Ge germanium
- the second semiconductor layer may be formed of a silicon (Si) material and a germanium (Ge) material at a ratio of 6:4.
- the insulating layer is formed under the drain electrode and formed on the drain insulating layer containing silicon oxide (SiO 2 ), formed on the bottom of the gate electrode and formed on the gate insulating layer containing hafnium oxide (HfO 2 ) and the bottom of the source electrode. and a source insulating layer including silicon oxide (SiO 2 ).
- a vertical structure transistor includes a semiconductor core including a buried oxide (BOX) having an active layer formed on an outer circumferential surface, an insulating layer formed on the semiconductor core, and a drain electrode formed on the insulating layer.
- the drain electrode is formed of a material having a first work function
- the gate electrode is formed of a material having a second work function greater than the first work function
- the source electrode is formed of a material having a second work function greater than the first work function. It may be formed of a material having a 3 work function.
- the active layer may form a silicon (Si) layer formed to a thickness of 1 nm to 3 nm as the first semiconductor layer.
- the active layer may form a silicon-germanium (SiGe) layer as a second semiconductor layer and a germanium (Ge) layer as a third semiconductor layer.
- SiGe silicon-germanium
- Ge germanium
- the present invention can reduce the ambipolar current and increase the on-state current by implementing a transistor based on a compact drain, dopingless, and hetero-material structure.
- the present invention can provide a transistor that can be easily mass-produced at a low unit cost due to a simple manufacturing process.
- FIGS. 1A to 1B are diagrams for explaining a transistor having a horizontal structure according to an exemplary embodiment.
- FIGS. 2A to 2G are diagrams for explaining electrical characteristics of a transistor having a horizontal structure according to an exemplary embodiment.
- FIG. 3 is a diagram for explaining a transistor having a vertical structure according to another embodiment.
- a component refers to said other component. It may be directly connected to the element or connected through another component (eg, a third component).
- the expression “device configured to” can mean that the device is “capable of” in conjunction with other devices or components.
- a processor configured (or configured) to perform A, B, and C may include a dedicated processor (eg, embedded processor) to perform the operation, or by executing one or more software programs stored in a memory device.
- a dedicated processor eg, embedded processor
- a general-purpose processor eg, CPU or application processor
- FIGS. 1A to 1B are diagrams for explaining a transistor having a horizontal structure according to an exemplary embodiment.
- FIG. 1A shows a transistor 100 having a horizontal structure according to an embodiment
- FIG. 1B shows a cross-sectional view (A-A′) of the transistor 100 shown in FIG. 1A. do.
- the transistor 100 reduces the ambipolar current and reduces the on-current by applying a compact drain, dopingless, and hetero-material structure. can increase
- the transistor 100 can be easily mass-produced at a low unit cost due to a simple manufacturing process.
- the transistor 100 includes substrates 110, 120, 131, 132, and 133, an insulating layer 140 formed on the substrate, and electrode layers 151, 152, and 153 formed on the insulating layer.
- substrates 110, 120, 131, 132, and 133 an insulating layer 140 formed on the substrate
- electrode layers 151, 152, and 153 formed on the insulating layer.
- the substrate may include a buried oxide (BOX) layer 120 and an active layer formed on the buried oxide layer 120, the active layer comprising a first semiconductor layer 131 corresponding to a drain region;
- a second semiconductor layer 132 corresponding to a channel region (ie, a gate region) and a third semiconductor layer 133 corresponding to a source region may be included.
- the electrode layer includes a drain electrode 151, a gate electrode 152, and a source electrode ( 153) may be included.
- the substrate may be a silicon-on-insulator (SOI) substrate in which a silicon (Si)-based base layer 110, a buried oxide layer 120, and a silicon layer are stacked.
- SOI silicon-on-insulator
- the insulating layer 140 includes a drain insulating layer formed under the drain electrode 151, a gate insulating layer formed under the gate electrode 152, and a source insulating layer formed under the source electrode 153. can do. That is, although the insulating layer 140 is represented as a single layer in FIG. 1B, in the insulating layer 140 according to an embodiment, each of the drain insulating layer, the gate insulating layer, and the source insulating layer has a predetermined interval (L g, D , L g, S ) and may be formed spaced apart in the horizontal direction.
- the drain insulating layer and the source insulating layer of the insulating layer 140 may include silicon oxide (SiO 2 ), and the gate insulating layer may include hafnium oxide (HfO 2 ).
- the insulating layer 140 is formed as a drain insulating layer with a relatively thick thickness (eg, 30 ⁇ of silicon oxide (SiO 2 ) to reduce the ambipolar current, and to obtain a subthreshold swing (SS))
- a thin thickness eg, 20 ⁇ high-k hafnium oxide (HfO 2 ) is formed as a gate insulating layer, and a relatively thin thickness (eg, 5 ⁇ silicon oxide (eg, 5 ⁇ silicon oxide) to increase the on-current).
- SiO 2 may be formed as the source insulating layer.
- the drain-to-gate distance (L g,D ) and the gate-to-source distance (L g,S ) of the electrode layer may be optimized to reduce the ambipolar current and increase the on-current.
- the electrode layer may be designed with a drain-to-gate distance (L g,D ) of 15 nm and a gate-to-source distance (L g,S ) of 3 nm.
- the electrode layer may be designed such that the lengths of the drain electrode 151, the gate electrode 152, and the source electrode 153 are 32 nm, 50 nm, and 44 nm, respectively.
- the drain electrode 151 is formed of a material having a first work function
- the gate electrode 152 is formed of a material having a second work function greater than the first work function
- the source electrode 153 may be formed of a material having a third work function greater than the second work function.
- the first work function may be 4.25 eV to 4.33 eV
- the second work function may be 4.5 eV
- the third work function may be 5.0 eV to 5.15 eV.
- the drain electrode 151 includes at least one of hafnium (Hf), tantalum (Ta), and titanium (Ti), and the gate electrode 152 includes a tungsten (W) material, ,
- the source electrode 153 may include at least one of platinum (Pt), nickel (Ni), and cobalt (Co).
- the drain electrode 151 is formed of a hafnium (Hf) electrode
- the gate electrode 152 is formed of a tungsten (W) electrode
- the source electrode 153 is formed of a platinum (Pt) electrode.
- the electrode layer uses hafnium (Hf) metal having a low work function of 3.9 eV as the drain electrode 151 to form n-type charge plasma, and uses intrinsic silicon Tungsten (W) metal having a work function of 4.4 eV similar to the work function is used for the gate electrode 152, and platinum having a large work function of 5.9 eV to form a p-type charge plasma. (Pt) metal may be used as the source electrode 153 .
- the transistor 100 optimizes the work functions of the drain electrode 151 and the source electrode 153, so that the drain electrode 151, the first semiconductor layer 131, the source electrode 153 and Based on the charge plasma phenomenon due to the difference in work function between the third semiconductor layers 133, the same effect as when the first semiconductor layer 131 and the third semiconductor layer 133 were doped with n-type and p-type can be applied. there is.
- the charge plasma phenomenon causes bending of the energy band of the semiconductor due to the difference in work function between the metal and the semiconductor when a junction composed of metal, oxide, and semiconductor is formed. (bending) is induced, and even though it is not directly doped, it means a phenomenon in which the semiconductor becomes as if it was doped with n-type or p-type. At this time, the induced charge in the semiconductor is expressed as charge plasma.
- the transistor 100 applies the same effect as that of doping the semiconductor layer through a charge plasma phenomenon without a direct doping process, such that dopant diffusion, mismatch potential, random dopant fluctuation (RDF), low throughput and Problems caused by the doping process, such as low mobility, can be improved, and electrical properties can be improved through this.
- a charge plasma phenomenon without a direct doping process, such that dopant diffusion, mismatch potential, random dopant fluctuation (RDF), low throughput and Problems caused by the doping process, such as low mobility, can be improved, and electrical properties can be improved through this.
- the first semiconductor layer 131 is formed to have a thinner thickness than the second semiconductor layer 132, and the third semiconductor layer 133 has a band gap greater than the second semiconductor layer 132 ( band-gap) may be formed of a low material.
- a silicon (Si) layer formed to a thickness (T CD ) of 1 nm to 3 nm is formed as the first semiconductor layer 131, and a silicon-germanium (SiGe) layer is formed as the second semiconductor layer 132. and a germanium (Ge) layer may be formed as the third semiconductor layer 133 .
- the second semiconductor layer 132 may be formed of a silicon (Si) material and a germanium (Ge) material in a ratio of 6:4.
- the second semiconductor layer 132 is Si 0 . It may be a semiconductor layer based on 6 Ge 0.4 .
- the second semiconductor layer 132 and the third semiconductor layer 133 have a thickness (T body ) of 10 nm, a uniform charge plasma concentration may be maintained.
- the thickness T CD of the silicon (Si)-based first semiconductor layer 131 corresponding to the drain region is defined as the second semiconductor layer 132 and the third semiconductor layer.
- the band gap of the drain region can be higher than that of the channel due to the quantum size effect, and through this, when a negative voltage is applied to the gate electrode 152, Since the tunneling width between the drain-channel region is increased, the ambipolar current can be suppressed.
- the second semiconductor layer 132 corresponding to the channel region is implemented with a silicon-germanium (SiGe) material
- the third semiconductor layer 133 corresponding to the source region is made of silicon.
- - Can be implemented with a germanium (Ge) material with a lower band gap than germanium (SiGe) material, through which, when a positive voltage is applied to the gate electrode 152, the tunneling width between the source-channel region is reduced to secure a high on-current can do.
- the transistor 100 can reduce ambipolar current and increase on-state current by applying a compact drain, doping-less, and heterogeneous material structure, and can improve problems caused by a doping process.
- the transistor 100 can be easily mass-produced at a low unit cost due to a simple manufacturing process.
- the substrate of the transistor 100 includes a channel region and a substrate on which a silicon (Si)-based base layer 110, a buried oxide layer 120, and a silicon layer having a thickness of 3 nm or less are formed.
- a process of depositing the second semiconductor layer 132 and the third semiconductor layer 133 on the etched channel region and the source region, respectively. can be formed through
- the unetched silicon layer may be the first semiconductor layer 131 .
- the transistor 100 sequentially stacks the insulating layer 140 and the electrode layers 151, 152, and 153 on the substrate on which the first to third semiconductor layers 131, 132, and 133 are formed. can be formed
- the transistor 100 according to an embodiment can be easily formed through a simple manufacturing process as described above.
- FIGS. 2A to 2G are diagrams for explaining electrical characteristics of a transistor having a horizontal structure according to an exemplary embodiment.
- reference numeral 210 denotes energy band diagrams of device A and device B
- reference numeral 220 denotes a comparison result of electrical characteristics (IV curves) of device A and device B.
- a graph inserted into the current-voltage curve graph of reference numeral 220 shows an energy band gap (E G ) according to a silicon (Si) thickness (t ch ).
- Reference numeral 230 shows energy band diagrams of device A and device C
- reference numeral 240 shows a comparison result of electrical characteristics (I-V curve) of device A and device C
- the y-axis in reference numeral 240 is a logarithmic scale (log scale) and linear scale are both shown.
- Reference numerals 250 and 260 denote energy band diagrams of device A and device D (transistors having a horizontal structure according to an embodiment) according to gate voltages (V G ), and reference numeral 270 denotes device A and device D diagrams. The comparison result of the electrical characteristics (IV curve) of device D is shown.
- Devices A to D indicated by reference numerals 210 to 270 denote transistors designed based on the parameters listed in Table 1 below.
- device A represents a transistor in which the drain region, channel region, and source region are formed of a material (thickness) of Si (10 nm)
- device B represents a transistor in which the drain region, channel region, and source region are respectively Si (3 nm), Si ( 10 nm) and Si (10 nm) of materials (thickness).
- device C represents a transistor (structure for improving on-current characteristics) in which a drain region, a channel region, and a source region are each formed of materials (thickness) of Si (10 nm), SiGe (10 nm), and Ge (10 nm), and device D Is a transistor according to an embodiment in which the drain region, the channel region, and the source region are formed of materials (thickness) of Si (3 nm), SiGe (10 nm), and Ge (10 nm) (structure for improving ambipolar current and on-current characteristics) indicates
- Table 2 below shows a comparison result of bandgap (E G ), electric field ( ⁇ ), BTBT probability (band-to-band tunneling rate), and ambipolar current magnitude of device A and device B.
- V G -1.5V
- V D 1.0V Device A device B Drain E G 1.12eV ⁇ 1.27eV Electric field ⁇ @ drain-channel 9.8x10 5V/cm > 9.3x10 5V/cm BTBT Probability@ Drain-Channel 1.59x10 23 #/cm 3 s > 1.08x10 21 #/cm 3 s Ambipolar-current 3.3x10 -14 A > 2.4x10 -16 A
- device B has an increased bandgap of the drain region due to a thinner drain region than device A, so when a negative voltage is applied to the gate electrode, the drain- Device B was confirmed to have a lower ambipolar current than device A because the BTBT probability between channels decreased and the tunneling probability between the drain-channel region decreased.
- device A's amp bipolar current is 3.3x10 -14 A
- device B is 2.4x10 -16 A
- device B is about 1/100 of device A's amp bipolar current. confirmed to have current.
- the device B has an effect of reducing the ambipolar current by applying the compact drain structure.
- Table 3 shows the results of comparison of bandgap (E G ), electric field ( ⁇ ), BTBT probability, and on-current magnitude of device A and device C.
- V G 1.5V
- V D 1.0V Device A device C Channel/Source E G 1.12 / 1.12eV ⁇ 0.84 / 0.64eV Electric field ⁇ @ drain-channel 2.6x10 6V/cm ⁇ 3.2x10 6 V/cm BTBT Probability@ Drain-Channel 4.25x10 32 #/cm 3 s ⁇ 1.17x10 33 #/cm 3 s on-current 2.0x10 -5 A ⁇ 9.6x10 -5 A
- device C has a hetero-material structure by applying a silicon (Si) drain region, a silicon-germanium (SiGe) channel region, and a germanium (Ge) source region. Since the energy bandgap between the channel region and the source region decreased, and as a result, when a positive voltage was applied to the gate electrode, the BTBT probability between the channel and source region increased and the tunneling probability between the channel and source region increased. It was confirmed that it has a higher on-current than A.
- the on-current of device A is 2.0x10 -5 A
- device C is 9.6x10 -5 A
- device C has about 5 times the on-current of device A. confirmed to be
- device C has an effect of increasing on-current by applying a heterogeneous material structure.
- Table 4 shows a comparison result of ambipolar current and on-current of device A and device D (transistor according to an embodiment).
- device D is a transistor to which both a compact drain and a heterogeneous material structure are applied, and the band gap of the drain region is increased, and the energy band gap of the channel region and the source region is decreased. Therefore, it was confirmed that the drain-channel BTBT probability decreased when a negative voltage was applied to the gate electrode, and the channel-source BTBT probability increased when a positive voltage was applied to the gate electrode.
- device D was confirmed to have lower ambipolar current and higher on-state current than device A because the drain-to-channel tunneling probability decreased and the channel-to-source tunneling probability increased.
- device A has an ambipolar current and on-current of 3.3x10 -14 A and 2.0x10 -5 A
- device D has an ambipolar current and on-current of 3.0x10 -17 A and 8.6x10 -5 A, respectively
- Device D was confirmed to have about 1/100 of device A's level of ambipolar current and 4 times level of on-current.
- the device D may simultaneously implement effects of reducing ambipolar current and increasing on-state current by simultaneously applying a compact drain and a heterogeneous material structure.
- FIG. 3 is a diagram for explaining a transistor having a vertical structure according to another embodiment.
- FIG. 3 is a diagram for explaining another embodiment of the horizontal structure transistor according to the embodiment described with reference to FIGS. 1A to 2G. A description overlapping with the description will be omitted.
- a transistor 300 includes a semiconductor core 310 including a buried oxide (BOX) having active layers 311, 312, and 313 formed on an outer circumferential surface thereof, and a semiconductor core 310 ) may include insulating layers 321 , 322 , and 323 formed on the insulating layers 321 , 322 , and 323 , and electrode layers 331 , 332 , and 333 formed on the insulating layers 321 , 322 , and 323 .
- BOX buried oxide
- the electrode layer may include the drain electrode 331, the gate electrode 332, and the source electrode 333
- the insulating layer may include the drain insulating layer 321, the gate insulating layer 322, and the source insulating layer 323.
- the drain insulating layer 321 and the source insulating layer 323 may include silicon oxide (SiO 2 ), and the gate insulating layer 322 may include hafnium oxide (HfO 2 ).
- the electrode layer may be designed to have a distance between the drain electrode 331 and the gate electrode 332 larger than a predetermined critical distance, and through this, the drain current-gate voltage (I D -V G ) characteristic of the am The bipolar current can be reduced.
- the insulating layer is formed as the drain insulating layer 321 with a relatively thick thickness (eg, 30 ⁇ of silicon oxide (SiO 2 ) to reduce the ambipolar current, and to obtain a subthreshold swing (SS))
- a relatively thick thickness eg, 30 ⁇ of silicon oxide (SiO 2 ) to reduce the ambipolar current, and to obtain a subthreshold swing (SS)
- a thin thickness eg, 20 ⁇ of high-k hafnium oxide (HfO 2 ) is formed as the gate insulating layer 322, and a relatively thin thickness (eg, 5 ⁇ of Silicon oxide (SiO 2 ) may be formed as the source insulating layer 323 .
- the drain electrode 331 is formed of a material having a first work function
- the gate electrode 332 is formed of a material having a second work function greater than the first work function
- the source electrode 333 may be formed of a material having a third work function greater than the second work function.
- the drain electrode 331 includes at least one of hafnium (Hf), tantalum (Ta), and titanium (Ti), and the gate electrode 332 includes a tungsten (W) material.
- the source electrode 333 may include at least one of platinum (Pt), nickel (Ni), and cobalt (Co).
- the drain electrode 331 is formed of a hafnium (Hf) electrode
- the gate electrode 332 is formed of a tungsten (W) electrode
- the source electrode 333 is formed of a platinum (Pt) electrode.
- the active layer includes a first semiconductor layer 311 corresponding to a drain region, a second semiconductor layer 312 formed under the first semiconductor layer 311 and corresponding to a gate region, and a second semiconductor layer 311 corresponding to a drain region.
- a third semiconductor layer 313 formed under the layer 312 and corresponding to the source region may be included.
- the first semiconductor layer 311 is formed to a thickness smaller than that of the second semiconductor layer 312, and the third semiconductor layer 313 has a band-gap greater than that of the second semiconductor layer 312. It can be made of low materials.
- a silicon (Si) layer formed to a thickness (T CD ) of 1 nm to 3 nm is formed as the first semiconductor layer 311, and a silicon-germanium (SiGe) layer is formed as the second semiconductor layer 312. and a germanium (Ge) layer may be formed as the third semiconductor layer 313 .
- the present invention it is possible to reduce the ambipolar current and increase the on-state current by implementing a transistor based on a compact drain, dopingless, and hetero-material structure.
- the present invention it is possible to provide a transistor that can be easily mass-produced at a low unit cost due to a simple manufacturing process.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Nanotechnology (AREA)
- Manufacturing & Machinery (AREA)
- Materials Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
본 발명은 컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터에 관한 것으로서, 일실시예에 따른 트랜지스터는 매립형 산화물(buried oxide, BOX)층과 매립형 산화물층 상에 형성된 활성층을 구비하는 기판과, 기판 상에 형성된 절연층 및 절연층 상에 형성되고 드레인 전극, 게이트 전극 및 소스 전극을 구비하는 전극층을 포함할 수 있으며, 여기서 활성층은 드레인 영역에 대응되는 제1 반도체층, 채널 영역에 대응되는 제2 반도체층 및 소스 영역에 대응되는 제3 반도체층을 포함하되, 제1 반도체층은 제2 반도체층 보다 얇은 두께로 형성되고, 제3 반도체층은 제2 반도체층 보다 밴드갭(band-gap)이 낮은 물질로 형성될 수 있다.
Description
본 발명은 수평 구조 및 수직 구조의 트랜지스터에 관한 것으로, 보다 상세하게는 트랜지스터의 앰바이폴라 전류 및 온 전류 특성을 개선하는 기술적 사상에 관한 것이다.
현재 집적 회로에서 빠른 스위칭 속도 및 고주파 동작과 같은 우수한 전기적 특성을 보이는 MOSFET(metal oxide semiconductor field effect transistor)이 스위칭 소자로 사용되고 있다.
그러나, MOSFET은 소자 동작 특성 상 SS(subthreshold swing)을 60mV/dec 미만으로 낮출 수 없어, 향후 반도체 집적화에 필요한 전압 스케일 다운(scale down)을 만족하기에 한계가 있다.
이에, MOSFET과 달리 채널 영역의 결핍(depletion) 및 인버전(inversion) 없이 소스-채널-드레인 간 터널링(tunneling)을 통해 동작하여 60mV/dec의 SS 한계가 없는 TTFT(tunnel field-effect transistor)가 MOSFET를 대체하는 저전력 소자로 연구되고 있다.
구체적으로, TFET는 p(source)-i(channel)-n(drain) 구조를 가지며, 60mV/dec 이하의 SS를 가질 수 있어 빠른 스위칭 및 낮은 구동 전압(VDD)에서 구동 가능한 저전력 특성을 가지고 있으며, 특히 오프(off) 전류가 기존 MOSFET 보다 낮아 대기전력 소모를 줄일 수 있다.
그러나, TFET는 영역별 가전자대(valence band)와 전도대(conduction band)간 퀀텀 터널링(quantum tunneling) 현상으로 전류가 유도 되므로, 높은 온(on) 전류 특성 확보가 매우 어렵다는 문제가 있다.
또한, TFET는 게이트에 음의 전압 인가 시 드레인 영역의 전도대와 채널간 터널링 폭(width)이 감소하며, 전자 터널링이 가능해져 앰바이폴라(ambipolar) 전류가 흐르는 현상이 존재하므로, 기존 MOSFET을 대체하기 위해서는 높은 온 전류 확보와 앰바이폴라 전류의 억제가 필요하다.
이에, TFET에서 온 전류 및 앰바이폴라 전류의 개선을 위한 연구가 지속되고 있으나, 이에 대한 기존 연구들은 공정 난이도가 높아 실 구현이 어렵다는 문제가 있다.
본 발명은 컴팩트 드레인, 도핑리스 및 이종 물질 구조를 적용하여 앰바이폴라 전류를 감소 시키고 온 전류를 증가 시킬 수 있는 트랜지스터를 제공하고자 한다.
또한, 본 발명은 단순한 제조 공정으로 인해 낮은 단가와 대량 생산에 용이한 트랜지스터를 제공하고자 한다.
본 발명의 일실시예에 따른 수평 구조의 트랜지스터는 매립형 산화물(buried oxide, BOX)층과 매립형 산화물층 상에 형성된 활성층을 구비하는 기판과, 기판 상에 형성된 절연층 및 절연층 상에 형성되고 드레인 전극, 게이트 전극 및 소스 전극을 구비하는 전극층을 포함할 수 있으며, 여기서 활성층은 드레인 영역에 대응되는 제1 반도체층, 채널 영역에 대응되는 제2 반도체층 및 소스 영역에 대응되는 제3 반도체층을 포함하되, 제1 반도체층은 제2 반도체층 보다 얇은 두께로 형성되고, 제3 반도체층은 제2 반도체층 보다 밴드갭(band-gap)이 낮은 물질로 형성될 수 있다.
일측에 따르면, 전극층은 드레인 전극이 제1 일함수를 갖는 물질로 형성되고, 게이트 전극이 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 소스 전극이 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성될 수 있다.
일측에 따르면, 전극층은 드레인 전극이 하프늄(Hf), 탄탈럼(Ta) 및 티타늄(Ti) 중 적어도 하나의 물질을 포함하고, 게이트 전극이 텅스텐(W) 물질을 포함하며, 소스 전극이 백금(Pt), 니켈(Ni) 및 코발트(Co) 중 적어도 하나의 물질을 포함할 수 있다.
일측에 따르면, 활성층은 1 nm 내지 3 nm의 두께로 형성된 실리콘(Si) 층이 제1 반도체층으로 형성될 수 있다.
일측에 따르면, 활성층은 실리콘-게르마늄(SiGe) 층이 제2 반도체층으로 형성되고, 게르마늄(Ge) 층이 제3 반도체층으로 형성될 수 있다.
일측에 따르면, 제2 반도체층은 실리콘(Si) 물질과 게르마늄(Ge) 물질이 6:4의 비율로 형성될 수 있다.
일측에 따르면, 절연층은 드레인 전극 하부에 형성되고 실리콘 산화물(SiO2)을 포함하는 드레인 절연층, 게이트 전극 하부에 형성되고 하프늄 산화물(HfO2)을 포함하는 게이트 절연층 및 소스 전극 하부에 형성되고 실리콘 산화물(SiO2)을 포함하는 소스 절연층을 포함할 수 있다.
본 발명의 다른 실시예에 따른 수직 구조의 트랜지스터는 외주면에 활성층이 형성된 매립형 산화물(buried oxide, BOX)을 포함하는 반도체 코어와, 반도체 코어 상에 형성된 절연층 및 절연층 상에 형성되고, 드레인 전극, 게이트 전극 및 소스 전극을 구비하는 전극층을 포함하고, 여기서 활성층은 드레인 영역에 대응되는 제1 반도체층, 제1 반도체층 하부에 형성되고 게이트 영역에 대응되는 제2 반도체층 및 제2 반도체층 하부에 형성되고 소스 영역에 대응되는 제3 반도체층을 포함하되, 제1 반도체층은 제2 반도체층 보다 얇은 두께로 형성되고, 제3 반도체층은 제2 반도체층 보다 밴드갭(band-gap)이 낮은 물질로 형성될 수 있다.
일측에 따르면, 전극층은 드레인 전극이 제1 일함수를 갖는 물질로 형성되고, 게이트 전극이 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 소스 전극이 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성될 수 있다.
일측에 따르면, 활성층은 1 nm 내지 3 nm의 두께로 형성된 실리콘(Si) 층을 제1 반도체층으로 형성할 수 있다.
일측에 따르면, 활성층은 실리콘-게르마늄(SiGe) 층을 제2 반도체층으로 형성하고, 게르마늄(Ge) 층을 제3 반도체층으로 형성할 수 있다.
일실시예에 따르면, 본 발명은 컴팩트 드레인(compact drain), 도핑리스(dopingless) 및 이종 물질(hetero-material) 구조 기반의 트랜지스터를 구현하여 앰바이폴라 전류를 감소 시키고 온 전류를 증가 시킬 수 있다.
일실시예에 따르면, 본 발명은 단순한 제조 공정으로 인해 낮은 단가로 용이하게 대량 생산할 수 있는 트랜지스터를 제공할 수 있다.
도 1a 내지 도 1b는 일실시예에 따른 수평 구조의 트랜지스터를 설명하기 위한 도면이다.
도 2a 내지 도 2g는 일실시예에 따른 수평 구조의 트랜지스터의 전기적 특성을 설명하기 위한 도면이다.
도 3은 다른 실시예에 따른 수직 구조의 트랜지스터를 설명하기 위한 도면이다.
이하, 본 문서의 다양한 실시 예들이 첨부된 도면을 참조하여 기재된다.
실시 예 및 이에 사용된 용어들은 본 문서에 기재된 기술을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 해당 실시 예의 다양한 변경, 균등물, 및/또는 대체물을 포함하는 것으로 이해되어야 한다.
하기에서 다양한 실시 예들을 설명에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다.
그리고 후술되는 용어들은 다양한 실시 예들에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
도면의 설명과 관련하여, 유사한 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다.
단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함할 수 있다.
본 문서에서, "A 또는 B" 또는 "A 및/또는 B 중 적어도 하나" 등의 표현은 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다.
"제1," "제2," "첫째," 또는 "둘째," 등의 표현들은 해당 구성요소들을, 순서 또는 중요도에 상관없이 수식할 수 있고, 한 구성요소를 다른 구성요소와 구분하기 위해 사용될 뿐 해당 구성요소들을 한정하지 않는다.
어떤(예: 제1) 구성요소가 다른(예: 제2) 구성요소에 "(기능적으로 또는 통신적으로) 연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 어떤 구성요소가 상기 다른 구성요소에 직접적으로 연결되거나, 다른 구성요소(예: 제3 구성요소)를 통하여 연결될 수 있다.
본 명세서에서, "~하도록 구성된(또는 설정된)(configured to)"은 상황에 따라, 예를 들면, 하드웨어적 또는 소프트웨어적으로 "~에 적합한," "~하는 능력을 가지는," "~하도록 변경된," "~하도록 만들어진," "~를 할 수 있는," 또는 "~하도록 설계된"과 상호 호환적으로(interchangeably) 사용될 수 있다.
어떤 상황에서는, "~하도록 구성된 장치"라는 표현은, 그 장치가 다른 장치 또는 부품들과 함께 "~할 수 있는" 것을 의미할 수 있다.
예를 들면, 문구 "A, B, 및 C를 수행하도록 구성된(또는 설정된) 프로세서"는 해당 동작을 수행하기 위한 전용 프로세서(예: 임베디드 프로세서), 또는 메모리 장치에 저장된 하나 이상의 소프트웨어 프로그램들을 실행함으로써, 해당 동작들을 수행할 수 있는 범용 프로세서(예: CPU 또는 application processor)를 의미할 수 있다.
또한, '또는' 이라는 용어는 배타적 논리합 'exclusive or' 이기보다는 포함적인 논리합 'inclusive or' 를 의미한다.
즉, 달리 언급되지 않는 한 또는 문맥으로부터 명확하지 않는 한, 'x가 a 또는 b를 이용한다' 라는 표현은 포함적인 자연 순열들(natural inclusive permutations) 중 어느 하나를 의미한다.
상술한 구체적인 실시 예들에서, 발명에 포함되는 구성 요소는 제시된 구체적인 실시 예에 따라 단수 또는 복수로 표현되었다.
그러나, 단수 또는 복수의 표현은 설명의 편의를 위해 제시한 상황에 적합하게 선택된 것으로서, 상술한 실시 예들이 단수 또는 복수의 구성 요소에 제한되는 것은 아니며, 복수로 표현된 구성 요소라 하더라도 단수로 구성되거나, 단수로 표현된 구성 요소라 하더라도 복수로 구성될 수 있다.
한편 발명의 설명에서는 구체적인 실시 예에 관해 설명하였으나, 다양한 실시 예들이 내포하는 기술적 사상의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다.
그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 아니되며 후술하는 청구범위뿐만 아니라 이 청구범위와 균등한 것들에 의해 정해져야 한다.
도 1a 내지 도 1b는 일실시예에 따른 수평 구조의 트랜지스터를 설명하기 위한 도면이다.
도 1a 내지 도 1b를 참조하면, 도 1a는 일실시예에 따른 수평 구조의 트랜지스터(100)를 도시하고, 도 1b는 도 1a에 도시된 트랜지스터(100)의 단면도(A-A')를 도시한다.
도 1a 내지 도 1b에 따르면, 일실시예에 따른 트랜지스터(100)는 컴팩트 드레인(compact drain), 도핑리스(dopingless) 및 이종 물질(hetero-material) 구조를 적용하여 앰바이폴라 전류를 감소 시키고 온 전류를 증가 시킬 수 있다.
또한, 트랜지스터(100)는 단순한 제조 공정으로 인해 낮은 단가로 용이하게 대량 생산될 수 있다.
이를 위해, 일실시예에 따른 트랜지스터(100)는 기판(110, 120, 131, 132, 133)과, 기판 상에 형성된 절연층(140) 및 절연층 상에 형성된 전극층(151, 152, 153)을 포함할 수 있다.
구체적으로, 기판은 매립형 산화물(buried oxide, BOX)층(120)과, 매립형 산화물층(120) 상에 형성된 활성층을 구비할 수 있으며, 활성층은 드레인 영역에 대응되는 제1 반도체층(131), 채널 영역(즉, 게이트 영역)에 대응되는 제2 반도체층(132) 및 소스 영역에 대응되는 제3 반도체층(133)을 포함할 수 있다.
또한, 전극층은 제1 반도체층(131), 제2 반도체층(132) 및 제3 반도체층(133) 각각에 대응되는 영역에 형성되는 드레인 전극(151), 게이트 전극(152) 및 소스 전극(153)을 포함할 수 있다.
예를 들면, 기판은 실리콘(Si) 기반의 베이스층(110)과, 매립형 산화물층(120) 및 실리콘층이 적층 형성되는 SOI(silicon-on-insulator) 기판일 수 있다.
일측에 따르면, 절연층(140)은 드레인 전극(151) 하부에 형성되는 드레인 절연층, 게이트 전극(152) 하부에 형성되는 게이트 절연층 및 소스 전극(153) 하부에 형성되는 소스 절연층을 포함할 수 있다. 즉, 도 1b에서는 절연층(140)이 단일 층으로 표현되어 있으나, 일실시예에 따른 절연층(140)은 드레인 절연층, 게이트 절연층 및 소스 절연층 각각이 기설정된 간격(Lg,D , Lg,S)에 두고 수평 방향으로 이격되어 형성될 수도 있다.
예를 들면, 절연층(140)의 드레인 절연층 및 소스 절연층은 실리콘 산화물(SiO2)을 포함하고, 게이트 절연층은 하프늄 산화물(HfO2)을 포함할 수 있다.
구체적으로, 절연층(140)은 앰바이폴라 전류를 감소시키기 위해 상대적으로 두꺼운 두께(일례로, 30Å의 실리콘 산화물(SiO2)이 드레인 절연층으로 형성되고, SS(subthreshold swing)을 얻기 위해 상대적으로 얇은 두께(일례로, 20Å의 고유전 물질(high-k)인 하프늄 산화물(HfO2)이 게이트 절연층으로 형성되며, 온 전류를 증가 시키기 위해 상대적으로 얇은 두께(일례로, 5Å의 실리콘 산화물(SiO2)이 소스 절연층으로 형성될 수 있다.
일측에 따르면, 전극층은 앰바이폴라 전류의 감소 및 온 전류의 증가를 위해 드레인-게이트간 간격(Lg,D) 및 게이트-소스간 간격(Lg,S)이 최적화될 수 있다.
예를 들면, 전극층은 드레인-게이트간 간격(Lg,D)이 15nm로 설계되고 게이트-소스간 간격(Lg,S)이 3nm로 설계될 수 있다.
또한, 전극층은 드레인 전극(151), 게이트 전극(152) 및 소스 전극(153)의 길이가 각각 32 nm, 50 nm 및 44nm로 설계될 수 있다.
일측에 따르면, 전극층은 드레인 전극(151)이 제1 일함수를 갖는 물질로 형성되고, 게이트 전극(152)이 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 소스 전극(153)이 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성될 수 있다. 예를 들면, 제1 일함수는 4.25 eV 내지 4.33 eV이고, 제2 일함수는 4.5 eV이며, 제3 일함수는 5.0eV 내지 5.15eV일 수 있다.
일측에 따르면, 전극층은 드레인 전극(151)이 하프늄(Hf), 탄탈럼(Ta) 및 티타늄(Ti) 중 적어도 하나의 물질을 포함하고, 게이트 전극(152)이 텅스텐(W) 물질을 포함하며, 소스 전극(153)이 백금(Pt), 니켈(Ni) 및 코발트(Co) 중 적어도 하나의 물질을 포함할 수 있다.
바람직하게는, 전극층은 드레인 전극(151)이 하프늄(Hf) 전극으로 형성되고, 게이트 전극(152)이 텅스텐(W) 전극으로 형성되며, 소스 전극(153)이 백금(Pt) 전극으로 형성될 수 있다.
구체적으로, 전극층은 n형 전하 플라즈마(n-type charge plasma)를 형성하기 위해 3.9 eV의 낮은 일함수를 갖는 하프늄(Hf) 금속을 드레인 전극(151)으로 사용하고, 진성 반도체(intrinsic silicon)의 일함수와 유사한 4.4 eV의 일함수를 갖는 텅스텐(W) 금속을 게이트 전극(152)에 사용하며, p형 전하 플라즈마(p-type charge plasma)를 형성하기 위해 5.9 eV의 큰 일함수를 갖는 백금(Pt) 금속을 소스 전극(153)으로 사용할 수 있다.
즉, 일실시예에 따른 트랜지스터(100)는 드레인 전극(151) 및 소스 전극(153)의 일함수를 최적화함으로써, 드레인 전극(151) 및 제1 반도체층(131)과 소스 전극(153) 및 제3 반도체층(133)간의 일함수 차이로 인한 전하 플라즈마 현상에 기초하여 제1 반도체층(131) 및 제3 반도체층(133)이 n형 및 p형으로 도핑된 것과 같은 효과를 적용할 수 있다.
여기서, 전하 플라즈마 현상은 금속(metal)-절연막(oxide)-반도체(semiconductor)로 이루어지는 정션(junction)이 형성되었을 때, 금속과 반도체의 일함수 차이로 인해 반도체의 에너지 밴드(energy band)의 벤딩(bending)이 유발되고, 그로 인해 직접적으로 도핑을 하지 않았음에도 불구하고 반도체가 마치 n형 또는 p형으로 도핑된 것과 같아지는 현상을 의미하며, 이때 유발된 반도체 내의 전하를 전하 플라즈마라고 표현한다.
다시 말해, 일실시예에 따른 트랜지스터(100)는 직접적인 도핑 과정 없이 전하 플라즈마 현상을 통해 반도체층에 도핑된 것과 같은 효과를 적용함으로써, 도펀트 확산, 불합치 전위, RDF(random dopant fluctuation), 낮은 스루풋 및 낮은 이동도(mobility) 특성과 같이 도핑 과정을 통해 야기되는 문제를 개선할 수 있으며, 이를 통해 전기적 특성을 향상시킬 수 있다.
한편, 일실시예에 따른 활성층은 제1 반도체층(131)이 제2 반도체층(132) 보다 얇은 두께로 형성되고, 제3 반도체층(133)이 제2 반도체층(132) 보다 밴드갭(band-gap)이 낮은 물질로 형성될 수 있다.
바람직하게는, 활성층은 1nm 내지 3nm의 두께(TCD)로 형성된 실리콘(Si) 층이 제1 반도체층(131)으로 형성되고, 실리콘-게르마늄(SiGe) 층이 제2 반도체층(132)으로 형성되며, 게르마늄(Ge) 층이 제3 반도체층(133)으로 형성될 수 있다.
예를 들면, 제2 반도체층(132)은 실리콘(Si) 물질과 게르마늄(Ge) 물질이 6:4의 비율로 형성될 수 있다. 다시 말해, 제2 반도체층(132)은 Si0 . 6Ge0 .4 기반의 반도체층일 수 있다.
또한, 제2 반도체층(132) 및 제3 반도체층(133)의 두께(Tbody)는 10nm로 형성되어 균일한 전하 플라즈마 농도가 유지될 수 있다.
구체적으로, 일실시예에 따른 트랜지스터(100)는 드레인 영역에 대응되는 실리콘(Si) 기반의 제1 반도체층(131)의 두께(TCD)를 제2 반도체층(132) 및 제3 반도체층(133)의 두께(Tbody) 보다 얇게 설계함으로써, 양자 크기 효과(quantum size effect)에 의해 드레인 영역의 밴드갭을 채널보다 높일 수 있으며, 이를 통해 게이트 전극(152)으로 음의 전압 인가 시에 드레인-채널 영역간 터널링 폭이 증가되어 앰바이폴라 전류를 억제할 수 있다.
또한, 일실시예에 따른 트랜지스터(100)는 채널 영역에 대응되는 제2 반도체층(132)을 실리콘-게르마늄(SiGe) 물질로 구현하고, 소스 영역에 대응되는 제3 반도체층(133)을 실리콘-게르마늄(SiGe) 물질 보다 밴드갭이 낮은 게르마늄(Ge) 물질로 구현할 수 있으며, 이를 통해 게이트 전극(152)으로 양의 전압 인가 시에 소스-채널 영역 간의 터널링 폭이 감소되어 높은 온 전류를 확보할 수 있다.
즉, 일실시예에 따른 트랜지스터(100)는 컴팩트 드레인, 도핑리스 및 이종 물질 구조를 적용하여 앰바이폴라 전류를 감소 시키고 온 전류를 증가 시킬 수 있으며, 도핑 과정에 따른 문제를 개선할 수 있다.
또한, 트랜지스터(100)는 단순한 제조 공정으로 인해 낮은 단가로 용이하게 대량 생산될 수 있다.
예를 들면, 일실시예에 따른 트랜지스터(100)의 기판은 실리콘(Si) 기반의 베이스층(110)과, 매립형 산화물층(120) 및 3nm 이하의 두께의 실리콘층이 형성된 기판에서 채널 영역 및 소스 영역에 대응되는 영역을 소정의 두께(일례로, 10nm)로 식각한 이후, 식각된 채널 영역 및 소스 영역 각각에 제2 반도체층(132) 및 제3 반도체층(133)을 증착하는 공정을 통해 형성될 수 있다. 여기서, 식각되지 않은 실리콘층은 제1 반도체층(131)일 수 있다.
이후, 일실시예에 따른 트랜지스터(100)는 제1 내지 제3 반도체층(131, 132, 133)이 형성된 기판 상에 절연층(140) 및 전극층(151, 152, 153)을 순차적으로 적층하여 형성될 수 있다.
즉, 일실시예에 따른 트랜지스터(100)는 상술한 바와 같은 단순한 제조 공정을 통해 용이하게 형성될 수 있다.
도 2a 내지 도 2g는 일실시예에 따른 수평 구조의 트랜지스터의 전기적 특성을 설명하기 위한 도면이다.
도 2a 내지 도 2g를 참조하면, 참조부호 210은 디바이스A와 디바이스B의 에너지 밴드 다이어그램(energy band diagram)을 도시하고, 참조부호 220은 디바이스A와 디바이스B의 전기적 특성(I-V curve)의 비교 결과를 도시하며, 여기서 참조부호 220의 전류-전압 곡선 그래프에 삽입된 그래프는 실리콘(Si) 두께(tch)에 따른 에너지 밴드갭(EG)을 도시한다.
참조부호 230은 디바이스A와 디바이스C의 에너지 밴드 다이어그램을 도시하고, 참조부호 240은 디바이스A와 디바이스C의 전기적 특성(I-V curve)의 비교 결과를 도시하며, 참조부호 240에서 y축은 로그 스케일(log scale)과 리니어 스케일(linear scale)을 모두 도시한다.
참조부호 250 및 260은 게이트 전압(VG)에 따른 디바이스A와 디바이스D(일실시예에 따른 수평 구조의 트랜지스터)의 에너지 밴드 다이어그램(energy band diagram)을 도시하고, 참조부호 270은 디바이스A와 디바이스D의 전기적 특성(I-V curve)의 비교 결과를 도시한다.
참조부호 210 내지 270에 도시된 디바이스A 내지 디바이스D는 하기 표1에 기재된 파라미터에 기초하여 설계된 트랜지스터를 의미한다.
드레인 | 게이트/채널 | 소스 | ||
전극 물질 (일함수) | Hf (φD = 3.9eV) | W (φG = 4.6eV) | Pt (φS = 5.9eV) | |
절연층 물질 (두께) | SiO2 (30Å) | HfO2 (20Å) | SiO2 (5Å) | |
활성층 물질 (두께) |
디바이스A | Si(10nm) | Si(10nm) | Si(10nm) |
디바이스B | Si(3nm) | Si(10nm) | Si(10nm) | |
디바이스C | Si(10nm) | SiGe(10nm) | Ge(10nm) | |
디바이스D | Si(3nm) | SiGe(10nm) | Ge(10nm) |
다시 말해, 디바이스A는 드레인 영역, 채널 영역 및 소스 영역이 Si(10nm)의 물질(두께)로 형성된 트랜지스터를 나타내고, 디바이스B는 드레인 영역, 채널 영역 및 소스 영역 각각이 Si(3nm), Si(10nm) 및 Si(10nm)의 물질(두께)로 형성된 트랜지스터(앰바이폴라 전류 특성의 개선 구조)를 나타낸다.
또한, 디바이스C는 드레인 영역, 채널 영역 및 소스 영역 각각이 Si(10nm), SiGe(10nm) 및 Ge(10nm)의 물질(두께)로 형성된 트랜지스터(온 전류 특성의 개선 구조)를 나타내고, 디바이스D는 드레인 영역, 채널 영역 및 소스 영역 각각이 Si(3nm), SiGe(10nm) 및 Ge(10nm)의 물질(두께)로 형성된 일실시예에 따른 트랜지스터(앰바이폴라 전류 및 온 전류 특성의 개선 구조)를 나타낸다.
하기 표2는 디바이스A와 디바이스B의 밴드갭(EG), 전기장(electric field)(ε), BTBT 확률(band-to-band tunneling rate) 및 앰바이폴라 전류의 크기 비교 결과를 나타낸다.
@VG = -1.5V, VD = 1.0V | 디바이스A | 디바이스B | |
드레인 EG | 1.12 eV | < | 1.27 eV |
전기장 ε@ 드레인-채널 | 9.8x105 V/cm | > | 9.3x105 V/cm |
BTBT 확률@ 드레인-채널 | 1.59x1023 #/cm3·s | > | 1.08x1021 #/cm3·s |
앰바이폴라-전류 | 3.3x10-14 A | > | 2.4x10-16 A |
참조부호 210 내지 220 및 표2를 참조하면, 디바이스B는 디바이스A에 비해 얇은 드레인 영역의 두께로 인하여 드레인 영역의 밴드갭이 증가하였으므로, 그로 인해 게이트 전극에 음의 전압이 인가되었을 때, 드레인-채널 간 BTBT 확률이 감소하며, 드레인-채널 영역간 터널링 확률이 감소되었기 때문에 디바이스B는 디바이스A에 비해 낮은 앰바이폴라 전류를 갖는 것으로 확인되었다.
구체적으로, -1.5 V의 게이트 전압(VG)에서 디바이스A의 앰바이폴라 전류는 3.3x10-14 A, 디바이스B는 2.4x10-16 A로 디바이스B는 디바이스A의 약 1/100 수준의 앰바이폴라 전류를 갖는 것으로 확인되었다.
즉, 디바이스B는 컴팩트 드레인 구조를 적용하여, 앰바이폴라 전류의 감소 효과를 갖는 것을 확인할 수 있다.
하기 표3은 디바이스A와 디바이스C의 밴드갭(EG), 전기장(ε), BTBT 확률 및 온 전류의 크기 비교 결과를 나타낸다.
@VG = 1.5V, VD = 1.0V | 디바이스A | 디바이스C | |
채널/소스 EG | 1.12 / 1.12 eV | < | 0.84 / 0.64 eV |
전기장 ε@ 드레인-채널 | 2.6x106 V/cm | < | 3.2x106 V/cm |
BTBT 확률@ 드레인-채널 | 4.25x1032 #/cm3·s | < | 1.17x1033 #/cm3·s |
온-전류 | 2.0x10-5 A | < | 9.6x10-5 A |
참조부호 230 내지 240 및 표3을 참조하면, 디바이스C는 이종 물질(hetero-material) 구조로, 실리콘(Si) 드레인 영역, 실리콘-게르마늄(SiGe) 채널 영역 및 게르마늄(Ge) 소스 영역을 적용하여 채널 영역과 소스 영역의 에너지 밴드갭이 감소하였고, 그로 인해 게이트 전극에 양의 전압이 인가되었을 때, 채널-소스 영역간 BTBT 확률이 증가하며, 채널-소스 영역간 터널링 확률이 증가했기 때문에 디바이스C는 디바이스A에 비해 높은 온 전류를 가지는 것으로 확인 되었다.
구체적으로, +1.5 V의 게이트 전압(VG)에서 디바이스A의 온 전류는 2.0x10-5 A, 디바이스C는 9.6x10-5 A로 디바이스C는 디바이스A의 약 5배 수준의 온 전류를 가지는 것으로 확인되었다.
즉, 디바이스C는 이종 물질 구조를 적용하여, 온 전류의 증가 효과를 갖는 것을 확인할 수 있다.
하기 표4는 디바이스A와 디바이스D(일실시예에 따른 트랜지스터)의 앰바이폴라 전류 및 온 전류의 크기 비교 결과를 나타낸다.
@VD = 1.0V | 디바이스A | 디바이스D | |
앰바이폴라 전류 | 3.3x10-14 A | > | 3.0x10-17 A |
온-전류 | 2.0x10-5 A | < | 8.6x10-5 A |
참조부호 250 내지 270 및 표4을 참조하면, 디바이스D는 컴팩트 드레인 및 이종 물질 구조가 모두 적용된 트랜지스터로, 드레인 영역의 밴드갭이 증가 하였고, 채널 영역과 소스 영역의 에너지 밴드갭이 감소 하였으며, 이로 인해 게이트 전극에 음의 전압이 인가되었을 때 드레인-채널간 BTBT 확률이 감소하고, 게이트 전극에 양의 전압이 인가되었을 때 채널-소스간 BTBT 확률이 증가하는 것으로 확인되었다.
즉, 디바이스D는 드레인-채널간 터널링 확률이 감소하고, 채널-소스간 터널링 확률이 증가했기 때문에, 디바이스A에 비해 낮은 앰바이폴라 전류 및 높은 온 전류를 가지는 것으로 확인되었다.
구체적으로, 디바이스A는 앰바이폴라 전류 및 온 전류가 각각 3.3x10-14 A 및 2.0x10-5 A, 디바이스D는 앰바이폴라 전류 및 온 전류가 각각 3.0x10-17 A 및 8.6x10-5 A로, 디바이스D는 디바이스A의 약 1/100 수준의 앰바이폴라 전류 및 4배 수준의 온 전류를 갖는 것으로 확인되었다.
즉, 디바이스D(일실시예에 따른 트랜지스터)는 컴팩트 드레인 및 이종 물질 구조를 동시에 적용함으로써, 앰바이폴라 전류 감소 및 온 전류 증가 효과를 동시에 구현할 수 있다.
도 3은 다른 실시예에 따른 수직 구조의 트랜지스터를 설명하기 위한 도면이다.
다시 말해, 도 3은 도 1a 내지 도 2g를 통해 설명한 일실시예에 따른 수평 구조의 트랜지스터에 대한 다른 구현예를 설명하는 도면으로, 이후 도 3을 통해 설명하는 내용 중 도 1a 내지 도 2g를 통해 설명한 내용과 중복되는 설명은 생략하기로 한다.
도 3을 참조하면, 다른 실시예에 따른 트랜지스터(300)는 외주면에 활성층(311, 312, 313)이 형성된 매립형 산화물(buried oxide, BOX)을 포함하는 반도체 코어(310)와, 반도체 코어(310) 상에 형성된 절연층(321, 322, 323) 및 절연층(321, 322, 323) 상에 형성되는 전극층(331, 332, 333)을 포함할 수 있다.
여기서, 전극층은 드레인 전극(331), 게이트 전극(332) 및 소스 전극(333)을 포함할 수 있으며, 절연층은 드레인 절연층(321), 게이트 절연층(322) 및 소스 절연층(323)을 포함할 수 있다.
예를 들면, 절연층은 드레인 절연층(321) 및 소스 절연층(323)이 실리콘 산화물(SiO2)을 포함하고, 게이트 절연층(322)이 하프늄 산화물(HfO2)을 포함할 수 있다.
일측에 따르면, 전극층은 드레인 전극(331)과 게이트 전극(332) 사이의 간격을 기설정된 임계 간격 이상으로 크게 설계할 수 있으며, 이를 통해 드레인 전류-게이트 전압(ID-VG) 특성에서 앰바이폴라 전류를 감소시킬 수 있다.
구체적으로, 절연층은 앰바이폴라 전류를 감소시키기 위해 상대적으로 두꺼운 두께(일례로, 30Å의 실리콘 산화물(SiO2)이 드레인 절연층(321)으로 형성되고, SS(subthreshold swing)을 얻기 위해 상대적으로 얇은 두께(일례로, 20Å의 고유전 물질(high-k)인 하프늄 산화물(HfO2)이 게이트 절연층(322)으로 형성되며, 온 전류를 증가 시키기 위해 상대적으로 얇은 두께(일례로, 5Å의 실리콘 산화물(SiO2)이 소스 절연층(323)으로 형성될 수 있다.
일측에 따르면, 전극층은 드레인 전극(331)이 제1 일함수를 갖는 물질로 형성되고, 게이트 전극(332)이 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 소스 전극(333)이 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성될 수 있다.
예를 들면, 전극층은 드레인 전극(331)이 하프늄(Hf), 탄탈럼(Ta) 및 티타늄(Ti) 중 적어도 하나의 물질을 포함하고, 게이트 전극(332)이 텅스텐(W) 물질을 포함하며, 소스 전극(333)이 백금(Pt), 니켈(Ni) 및 코발트(Co) 중 적어도 하나의 물질을 포함할 수 있다.
바람직하게는, 전극층은 드레인 전극(331)이 하프늄(Hf) 전극으로 형성되고, 게이트 전극(332)이 텅스텐(W) 전극으로 형성되며, 소스 전극(333)이 백금(Pt) 전극으로 형성될 수 있다.
한편, 다른 실시예에 따른 활성층은 드레인 영역에 대응되는 제1 반도체층(311)과, 제1 반도체층(311) 하부에 형성되고 게이트 영역에 대응되는 제2 반도체층(312) 및 제2 반도체층(312) 하부에 형성되고 소스 영역에 대응되는 제3 반도체층(313)을 포함할 수 있다.
또한, 활성층은 제1 반도체층(311)이 제2 반도체층(312) 보다 얇은 두께로 형성되고, 제3 반도체층(313)이 제2 반도체층(312) 보다 밴드갭(band-gap)이 낮은 물질로 형성될 수 있다.
바람직하게는, 활성층은 1nm 내지 3nm의 두께(TCD)로 형성된 실리콘(Si) 층이 제1 반도체층(311)으로 형성되고, 실리콘-게르마늄(SiGe) 층이 제2 반도체층(312)으로 형성되며, 게르마늄(Ge) 층이 제3 반도체층(313)으로 형성될 수 있다.
결국, 본 발명을 이용하면, 컴팩트 드레인(compact drain), 도핑리스(dopingless) 및 이종 물질(hetero-material) 구조 기반의 트랜지스터를 구현하여 앰바이폴라 전류를 감소 시키고 온 전류를 증가 시킬 수 있다.
또한, 본 발명을 이용하면, 단순한 제조 공정으로 인해 낮은 단가로 용이하게 대량 생산할 수 있는 트랜지스터를 제공할 수 있다.
이상과 같이 실시예들이 비록 한정된 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.
Claims (11)
- 매립형 산화물(buried oxide, BOX)층과 상기 매립형 산화물층 상에 형성된 활성층을 구비하는 기판;상기 기판 상에 형성된 절연층 및상기 절연층 상에 형성되고, 드레인 전극, 게이트 전극 및 소스 전극을 구비하는 전극층을 포함하고,상기 활성층은,드레인 영역에 대응되는 제1 반도체층, 채널 영역에 대응되는 제2 반도체층 및 소스 영역에 대응되는 제3 반도체층을 포함하되, 상기 제1 반도체층은 상기 제2 반도체층 보다 얇은 두께로 형성되고, 상기 제3 반도체층은 상기 제2 반도체층 보다 밴드갭(band-gap)이 낮은 물질로 형성되는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제1항에 있어서,상기 전극층은,상기 드레인 전극이 제1 일함수를 갖는 물질로 형성되고, 상기 게이트 전극이 상기 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 상기 소스 전극이 상기 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성되는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제2항에 있어서,상기 전극층은,상기 드레인 전극이 하프늄(Hf), 탄탈럼(Ta) 및 티타늄(Ti) 중 적어도 하나의 물질을 포함하고, 상기 게이트 전극이 텅스텐(W) 물질을 포함하며, 상기 소스 전극이 백금(Pt), 니켈(Ni) 및 코발트(Co) 중 적어도 하나의 물질을 포함하는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제1항에 있어서,상기 활성층은,1 nm 내지 3 nm의 두께로 형성된 실리콘(Si) 층이 상기 제1 반도체층으로 형성되는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제1항에 있어서,상기 활성층은,실리콘-게르마늄(SiGe) 층이 상기 제2 반도체층으로 형성되고, 게르마늄(Ge) 층이 상기 제3 반도체층으로 형성되는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제5항에 있어서,상기 제2 반도체층은,실리콘(Si) 물질과 게르마늄(Ge) 물질이 6:4의 비율로 형성되는 것을 특징으로 하는수평 구조의 트랜지스터.
- 제1항에 있어서,상기 절연층은,상기 드레인 전극 하부에 형성되고 실리콘 산화물(SiO2)을 포함하는 드레인 절연층, 상기 게이트 전극 하부에 형성되고 하프늄 산화물(HfO2)을 포함하는 게이트 절연층 및 상기 소스 전극 하부에 형성되고 실리콘 산화물(SiO2)을 포함하는 소스 절연층을 포함하는수평 구조의 트랜지스터.
- 외주면에 활성층이 형성된 매립형 산화물(buried oxide, BOX)을 포함하는 반도체 코어;상기 반도체 코어 상에 형성된 절연층 및상기 절연층 상에 형성되고, 드레인 전극, 게이트 전극 및 소스 전극을 구비하는 전극층을 포함하고,상기 활성층은,드레인 영역에 대응되는 제1 반도체층, 상기 제1 반도체층 하부에 형성되고 게이트 영역에 대응되는 제2 반도체층 및 상기 제2 반도체층 하부에 형성되고 소스 영역에 대응되는 제3 반도체층을 포함하되, 상기 제1 반도체층은 상기 제2 반도체층 보다 얇은 두께로 형성되고, 상기 제3 반도체층은 상기 제2 반도체층 보다 밴드갭(band-gap)이 낮은 물질로 형성되는 것을 특징으로 하는수직 구조의 트랜지스터.
- 제8항에 있어서,상기 전극층은,상기 드레인 전극이 제1 일함수를 갖는 물질로 형성되고, 상기 게이트 전극이 상기 제1 일함수 보다 큰 제2 일함수를 갖는 물질로 형성되며, 상기 소스 전극이 상기 제2 일함수 보다 큰 제3 일함수를 갖는 물질로 형성되는 것을 특징으로 하는수직 구조의 트랜지스터.
- 제8항에 있어서,상기 활성층은,1 nm 내지 3 nm의 두께로 형성된 실리콘(Si) 층을 상기 제1 반도체층으로 형성하는 것을 특징으로 하는수직 구조의 트랜지스터.
- 제8항에 있어서,상기 활성층은,실리콘-게르마늄(SiGe) 층을 상기 제2 반도체층으로 형성하고, 게르마늄(Ge) 층을 상기 제3 반도체층으로 형성하는 것을 특징으로 하는수직 구조의 트랜지스터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US18/578,739 US20240322031A1 (en) | 2021-07-12 | 2022-07-12 | Transistor based on compact drain and hetero-material structure |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210091201A KR102563569B1 (ko) | 2021-07-12 | 2021-07-12 | 컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터 |
KR10-2021-0091201 | 2021-07-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2023287174A1 true WO2023287174A1 (ko) | 2023-01-19 |
Family
ID=84920118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2022/010146 WO2023287174A1 (ko) | 2021-07-12 | 2022-07-12 | 컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240322031A1 (ko) |
KR (1) | KR102563569B1 (ko) |
WO (1) | WO2023287174A1 (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040051505A (ko) * | 2002-12-12 | 2004-06-18 | 인터내셔널 비지네스 머신즈 코포레이션 | 전계 효과 트랜지스터 및 그의 제조 방법 |
KR20170004676A (ko) * | 2015-07-03 | 2017-01-11 | 삼성전자주식회사 | 수직 정렬된 2차원 물질을 포함하는 소자 및 수직 정렬된 2차원 물질의 형성방법 |
US20210020747A1 (en) * | 2019-07-19 | 2021-01-21 | Powerchip Semiconductor Manufacturing Corporation | Channel all-around semiconductor device and method of manufacturing the same |
US20210036137A1 (en) * | 2011-12-23 | 2021-02-04 | Intel Corporation | Nanowire structures having wrap-around contacts |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101399195B1 (ko) | 2012-12-11 | 2014-05-27 | 경희대학교 산학협력단 | 가변 에너지 그래핀 발광 투과 트랜지스터 |
KR102102062B1 (ko) | 2018-12-13 | 2020-04-17 | 전남대학교산학협력단 | 누설전류 특성이 개선된 매립형 채널 어레이 트랜지스터 |
-
2021
- 2021-07-12 KR KR1020210091201A patent/KR102563569B1/ko active IP Right Grant
-
2022
- 2022-07-12 WO PCT/KR2022/010146 patent/WO2023287174A1/ko active Application Filing
- 2022-07-12 US US18/578,739 patent/US20240322031A1/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040051505A (ko) * | 2002-12-12 | 2004-06-18 | 인터내셔널 비지네스 머신즈 코포레이션 | 전계 효과 트랜지스터 및 그의 제조 방법 |
US20210036137A1 (en) * | 2011-12-23 | 2021-02-04 | Intel Corporation | Nanowire structures having wrap-around contacts |
KR20170004676A (ko) * | 2015-07-03 | 2017-01-11 | 삼성전자주식회사 | 수직 정렬된 2차원 물질을 포함하는 소자 및 수직 정렬된 2차원 물질의 형성방법 |
US20210020747A1 (en) * | 2019-07-19 | 2021-01-21 | Powerchip Semiconductor Manufacturing Corporation | Channel all-around semiconductor device and method of manufacturing the same |
Non-Patent Citations (1)
Title |
---|
LEE BYOUNG-SEOK; KIM MIN-WON; KIM JI-HUN; YOO SANG-DONG; SHIM TAE-HUN; HONG JIN-PYO; PARK JEA-GUN: "Doping-less tunnel field-effect transistors by compact Si drain frame/Si0.6Ge0.4-channel/Ge source", AIP ADVANCES, vol. 11, no. 4, 2 April 2021 (2021-04-02), pages 1 - 6, XP012255315, DOI: 10.1063/5.0035370 * |
Also Published As
Publication number | Publication date |
---|---|
US20240322031A1 (en) | 2024-09-26 |
KR20230010532A (ko) | 2023-01-19 |
KR102563569B1 (ko) | 2023-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Kinoshita et al. | High-performance 50-nm-gate-length Schottky-source/drain MOSFETs with dopant-segregation junctions | |
Kumar et al. | Doping-less tunnel field effect transistor: Design and investigation | |
US7812370B2 (en) | Tunnel field-effect transistor with narrow band-gap channel and strong gate coupling | |
Kim et al. | Germanium-source tunnel field effect transistors with record high I ON/I OFF | |
WO2015190852A1 (en) | Crystalline multiple-nanosheet strained channel fets and methods of fabricating the same | |
Richter et al. | $\Omega $-Gated Silicon and Strained Silicon Nanowire Array Tunneling FETs | |
Agrawal et al. | Gate-all-around strained Si 0.4 Ge 0.6 nanosheet PMOS on strain relaxed buffer for high performance low power logic application | |
Kumar et al. | Effects of electrostatically doped source/drain and ferroelectric gate oxide on subthreshold swing and impact ionization rate of strained-Si-on-insulator tunnel field-effect transistors | |
WO2015032296A1 (zh) | 隧穿场效应晶体管 | |
US20170162710A1 (en) | Method for Fabricating Enhancement-mode Field Effect Transistor Having Metal Oxide Channel Layer | |
WO2016124086A1 (zh) | 横向双扩散场效应管 | |
Dupré et al. | 3D nanowire gate-all-around transistors: Specific integration and electrical features | |
WO2023287174A1 (ko) | 컴팩트 드레인 및 이종 물질 구조에 기반하는 트랜지스터 | |
Zhang et al. | A Simple Method to Grow Thermal ${\rm SiO} _ {2} $ Interlayer for High-Performance SPC Poly-Si TFTs Using ${\rm Al} _ {2}{\rm O} _ {3} $ Gate Dielectric | |
Schulz et al. | 50-nm vertical sidewall transistors with high channel doping concentrations | |
Chandan et al. | A fair comparison of the performance of charge plasma and electrostatic tunnel FETs for low-power high-frequency applications | |
CN1150627C (zh) | 一种半导体器件及其制备方法 | |
Hekmatshoar | Electrical stability and flicker noise of thin-film heterojunction FETs on poly-Si substrates | |
Rahul et al. | Effects of metal gate electrode and hfo2 in junction less vertical double gate MOSFET | |
Yang et al. | Enhanced H 2-plasma effects on polysilicon thin-film transistors with thin ONO gate-dielectrics | |
Park | 3 Dimensional GAA Transitors: twin silicon nanowire MOSFET and multi-bridge-channel MOSFET | |
Takenaka et al. | MOS interface engineering for high-mobility Ge CMOS | |
Chung et al. | Self-limited low-temperature trimming and fully silicided S/D for vertically stacked cantilever gate-all-around poly-Si junctionless nanosheet transistors | |
Tang et al. | A novel poly-silicon-capped poly-silicon-germanium thin-film transistor | |
US20240063256A1 (en) | Semiconductor device and method for fabricating same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22842436 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 18578739 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 22842436 Country of ref document: EP Kind code of ref document: A1 |