WO2023017950A1 - Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법 - Google Patents

Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법 Download PDF

Info

Publication number
WO2023017950A1
WO2023017950A1 PCT/KR2022/005224 KR2022005224W WO2023017950A1 WO 2023017950 A1 WO2023017950 A1 WO 2023017950A1 KR 2022005224 W KR2022005224 W KR 2022005224W WO 2023017950 A1 WO2023017950 A1 WO 2023017950A1
Authority
WO
WIPO (PCT)
Prior art keywords
electronic device
time
paging message
pbch block
communication
Prior art date
Application number
PCT/KR2022/005224
Other languages
English (en)
French (fr)
Inventor
문병기
마동철
이상현
박성보
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to EP22855952.2A priority Critical patent/EP4322643A1/en
Priority to US17/942,320 priority patent/US20230043922A1/en
Publication of WO2023017950A1 publication Critical patent/WO2023017950A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W68/00User notification, e.g. alerting and paging, for incoming communication, change of service or the like
    • H04W68/005Transmission of information for alerting of incoming communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J11/00Orthogonal multiplex systems, e.g. using WALSH codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J11/00Orthogonal multiplex systems, e.g. using WALSH codes
    • H04J11/0069Cell search, i.e. determining cell identity [cell-ID]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/08Access restriction or access information delivery, e.g. discovery data delivery
    • H04W48/10Access restriction or access information delivery, e.g. discovery data delivery using broadcasted information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0212Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave
    • H04W52/0216Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave using a pre-established activity schedule, e.g. traffic indication frame
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W68/00User notification, e.g. alerting and paging, for incoming communication, change of service or the like
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/27Transitions between radio resource control [RRC] states
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/28Discontinuous transmission [DTX]; Discontinuous reception [DRX]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Definitions

  • Various embodiments of the present invention relate to an electronic device and an operating method of the electronic device, for example, a technique for controlling a communication circuit based on a reception interval between a synchronization signal physical broadcasting channel (SS/PBCH) block and data. It is about.
  • SS/PBCH synchronization signal physical broadcasting channel
  • the 5G communication system or pre-5G communication system is being called a system after a 4G network (Beyond 4G Network) communication system or an LTE system (Post LTE).
  • 4G network Beyond 4G Network
  • LTE system Post LTE
  • the 5G communication system is implemented in a mmWave band (eg, a band of 6 gigabytes (6 GHz) or more) in addition to the band used by LTE (a band of 6 gigabytes (6 GHz) or less) is being considered
  • a mmWave band eg, a band of 6 gigabytes (6 GHz) or more
  • LTE a band of 6 gigabytes (6 GHz) or less
  • beamforming, massive MIMO, Full Dimensional MIMO (FD-MIMO), array antenna, analog beam-forming, and large scale antenna technologies are being discussed.
  • An electronic device supporting 5G cellular communication may use a synchronization signal/physical broadcast channel block (SS/PBCH block) to decode data received from a node.
  • the electronic device may decode data based on a reference signal obtained through decoding of the SS/PBCH block.
  • the SS/PBCH block may be received every designated period (eg, 20 ms).
  • the electronic device may switch a communication circuit into an active state in order to receive a paging message.
  • the electronic device may receive a broadcast SS/PBCH block before receiving the paging message and perform decoding of the paging message based on a reference signal obtained through decoding of the SS/PBCH block.
  • the electronic device may maintain the communication circuit in an active state until receiving the paging message.
  • the transmission period of the SS/PBCH block and the transmission period of the paging message may be different from each other, and thus, the interval between receiving the SS/PBCH block and receiving the paging message may be longer. If the interval from receiving the SS/PBCH block to receiving the paging message becomes longer, power consumed by the communication circuitry may increase.
  • An electronic device includes a memory; a communication circuit for transmitting/receiving data through the node; and a communication processor, wherein the communication processor determines a first time for receiving a paging message and a second time for receiving a synchronization signal/physical broadcast channel (SS/PBCH) block, and determines the first time and the second time for receiving a paging message. Based on satisfaction of a specified time condition, determining an activation time of the communication circuit based on a time of receiving the paging message, temporarily storing the paging message in the memory after receiving the paging message, and sending the paging message After receiving, it may be configured to process the stored paging message based on the received SS/PBCH.
  • SS/PBCH synchronization signal/physical broadcast channel
  • An electronic device includes a memory; a communication circuit for transmitting/receiving data through the node; and a communication processor, wherein the communication processor determines a first time that is a start time of an on-duration interval in which data can be received in the C-DRX (connected mode discontinuous reception) and a synchronization signal (SS/PBCH) / physical broadcast channel) block, and in response to the first time and the second time satisfying specified conditions, the activation time of the communication circuit is based on the start time of the on-duration interval and, after receiving the data, temporarily store the data in the memory, and process the stored data based on the SS/PBCH block received during the on-duration period.
  • the communication processor determines a first time that is a start time of an on-duration interval in which data can be received in the C-DRX (connected mode discontinuous reception) and a synchronization signal (SS/PBCH) / physical broadcast channel) block, and in response to the first time and the second time satisfying specified conditions, the activation
  • An electronic device may include a memory; a communication circuit for transmitting/receiving data through the node; and a communication processor, wherein the communication processor receives a wake-up signal indicating whether data to be transmitted exists in an on-duration period in which data can be received by the C-DRX, a first time and checking a second time at which a synchronization signal/physical broadcast channel (SS/PBCH) block is received, and determining an activation time of the communication circuit in response to the first time and the second time satisfying specified conditions. determine based on 1 time, and after receiving the wake-up signal, temporarily store the signal in the memory, and process the stored wake-up signal based on the SS/PBCH block received during the on-duration period can be set.
  • SS/PBCH synchronization signal/physical broadcast channel
  • An operating method of an electronic device includes checking a first time for receiving a paging message and a second time for receiving an SS/PBCH block; determining an activation time point of a communication circuit based on a time point at which the paging message is received, corresponding to the first time and the second time satisfying specified conditions; temporarily storing the paging message in a memory after receiving the paging message; and processing the stored paging message based on the received SS/PBCH block after receiving the paging message.
  • an electronic device and a method of operating the electronic device when an interval between a first time at which a paging message is received and a second time at which an SS/PBCH block is received satisfies a specified condition, a paging message is transmitted. Decoding of the paging message may be performed using the SS/PBCH block transmitted after being received. Accordingly, the electronic device may activate the communication circuit at the time of receiving the paging message, receive the paging message and the SS/PBCH block, and between the time the communication circuit receives the SS/PBCH block and the time at which the paging message is received It is possible to maintain an inactive state in and reduce power consumption.
  • FIG. 1 is a block diagram of an electronic device according to various embodiments of the present disclosure.
  • FIG. 2 is a block diagram of an electronic device for supporting legacy network communication and 5G network communication according to various embodiments.
  • FIG. 3 is a diagram illustrating a protocol stack structure of a network 100 for legacy communication and/or 5G communication according to an embodiment.
  • 4A is a diagram illustrating an electronic device and a cellular network according to various embodiments of the present invention.
  • 4B is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure receives a paging message and an SS/PBCH block.
  • 4C is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure processes a paging message based on a received SS/PBCH block before receiving a paging message.
  • 4D is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure processes a paging message based on a received SS/PBCH block before receiving a paging message.
  • FIG. 5 is a diagram illustrating an electronic device according to various embodiments of the present disclosure.
  • FIG. 6A illustrates an embodiment in which an electronic device according to various embodiments of the present disclosure determines an activation time of a communication circuit based on an interval between a reception time of an SS/PBCH block and a reception time of a paging message satisfying specified conditions. it is a drawing
  • FIG. 6B is an embodiment in which an electronic device according to various embodiments of the present disclosure determines an activation time of a communication circuit based on the fact that an interval between a reception time of an SS/PBCH block and a reception time of a paging message does not satisfy a specified condition. It is a drawing showing
  • FIG. 7A is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention receives an SS/PBCH block in C-DRX mode.
  • FIG. 7B is an embodiment of determining an activation time of a communication circuit based on an interval between a reception time of an SS/PBCH block and a start time of an on-duration interval in a C-DRX mode by an electronic device according to various embodiments of the present disclosure. It is a drawing showing an example.
  • FIG. 8A is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention receives an SS/PBCH block in a C-DRX mode based on a wakeup signal received from a network.
  • 8B illustrates communication based on an interval between reception time of an SS/PBCH block and reception time of a wakeup signal in a C-DRX mode based on a wakeup signal received from a network by an electronic device according to various embodiments of the present disclosure. It is a diagram showing an embodiment of determining the activation time of the circuit.
  • 8C illustrates communication based on an interval between reception time of an SS/PBCH block and reception time of a wakeup signal in a C-DRX mode based on a wakeup signal received from a network by an electronic device according to various embodiments of the present invention. It is a diagram showing an embodiment of determining the activation time of the circuit.
  • FIG. 9 is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention determines whether to perform a read operation of an SS/PBCH block according to whether communication quality satisfies a specified condition.
  • FIG. 10 is an operation flowchart illustrating a method of operating an electronic device according to various embodiments of the present disclosure.
  • 11 is an operation flowchart illustrating a method of operating an electronic device according to various embodiments of the present disclosure.
  • FIG. 1 is a block diagram of an electronic device 101 within a network environment 100, according to various embodiments.
  • an electronic device 101 communicates with an electronic device 102 through a first network 198 (eg, a short-range wireless communication network) or through a second network 199. It may communicate with at least one of the electronic device 104 or the server 108 through (eg, a long-distance wireless communication network). According to one embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • a first network 198 eg, a short-range wireless communication network
  • the server 108 e.g, a long-distance wireless communication network
  • the electronic device 101 includes a processor 120, a memory 130, an input module 150, an audio output module 155, a display module 160, an audio module 170, a sensor module ( 176), interface 177, connection terminal 178, haptic module 179, camera module 180, power management module 188, battery 189, communication module 190, subscriber identification module 196 , or the antenna module 197 may be included.
  • at least one of these components eg, the connection terminal 178) may be omitted or one or more other components may be added.
  • some of these components eg, sensor module 176, camera module 180, or antenna module 197) are integrated into a single component (eg, display module 160). It can be.
  • the processor 120 for example, executes software (eg, the program 140) to cause at least one other component (eg, hardware or software component) of the electronic device 101 connected to the processor 120. It can control and perform various data processing or calculations. According to one embodiment, as at least part of data processing or operation, the processor 120 transfers instructions or data received from other components (e.g., sensor module 176 or communication module 190) to volatile memory 132. , processing commands or data stored in the volatile memory 132 , and storing resultant data in the non-volatile memory 134 .
  • software eg, the program 140
  • the processor 120 transfers instructions or data received from other components (e.g., sensor module 176 or communication module 190) to volatile memory 132. , processing commands or data stored in the volatile memory 132 , and storing resultant data in the non-volatile memory 134 .
  • the processor 120 may include a main processor 121 (eg, a central processing unit or an application processor) or a secondary processor 123 (eg, a graphic processing unit, a neural network processing unit ( NPU: neural processing unit (NPU), image signal processor, sensor hub processor, or communication processor).
  • a main processor 121 eg, a central processing unit or an application processor
  • a secondary processor 123 eg, a graphic processing unit, a neural network processing unit ( NPU: neural processing unit (NPU), image signal processor, sensor hub processor, or communication processor.
  • NPU neural network processing unit
  • the secondary processor 123 may be implemented separately from or as part of the main processor 121 .
  • the secondary processor 123 may, for example, take the place of the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or the main processor 121 is active (eg, running an application). ) state, together with the main processor 121, at least one of the components of the electronic device 101 (eg, the display module 160, the sensor module 176, or the communication module 190) It is possible to control at least some of the related functions or states.
  • the auxiliary processor 123 eg, image signal processor or communication processor
  • the auxiliary processor 123 may include a hardware structure specialized for processing an artificial intelligence model.
  • AI models can be created through machine learning. Such learning may be performed, for example, in the electronic device 101 itself where the artificial intelligence model is performed, or may be performed through a separate server (eg, the server 108).
  • the learning algorithm may include, for example, supervised learning, unsupervised learning, semi-supervised learning or reinforcement learning, but in the above example Not limited.
  • the artificial intelligence model may include a plurality of artificial neural network layers.
  • Artificial neural networks include deep neural networks (DNNs), convolutional neural networks (CNNs), recurrent neural networks (RNNs), restricted boltzmann machines (RBMs), deep belief networks (DBNs), bidirectional recurrent deep neural networks (BRDNNs), It may be one of deep Q-networks or a combination of two or more of the foregoing, but is not limited to the foregoing examples.
  • the artificial intelligence model may include, in addition or alternatively, software structures in addition to hardware structures.
  • the memory 130 may store various data used by at least one component (eg, the processor 120 or the sensor module 176) of the electronic device 101 .
  • the data may include, for example, input data or output data for software (eg, program 140) and commands related thereto.
  • the memory 130 may include volatile memory 132 or non-volatile memory 134 .
  • the program 140 may be stored as software in the memory 130 and may include, for example, an operating system 142 , middleware 144 , or an application 146 .
  • the input module 150 may receive a command or data to be used by a component (eg, the processor 120) of the electronic device 101 from the outside of the electronic device 101 (eg, a user).
  • the input module 150 may include, for example, a microphone, a mouse, a keyboard, a key (eg, a button), or a digital pen (eg, a stylus pen).
  • the sound output module 155 may output sound signals to the outside of the electronic device 101 .
  • the sound output module 155 may include, for example, a speaker or a receiver.
  • the speaker can be used for general purposes such as multimedia playback or recording playback.
  • a receiver may be used to receive an incoming call. According to one embodiment, the receiver may be implemented separately from the speaker or as part of it.
  • the display module 160 may visually provide information to the outside of the electronic device 101 (eg, a user).
  • the display module 160 may include, for example, a display, a hologram device, or a projector and a control circuit for controlling the device.
  • the display module 160 may include a touch sensor set to detect a touch or a pressure sensor set to measure the intensity of force generated by the touch.
  • the audio module 170 may convert sound into an electrical signal or vice versa. According to one embodiment, the audio module 170 acquires sound through the input module 150, the sound output module 155, or an external electronic device connected directly or wirelessly to the electronic device 101 (eg: Sound may be output through the electronic device 102 (eg, a speaker or a headphone).
  • the audio module 170 acquires sound through the input module 150, the sound output module 155, or an external electronic device connected directly or wirelessly to the electronic device 101 (eg: Sound may be output through the electronic device 102 (eg, a speaker or a headphone).
  • the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101 or an external environmental state (eg, a user state), and generates an electrical signal or data value corresponding to the detected state. can do.
  • the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, an air pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a bio sensor, It may include a temperature sensor, humidity sensor, or light sensor.
  • the interface 177 may support one or more designated protocols that may be used to directly or wirelessly connect the electronic device 101 to an external electronic device (eg, the electronic device 102).
  • the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital Card interface
  • audio interface audio interface
  • connection terminal 178 may include a connector through which the electronic device 101 may be physically connected to an external electronic device (eg, the electronic device 102).
  • the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 179 may convert electrical signals into mechanical stimuli (eg, vibration or motion) or electrical stimuli that a user may perceive through tactile or kinesthetic senses.
  • the haptic module 179 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 180 may capture still images and moving images. According to one embodiment, the camera module 180 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 188 may manage power supplied to the electronic device 101 .
  • the power management module 188 may be implemented as at least part of a power management integrated circuit (PMIC), for example.
  • PMIC power management integrated circuit
  • the battery 189 may supply power to at least one component of the electronic device 101 .
  • the battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 190 is a direct (eg, wired) communication channel or a wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). Establishment and communication through the established communication channel may be supported.
  • the communication module 190 may include one or more communication processors that operate independently of the processor 120 (eg, an application processor) and support direct (eg, wired) communication or wireless communication.
  • the communication module 190 is a wireless communication module 192 (eg, a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, : a local area network (LAN) communication module or a power line communication module).
  • a wireless communication module 192 eg, a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • wired communication module 194 eg, : a local area network (LAN) communication module or a power line communication module.
  • a corresponding communication module is a first network 198 (eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 199 (eg, legacy It may communicate with the external electronic device 104 through a cellular network, a 5G network, a next-generation communication network, the Internet, or a telecommunications network such as a computer network (eg, a LAN or a WAN).
  • a telecommunications network such as a computer network (eg, a LAN or a WAN).
  • These various types of communication modules may be integrated as one component (eg, a single chip) or implemented as a plurality of separate components (eg, multiple chips).
  • the wireless communication module 192 uses subscriber information (eg, International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 196 within a communication network such as the first network 198 or the second network 199.
  • subscriber information eg, International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the electronic device 101 may be identified or authenticated.
  • the wireless communication module 192 may support a 5G network after a 4G network and a next-generation communication technology, for example, NR access technology (new radio access technology).
  • NR access technologies include high-speed transmission of high-capacity data (enhanced mobile broadband (eMBB)), minimization of terminal power and access of multiple terminals (massive machine type communications (mMTC)), or high reliability and low latency (ultra-reliable and low latency (URLLC)).
  • eMBB enhanced mobile broadband
  • mMTC massive machine type communications
  • URLLC ultra-reliable and low latency
  • -latency communications can be supported.
  • the wireless communication module 192 may support a high frequency band (eg, mmWave band) to achieve a high data rate, for example.
  • the wireless communication module 192 uses various technologies for securing performance in a high frequency band, such as beamforming, massive multiple-input and multiple-output (MIMO), and full-dimensional multiplexing. Technologies such as input/output (FD-MIMO: full dimensional MIMO), array antenna, analog beam-forming, or large scale antenna may be supported.
  • the wireless communication module 192 may support various requirements defined for the electronic device 101, an external electronic device (eg, the electronic device 104), or a network system (eg, the second network 199).
  • the wireless communication module 192 is a peak data rate for eMBB realization (eg, 20 Gbps or more), a loss coverage for mMTC realization (eg, 164 dB or less), or a U-plane latency for URLLC realization (eg, Example: downlink (DL) and uplink (UL) each of 0.5 ms or less, or round trip 1 ms or less) may be supported.
  • eMBB peak data rate for eMBB realization
  • a loss coverage for mMTC realization eg, 164 dB or less
  • U-plane latency for URLLC realization eg, Example: downlink (DL) and uplink (UL) each of 0.5 ms or less, or round trip 1 ms or less
  • the antenna module 197 may transmit or receive signals or power to the outside (eg, an external electronic device).
  • the antenna module 197 may include an antenna including a radiator including a conductor or a conductive pattern formed on a substrate (eg, PCB).
  • the antenna module 197 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 198 or the second network 199 is selected from the plurality of antennas by the communication module 190, for example. can be chosen A signal or power may be transmitted or received between the communication module 190 and an external electronic device through the selected at least one antenna.
  • other components eg, a radio frequency integrated circuit (RFIC) may be additionally formed as a part of the antenna module 197 in addition to the radiator.
  • RFIC radio frequency integrated circuit
  • the antenna module 197 may form a mmWave antenna module.
  • the mmWave antenna module includes a printed circuit board, an RFIC disposed on or adjacent to a first surface (eg, a lower surface) of the printed circuit board and capable of supporting a designated high frequency band (eg, mmWave band); and a plurality of antennas (eg, array antennas) disposed on or adjacent to a second surface (eg, a top surface or a side surface) of the printed circuit board and capable of transmitting or receiving signals of the designated high frequency band. can do.
  • peripheral devices eg, a bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • signal e.g. commands or data
  • commands or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199 .
  • Each of the external electronic devices 102 or 104 may be the same as or different from the electronic device 101 .
  • all or part of operations executed in the electronic device 101 may be executed in one or more external electronic devices among the external electronic devices 102 , 104 , or 108 .
  • the electronic device 101 when the electronic device 101 needs to perform a certain function or service automatically or in response to a request from a user or another device, the electronic device 101 instead of executing the function or service by itself.
  • one or more external electronic devices may be requested to perform the function or at least part of the service.
  • One or more external electronic devices receiving the request may execute at least a part of the requested function or service or an additional function or service related to the request, and deliver the execution result to the electronic device 101 .
  • the electronic device 101 may provide the result as at least part of a response to the request as it is or additionally processed.
  • cloud computing distributed computing, mobile edge computing (MEC), or client-server computing technology may be used.
  • the electronic device 101 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 104 may include an internet of things (IoT) device.
  • Server 108 may be an intelligent server using machine learning and/or neural networks. According to one embodiment, the external electronic device 104 or server 108 may be included in the second network 199 .
  • the electronic device 101 may be applied to intelligent services (eg, smart home, smart city, smart car, or health care) based on 5G communication technology and IoT-related technology.
  • the electronic device 101 includes a first communication processor (eg, including a processing circuit) 212, a second communication processor (eg, including a processing circuit) 214, and a first radio frequency integrated circuit. (RFIC) 222, 2 RFIC 224, 3 RFIC 226, 4 RFIC 228, 1 radio frequency front end (RFFE) 232, 2 RFFE 234, 1 It may include an antenna module 242 , a second antenna module 244 , and an antenna 248 .
  • the electronic device 101 may further include a processor 120 and a memory 130 .
  • the network 199 may include a first network 292 and a second network 294 .
  • the electronic device 101 may further include at least one of the components shown in FIG. 1, and the network 199 may further include at least one other network.
  • a first communication processor 212, a second communication processor 214, a first RFIC 222, a second RFIC 224, a fourth RFIC 228, a first RFFE 232, and the second RFFE 234 may form at least a portion of the wireless communication module 192 .
  • the fourth RFIC 228 may be omitted or included as part of the third RFIC 226 .
  • the first communication processor 212 includes a processing circuit, and may support establishment of a communication channel of a band to be used for wireless communication with the first network 292 and legacy network communication through the established communication channel.
  • the first network may be a legacy network including a second generation (2G), 3G, 4G, or long term evolution (LTE) network.
  • the second communication processor 214 includes a processing circuit, establishes a communication channel corresponding to a designated band (eg, about 6 GHz to about 60 GHz) among bands to be used for wireless communication with the second network 294, and establishes communication. It can support 5G network communication through the channel.
  • the second network 294 may be a 5G network defined by 3GPP.
  • the first communication processor 212 or the second communication processor 214 corresponds to another designated band (eg, about 6 GHz or less) among bands to be used for wireless communication with the second network 294. It is possible to support establishment of a communication channel and 5G network communication through the established communication channel.
  • the first communication processor 212 and the second communication processor 214 may be implemented on a single chip or in a single package. According to various embodiments, the first communication processor 212 or the second communication processor 214 may be formed in a single chip or a single package with the processor 120, the co-processor 123, or the communication module 190. there is.
  • the first RFIC 222 transmits a baseband signal generated by the first communication processor 212 to about 700 MHz to about 3 GHz used in the first network 292 (eg, a legacy network). of radio frequency (RF) signals.
  • RF radio frequency
  • an RF signal is obtained from a first network 292 (eg, a legacy network) via an antenna (eg, first antenna module 242), and via an RFFE (eg, first RFFE 232). It can be preprocessed.
  • the first RFIC 222 may convert the preprocessed RF signal into a baseband signal to be processed by the first communication processor 212 .
  • the second RFIC 224 When transmitting, the second RFIC 224 transfers the baseband signal generated by the first communication processor 212 or the second communication processor 214 to the second network 294 (eg, a 5G network). It can be converted into an RF signal (hereinafter referred to as a 5G Sub6 RF signal) of the Sub6 band (eg, about 6 GHz or less).
  • a 5G Sub6 RF signal RF signal of the Sub6 band (eg, about 6 GHz or less).
  • a 5G Sub6 RF signal is obtained from a second network 294 (eg, a 5G network) through an antenna (eg, the second antenna module 244), and an RFFE (eg, the second RFFE 234) It can be pre-treated through The second RFIC 224 may convert the preprocessed 5G Sub6 RF signal into a baseband signal to be processed by a corresponding communication processor among the first communication processor 212 and the second communication processor 214 .
  • the third RFIC 226 transmits the baseband signal generated by the second communication processor 214 to the RF of the 5G Above 6 band (eg, about 6 GHz to about 60 GHz) to be used in the second network 294 (eg, a 5G network). signal (hereinafter referred to as 5G Above6 RF signal).
  • the 5G Above6 RF signal may be obtained from the second network 294 (eg, 5G network) through an antenna (eg, antenna 248) and pre-processed through a third RFFE 236.
  • the third RFIC 226 may convert the preprocessed 5G Above6 RF signal into a baseband signal to be processed by the second communication processor 214 .
  • the third RFFE 236 may be formed as part of the third RFIC 226 .
  • the electronic device 101 may include a fourth RFIC 228 separately from or at least as part of the third RFIC 226.
  • the fourth RFIC 228 converts the baseband signal generated by the second communication processor 214 into an RF signal (hereinafter, an IF signal) of an intermediate frequency band (eg, about 9 GHz to about 11 GHz). After conversion, the IF signal may be transmitted to the third RFIC 226.
  • the third RFIC 226 may convert the IF signal into a 5G Above6 RF signal.
  • the 5G Above6 RF signal may be received from the second network 294 (eg, 5G network) via an antenna (eg, antenna 248) and converted to an IF signal by a third RFIC 226.
  • the fourth RFIC 228 may convert the IF signal into a baseband signal so that the second communication processor 214 can process it.
  • the first RFIC 222 and the second RFIC 224 may be implemented as a single chip or at least part of a single package.
  • the first RFFE 232 and the second RFFE 234 may be implemented as a single chip or at least part of a single package.
  • at least one antenna module of the first antenna module 242 or the second antenna module 244 may be omitted or combined with another antenna module to process RF signals of a plurality of corresponding bands.
  • the third RFIC 226 and the antenna 248 may be disposed on the same substrate to form the third antenna module 246 .
  • the wireless communication module 192 or processor 120 may be disposed on a first substrate (eg, main PCB).
  • the third RFIC 226 is provided on a part (eg, bottom surface) of the second substrate (eg, sub PCB) separate from the first substrate, and the antenna 248 is placed on another part (eg, top surface). is disposed, the third antenna module 246 may be formed.
  • the electronic device 101 can improve the quality or speed of communication with the second network 294 (eg, 5G network).
  • the antenna 248 may be formed of an antenna array including a plurality of antenna elements that may be used for beamforming.
  • the third RFIC 226 may include, for example, a plurality of phase shifters 238 corresponding to a plurality of antenna elements as a part of the third RFFE 236.
  • each of the plurality of phase converters 238 may convert the phase of a 5G Above6 RF signal to be transmitted to the outside of the electronic device 101 (eg, a base station of a 5G network) through a corresponding antenna element. .
  • each of the plurality of phase converters 238 may convert the phase of the 5G Above6 RF signal received from the outside through the corresponding antenna element into the same or substantially the same phase. This enables transmission or reception through beamforming between the electronic device 101 and the outside.
  • the second network 294 may be operated independently of the first network 292 (eg, a legacy network) (eg, Stand-Alone (SA)) or may be operated in connection with the first network 292 (eg, a legacy network).
  • a 5G network may include only an access network (eg, a 5G radio access network (RAN) or a next generation RAN (NG RAN)) and no core network (eg, a next generation core (NGC)).
  • the electronic device 101 may access an external network (eg, the Internet) under the control of a core network (eg, evolved packed core (EPC)) of the legacy network.
  • EPC evolved packed core
  • Protocol information for communication with the legacy network eg LTE protocol information
  • protocol information for communication with the 5G network eg New Radio (NR) protocol information
  • other parts eg processor 120, the first communications processor 212, or the second communications processor 214.
  • FIG. 3 is a diagram illustrating a protocol stack structure of a network 100 for legacy communication and/or 5G communication according to an embodiment.
  • the network 100 may include an electronic device 101, a legacy network 392, a 5G network 394, and a server 108.
  • the electronic device 101 may include an internet protocol 312 , a first communication protocol stack 314 and a second communication protocol stack 316 .
  • the electronic device 101 may communicate with the server 108 through the legacy network 392 and/or the 5G network 394 .
  • the electronic device 101 may perform Internet communication associated with the server 108 using the Internet protocol 312 (eg, TCP, UDP, or IP).
  • the Internet protocol 312 may be executed, for example, in a main processor included in the electronic device 101 (eg, the main processor 121 of FIG. 1 ).
  • the electronic device 101 may wirelessly communicate with the legacy network 392 using the first communication protocol stack 314 .
  • the electronic device 101 may wirelessly communicate with the 5G network 394 using the second communication protocol stack 316 .
  • the first communication protocol stack 314 and the second communication protocol stack 316 may be executed, for example, in one or more communication processors (eg, the wireless communication module 192 of FIG. 1) included in the electronic device 101. there is.
  • the server 108 may include Internet Protocol 322 .
  • the server 108 may transmit and receive data related to the Internet protocol 322 with the electronic device 101 through the legacy network 392 and/or the 5G network 394 .
  • server 108 may include a cloud computing server that resides outside legacy network 392 or 5G network 394 .
  • the server 108 may include an edge computing server (or mobile edge computing (MEC) server) located inside at least one of a legacy network or a 5G network 394 .
  • MEC mobile edge computing
  • the legacy network 392 may include an LTE base station 340 and an EPC 342 .
  • the LTE base station 340 may include an LTE communication protocol stack 344 .
  • EPC 342 may include legacy NAS protocol 346 .
  • the legacy network 392 may perform LTE wireless communication with the electronic device 101 using the LTE communication protocol stack 344 and the legacy NAS protocol 346 .
  • the 5G network 394 may include a NR base station 350 and a 5GC 352.
  • NR base station 350 may include NR communication protocol stack 354 .
  • 5GC 352 may include 5G NAS protocol 356 .
  • the 5G network 394 may perform NR wireless communication with the electronic device 101 using the NR communication protocol stack 354 and the 5G NAS protocol 356.
  • the first communication protocol stack 314, the second communication protocol stack 316, the LTE communication protocol stack 344 and the NR communication protocol stack 354 are a control plane protocol for transmitting and receiving control messages and A user plane protocol for transmitting and receiving user data may be included.
  • the control message may include, for example, a message related to at least one of security control, bearer setup, authentication, registration, or mobility management.
  • User data may include, for example, data other than control messages.
  • control plane protocol and the user plane protocol may include physical (PHY), medium access control (MAC), radio link control (RLC), or packet data convergence protocol (PDCP) layers.
  • the PHY layer may, for example, channel-code and modulate data received from a higher layer (eg, MAC layer) and transmit the data through a radio channel, demodulate and decode data received through the radio channel, and transmit the data to the higher layer.
  • the PHY layer included in the second communication protocol stack 316 and the NR communication protocol stack 354 may further perform an operation related to beam forming.
  • the MAC layer may, for example, logically/physically map data to a radio channel to be transmitted/received, and perform hybrid automatic repeat request (HARQ) for error correction.
  • HARQ hybrid automatic repeat request
  • the RLC layer may perform, for example, concatenation, segmentation, or reassembly of data, and order check, rearrangement, or redundancy check of data.
  • the PDCP layer may perform, for example, operations related to ciphering and data integrity of control messages and user data.
  • the second communication protocol stack 316 and the NR communication protocol stack 354 may further include a service data adaptation protocol (SDAP).
  • SDAP may manage radio bearer assignment based on, for example, Quality of Service (QoS) of user data.
  • QoS Quality of Service
  • the control plane protocol may include a radio resource control (RRC) layer and a non-access stratum (NAS) layer.
  • RRC radio resource control
  • NAS non-access stratum
  • the RRC layer may process, for example, radio bearer setup, paging, or control data related to mobility management.
  • the NAS may, for example, process control messages related to authentication, registration, and mobility management.
  • 4A is a diagram illustrating an electronic device and a cellular network according to various embodiments of the present invention.
  • the cellular network 400 may include a node (eg, the NR base station 350 of FIG. 3) 410 .
  • a node eg, the NR base station 350 of FIG. 3
  • node 410 may include a base station supporting primary cellular communication.
  • the first cellular communication is any one communication method among various cellular communication methods supportable by the electronic device 500, and may mean, for example, a communication method on the second cellular network 294 of FIG. 2 .
  • the first cellular communication may be any one of 5G mobile communication methods (eg, a communication method using FR1, which is a band of 6 GHz or less, and a communication method using FR2, which is a frequency band of 6 GHz or higher).
  • the node 410 may be a node that outputs a signal of a first frequency band (eg, a frequency band of 6 GHz or higher).
  • the electronic device 500 performs registration on the cellular network 400 and transmits and/or receives various data with an external electronic device (eg, the electronic device 104 of FIG. 1) through the node 410.
  • an external electronic device eg, the electronic device 104 of FIG. 1
  • the electronic device 500 may receive an SS/PBCH block (synchronization signal/physical broadcast channel block) broadcast by the node 410 before registering with the cellular network 400 .
  • the SS/PBCH block may include data required when the electronic device 500 searches for the node 410 to which it is connected, and the SS/PBCH block will be broadcast by the node 410 every designated period (eg, 20 ms).
  • the electronic device 500 may decode the SS/PBCH block and synchronize with the node 410 based on the reference signal obtained through decoding.
  • the electronic device 500 may obtain system information (SI) through a physical broadcast channel (PBCH) included in the SS/PBCH block.
  • PBCH physical broadcast channel
  • the electronic device 500 may acquire identification information (or physical identification information) of the node 410, information related to a paging message, and/or a system frame number of an SS/PBCH block through system information.
  • the electronic device 500 may access the node 410 based on the acquired information, and may perform a registration procedure in the cellular network 400 corresponding to the node 410 .
  • the electronic device 500 may receive identification information (UE_ID) of the electronic device 500 from the cellular network 400 while performing a registration procedure with the cellular network 400 .
  • UE_ID identification information
  • the electronic device 500 determines the reception period of the paging message and frame information (eg, frame number) including the paging message. You can check.
  • the electronic device 500 may switch from an RRC connected state to an RRC idle state.
  • the electronic device 500 may transmit and/or receive data in an RRC connection state, and may not transmit and/or receive data in an idle state.
  • the electronic device 500 may perform a series of operations for switching to an RRC connected state upon reception of a paging message.
  • the electronic device 500 performs a series of operations for receiving a paging message (e.g., activates the wireless communication module 192 of FIG. 1 from an inactive state for each reception period of the paging message). state) can be performed.
  • 4B is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure receives a paging message and a synchronization signal/physical broadcast channel block (SS/PBCH block).
  • SS/PBCH block synchronization signal/physical broadcast channel block
  • a node (eg, node 410 of FIG. 4A) of a cellular network blocks SS/PBCH blocks 421, 422, 423, and 424 at designated intervals (eg, 20 ms). , 425, 426) can be broadcast.
  • the SS/PBCH block may include a reference signal for decoding a signal transmitted by node 410.
  • the electronic device 500 determines the transmission period of SS/PBCH blocks 421, 422, 423, 424, 425, and 426 and the transmission period of paging messages 431 and 432, which are obtained during registration with the cellular network 400. It is possible to control the communication circuit (eg, the wireless communication circuit 192 of FIG. 1) based on.
  • the electronic device 500 receives the SS/PBCH blocks 421, 422, 423, 424, 425, and 426 based on the transmission period of the SS/PBCH blocks 421, 422, 423, 424, 425, and 426.
  • the communication circuit 192 may be switched to an active state.
  • the electronic device 500 may switch the communication circuit 192 to an inactive state. However, the electronic device 500 confirms that the reception period of the paging message 431 or 432 expires after the reception of the SS/PBCH block 421 or 424 and before the reception of another SS/PBCH block 422 or 425. Based on this, it is possible to maintain the communication circuit 192 in an active state and wait for reception of paging messages 431 and 432 .
  • 4C is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure processes a paging message based on a received SS/PBCH block before receiving a paging message.
  • the electronic device 500 After the electronic device 500 receives the SS/PBCH block 421 and before receiving another SS/PBCH block 422, in response to confirming that the reception period of the paging message has expired, the SS/PBCH block ( 421), the communication circuitry (eg, the wireless communication circuitry 192 of FIG. 1) may remain active during the interval 441 between when the paging message 431 is received.
  • the electronic device 500 may decode the SS/PBCH block 421 to extract a reference signal, receive the paging message 431, and then perform decoding of the paging message 431 based on the reference signal. .
  • the electronic device 500 may switch the communication circuit 192 into an inactive state during an interval 442 between receiving the paging message 431 and receiving another SS/PBCH block 422 .
  • 4D is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present disclosure processes a paging message based on a received SS/PBCH block before receiving a paging message.
  • the electronic device 500 After receiving the SS/PBCH block 424 and before receiving another SS/PBCH block 425, the electronic device 500 responds to confirming that the reception period of the paging message expires, and the SS/PBCH block ( After receiving 424), the communication circuitry (eg, the wireless communication circuitry 192 of FIG. 1) may remain active for an interval 451 between receiving the paging message 432.
  • the electronic device 500 may decode the SS/PBCH block 424 to extract a reference signal, receive the paging message 432, and then perform decoding of the paging message 432 based on the reference signal. .
  • the electronic device 500 may switch the communication circuit 192 to an inactive state during an interval 452 between receiving the paging message 432 and receiving another SS/PBCH block 425 .
  • the electronic device 500 is in an active state of the communication circuit 192 during a period 451 from receiving the SS/PBCH block 424 until receiving the paging message 432. can keep When the period 451 is prolonged, power consumption of the electronic device 500 may increase as the active state of the communication circuit 192 is maintained for a long time.
  • FIG. 5 is a diagram illustrating an electronic device according to various embodiments of the present disclosure.
  • an electronic device eg, the electronic device 101 of FIG. 1
  • a communication circuit eg, a wireless communication module of FIG. 1
  • a processor e.g., including processing circuitry
  • Processor 520 may be operatively coupled with communication circuitry 510 and/or memory 530 .
  • the processor 520 may include various processing circuits and may control components of the electronic device 500 .
  • the processor 520 may control components of the electronic device 500 according to one or more instructions stored in the memory 530 .
  • the memory 530 may be a component included in one chip (eg, a modem) in which the communication processor 520 and the communication circuit 510 are implemented.
  • the communication circuit 510 communicates with an external electronic device (eg, the external electronic device 104 of FIG. 1 ) through at least one network (eg, the legacy network 392 or the 5G network 394 of FIG. 3 ).
  • device 500 may be provided.
  • the communication circuit 510 may communicate between the electronic device 400 and the external electronic device 104 through a node (eg, the node 410 of FIG. 4A ) based on the control of the processor 520 . can support
  • the processor 520 may control the communication circuit 510 to perform registration on the cellular network 400 in order to perform cellular communication.
  • the processor 520 may receive an SS/PBCH block (synchronization signal/physical broadcast channel block) broadcast by the node 410 before registering with the cellular network 400 .
  • the SS/PBCH block is data required when the electronic device 500 searches for the node 410 to which it is connected, and the SS/PBCH block may be broadcast by the node 410 every designated period (eg, 20 ms).
  • the processor 520 may decode the SS/PBCH block and synchronize with the node 410 based on the reference signal obtained through decoding.
  • the processor 520 may obtain system information (SI) through a physical broadcast channel (PBCH) included in the SS/PBCH block.
  • the processor 520 may obtain identification information (or physical identification information) of the node 410, information related to a paging message, and/or a system frame number of the SS/PBCH block through system information. there is.
  • the processor 520 determines the reception time of another SS/PBCH block (or the SS adjacent to the reception time of the paging message). / Receiving time of PBCH block) can be checked.
  • the processor 520 may access the node 410 based on the obtained information, and may perform a registration procedure in the cellular network 400 corresponding to the node 410 .
  • the processor 520 may receive identification information (UE_ID) of the electronic device 500 from the cellular network 400 while performing a registration procedure with the cellular network 400 .
  • the processor 520 determines the reception period of the paging message and frame information (eg, frame number) including the paging message, based on the information related to the paging message included in the system information and the identification information of the electronic device 500. can
  • the processor 520 may determine the receiving time of the paging message based on the receiving period of the paging message and the frame information including the paging message.
  • the processor 520 may switch from an RRC connected state to an RRC idle state.
  • the electronic device 500 may transmit and/or receive data in an RRC connected state, and may not transmit and/or receive data in an RRC idle state.
  • the processor 520 may deactivate the communication circuit 510 in the RRC idle state and activate the communication circuit 510 in the RRC connected state.
  • the processor 520 in an idle state, may perform a series of operations for switching to an RRC connected state according to reception of a paging message.
  • the processor 520 may perform a series of operations for receiving a paging message for each paging message reception period in order to determine whether a paging message is received.
  • a specific embodiment of controlling the communication circuit 192 based on the interval between the reception time of the SS/PBCH block and the reception time of the paging message 432 is described. describe
  • the processor 520 receives a paging message (eg, paging message 432 of FIG. 4D) at a first time and an SS/PBCH block (eg, SS/PBCH block 424 of FIG. 4D) at a second time. You can check the time.
  • a paging message eg, paging message 432 of FIG. 4D
  • an SS/PBCH block eg, SS/PBCH block 424 of FIG. 4D
  • the processor 520 may check whether the first time and the second time satisfy specified conditions. According to an embodiment, the processor 520 may check the interval 451 of the first time and the second time, and check whether the checked interval satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 451 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH block 424, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH block 424. When the reception period of the SS/PBCH block 424 is 20 ms, the designated value may be 10 ms.
  • Processor 520 based on that the checked interval 451 satisfies the specified condition, after receiving the paging message 432 rather than the SS/PBCH block 424 received before receiving the paging message 432
  • the paging message 432 may be processed using the SS/PBCH block 425 received on the .
  • the processor 520 determines to process the paging message 432 using the SS/PBCH block 425 received after receiving the paging message 432, the processor 520 receives the paging message 432 as a second processor 520.
  • An activation time of the communication circuit 510 may be determined based on time.
  • the processor 520 may control the communication circuit 510 to activate the communication circuit 510 at a second time at which the paging message 432 is received or before a designated time prior to the second time.
  • the second time or a designated time before the second time may be after the SS/PBCH block 424 is received.
  • the processor 520 maintains the communication circuit 510 in an inactive state during the interval 453 between the reception time of the paging message 432 and the reception time of the SS/PBCH block 424, and , power (or current) consumed due to the active state of the communication circuit 510 may be reduced.
  • the processor 520 may activate the communication circuit 510 before receiving the paging message 432 and control the communication circuit 510 to receive the paging message 432 .
  • the processor 520 may temporarily store the received paging message 432 in the memory 530 .
  • the processor 520 may receive the SS/PBCH block 425 and extract the reference signal by decoding the SS/PBCH block 425.
  • the processor 520 may decode the paging message 432 using the extracted reference signal.
  • the processor 520 may determine whether to switch from the RRC idle state to the RRC connected state based on information extracted through decoding of the paging message 432 .
  • the processor 520 Based on the fact that the checked interval 451 does not satisfy the specified condition, the processor 520 sends the paging message 432 using the SS/PBCH block 424 received prior to receiving the paging message 432. can handle
  • the processor 520 based on the fact that the checked interval 451 does not satisfy the specified condition, receives the SS/PBCH block 424 received at the time of reception of the paging message 432 or before the specified time,
  • the communication circuitry 510 may be activated. After activating the communication circuit 510, the processor 520 may receive the SS/PBCH block 424 and extract a reference signal by decoding the SS/PBCH block 424. After receiving the SS/PBCH block 424, the processor 520 may maintain the communication circuit 510 in an activated state until the paging message 432 is received.
  • the processor 520 may receive the paging message 432 and perform decoding of the paging message 432 using the extracted reference signal. The processor 520 may determine whether to switch from the RRC idle state to the RRC connected state based on information extracted through decoding of the paging message 432 .
  • the electronic device 500 may decode the paging message 432 using the SS/PBCH block received at the closest time to the receiving time of the paging message 432. . Therefore, the electronic device 500 reduces the interval between the paging message 432 and the SS/PBCH block so that the communication circuit 510 can move between the receiving time of the paging message 432 and the receiving time of the SS/PBCH block. It is possible to reduce the time to maintain the activated state and reduce the power consumption of the communication circuit 510 .
  • the present invention can also be applied to data other than paging messages.
  • the electronic device 500 may be equally applied to data received in an on-duration period in which data is received in a connected mode discontinuous reception (C-DRX) mode.
  • C-DRX discontinuous reception
  • FIG. 6A illustrates an embodiment in which an electronic device according to various embodiments of the present disclosure determines an activation time of a communication circuit based on an interval between a reception time of an SS/PBCH block and a reception time of a paging message satisfying specified conditions. it is a drawing
  • the electronic device 500 receives a paging message (eg, the paging message 432 of FIG. 4D) at a first time and an SS/PBCH block (eg, the SS/PBCH block 424 of FIG. 4D). )) can be checked.
  • the electronic device 500 may check whether the checked interval satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 451 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH block 424, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH block 424.
  • the first and second time interval 451 is the second time and the third time interval 452 for receiving the SS/PBCH block 425 received after receiving the paging message 432. can be bigger
  • the electronic device 500 receives the paging message 432, not the SS/PBCH block 424 received before the paging message 432, based on the checked interval 451 satisfying the designated condition.
  • the paging message 432 may be processed using the SS/PBCH block 425 received thereafter.
  • the electronic device 500 determines to process the paging message 432 using the SS/PBCH block 425 received after receiving the paging message 432, the electronic device 500 receives the paging message 432.
  • An activation time of the communication circuit 510 may be determined based on 2 hours.
  • the electronic device 500 may control the communication circuit 510 to activate the communication circuit 510 at a second time at which the paging message 432 is received or before a designated time prior to the second time.
  • the second time or a designated time before the second time may be after the SS/PBCH block 424 is received.
  • the electronic device 500 maintains the communication circuit 510 in an inactive state during the interval 611 between the reception time of the paging message 432 and the reception time of the SS/PBCH block 424.
  • the electronic device 500 may maintain the communication circuit 510 in an active state during the interval 612 between the reception time of the paging message 432 and the reception time of the SS/PBCH block 425 .
  • the electronic device 500 may maintain the activation state of the communication circuit 510 until receiving the next paging message (not shown).
  • the electronic device 500 can reduce power (or current) consumed due to the active state of the communication circuit 510 .
  • FIG. 6B is an embodiment in which an electronic device according to various embodiments of the present disclosure determines an activation time of a communication circuit based on the fact that an interval between a reception time of an SS/PBCH block and a reception time of a paging message does not satisfy a specified condition. It is a drawing showing
  • the electronic device 500 receives a paging message (eg, the paging message 431 of FIG. 4D ) at a first time and an SS/PBCH block (eg, the SS/PBCH block 421 of FIG. 4D ). )) can be checked.
  • the electronic device 500 may check whether the checked interval satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 441 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH block 421, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH block 421.
  • the first time interval 441 of the second time period is smaller than the second time interval 442 of receiving the SS/PBCH block 422 after receiving the paging message 432.
  • the electronic device 500 Based on the fact that the checked interval 441 does not satisfy the specified condition, the electronic device 500 receives the SS/PBCH block 421 received at the paging message 431 reception time or before the specified time. , can activate the communication circuit 510. After activating the communication circuit 510, the electronic device 500 may extract the reference signal by receiving the SS/PBCH block 421 and decoding the SS/PBCH block 421. The electronic device 500 may maintain the communication circuit 510 in an active state between reception of the paging message 431 after reception of the SS/PBCH block 421 (621). The electronic device 500 may receive the paging message 431 and decode the paging message 431 using the extracted reference signal.
  • the electronic device 500 may determine whether to switch from the RRC idle state to the RRC connected state based on information extracted through decoding of the paging message 431 .
  • the electronic device 500 may switch and maintain the communication circuit 510 in an inactive state (622).
  • the electronic device 400 maintains the communication circuit 510 in an inactive state until receiving the SS/PBCH block 424 received prior to receiving the next paging message (eg, the paging message 432 of FIG. 4A).
  • the electronic device 500 When the processing of the paging message 431 fails, the electronic device 500 maintains the activation state of the communication circuit 510 until receiving the next paging message (eg, the paging message 432 of FIG. 4A ).
  • FIG. 7A is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention receives an SS/PBCH block in C-DRX mode.
  • an electronic device may support a connect mode discontinuous reception (C-DRX) mode.
  • C-DRX connect mode discontinuous reception
  • the C-DRX mode is a mode in which the electronic device 500 receives data during a specific period (eg, on-duration) without receiving data during a specific period (eg, sleep duration) in an RRC connected state. , It may be a mode capable of reducing power consumed by the communication circuit 510 by switching the communication circuit (eg, the communication circuit 510 of FIG. 5 ) into an inactive state during the sleep duration.
  • the node 410 may broadcast SS/PBCH blocks 711 and 712 every designated period (eg, 20 ms).
  • the electronic device 500 may switch the communication circuit 510 into an active state in order to receive the SS/PBCH block 711 before switching to the on duration 722.
  • the electronic device 500 (or the processor 520) may decode the received SS/PBCH block 711 and synchronize with the node 410 based on the reference signal obtained through decoding.
  • the electronic device 500 (or the processor 520) may decode data received during the on-duration 722 based on the reference signal.
  • the electronic device 500 may maintain the communication circuit 510 in an active state during the on duration 722 . However, in order to decode data to be received during the on duration 722, the electronic device 500 may switch the communication circuit 510 into an active state during a partial section 731 of the sleep duration 721. As the communication circuit 510 is switched to an active state in a partial period 731 of the sleep duration 721, power consumed by the communication circuit 510 may increase.
  • FIG. 7B is an embodiment of determining an activation time of a communication circuit based on an interval between a reception time of an SS/PBCH block and a start time of an on-duration interval in a C-DRX mode by an electronic device according to various embodiments of the present disclosure. It is a drawing showing an example.
  • the electronic device 500 may check the interval 751 between the first time, which is the start time of the on-duration 722, and the second time when the SS/PBCH block 711 is received. .
  • the electronic device 500 (or the processor 520) may check whether the checked interval 751 satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 751 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH blocks 711 and 712, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH blocks 711 and 712. When the reception period of the SS/PBCH blocks 711 and 712 is 20 ms, the designated value may be 10 ms.
  • the electronic device 500 receives the SS/PBCH block 711 before the start time of the on-duration period 722 based on that the checked interval 751 satisfies a specified condition.
  • the received data may be processed using the SS/PBCH block 712 received after the start of the on-duration period 722.
  • the on-duration period An activation time of the communication circuit 510 may be determined based on the start time of step 722 .
  • the electronic device 500 (or the processor 520) transmits the communication circuit 510 at the start of the on-duration period 722 or a specified time prior to the start of the on-duration period 722.
  • the communication circuit 510 can be controlled to activate.
  • the second time or a designated time before the second time may be after the SS/PBCH block 711 is received.
  • the electronic device 500 may temporarily store data received before receiving the SS/PBCH block 712 in a memory (eg, the memory 530 of FIG. 5).
  • the electronic device 500 (or the processor 520) may receive the SS/PBCH block 712 and decode the SS/PBCH block 712 to extract a reference signal.
  • the electronic device 500 (or the processor 520) may decode data stored in the memory 530 based on the reference signal.
  • the electronic device 500 (or the processor 520), during the interval 741 between the reception time of the SS/PBCH block 711 and the start time of the on-duration period 722
  • the communication circuit 510 may be maintained in an inactive state, and may be maintained in an active state (742) during the on-duration period 722. Accordingly, the electronic device 500 may reduce power (or current) consumed when the communication circuit 510 is in an active state.
  • the embodiment described above may be applied when the SS/PBCH block 712 received during the on-duration period 722 is received before a hybrid automatic repeat and request (HARQ) is performed. This is because the electronic device 500 needs to complete decoding of data received during the on-duration period 722 by the time of performing HARQ in order to perform HARQ.
  • HARQ hybrid automatic repeat and request
  • the electronic device 500 may perform decoding of data using the SS/PBCH block received during the sleep duration period 721 according to the type of service currently used by the electronic device 500 .
  • the electronic device 500 when the type of service currently used by the electronic device 500 is a service requiring low latency (eg, ultra-reliable, low latency communication (URLLC)) , in order to reduce the delay time, data decoding may be performed using the SS/PBCH block received during the sleep duration period 721.
  • a service requiring low latency eg, ultra-reliable, low latency communication (URLLC)
  • FIG. 8A is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention receives an SS/PBCH block in a C-DRX mode based on a wakeup signal received from a network.
  • an electronic device may support a C-DRX mode based on a wake up signal (WUS).
  • WUS wake up signal
  • the C-DRX mode is a mode in which the electronic device 500 receives data during a specific period (eg, on-duration) without receiving data during a specific period (eg, sleep duration) in an RRC connected state.
  • It may be a mode capable of reducing power consumed by the communication circuit 510 by switching the communication circuit (eg, the communication circuit 510 of FIG. 5 ) into an inactive state during the sleep duration.
  • the wakeup signal may be information indicating whether there is data to be received during the on-duration period.
  • the wake-up signal may have a specific value (eg, 1) when there is data to be received during the on-duration period, and when there is no data to be received by the electronic device 500 during the on-duration period, can have other values (e.g. 0).
  • the node 410 may broadcast the SS/PBCH blocks 811 and 812 every designated period (eg, 20 ms).
  • the electronic device 500 may switch the communication circuit 510 into an active state in order to receive the SS/PBCH block 811 before switching to the on duration 722.
  • the electronic device 500 (or the processor 520) may decode the received SS/PBCH block 811 and synchronize with the node 410 based on the reference signal obtained through decoding.
  • the electronic device 500 (or the processor 520) may receive the wake-up signal 813 and decode the wake-up signal 813 based on the reference signal.
  • the electronic device 500 may check whether data to be received exists in the on-duration period 822 based on the value included in the wake-up signal 813 .
  • the electronic device 500 may maintain the communication circuit 510 in an active state during the on-duration period 822 based on the presence of data to be received in the on-duration period 822. .
  • the electronic device 500 (or the processor 520) switches the communication circuit 510 into an inactive state during the on-duration period 822 based on the absence of data to be received in the on-duration period 822. can do.
  • the electronic device 500 may maintain the communication circuit 510 in an active state in a section in which the wake-up signal 813 is to be received. However, the electronic device 500 may switch the communication circuit 510 into an active state during a partial period 831 of the sleep duration 821 in order to obtain a reference signal for decoding the wake-up signal 813. there is. As the communication circuit 510 is switched to an active state in a partial period 831 of the sleep duration 821, power consumed by the communication circuit 510 may increase.
  • the electronic device 500 may maintain the communication circuit 510 in an active state during the on-duration period 822 based on the presence of data to be received in the on-duration period 822 . However, in order to decode data to be received during the on duration 822, the electronic device 500 may switch the communication circuit 510 into an active state during a partial section 831 of the sleep duration 821. As the communication circuit 510 is switched to an active state in a partial period 831 of the sleep duration 821, power consumed by the communication circuit 510 may increase.
  • 8B illustrates communication based on an interval between reception time of an SS/PBCH block and reception time of a wakeup signal in a C-DRX mode based on a wakeup signal received from a network by an electronic device according to various embodiments of the present disclosure. It is a diagram showing an embodiment of determining the activation time of the circuit.
  • the electronic device 500 may check the interval 843 between the first time, which is the start time of the wake-up signal 813, and the second time when the SS/PBCH block 811 is received. there is.
  • the electronic device 500 (or the processor 520) may check whether the checked interval 843 satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 843 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH blocks 811 and 812, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH blocks 811 and 812. When the reception period of the SS/PBCH blocks 811 and 812 is 20 ms, the designated value may be 10 ms.
  • the electronic device 500 determines that the SS/PBCH block 811 transmitted before the wake-up signal 813 is received based on whether the checked interval 843 satisfies a specified condition. Instead, the received wake-up signal 813 is processed using the SS/PBCH block 812 received after the start of the on-duration period 822 (or received after the wake-up signal 813 is received). can do.
  • the electronic device 500 determines to process the wake-up signal 813 using the SS/PBCH block 812 received after the start of the on-duration period 822 In this case, the activation time of the communication circuit 510 may be determined based on the reception time of the wake-up signal 813 .
  • the electronic device 500 (or the processor 520) activates the communication circuit 510 at the reception time of the wake-up signal 813 or a designated time prior to the reception time of the wake-up signal 813.
  • the communication circuit 510 can be controlled to activate.
  • the second time or a designated time before the second time may be after the SS/PBCH block 811 is received.
  • the electronic device 500 (or the processor 520) stores the received data and/or the wake-up signal 813 before receiving the SS/PBCH block 812 in a memory (eg, the memory 530 of FIG. 5). ) can be temporarily stored on The electronic device 500 (or the processor 520) may receive the SS/PBCH block 812 and decode the SS/PBCH block 812 to extract a reference signal. The electronic device 500 (or the processor 520) may decode data stored in the memory 530 based on the reference signal.
  • a memory eg, the memory 530 of FIG. 5
  • the electronic device 500 (or the processor 520), during the interval 841 between the reception time of the SS/PBCH block 811 and the reception time of the wake-up signal 813
  • the communication circuit 510 may be maintained in an inactive state and maintained in an active state (842) during the on-duration period 822 from the time of receiving the wake-up signal 813. Accordingly, the electronic device 500 may reduce power consumption as the communication circuit waits in an activated state during the sleep duration 821 .
  • 8C illustrates communication based on an interval between reception time of an SS/PBCH block and reception time of a wakeup signal in a C-DRX mode based on a wakeup signal received from a network by an electronic device according to various embodiments of the present invention. It is a diagram showing an embodiment of determining the activation time of the circuit.
  • the electronic device 500 may check the interval 843 between the first time, which is the start time of the wake-up signal 813, and the second time when the SS/PBCH block 811 is received. there is.
  • the electronic device 500 (or the processor 520) may check whether the checked interval 843 satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 843 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH blocks 811 and 812, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH blocks 811 and 812. When the reception period of the SS/PBCH blocks 811 and 812 is 20 ms, the designated value may be 10 ms.
  • the electronic device 500 determines that the SS/PBCH block 811 transmitted before the wake-up signal 813 is received based on whether the checked interval 843 satisfies a specified condition. Instead, the received wake-up signal 813 is processed using the SS/PBCH block 812 received after the start of the on-duration period 822 (or received after the wake-up signal 813 is received). can do.
  • the electronic device 500 determines to process the wake-up signal 813 using the SS/PBCH block 812 received after the start of the on-duration period 822 In this case, the activation time of the communication circuit 510 may be determined based on the reception time of the wake-up signal 813 .
  • the electronic device 500 (or the processor 520) activates the communication circuit 510 at the reception time of the wake-up signal 813 or a designated time prior to the reception time of the wake-up signal 813.
  • the communication circuit 510 can be controlled to activate.
  • the second time or a designated time before the second time may be after the SS/PBCH block 811 is received.
  • the electronic device 500 may temporarily store the wake-up signal 813 in a memory (eg, the memory 530 of FIG. 5).
  • the electronic device 500 (or the processor 520) may receive the SS/PBCH block 812 and decode the SS/PBCH block 812 to extract a reference signal.
  • the electronic device 500 (or the processor 520) may decode data stored in the memory 530 based on the reference signal.
  • the electronic device 500 may decode the wake-up signal 813 and confirm that there is no data to be received during the on-duration period 822 .
  • the electronic device 500 may switch the communication circuit 510 to an inactive state based on confirming that there is no data to be received during the on-duration period 822.
  • the electronic device 500 (or the processor 520), during the interval 851 between the reception time of the SS/PBCH block 811 and the reception time of the wake-up signal 813
  • the communication circuit 510 may be maintained in an inactive state, and the communication circuit 510 may be maintained in an active state between the time of receiving the wake-up signal 813 and the time of receiving the SS/PBCH block 812 (852). .
  • the electronic device 500 (or the processor 520) may switch the communication circuit 510 to an inactive state. Accordingly, the electronic device 500 may reduce power consumption as the communication circuit waits in an activated state during the sleep duration 821 .
  • FIG. 9 is a diagram illustrating an embodiment in which an electronic device according to various embodiments of the present invention determines whether to perform a read operation of an SS/PBCH block according to whether communication quality satisfies a specified condition.
  • a node e.g., node 410 of FIG. 4A of a cellular network (e.g., cellular network 400 of FIG. 4A) blocks SS/PBCH blocks 911, 912, 913, and 914 at designated intervals (e.g., 20 ms). ) can be broadcast.
  • the SS/PBCH blocks 911, 912, 913, and 914 may include reference signals for decoding signals transmitted by the node 410.
  • the electronic device 500 determines the transmission period of the SS/PBCH blocks 911, 912, 913, and 914 and the paging messages 921 and 922 obtained during registration with the cellular network 400. It is possible to control the communication circuit (eg, the communication circuit 510 of FIG. 5) based on the transmission period of ).
  • the electronic device 500 uses the communication circuit 510 to receive the SS/PBCH blocks 911, 912, 913, and 914 based on the transmission period of the SS/PBCH blocks 911, 912, 913, and 914. It can be switched to active state.
  • the electronic device 500 (or the processor 520), like the embodiments described in FIGS. 5 to 8C above, in the interval between the reception time of the SS/PBCH block 911 and the reception time of the paging message 921 Based on this, it is possible to determine which SS/PBCH blocks 911 and 912 are used to decode the paging message 921.
  • the electronic device 500 receives the paging message 922 based on the interval between the reception time of the SS/PBCH block 911 and the reception time of the paging message 921 satisfying a specified condition.
  • Decoding of the paging message 921 may be performed using the SS/PBCH block 912 for
  • the electronic device 500 In decoding the paging message 922, the electronic device 500 (or the processor 520) performs paging using the previously decoded SS/PBCH block 912 based on whether a specified condition is satisfied. Decoding of message 922 may be performed. According to an embodiment, in decoding the paging message 922, the electronic device 500, based on a reference signal corresponding to a previously received SS/PBCH block 912 based on satisfying a specified condition, The paging message 922 may be decoded. Since the electronic device 500 does not need to receive the SS/PBCH blocks 913 and 914 for decoding the paging message 922, the communication circuit 510 can be maintained in an inactive state. The electronic device 500 may decode the paging message 922 based on reference signals corresponding to the other SS/PBCH blocks 913 and 914 based on the fact that the specified condition is not satisfied.
  • the designated condition may be a condition related to communication quality used by the electronic device 500 .
  • the designated condition may be a condition related to stability of an electric field in the electronic device 500 .
  • the specified condition is that the node transmitting the SS/PBCH block 912 (eg, the node 410 of FIG.
  • a condition in which the change (eg flucatuation) of the signal quality (eg RSRP, SINR) transmitted by the node 410 is less than or equal to a specified value (eg 4.5 dB for RSRP, 3 dB for SINR) and/or the node 410 may include a condition in which the quality of the signal transmitted by (eg, SINR) is greater than or equal to a specified value (eg, 20dB).
  • the electronic device 500 receives the paging message 921 based on the fact that the interval between the reception time of the SS/PBCH block 911 and the reception time of the paging message 921 does not satisfy a specified condition. Before doing so, the communication circuit 510 may be activated. Before receiving the paging message 921, the electronic device 500 may decode the paging message 921 using the received SS/PBCH block 911.
  • the electronic device 500 In decoding the paging message 922, the electronic device 500 (or the processor 520) performs paging using the previously decoded SS/PBCH block 911 based on whether a specified condition is satisfied. Decoding of message 922 may be performed. According to an embodiment, in decoding the paging message 922, the electronic device 500, based on a reference signal corresponding to a previously received SS/PBCH block 911 based on satisfying a specified condition, The paging message 922 may be decoded. Since the electronic device 500 does not need to receive the SS/PBCH blocks 913 and 914 for decoding the paging message 922, the communication circuit 510 can be maintained in an inactive state. The electronic device 500 may decode the paging message 922 based on reference signals corresponding to the other SS/PBCH blocks 913 and 914 based on the fact that the specified condition is not satisfied.
  • the electronic device 500 may not switch the communication circuit 510 to an active state in order to receive the SS/PBCH block, thereby reducing power consumption by the communication circuit 510. there is.
  • An electronic device may include a memory; a communication circuit for transmitting/receiving data through the node; and a communication processor, wherein the communication processor determines a first time for receiving a paging message and a second time for receiving a synchronization signal/physical broadcast channel (SS/PBCH) block, and determines the first time and the second time for receiving a paging message. Based on satisfaction of a specified time condition, determining an activation time of the communication circuit based on a time of receiving the paging message, temporarily storing the paging message in the memory after receiving the paging message, and sending the paging message After receiving, it may be configured to process the stored paging message based on the received SS/PBCH.
  • SS/PBCH synchronization signal/physical broadcast channel
  • the designated condition may include a condition regarding whether an interval between the first time and the second time is greater than or equal to a designated value.
  • the communication processor determines a paging message received after the paging message based on the SS/PBCH based on the quality of the signal transmitted by the node satisfying a specified condition. can be set to handle.
  • the communication processor determines the reception time of the SS/PBCH block transmitted before the paging message and the paging message based on the specified condition being satisfied. It is possible to control the communication circuit so that it is activated between reception points of.
  • the communication circuit is configured to receive the SS/PBCH block before the paging message is received.
  • the communication circuit may be controlled to be activated.
  • the communication processor processes the paging message based on the SS/PBCH received with the reception advantage of the paging message based on the fact that the interval does not satisfy the designated condition. can be set to
  • the communication processor receives an SS/PBCH block in a process of searching for the node, and identifies a frame number of the SS/PBCH block based on system information transmitted by the node. and check the frame number of the paging message based on information received from the network corresponding to the node, and check the interval based on the frame number of the SSB and the frame number of the paging message.
  • the designated value may be half of a reception interval of the SS/PBCH block.
  • An electronic device includes a memory; a communication circuit for transmitting/receiving data through the node; And a communication processor, wherein the communication processor includes a first time that is a start time of an on-duration interval in which data can be received in the C-DRX and a synchronization signal/physical broadcast channel (SS/PBCH) block and determining an activation time of the communication circuit based on the start time of the on-duration section, in response to the first time and the second time satisfying specified conditions, and After receiving, the data may be temporarily stored in the memory, and the stored data may be processed based on the SS/PBCH block received during the on-duration period.
  • SS/PBCH synchronization signal/physical broadcast channel
  • the designated condition may include a condition regarding whether an interval between the first time and the second time is greater than or equal to a designated value.
  • the designated value may be half of a reception interval of the SS/PBCH block.
  • the communication processor determines whether the communication circuit receives a SS/PBCH block transmitted before the on-duration period and the on-duration period, based on the specified condition being satisfied. It is possible to control the communication circuit to be activated between the start time of.
  • the communication processor is configured to activate the communication circuit at a time point at which an SS/PBCH block transmitted before the on-duration period is received, based on the fact that the specified condition is not satisfied.
  • the communication circuit can be controlled.
  • the communication processor processes the data based on the SS/PBCH block received before the on-duration period, based on the fact that the interval does not satisfy the specified condition. can be set to
  • An electronic device may include a memory; a communication circuit for transmitting/receiving data through the node; and a communication processor, wherein the communication processor receives a wake-up signal indicating whether data to be transmitted exists in an on-duration period in which data can be received by the C-DRX, a first time and checking a second time at which a synchronization signal/physical broadcast channel (SS/PBCH) block is received, and determining an activation time of the communication circuit in response to the first time and the second time satisfying specified conditions. determine based on 1 time, and after receiving the wake-up signal, temporarily store the signal in the memory, and process the stored wake-up signal based on the SS/PBCH block received during the on-duration period can be set.
  • SS/PBCH synchronization signal/physical broadcast channel
  • the designated condition may include a condition regarding whether an interval between the first time and the second time is greater than or equal to a designated value.
  • the designated value may be half of a reception interval of the SS/PBCH block.
  • the communication processor may control the communication circuit to be activated when the wake-up signal is received, based on satisfying the specified condition.
  • the communication circuit receives the SS/PBCH block transmitted before the wake-up signal is received.
  • the communication circuit may be controlled to be activated.
  • the communication processor sends the wake-up signal to an SS/PBCH block received before receiving the wake-up signal, based on the fact that the interval does not satisfy the designated condition. It can be set to process based on
  • FIG. 10 is an operation flowchart illustrating a method of operating an electronic device according to various embodiments of the present disclosure.
  • the electronic device receives a paging message (eg, the paging message 432 of FIG. 4B ) at a first time and SS/PBCH A second time at which a block (eg, the SS/PBCH block 424 of FIG. 4B) is received can be checked.
  • a paging message eg, the paging message 432 of FIG. 4B
  • a second time at which a block eg, the SS/PBCH block 424 of FIG. 4B
  • the electronic device 500 may check the interval between the first time and the second time, and check whether the checked interval satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 451 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH block 424, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH block 424.
  • the first and second time interval 451 is the second time and the third time interval 452 for receiving the SS/PBCH block 425 received after receiving the paging message 432. can be bigger
  • the electronic device 500 may determine the activation time point of the communication circuit 510 based on the first time, based on the satisfaction of the specified interval condition.
  • the electronic device 500 receives the paging message 432, not the SS/PBCH block 424 received before the paging message 432, based on the checked interval 451 satisfying the designated condition.
  • the paging message 432 may be processed using the SS/PBCH block 425 received thereafter.
  • the second method for receiving the paging message 432 An activation time of the communication circuit 510 may be determined based on time.
  • the electronic device 500 may control the communication circuit 510 to activate the communication circuit 510 at a second time at which the paging message 432 is received or before a designated time prior to the second time. .
  • the second time or a designated time before the second time may be after the SS/PBCH block 424 is received.
  • the electronic device 500 maintains the communication circuit 510 in an inactive state during the interval 611 between the reception time of the paging message 432 and the reception time of the SS/PBCH block 424.
  • the electronic device 500 may maintain the communication circuit 510 in an active state during the interval 612 between the reception time of the paging message 432 and the reception time of the SS/PBCH block 425 .
  • the electronic device 500 in operation 1030, may receive the paging message 432 and store it in a memory (eg, the memory 530 of FIG. 5).
  • a memory eg, the memory 530 of FIG. 5
  • the electronic device 500 may activate the communication circuit 510 before receiving the paging message 432 and control the communication circuit 510 to receive the paging message 432 .
  • the electronic device 500 may temporarily store the received paging message 432 in the memory 530 .
  • the electronic device 500 After receiving the paging message 432 in operation 1040, the electronic device 500 sends the paging message 432 based on the received SS/PBCH block (eg, the SS/PBCH block 425 of FIG. 4B).
  • the SS/PBCH block eg, the SS/PBCH block 425 of FIG. 4B.
  • the electronic device 500 may receive the SS/PBCH block 425 and extract the reference signal by decoding the SS/PBCH block 425.
  • the electronic device 500 may decode the paging message 432 temporarily stored in the memory 530 using the extracted reference signal.
  • the electronic device 500 may determine whether to switch from the RRC idle state to the RRC connected state based on information extracted through decoding of the paging message 432 .
  • 11 is an operation flowchart illustrating a method of operating an electronic device according to various embodiments of the present disclosure.
  • an electronic device receives a wake-up signal (eg, the wake-up signal 813 of FIG. 8B ) at a first time and SS.
  • a wake-up signal eg, the wake-up signal 813 of FIG. 8B
  • a second time at which the /PBCH block eg, the SS/PBCH block 811 of FIG. 8B is received can be checked.
  • the electronic device 500 may check whether the first time and the second time satisfy specified conditions. According to an embodiment, the electronic device 500 may check whether the interval 843 between the first time and the second time satisfies a specified condition.
  • the designated condition may include a condition regarding whether the interval 843 between the first time and the second time is greater than or equal to a designated value.
  • the designated value is a value related to the reception period of the SS/PBCH blocks 811 and 812, and according to an embodiment, the designated value may be half of the reception period of the SS/PBCH blocks 811 and 812. When the reception period of the SS/PBCH blocks 811 and 812 is 20 ms, the designated value may be 10 ms.
  • the electronic device 500 may determine the activation time point of the communication circuit 510 based on the first time, based on the satisfaction of the specified interval condition.
  • the electronic device 500 determines that the SS/PBCH block 811 transmitted before the wake-up signal 813 is received based on whether the checked interval 843 satisfies a specified condition. Instead, the received wake-up signal 813 is processed using the SS/PBCH block 812 received after the start of the on-duration period 822 (or received after the wake-up signal 813 is received). can do.
  • the electronic device 500 determines to process the wake-up signal 813 using the SS/PBCH block 812 received after the start of the on-duration period 822 In this case, the activation time of the communication circuit 510 may be determined based on the reception time of the wake-up signal 813 .
  • the electronic device 500 (or the processor 520) activates the communication circuit 510 at the reception time of the wake-up signal 813 or a designated time prior to the reception time of the wake-up signal 813.
  • the communication circuit 510 can be controlled to activate.
  • the second time or a designated time before the second time may be after the SS/PBCH block 811 is received.
  • the electronic device 500 in operation 1130, may receive the wake-up signal 813 and store it in a memory (eg, the memory 530 of FIG. 5).
  • a memory eg, the memory 530 of FIG. 5
  • the electronic device 500 may activate the communication circuit 510 and control the communication circuit 510 to receive the wake-up signal 813 before the first time when the wake-up signal 813 is received.
  • the electronic device 500 may maintain the communication circuit 510 in an inactive state at the time of receiving the transmitted SS/PBCH block 811 before receiving the wake-up signal 813 .
  • the electronic device 500 may temporarily store the received wake-up signal 813 in the memory 530 .
  • the electronic device 500 After receiving the wake-up signal 813 in operation 1140, the electronic device 500 wakes up the signal 813 based on the received SS/PBCH block (eg, the SS/PBCH block 812 of FIG. 8B). ) can be processed.
  • the received SS/PBCH block eg, the SS/PBCH block 812 of FIG. 8B.
  • the electronic device 500 may receive the SS/PBCH block 812 and extract the reference signal by decoding the SS/PBCH block 812.
  • the electronic device 500 may decode the wake-up signal 813 temporarily stored in the memory 530 using the extracted reference signal.
  • An operating method of an electronic device includes checking a first time for receiving a paging message and a second time for receiving an SS/PBCH block; determining an activation time point of a communication circuit based on a time point at which the paging message is received, corresponding to the first time and the second time satisfying specified conditions; temporarily storing the paging message in a memory after receiving the paging message; and processing the stored paging message based on the received SS/PBCH block after receiving the paging message.
  • the designated condition may include a condition regarding whether an interval between the first time and the second time is greater than or equal to a designated value.
  • the specified value may be half of the reception interval of the SS/PBCH block.
  • the operation of determining an activation time of a communication circuit based on a time of receiving the paging message is performed by the communication circuit, based on satisfying the specified condition.
  • An operation of determining the activation time point to be activated between the reception time point of the SS/PBCH block transmitted before the reception of the paging message and the reception time point of the paging message may be included.
  • An operating method of an electronic device based on not satisfying the specified condition, activates the communication circuit prior to reception of an SS/PBCH block transmitted prior to reception of the paging message.
  • An operation of controlling the communication circuit may be further included.
  • An operating method of an electronic device is based on the fact that the interval does not satisfy a specified condition, processing the paging message based on the SS / PBCH block received for the reception advantage of the paging message More actions may be included.
  • the checking of the interval between the first time and the second time may include: receiving an SS/PBCH block in a process of searching for the node; checking a frame number of the SS/PBCH block based on system information transmitted by the node; checking a frame number of the paging message based on information received from a network corresponding to the node; and checking the interval based on the frame number of the SS/PBCH block and the frame number of the paging message.
  • Electronic devices may be devices of various types.
  • the electronic device may include, for example, a portable communication device (eg, a smart phone), a computer device, a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance.
  • a portable communication device eg, a smart phone
  • a computer device e.g., a smart phone
  • a portable multimedia device e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a camera
  • a wearable device e.g., a smart bracelet
  • first, second, or first or secondary may simply be used to distinguish a given component from other corresponding components, and may be used to refer to a given component in another aspect (eg, importance or order) is not limited.
  • a (e.g., first) component is said to be “coupled” or “connected” to another (e.g., second) component, with or without the terms “functionally” or “communicatively.”
  • the certain component may be connected to the other component directly (eg by wire), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and is interchangeable with terms such as, for example, logic, logical blocks, parts, or circuits.
  • a module may be an integrally constructed component or a minimal unit of components or a portion thereof that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • a storage medium eg, internal memory 136 or external memory 138
  • a machine eg, electronic device 101
  • a processor eg, the processor 120
  • a device eg, the electronic device 101
  • the one or more instructions may include code generated by a compiler or code executable by an interpreter.
  • the device-readable storage medium may be provided in the form of a non-transitory storage medium.
  • the storage medium is a tangible device and does not contain a signal (e.g. electromagnetic wave), and this term refers to the case where data is stored semi-permanently in the storage medium. It does not discriminate when it is temporarily stored.
  • a signal e.g. electromagnetic wave
  • the method according to various embodiments disclosed in this document may be included and provided in a computer program product.
  • Computer program products may be traded between sellers and buyers as commodities.
  • a computer program product is distributed in the form of a device-readable storage medium (e.g. compact disc read only memory (CD-ROM)), or through an application store (e.g. Play StoreTM) or on two user devices (e.g. It can be distributed (eg downloaded or uploaded) online, directly between smart phones.
  • a device-readable storage medium e.g. compact disc read only memory (CD-ROM)
  • an application store e.g. Play StoreTM
  • two user devices e.g. It can be distributed (eg downloaded or uploaded) online, directly between smart phones.
  • at least part of the computer program product may be temporarily stored or temporarily created in a device-readable storage medium such as a manufacturer's server, an application store server, or a relay server's memory.
  • each component (eg, module or program) of the above-described components may include a single object or a plurality of entities, and some of the plurality of entities may be separately disposed in other components. there is.
  • one or more components or operations among the aforementioned corresponding components may be omitted, or one or more other components or operations may be added.
  • a plurality of components eg modules or programs
  • the integrated component may perform one or more functions of each of the plurality of components identically or similarly to those performed by a corresponding component of the plurality of components prior to the integration. .
  • the actions performed by a module, program, or other component are executed sequentially, in parallel, iteratively, or heuristically, or one or more of the actions are executed in a different order, or omitted. or one or more other actions may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Databases & Information Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

다양한 실시예에 따른 전자 장치 및 전자 장치의 동작 방법에서, 전자 장치는 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 기반하여, 상기 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하고, 상기 페이징 메시지를 수신한 후, 상기 메모리에 일시적으로 저장하고, 상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH에 기반하여 상기 저장된 페이징 메시지를 처리하도록 설정될 수 있다.

Description

SS/PBCH 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법
본 발명의 다양한 실시예는, 전자 장치 및 전자 장치의 동작 방법에 관한 것으로, 예를 들어, SS/PBCH(synchronization signal physical broadcasting channel) 블록과 데이터 사이의 수신 간격에 기반하여 통신 회로를 제어하는 기술에 관한 것이다.
4G 통신 시스템 상용화 이후 증가 추세에 있는 무선 데이터 트래픽 수요를 충족시키기 위해, 개선된 5G 통신 시스템 또는 pre-5G 통신 시스템을 개발하기 위한 노력이 이루어지고 있다. 이러한 이유로, 5G 통신 시스템 또는 pre-5G 통신 시스템은 4G 네트워크 이후 (Beyond 4G Network) 통신 시스템 또는 LTE 시스템 이후 (Post LTE) 이후의 시스템이라 불리어지고 있다. 높은 데이터 전송률을 달성하기 위해, 5G 통신 시스템은 LTE가 사용하던 대역(6기가(6GHz) 이하 대역) 외에 초고주파(mmWave) 대역 (예를 들어, 6기가(6GHz) 이상의 대역 같은)에서의 구현도 고려되고 있다. 5G 통신 시스템에서는 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO), 전차원 다중입출력(Full Dimensional MIMO: FD-MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 및 대규모 안테나 (large scale antenna) 기술들이 논의되고 있다.
5세대 셀룰러 통신을 지원하는 전자 장치는, 노드에서 수신하는 데이터를 디코딩하기 위해서, SS/PBCH 블록(synchronization signal/physical broadcast channel block) 을 이용할 수 있다. 전자 장치는, SS/PBCH 블록의 디코딩을 통해 획득된 기준 신호에 기반하여 데이터를 디코딩할 수 있다. SS/PBCH 블록은 지정된 주기(예: 20ms)마다 수신될 수 있다.
전자 장치는, radio resource control(RRC) 유휴(idle) 상태에서, 페이징 메시지의 수신을 위해 통신 회로를 활성화 상태로 전환할 수 있다. 전자 장치는 페이징 메시지를 수신하기 전 브로드캐스팅되는 SS/PBCH 블록을 수신하고, SS/PBCH 블록의 디코딩을 통해 획득된 기준 신호에 기반하여 페이징 메시지의 디코딩을 수행할 수 있다.
전자 장치는, SS/PBCH 블록을 수신한 후, 페이징 메시지를 수신하기 전까지 통신 회로를 활성화 상태로 유지할 수 있다. SS/PBCH 블록의 전송 주기와 페이징 메시지의 전송 주기가 서로 다를 수 있으며, 따라서, SS/PBCH 블록을 수신한 후, 페이징 메시지의 수신할 때까지의 간격이 길어질 수 있다. SS/PBCH 블록을 수신한 후, 페이징 메시지를 수신할 때까지의 간격이 길어지는 경우, 통신 회로에 의해 소비되는 전력이 증가할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 기반하여, 상기 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하고, 상기 페이징 메시지를 수신한 후, 상기 메모리에 일시적으로 저장하고, 상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH에 기반하여 상기 저장된 페이징 메시지를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 상기 C-DRX(conneted mode discontinuous reception)에서 데이터의 수신이 가능한 온-듀레이션(on-duration) 구간의 시작 시간인 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 대응하여, 상기 통신 회로의 활성화 시점을 상기 온듀레이션 구간의 시작 시간에 기반하여 결정하고, 상기 데이터를 수신한 후, 상기 데이터를 상기 메모리에 일시적으로 저장하고, 상기 온듀레이션 구간 동안 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 데이터를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는, 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 상기 C-DRX에서 데이터의 수신이 가능한 온-듀레이션(on-duration) 구간에서, 전송될 데이터의 존재 여부를 지시하는 웨이크 업 신호를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 대응하여, 상기 통신 회로의 활성화 시점을 상기 제 1 시간에 기반하여 결정하고, 상기 웨이크 업 신호를 수신한 후, 상기 신호를 상기 메모리에 일시적으로 저장하고, 상기 온듀레이션 구간 동안 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 웨이크 업 신호를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법은 페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH 블록을 수신하는 제 2 시간을 확인하는 동작; 상기 제 1 시간 및 상기 제 2시간이 지정된 조건을 만족함에 대응하여, 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하는 동작; 상기 페이징 메시지를 수신한 후, 메모리에 일시적으로 저장하는 동작; 및 상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 페이징 메시지를 처리하는 동작을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치 및 전자 장치의 동작 방법은, 페이징 메시지를 수신한 제 1 시간 및 SS/PBCH 블록을 수신한 제 2 시간의 간격이 지정된 조건을 만족하는 경우, 페이징 메시지를 수신한 후 전송되는 SS/PBCH 블록을 이용하여 페이징 메시지의 디코딩을 수행할 수 있다. 따라서, 전자 장치는 페이징 메시지를 수신하는 시점에서 통신 회로를 활성화하고, 페이징 메시지 및 SS/PBCH 블록을 수신할 수 있으며, 통신 회로가 SS/PBCH 블록을 수신한 시점부터 페이징 메시지를 수신한 시점 사이에서 비활성화 상태를 유지하고, 전력 소모를 감소시킬 수 있다.
도 1은 본 발명의 다양한 실시예에 따른, 전자 장치의 블록도이다.
도 2는 다양한 실시예들에 따른, 레거시 네트워크 통신 및 5G 네트워크 통신을 지원하기 위한 전자 장치의 블록도이다.
도 3은 일 실시예에 따른 레거시(Legacy) 통신 및/또는 5G 통신의 네트워크(100)의 프로토콜 스택 구조를 도시한 도면이다.
도 4a는 본 발명의 다양한 실시예에 따른 전자 장치 및 셀룰러 네트워크를 도시한 도면이다.
도 4b는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지 및 SS/PBCH 블록 을 수신하는 실시예를 도시한 도면이다.
도 4c는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지를 수신하기 전에 수신한 SS/PBCH 블록에 기반하여 페이징 메시지를 처리하는 실시예를 도시한 도면이다.
도 4d는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지를 수신하기 전에 수신한 SS/PBCH 블록에 기반하여 페이징 메시지를 처리하는 실시예를 도시한 도면이다.
도 5는 본 발명의 다양한 실시예에 따른 전자 장치를 도시한 도면이다.
도 6a는 본 발명의 다양한 실시예에 따른 전자 장치가, SS/PBCH 블록의 수신 시간 및 페이징 메시지의 수신 시간의 간격이 지정된 조건을 만족함에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 6b는 본 발명의 다양한 실시예에 따른 전자 장치가, SS/PBCH 블록의 수신 시간 및 페이징 메시지의 수신 시간의 간격이 지정된 조건을 만족하지 않음에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 7a는 본 발명의 다양한 실시예에 따른 전자 장치가, C-DRX 모드에서 SS/PBCH 블록을 수신하는 실시예를 도시한 도면이다.
도 7b는 본 발명의 다양한 실시예에 따른 전자 장치가, C-DRX 모드에서, SS/PBCH 블록의 수신 시점 및 온-듀레이션 구간의 시작 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 8a는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX 모드에서, SS/PBCH 블록을 수신하는 실시예를 도시한 도면이다.
도 8b는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX모드에서, SS/PBCH 블록의 수신 시점 및 웨이크업 신호의 수신 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 8c는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX모드에서, SS/PBCH 블록의 수신 시점 및 웨이크업 신호의 수신 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 9는 본 발명의 다양한 실시예에 따른 전자 장치가, 통신의 품질이 지정된 조건을 만족하는지 여부에 따라, SS/PBCH 블록의 리드 동작의 수행 여부를 결정하는 실시예를 도시한 도면이다.
도 10은 본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법을 도시한 동작 흐름도이다.
도 11은 본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법을 도시한 동작 흐름도이다.
도 1은, 다양한 실시예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제 1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제 2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108) 중 적어도 하나와 통신할 수 있다. 일실시예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 모듈(150), 음향 출력 모듈(155), 디스플레이 모듈(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 연결 단자(178), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(178))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(176), 카메라 모듈(180), 또는 안테나 모듈(197))은 하나의 구성요소(예: 디스플레이 모듈(160))로 통합될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 저장하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일실시예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(101)가 메인 프로세서(121) 및 보조 프로세서(123)를 포함하는 경우, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(123)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(101) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(108))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소(예: 프로세서(120) 또는 센서 모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 모듈(150)은, 전자 장치(101)의 구성요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(150)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(155)은 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 모듈(155)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(160)은 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(160)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(160)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(170)은, 입력 모듈(150)을 통해 소리를 획득하거나, 음향 출력 모듈(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(198)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(199)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(104)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 또는 인증할 수 있다.
무선 통신 모듈(192)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(192)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(192)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(192)은 전자 장치(101), 외부 전자 장치(예: 전자 장치(104)) 또는 네트워크 시스템(예: 제 2 네트워크(199))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(192)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(197)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴을 포함하는 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(197)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(197)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(102, 또는 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(102, 104, 또는 108) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(101)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시예에 있어서, 외부의 전자 장치(104)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(108)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(104) 또는 서버(108)는 제 2 네트워크(199) 내에 포함될 수 있다. 전자 장치(101)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도2는 다양한 실시예들에 따른, 레거시 네트워크 통신 및 5G 네트워크 통신을 지원하기 위한 전자 장치(101)의 블록도(200)이다. 도 2를 참조하면, 전자 장치(101)는 제 1 커뮤니케이션 프로세서(예: 처리 회로를 포함)(212), 제 2 커뮤니케이션 프로세서(예: 처리 회로를 포함)(214), 제 1 radio frequency integrated circuit(RFIC)(222), 제 2 RFIC(224), 제 3 RFIC(226), 제 4 RFIC(228), 제 1 radio frequency front end(RFFE)(232), 제 2 RFFE(234), 제 1 안테나 모듈(242), 제 2 안테나 모듈(244), 및 안테나(248)을 포함할 수 있다. 전자 장치(101)는 프로세서(120) 및 메모리(130)를 더 포함할 수 있다. 네트워크(199)는 제 1 네트워크(292)와 제2 네트워크(294)를 포함할 수 있다. 다른 실시예에 따르면, 전자 장치(101)는 도1에 기재된 부품들 중 적어도 하나의 부품을 더 포함할 수 있고, 네트워크(199)는 적어도 하나의 다른 네트워크를 더 포함할 수 있다. 일실시예에 따르면, 제 1 커뮤니케이션 프로세서(212), 제 2 커뮤니케이션 프로세서(214), 제 1 RFIC(222), 제 2 RFIC(224), 제 4 RFIC(228), 제 1 RFFE(232), 및 제 2 RFFE(234)는 무선 통신 모듈(192)의 적어도 일부를 형성할 수 있다. 다른 실시예에 따르면, 제 4 RFIC(228)는 생략되거나, 제 3 RFIC(226)의 일부로서 포함될 수 있다.
제 1 커뮤니케이션 프로세서(212)는 처리 회로를 포함하고, 제 1 네트워크(292)와의 무선 통신에 사용될 대역의 통신 채널의 수립, 및 수립된 통신 채널을 통한 레거시 네트워크 통신을 지원할 수 있다. 다양한 실시예들에 따르면, 제 1 네트워크는 2세대(2G), 3G, 4G, 또는 long term evolution(LTE) 네트워크를 포함하는 레거시 네트워크일 수 있다. 제 2 커뮤니케이션 프로세서(214)는 처리 회로를 포함하고, 제 2 네트워크(294)와의 무선 통신에 사용될 대역 중 지정된 대역(예: 약 6GHz ~ 약 60GHz)에 대응하는 통신 채널의 수립, 및 수립된 통신 채널을 통한 5G 네크워크 통신을 지원할 수 있다. 다양한 실시예들에 따르면, 제 2 네트워크(294)는 3GPP에서 정의하는 5G 네트워크일 수 있다. 추가적으로, 일실시예에 따르면, 제 1 커뮤니케이션 프로세서(212) 또는 제 2 커뮤니케이션 프로세서(214)는 제 2 네트워크(294)와의 무선 통신에 사용될 대역 중 다른 지정된 대역(예: 약 6GHz 이하)에 대응하는 통신 채널의 수립, 및 수립된 통신 채널을 통한 5G 네크워크 통신을 지원할 수 있다. 일실시예에 따르면, 제 1 커뮤니케이션 프로세서(212)와 제 2 커뮤니케이션 프로세서(214)는 단일(single) 칩 또는 단일 패키지 내에 구현될 수 있다. 다양한 실시예들에 따르면, 제 1 커뮤니케이션 프로세서(212) 또는 제 2 커뮤니케이션 프로세서(214)는 프로세서(120), 보조 프로세서(123), 또는 통신 모듈(190)과 단일 칩 또는 단일 패키지 내에 형성될 수 있다.
제 1 RFIC(222)는, 송신 시에, 제 1 커뮤니케이션 프로세서(212)에 의해 생성된 기저대역(baseband) 신호를 제 1 네트워크(292)(예: 레거시 네트워크)에 사용되는 약 700MHz 내지 약 3GHz의 라디오 주파수(RF) 신호로 변환할 수 있다. 수신 시에는, RF 신호가 안테나(예: 제 1 안테나 모듈(242))를 통해 제 1 네트워크(292)(예: 레거시 네트워크)로부터 획득되고, RFFE(예: 제 1 RFFE(232))를 통해 전처리(preprocess)될 수 있다. 제 1 RFIC(222)는 전처리된 RF 신호를 제 1 커뮤니케이션 프로세서(212)에 의해 처리될 수 있도록 기저대역 신호로 변환할 수 있다.
제 2 RFIC(224)는, 송신 시에, 제 1 커뮤니케이션 프로세서(212) 또는 제 2 커뮤니케이션 프로세서(214)에 의해 생성된 기저대역 신호를 제 2 네트워크(294)(예: 5G 네트워크)에 사용되는 Sub6 대역(예: 약 6GHz 이하)의 RF 신호(이하, 5G Sub6 RF 신호)로 변환할 수 있다. 수신 시에는, 5G Sub6 RF 신호가 안테나(예: 제 2 안테나 모듈(244))를 통해 제 2 네트워크(294)(예: 5G 네트워크)로부터 획득되고, RFFE(예: 제 2 RFFE(234))를 통해 전처리될 수 있다. 제 2 RFIC(224)는 전처리된 5G Sub6 RF 신호를 제 1 커뮤니케이션 프로세서(212) 또는 제 2 커뮤니케이션 프로세서(214) 중 대응하는 커뮤니케이션 프로세서에 의해 처리될 수 있도록 기저대역 신호로 변환할 수 있다.
제 3 RFIC(226)는 제 2 커뮤니케이션 프로세서(214)에 의해 생성된 기저대역 신호를 제 2 네트워크(294)(예: 5G 네트워크)에서 사용될 5G Above6 대역(예: 약 6GHz ~ 약 60GHz)의 RF 신호(이하, 5G Above6 RF 신호)로 변환할 수 있다. 수신 시에는, 5G Above6 RF 신호가 안테나(예: 안테나(248))를 통해 제 2 네트워크(294)(예: 5G 네트워크)로부터 획득되고 제 3 RFFE(236)를 통해 전처리될 수 있다. 제 3 RFIC(226)는 전처리된 5G Above6 RF 신호를 제 2 커뮤니케이션 프로세서(214)에 의해 처리될 수 있도록 기저대역 신호로 변환할 수 있다. 일실시예에 따르면, 제 3 RFFE(236)는 제 3 RFIC(226)의 일부로서 형성될 수 있다.
전자 장치(101)는, 일실시예에 따르면, 제 3 RFIC(226)와 별개로 또는 적어도 그 일부로서, 제 4 RFIC(228)를 포함할 수 있다. 이런 경우, 제 4 RFIC(228)는 제 2 커뮤니케이션 프로세서(214)에 의해 생성된 기저대역 신호를 중간(intermediate) 주파수 대역(예: 약 9GHz ~ 약 11GHz)의 RF 신호(이하, IF 신호)로 변환한 뒤, 상기 IF 신호를 제 3 RFIC(226)로 전달할 수 있다. 제 3 RFIC(226)는 IF 신호를 5G Above6 RF 신호로 변환할 수 있다. 수신 시에, 5G Above6 RF 신호가 안테나(예: 안테나(248))를 통해 제 2 네트워크(294)(예: 5G 네트워크)로부터 수신되고 제 3 RFIC(226)에 의해 IF 신호로 변환될 수 있다. 제 4 RFIC(228)는 IF 신호를 제 2 커뮤니케이션 프로세서(214)가 처리할 수 있도록 기저대역 신호로 변환할 수 있다.
일시예에 따르면, 제 1 RFIC(222)와 제 2 RFIC(224)는 단일 칩 또는 단일 패키지의 적어도 일부로 구현될 수 있다. 일실시예에 따르면, 제 1 RFFE(232)와 제 2 RFFE(234)는 단일 칩 또는 단일 패키지의 적어도 일부로 구현될 수 있다. 일시예에 따르면, 제 1 안테나 모듈(242) 또는 제 2 안테나 모듈(244)중 적어도 하나의 안테나 모듈은 생략되거나 다른 안테나 모듈과 결합되어 대응하는 복수의 대역들의 RF 신호들을 처리할 수 있다.
일실시예에 따르면, 제 3 RFIC(226)와 안테나(248)는 동일한 서브스트레이트에 배치되어 제 3 안테나 모듈(246)을 형성할 수 있다. 예를 들어, 무선 통신 모듈(192) 또는 프로세서(120)가 제 1 서브스트레이트(예: main PCB)에 배치될 수 있다. 이런 경우, 제 1 서브스트레이트와 별도의 제 2 서브스트레이트(예: sub PCB)의 일부 영역(예: 하면)에 제 3 RFIC(226)가, 다른 일부 영역(예: 상면)에 안테나(248)가 배치되어, 제 3 안테나 모듈(246)이 형성될 수 있다. 제 3 RFIC(226)와 안테나(248)를 동일한 서브스트레이트에 배치함으로써 그 사이의 전송 선로의 길이를 줄이는 것이 가능하다. 이는, 예를 들면, 5G 네트워크 통신에 사용되는 고주파 대역(예: 약 6GHz ~ 약 60GHz)의 신호가 전송 선로에 의해 손실(예: 감쇄)되는 것을 줄일 수 있다. 이로 인해, 전자 장치(101)는 제 2 네트워크(294)(예: 5G 네트워크)와의 통신의 품질 또는 속도를 향상시킬 수 있다.
일시예에 따르면, 안테나(248)는 빔포밍에 사용될 수 있는 복수개의 안테나 엘레멘트들을 포함하는 안테나 어레이로 형성될 수 있다. 이런 경우, 제 3 RFIC(226)는, 예를 들면, 제 3 RFFE(236)의 일부로서, 복수개의 안테나 엘레멘트들에 대응하는 복수개의 위상 변환기(phase shifter)(238)들을 포함할 수 있다. 송신 시에, 복수개의 위상 변환기(238)들 각각은 대응하는 안테나 엘레멘트를 통해 전자 장치(101)의 외부(예: 5G 네트워크의 베이스 스테이션)로 송신될 5G Above6 RF 신호의 위상을 변환할 수 있다. 수신 시에, 복수개의 위상 변환기(238)들 각각은 대응하는 안테나 엘레멘트를 통해 상기 외부로부터 수신된 5G Above6 RF 신호의 위상을 동일한 또는 실질적으로 동일한 위상으로 변환할 수 있다. 이것은 전자 장치(101)와 상기 외부 간의 빔포밍을 통한 송신 또는 수신을 가능하게 한다.
제 2 네트워크(294)(예: 5G 네트워크)는 제 1 네트워크(292)(예: 레거시 네트워크)와 독립적으로 운영되거나(예: Stand-Alone (SA)), 연결되어 운영될 수 있다(예: Non-Stand Alone (NSA)). 예를 들면, 5G 네트워크에는 액세스 네트워크(예: 5G radio access network(RAN) 또는 next generation RAN(NG RAN))만 있고, 코어 네트워크(예: next generation core(NGC))는 없을 수 있다. 이런 경우, 전자 장치(101)는 5G 네트워크의 액세스 네트워크에 액세스한 후, 레거시 네트워크의 코어 네트워크(예: evolved packed core(EPC))의 제어 하에 외부 네트워크(예: 인터넷)에 액세스할 수 있다. 레거시 네트워크와 통신을 위한 프로토콜 정보(예: LTE 프로토콜 정보) 또는 5G 네트워크와 통신을 위한 프로토콜 정보(예: New Radio(NR) 프로토콜 정보)는 메모리(230)에 저장되어, 다른 부품(예: 프로세서(120), 제 1 커뮤니케이션 프로세서(212), 또는 제 2 커뮤니케이션 프로세서(214))에 의해 액세스될 수 있다.
도 3은 일 실시예에 따른 레거시(Legacy) 통신 및/또는 5G 통신의 네트워크(100)의 프로토콜 스택 구조를 도시한 도면이다.
도 3을 참조하면, 도시된 실시예에 따른 네트워크(100)는, 전자 장치(101), 레거시 네트워크(392), 5G 네트워크(394) 및 서버(server)(108)을 포함할 수 있다.
상기 전자 장치(101)는, 인터넷 프로토콜(312), 제 1 통신 프로토콜 스택(314) 및 제 2 통신 프로토콜 스택(316)을 포함할 수 있다. 상기 전자 장치(101)는 레거시 네트워크(392) 및/또는 5G 네트워크(394)를 통하여 서버(108)와 통신할 수 있다.
일 실시예에 따르면, 전자 장치(101)는 인터넷 프로토콜(312)(예를 들어, TCP, UDP, IP)을 이용하여 서버(108)와 연관된 인터넷 통신을 수행할 수 있다. 인터넷 프로토콜(312)은 예를 들어, 전자 장치(101)에 포함된 메인 프로세서(예: 도 1의 메인 프로세서(121))에서 실행될 수 있다.
다른 실시예에 따르면, 전자 장치(101)는 제 1 통신 프로토콜 스택(314)을 이용하여 레거시 네트워크(392)와 무선 통신할 수 있다. 또다른 실시예에 따르면, 전자 장치(101)는 제 2 통신 프로토콜 스택(316)을 이용하여 5G 네트워크(394)와 무선 통신할 수 있다. 제 1 통신 프로토콜 스택(314) 및 제 2 통신 프로토콜 스택(316)은 예를 들어, 전자 장치(101)에 포함된 하나 이상의 통신 프로세서(예: 도 1의 무선 통신 모듈(192))에서 실행될 수 있다.
상기 서버(108)는 인터넷 프로토콜(322)을 포함할 수 있다. 서버(108)는 레거시 네트워크(392) 및/또는 5G 네트워크(394)를 통하여 전자 장치(101)와 인터넷 프로토콜(322)과 관련된 데이터를 송수신할 수 있다. 일 실시예에 따르면, 서버(108)는 레거시 네트워크(392) 또는 5G 네트워크(394) 외부에 존재하는 클라우드 컴퓨팅 서버를 포함할 수 있다. 다른 실시예에서는, 서버(108)는 Legacy 네트워크 또는 5G 네트워크(394) 중 적어도 하나의 내부에 위치하는 에지 컴퓨팅 서버(또는, MEC(Mobile edge computing) 서버)를 포함할 수 있다.
상기 레거시 네트워크(392)는 LTE 기지국(340) 및 EPC(342)를 포함할 수 있다. LTE 기지국(340)은 LTE 통신 프로토콜 스택(344)을 포함할 수 있다. EPC(342)는 레거시 NAS 프로토콜(346)을 포함할 수 있다. 레거시 네트워크(392)는 LTE 통신 프로토콜 스택(344) 및 레거시 NAS 프로토콜(346)을 이용하여 전자 장치(101)와 LTE 무선 통신을 수행할 수 있다.
상기 5G 네트워크(394)는 NR 기지국(350) 및 5GC(352)를 포함할 수 있다. NR 기지국(350)은 NR 통신 프로토콜 스택(354)을 포함할 수 있다. 5GC(352)는 5G NAS 프로토콜(356)을 포함할 수 있다. 5G 네트워크(394)는 NR 통신 프로토콜 스택(354) 및 5G NAS 프로토콜(356)을 이용하여 전자 장치(101)와 NR 무선 통신을 수행할 수 있다.
일 실시예에 따르면, 제 1 통신 프로토콜 스택(314), 제 2 통신 프로토콜 스택(316), LTE 통신 프로토콜 스택(344) 및 NR 통신 프로토콜 스택(354)은 제어 메시지를 송수신하기 위한 제어 평면 프로토콜 및 사용자 데이터를 송수신하기 위한 사용자 평면 프로토콜을 포함할 수 있다. 제어 메시지는, 예를 들어, 보안 제어, 베어러(bearer)설정, 인증, 등록 또는 이동성 관리 중 적어도 하나와 관련된 메시지를 포함할 수 있다. 사용자 데이터는 예를 들어, 제어 메시지를 제외한 나머지 데이터를 포함할 수 있다.
일 실시예에 따르면, 제어 평면 프로토콜 및 사용자 평면 프로토콜은 PHY(physical), MAC(medium access control), RLC(radio link control) 또는 PDCP(packet data convergence protocol) 레이어들을 포함할 수 있다. PHY 레이어는 예를 들어, 상위 계층(예를 들어, MAC 레이어)로부터 수신한 데이터를 채널 코딩 및 변조하여 무선 채널로 전송하고, 무선 채널을 통해 수신한 데이터를 복조 및 디코딩하여 상위 계층으로 전달할 수 있다. 제 2 통신 프로토콜 스택(316) 및 NR 통신 프로토콜 스택(354)에 포함된 PHY 레이어는 빔 포밍(beam forming)과 관련된 동작을 더 수행할 수 있다. MAC 레이어는 예를 들어, 데이터를 송수신할 무선 채널에 논리적/물리적으로 매핑하고, 오류 정정을 위한 HARQ(hybrid automatic repeat request)를 수행할 수 있다. RLC 레이어는 예를 들어, 데이터를 접합(concatenation), 분할(segmentation), 또는 재조립(reassembly)하고, 데이터의 순서 확인, 재정렬, 또는 중복 확인을 수행할 수 있다. PDCP 레이어는 예를 들어, 제어 메시지 및 사용자 데이터의 암호화 (Ciphering) 및 데이터 무결성 (Data Integrity)과 관련된 동작을 수행할 수 있다. 제 2 통신 프로토콜 스택(316) 및 NR 통신 프로토콜 스택(354)은 SDAP(service data adaptation protocol)을 더 포함할 수 있다. SDAP은 예를 들어, 사용자 데이터의 QoS(Quality of Service)에 기반한 무선 베어러할당을 관리할 수 있다.
다양한 실시예에 따르면, 제어 평면 프로토콜은 RRC(radio resource control) 레이어 및 NAS(Non-Access Stratum) 레이어를 포함할 수 있다. RRC 레이어는 예를 들어, 무선 베어러 설정, 페이징(paging), 또는 이동성 관리와 관련된 제어 데이터를 처리할 수 있다. NAS는 예를 들어, 인증, 등록, 이동성 관리와 관련된 제어 메시지를 처리할 수 있다.
도 4a는 본 발명의 다양한 실시예에 따른 전자 장치 및 셀룰러 네트워크를 도시한 도면이다.
본 발명의 다양한 실시예에 따르면, 셀룰러 네트워크(400)는 노드(예: 도 3의 NR 기지국(350))(410)를 포함할 수 있다.
본 발명의 다양한 실시예에 따르면, 노드(410)는 제 1 셀룰러 통신을 지원하는 기지국을 포함할 수 있다. 제 1 셀룰러 통신은 전자 장치(500)가 지원 가능한 다양한 셀룰러 통신 방식 중 어느 하나의 통신 방식으로, 예를 들어, 도 2의 제 2 셀룰러 네트워크(294) 상의 통신 방식을 의미할 수 있다. 예를 들면, 제 1 셀룰러 통신은 5세대 이동 통신 방식(예: 6GHz 이하의 대역인 FR1을 이용하는 통신 방식, 6GHz 이상의 주파수 대역인 FR2를 이용하는 통신 방식) 중 어느 하나의 방식일 수 있다. 일 실시예에 따르면, 노드(410)는, 제 1 주파수 대역(예: 6GHz 이상의 주파수 대역)의 신호를 출력하는 노드일 수 있다.
전자 장치(500)는, 셀룰러 네트워크(400) 상에 등록을 수행하고, 노드(410)를 통해 외부 전자 장치(예: 도 1의 전자 장치(104))와 다양한 데이터를 전송 및/또는 수신할 수 있다.
전자 장치(500)는, 셀룰러 네트워크(400)에 등록하기 이전, 노드(410)가 브로드캐스팅하는 SS/PBCH 블록(synchronization signal/physical broadcast channel block)을 수신할 수 있다. SS/PBCH 블록은 전자 장치(500)가 연결될 노드(410)를 검색할 때 필요한 데이터를 포함할 수 있고, SS/PBCH 블록은 지정된 주기(예: 20ms)마다 노드(410)에 의해 브로드캐스팅될 수 있다.
전자 장치(500)는 SS/PBCH 블록을 디코딩하고, 디코딩을 통해 획득한 기준 신호에 기반하여 노드(410)와 동기를 맞출 수 있다. 전자 장치(500)는 SS/PBCH 블록에 포함된 PBCH(physical broadcast channel)을 통해 시스템 정보(system information, SI)를 획득할 수 있다. 전자 장치(500)는, 시스템 정보를 통해 노드(410)의 식별 정보(또는, 물리적 식별 정보), 페이징 메시지와 관련된 정보 및/또는 SS/PBCH 블록의 시스템 프레임 넘버(system frame number)를 획득할 수 있다.
전자 장치(500)는, 획득된 정보에 기반하여 노드(410)에 접속할 수 있고, 노드(410)에 대응하는 셀룰러 네트워크(400)에 등록 절차를 수행할 수 있다. 전자 장치(500)는, 셀룰러 네트워크(400)에 등록 절차를 수행하는 동안, 셀룰러 네트워크(400)로부터 전자 장치(500)의 식별 정보(UE_ID)를 수신할 수 있다. 전자 장치(500)는, 시스템 정보에 포함된 페이징 메시지와 관련된 정보 및 전자 장치(500)의 식별 정보에 기반하여, 페이징 메시지의 수신 주기 및 페이징 메시지가 포함된 프레임 정보(예: 프레임 번호)를 확인할 수 있다.
전자 장치(500)는, 셀룰러 네트워크(400)와의 등록 절차가 완료된 후, RRC 연결 상태(RRC connected state)에서 RRC 유휴 상태(RRC idle state)로 전환될 수 있다. 전자 장치(500)는, RRC 연결 상태에서 데이터의 전송 및/또는 수신이 가능할 수 있고, 유휴 상태에서는, 데이터의 전송 및/또는 수신을 하지 않을 수 있다. 전자 장치(500)는, 유휴 상태에서, 페이징 메시지의 수신에 따라, RRC 연결 상태로 전환하는 일련의 동작을 수행할 수 있다. 전자 장치(500)는 페이징 메시지를 수신하는지 여부를 확인하기 위해서, 페이징 메시지의 수신 주기마다 페이징 메시지의 수신을 위한 일련의 동작들(예: 도 1의 무선 통신 모듈(192)을 비활성화 상태에서 활성화 상태로 전환)을 수행할 수 있다.
도 4b는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지 및 SS/PBCH 블록(synchronization signal/physical broadcast channel block)을 수신하는 실시예를 도시한 도면이다.
셀룰러 네트워크(예: 도 4a의 셀룰러 네트워크(400))의 노드(예: 도 4a의 노드(410))는, 지정된 간격(예: 20ms)마다, SS/PBCH 블록(421, 422, 423, 424, 425, 426)를 브로드캐스팅할 수 있다. SS/PBCH 블록은, 노드(410)가 전송하는 신호의 디코딩을 위한 기준 신호가 포함될 수 있다.
전자 장치(500)는, 셀룰러 네트워크(400)에 등록하는 동안 획득한, SS/PBCH 블록(421, 422, 423, 424, 425, 426)의 전송 주기 및 페이징 메시지(431, 432)의 전송 주기에 기반하여 통신 회로(예: 도 1의 무선 통신 회로(192))를 제어할 수 있다. 전자 장치(500)는, SS/PBCH 블록(421, 422, 423, 424, 425, 426)의 전송 주기에 기반하여, SS/PBCH 블록(421, 422, 423, 424, 425, 426)의 수신을 위해 통신 회로(192)를 활성화 상태로 전환할 수 있다. 전자 장치(500)는 SS/PBCH 블록(422, 423, 425, 426)의 수신이 완료된 후, 통신 회로(192)를 비활성화 상태로 전환할 수 있다. 다만, 전자 장치(500)는, SS/PBCH 블록(421, 424)의 수신 이후, 다른 SS/PBCH 블록의 수신(422, 425) 이전 페이징 메시지(431, 432)의 수신 주기가 만료됨을 확인함에 기반하여, 통신 회로(192)를 활성화 상태로 유지하고, 페이징 메시지(431, 432)의 수신을 대기할 수 있다.
도 4c는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지를 수신하기 전에 수신한 SS/PBCH 블록에 기반하여 페이징 메시지를 처리하는 실시예를 도시한 도면이다.
전자 장치(500)는, SS/PBCH 블록(421)를 수신한 후, 다른 SS/PBCH 블록(422)를 수신하기 이전, 페이징 메시지의 수신 주기가 만료됨을 확인함에 대응하여, SS/PBCH 블록(421)를 수신한 후, 페이징 메시지(431)를 수신할 때 사이의 간격(441) 동안 통신 회로(예: 도 1의 무선 통신 회로(192))의 활성화 상태를 유지할 수 있다. 전자 장치(500)는, SS/PBCH 블록(421)를 디코딩하여 기준 신호를 추출하고, 페이징 메시지(431)를 수신한 후, 기준 신호에 기반하여 페이징 메시지(431)의 디코딩을 수행할 수 있다. 전자 장치(500)는, 페이징 메시지(431)를 수신한 후, 다른 SS/PBCH 블록(422)를 수신할 때 사이의 간격(442) 동안 통신 회로(192)를 비활성화 상태로 전환할 수 있다.
도 4d는 본 발명의 다양한 실시예에 따른 전자 장치가, 페이징 메시지를 수신하기 전에 수신한 SS/PBCH 블록에 기반하여 페이징 메시지를 처리하는 실시예를 도시한 도면이다.
전자 장치(500)는, SS/PBCH 블록(424)를 수신한 후, 다른 SS/PBCH 블록(425)를 수신하기 이전, 페이징 메시지의 수신 주기가 만료됨을 확인함에 대응하여, SS/PBCH 블록(424)를 수신한 후, 페이징 메시지(432)를 수신할 때 사이의 간격(451) 동안 통신 회로(예: 도 1의 무선 통신 회로(192))의 활성화 상태를 유지할 수 있다. 전자 장치(500)는, SS/PBCH 블록(424)를 디코딩하여 기준 신호를 추출하고, 페이징 메시지(432)를 수신한 후, 기준 신호에 기반하여 페이징 메시지(432)의 디코딩을 수행할 수 있다. 전자 장치(500)는, 페이징 메시지(432)를 수신한 후, 다른 SS/PBCH 블록(425)를 수신할 때 사이의 간격(452) 동안 통신 회로(192)를 비활성화 상태로 전환할 수 있다.
도 4d를 참조하면, 전자 장치(500)는, SS/PBCH 블록(424)를 수신한 후, 페이징 메시지(432)를 수신할 때까지의 기간(451)동안, 통신 회로(192)의 활성화 상태를 유지할 수 있다. 기간(451)이 길어지는 경우, 통신 회로(192)의 활성화 상태가 오래 유지됨에 따라, 전자 장치(500)의 전력 소모가 증가하는 현상이 발생할 수 있다.
전자 장치(500)의 전력 소모를 감소시키기 위해, SS/PBCH 블록(424)의 수신 시간 및 페이징 메시지(432)의 수신 시간의 간격에 기반하여 통신 회로(192)를 제어하는 구체적인 실시예에 대해서 서술한다.
도 5는 본 발명의 다양한 실시예에 따른 전자 장치를 도시한 도면이다.
도 5를 참조하면, 본 발명의 다양한 실시예에 따른 전자 장치(예: 도 1의 전자 장치(101))(500)는 통신 회로(예: 도 1의 무선 통신 모듈)(510), 프로세서(예: 처리 회로를 포함)(예: 도 1의 프로세서(120), 도 2의 제 1 커뮤니케이션 프로세서(212) 및/또는 도 2의 제 2 커뮤니케이션 프로세서(242))(520) 및/또는 메모리(예: 도 1의 메모리(130))(530)를 포함할 수 있다.
프로세서(520)는 통신 회로(510) 및/또는 메모리(530)와 작동적으로(operatively) 연결될 수 있다. 프로세서(520)는 다양한 처리 회로를 포함할 수 있고, 전자 장치(500)의 구성들을 제어할 수 있다. 예를 들어, 프로세서(520)는 메모리(530)에 저장된 하나 이상의 인스트럭션들(instructions)에 따라서 전자 장치(500)의 구성들을 제어할 수 있다. 일 실시예에 따르면, 메모리(530)는, 커뮤니케이션 프로세서(520)와 통신 회로(510)가 구현된 하나의 칩(예: 모뎀)에 포함되는 구성 요소일 수 있다.
통신 회로(510)는 적어도 하나의 네트워크(예: 도 3의 레거시 네트워크(392) 또는 5G 네트워크(394))를 통하여 외부 전자 장치(예: 도 1의 외부 전자 장치(104))와의 통신을 전자 장치(500)에 제공할 수 있다. 예를 들어, 통신 회로(510)는, 프로세서(520)의 제어에 기반하여, 노드(예: 도 4a의 노드(410))를 통한 전자 장치(400)와 외부 전자 장치(104) 사이의 통신을 지원할 수 있다.
프로세서(520)는, 셀룰러 통신을 수행하기 위해서, 셀룰러 네트워크(400) 상의 등록을 수행하도록 통신 회로(510)를 제어할 수 있다. 프로세서(520)는, 셀룰러 네트워크(400)에 등록하기 이전, 노드(410)가 브로드캐스팅하는 SS/PBCH 블록(synchronization signal/physical broadcast channel block)을 수신할 수 있다. SS/PBCH 블록은 전자 장치(500)가 연결될 노드(410)를 검색할 때 필요한 데이터로써, SS/PBCH 블록은 지정된 주기(예: 20ms)마다 노드(410)에 의해 브로드캐스팅될 수 있다.
프로세서(520)는 SS/PBCH 블록을 디코딩하고, 디코딩을 통해 획득한 기준 신호에 기반하여 노드(410)와 동기를 맞출 수 있다. 프로세서(520)는 SS/PBCH 블록에 포함된 PBCH(physical broadcast channel)을 통해 시스템 정보(system information, SI)를 획득할 수 있다. 프로세서(520)는, 시스템 정보를 통해 노드(410)의 식별 정보(또는, 물리적 식별 정보), 페이징 메시지와 관련된 정보 및/또는 SS/PBCH 블록의 시스템 프레임 넘버(system frame number)를 획득할 수 있다. 프로세서(520)는, 시스템 정보에 포함된 SS/PBCH 블록의 시스템 프레임 넘버 및 SS/PBCH 블록의 수신 시점에 기반하여, 다른 SS/PBCH 블록의 수신 시점(또는, 페이징 메시지의 수신 시점과 인접한 SS/PBCH 블록의 수신 시점)을 확인할 수 있다.
프로세서(520)는, 획득된 정보에 기반하여 노드(410)에 접속할 수 있고, 노드(410)에 대응하는 셀룰러 네트워크(400)에 등록 절차를 수행할 수 있다. 프로세서(520)는, 셀룰러 네트워크(400)에 등록 절차를 수행하는 동안, 셀룰러 네트워크(400)로부터 전자 장치(500)의 식별 정보(UE_ID)를 수신할 수 있다. 프로세서(520)는, 시스템 정보에 포함된 페이징 메시지와 관련된 정보 및 전자 장치(500)의 식별 정보에 기반하여, 페이징 메시지의 수신 주기 및 페이징 메시지가 포함된 프레임 정보(예: 프레임 번호)를 확인할 수 있다. 프로세서(520)는 페이징 메시지의 수신 주기 및 페이징 메시지가 포함된 프레임 정보에 기반하여 페이징 메시지를 수신하는 시점을 확인할 수 있다.
프로세서(520)는, 셀룰러 네트워크(400)와의 등록 절차가 완료된 후, RRC 연결 상태(RRC connected state)에서 RRC 유휴 상태(RRC idle state)로 전환될 수 있다. 전자 장치(500)는, RRC 연결 상태에서 데이터의 전송 및/또는 수신이 가능할 수 있고, RRC 유휴 상태에서는, 데이터의 전송 및/또는 수신을 하지 않을 수 있다. 프로세서(520)는, RRC 유휴 상태에서, 통신 회로(510)를 비활성화할 수 있으며, RRC 연결 상태에서, 통신 회로(510)를 활성화할 수 있다.
프로세서(520)는, 유휴 상태에서, 페이징 메시지의 수신에 따라, RRC 연결 상태로 전환하는 일련의 동작을 수행할 수 있다. 프로세서(520)는 페이징 메시지를 수신하는지 여부를 확인하기 위해서, 페이징 메시지의 수신 주기마다 페이징 메시지의 수신을 위한 일련의 동작들을 수행할 수 있다. 이하에서는, 전자 장치(500)의 전력 소모를 감소시키기 위해, SS/PBCH 블록의 수신 시간 및 페이징 메시지(432)의 수신 시간의 간격에 기반하여 통신 회로(192)를 제어하는 구체적인 실시예에 대해서 서술한다.
프로세서(520)는, 페이징 메시지(예: 도 4d의 페이징 메시지(432))를 수신하는 제 1 시간 및 SS/PBCH 블록(예: 도 4d의 SS/PBCH 블록(424))를 수신하는 제 2 시간을 확인할 수 있다.
프로세서(520)는, 제 1 시간 및 제 2 시간이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 일 실시예에 따르면, 프로세서(520)는, 제 1 시간 및 제 2 시간의 간격(451)을 확인하고, 확인된 간격이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(451)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(424)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(424)의 수신 주기의 절반일 수 있다. SS/PBCH 블록(424)의 수신 주기가 20ms인 경우, 지정된 값은 10ms일 수 있다.
프로세서(520)는, 확인된 간격(451)이 지정된 조건을 만족함에 기반하여, 페이징 메시지(432)의 수신 이전에 수신하는 SS/PBCH 블록(424)가 아닌, 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여, 페이징 메시지(432)를 처리할 수 있다. 프로세서(520)는, 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여 페이징 메시지(432)를 처리할 것으로 결정하는 경우, 페이징 메시지(432)를 수신하는 제 2 시간에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 프로세서(520)는, 페이징 메시지(432)를 수신하는 제 2 시간 또는 제 2 시간보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(424)의 수신 시점 이후일 수 있다. 상기와 같은 방식을 통해, 프로세서(520)는, 페이징 메시지(432)의 수신 시점과 SS/PBCH 블록(424)의 수신 시점 사이의 간격(453) 동안 통신 회로(510)를 비활성화 상태를 유지하고, 통신 회로(510)가 활성화 상태로 인해 소비되는 전력(또는, 전류)을 감소시킬 수 있다.
프로세서(520)는, 페이징 메시지(432)의 수신 이전, 통신 회로(510)를 활성화하고, 페이징 메시지(432)를 수신하도록 통신 회로(510)를 제어할 수 있다. 프로세서(520)는, 수신한 페이징 메시지(432)를 메모리(530) 상에 일시적으로 저장할 수 있다.
프로세서(520)는, 페이징 메시지(432)를 수신한 후, SS/PBCH 블록(425)를 수신하고, SS/PBCH 블록(425)를 디코딩하는 방식으로 기준 신호를 추출할 수 있다. 프로세서(520)는, 추출된 기준 신호를 이용하여 페이징 메시지(432)를 디코딩할 수 있다. 프로세서(520)는, 페이징 메시지(432)의 디코딩을 통해 추출된 정보에 기반하여, RRC 유휴 상태에서 RRC 연결 상태로 전환할지 여부를 결정할 수 있다.
프로세서(520)는, 확인된 간격(451)이 지정된 조건을 만족하지 않음에 기반하여, 페이징 메시지(432)의 수신 이전에 수신하는 SS/PBCH 블록(424)를 이용하여, 페이징 메시지(432)를 처리할 수 있다.
프로세서(520)는, 확인된 간격(451)이 지정된 조건을 만족하지 않음에 기반하여, 페이징 메시지(432)의 수신 시점에 수신하는 SS/PBCH 블록(424)의 수신 시점 또는 지정된 시간 이전에, 통신 회로(510)를 활성화할 수 있다. 프로세서(520)는, 통신 회로(510)를 활성화한 후, SS/PBCH 블록(424)를 수신하고, SS/PBCH 블록(424)를 디코딩하는 방식으로 기준 신호를 추출할 수 있다. 프로세서(520)는, SS/PBCH 블록(424)의 수신 후, 페이징 메시지(432)의 수신 시점까지 통신 회로(510)를 활성화 상태로 유지할 수 있다. 프로세서(520)는, 페이징 메시지(432)를 수신하고, 추출된 기준 신호를 이용하여 페이징 메시지(432)의 디코딩을 수행할 수 있다. 프로세서(520)는, 페이징 메시지(432)의 디코딩을 통해 추출된 정보에 기반하여, RRC 유휴 상태에서 RRC 연결 상태로 전환할지 여부를 결정할 수 있다.
상기에 기재된 실시예를 참조하면, 전자 장치(500)는, 페이징 메시지(432)의 수신 시점과 가장 가까운 시점에 수신하는 SS/PBCH 블록을 이용하여 페이징 메시지(432)의 디코딩을 수행할 수 있다. 따라서, 전자 장치(500)는, 페이징 메시지(432)와 SS/PBCH 블록 사이의 간격을 감소시켜, 통신 회로(510)가 페이징 메시지(432)의 수신 시점과 SS/PBCH 블록의 수신 시점 사이에서 활성화 상태로 유지하는 시간을 감소시킬 수 있고, 통신 회로(510)의 소모 전력을 감소시킬 수 있다.
본 발명은 페이징 메시지가 아닌 다른 데이터에도 적용될 수 있다. 전자 장치(500)는 C-DRX(connected mode discontinuous reception) 모드에서, 데이터의 수신을 수행하는 구간인 온-듀레이션(on-duration)에서 수신하는 데이터에도 동일하게 적용될 수 있다. 다양한 실시예는, 도 7a, 도 7b, 도 8a, 도 8b 및 도 8c에서 더 자세히 후술한다.
도 6a는 본 발명의 다양한 실시예에 따른 전자 장치가, SS/PBCH 블록의 수신 시간 및 페이징 메시지의 수신 시간의 간격이 지정된 조건을 만족함에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 6a를 참조하면, 전자 장치(500)는, 페이징 메시지(예: 도 4d의 페이징 메시지(432))를 수신하는 제 1 시간 및 SS/PBCH 블록(예: 도 4d의 SS/PBCH 블록(424))를 수신하는 제 2 시간의 간격(451)을 확인할 수 있다. 전자 장치(500)는 확인된 간격이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(451)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(424)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(424)의 수신 주기의 절반일 수 있다. 이 경우, 제 1 시간 및 제 2 시간의 간격(451)은, 제 2 시간 및 페이징 메시지(432)를 수신한 후 수신하는 SS/PBCH 블록(425)를 수신하는 제 3 시간의 간격(452)보다 클 수 있다.
전자 장치(500)는, 확인된 간격(451)이 지정된 조건을 만족함에 기반하여, 페이징 메시지(432)의 수신 이전에 수신하는 SS/PBCH 블록(424)가 아닌, 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여, 페이징 메시지(432)를 처리할 수 있다. 전자 장치(500)는, 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여 페이징 메시지(432)를 처리할 것으로 결정하는 경우, 페이징 메시지(432)를 수신하는 제 2 시간에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)는, 페이징 메시지(432)를 수신하는 제 2 시간 또는 제 2 시간보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(424)의 수신 시점 이후일 수 있다. 상기와 같은 방식을 통해, 전자 장치(500)는, 페이징 메시지(432)의 수신 시점과 SS/PBCH 블록(424)의 수신 시점 사이의 간격(611) 동안 통신 회로(510)를 비활성화 상태를 유지할 수 있다. 전자 장치(500)는 페이징 메시지(432)의 수신 시점 및 SS/PBCH 블록(425)의 수신 시점 사이의 간격(612) 동안은 통신 회로(510)를 활성화 상태로 유지할 수 있다.
전자 장치(500)는, 페이징 메시지(432)의 처리를 실패하는 경우, 통신 회로(510)의 활성화 상태를, 다음 페이징 메시지(미도시)를 수신할 때 까지 유지할 수 있다.
상기와 같은 방식을 통해, 전자 장치(500)는, 통신 회로(510)가 활성화 상태로 인해 소비되는 전력(또는, 전류)을 감소시킬 수 있다.
도 6b는 본 발명의 다양한 실시예에 따른 전자 장치가, SS/PBCH 블록의 수신 시간 및 페이징 메시지의 수신 시간의 간격이 지정된 조건을 만족하지 않음에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
도 6b를 참조하면, 전자 장치(500)는, 페이징 메시지(예: 도 4d의 페이징 메시지(431))를 수신하는 제 1 시간 및 SS/PBCH 블록(예: 도 4d의 SS/PBCH 블록(421))를 수신하는 제 2 시간의 간격(441)을 확인할 수 있다. 전자 장치(500)는 확인된 간격이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(441)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(421)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(421)의 수신 주기의 절반일 수 있다. 이 경우, 제 1 시간 및 제 2 시간의 간격(441)은, 제 2 시간 및 페이징 메시지(432)를 수신한 후 SS/PBCH 블록(422)를 수신하는 제 3 시간의 간격(442)보다 작을 수 있다.
전자 장치(500)는, 확인된 간격(441)이 지정된 조건을 만족하지 않음에 기반하여, 페이징 메시지(431)의 수신 시점에 수신하는 SS/PBCH 블록(421)의 수신 시점 또는 지정된 시간 이전에, 통신 회로(510)를 활성화할 수 있다. 전자 장치(500)는, 통신 회로(510)를 활성화한 후, SS/PBCH 블록(421)를 수신하고, SS/PBCH 블록(421)를 디코딩하는 방식으로 기준 신호를 추출할 수 있다. 전자 장치(500)는, SS/PBCH 블록(421)의 수신 후, 페이징 메시지(431)의 수신 시점 사이(621)에서 통신 회로(510)를 활성화 상태로 유지할 수 있다. 전자 장치(500)는, 페이징 메시지(431)를 수신하고, 추출된 기준 신호를 이용하여 페이징 메시지(431)의 디코딩을 수행할 수 있다. 전자 장치(500)는, 페이징 메시지(431)의 디코딩을 통해 추출된 정보에 기반하여, RRC 유휴 상태에서 RRC 연결 상태로 전환할지 여부를 결정할 수 있다. 전자 장치(500)는, RRC 유휴 상태로 유지하는 경우, 페이징 메시지(431)를 수신한 후, 통신 회로(510)를 비활성화 상태로 전환 및 유지(622)할 수 있다. 전자 장치(400)는, 다음 페이징 메시지(예: 도 4a의 페이징 메시지(432))의 수신 이전에 수신하는 SS/PBCH 블록(424)를 수신할 때까지 통신 회로(510)를 비활성화 상태로 유지할 수 있다.
전자 장치(500)는, 페이징 메시지(431)의 처리를 실패하는 경우, 통신 회로(510)의 활성화 상태를, 다음 페이징 메시지(예: 도 4a의 페이징 메시지(432))를 수신할 때까지 유지할 수 있다.
도 7a는 본 발명의 다양한 실시예에 따른 전자 장치가, C-DRX 모드에서 SS/PBCH 블록을 수신하는 실시예를 도시한 도면이다.
도 7a를 참조하면, 전자 장치(예: 도 5의 전자 장치(500))는, C-DRX(connect mode discontinuous reception) 모드를 지원할 수 있다.
C-DRX 모드는, 전자 장치(500)가 RRC 연결 상태에서, 특정 구간(예; sleep duration) 동안은 데이터를 수신하지 않고, 다른 특정 구간(예: on-duration) 동안 데이터를 수신하는 모드로써, 통신 회로(예: 도 5의 통신 회로(510))를 슬립 듀레이션 동안 비활성화 상태로 전환함으로써, 통신 회로(510)에 의해 소모되는 전력을 감소시킬 수 있는 모드일 수 있다.
노드(410)는, 지정된 주기(예: 20ms)마다, SS/PBCH 블록(711, 712)를 브로드캐스팅할 수 있다. 전자 장치(500)는, 슬립 듀레이션(721) 중, 온 듀레이션(722)으로 전환되기 전 SS/PBCH 블록(711)를 수신하기 위해서, 통신 회로(510)를 활성화 상태로 전환할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 수신한 SS/PBCH 블록(711)를 디코딩하고, 디코딩을 통해 획득한 기준 신호에 기반하여 노드(410)와 동기를 맞출 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션(722) 동안 수신한 데이터를 기준 신호에 기반하여 디코딩할 수 있다.
전자 장치(500)는, 온 듀레이션(722) 동안 통신 회로(510)를 활성화 상태로 유지할 수 있다. 다만, 전자 장치(500)는, 온 듀레이션(722) 동안 수신할 데이터의 디코딩을 위해서, 슬립 듀레이션(721) 중 일부 구간(731) 동안 통신 회로(510)를 활성화 상태로 전환할 수 있다. 슬립 듀레이션(721) 중 일부 구간(731)에서 통신 회로(510)가 활성화 상태로 전환됨에 따라, 통신 회로(510)가 소모하는 전력이 증가할 수 있다.
도 7b는 본 발명의 다양한 실시예에 따른 전자 장치가, C-DRX 모드에서, SS/PBCH 블록의 수신 시점 및 온-듀레이션 구간의 시작 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션(722)의 시작 시간인 제 1 시간과 SS/PBCH 블록(711)를 수신하는 제 2 시간의 간격(751)을 확인할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(751)이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(751)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(711, 712)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(711, 712)의 수신 주기의 절반일 수 있다. SS/PBCH 블록(711, 712)의 수신 주기가 20ms인 경우, 지정된 값은 10ms일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(751)이 지정된 조건을 만족함에 기반하여, 온 듀레이션 구간(722)의 시작 시점 이전에 수신하는 SS/PBCH 블록(711)가 아닌, 온 듀레이션 구간(722)의 시작 이후에 수신하는 SS/PBCH 블록(712)를 이용하여, 수신한 데이터를 처리할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(722)의 시작 시점 이후에 수신하는 SS/PBCH 블록(712)를 이용하여 데이터를 처리할 것으로 결정하는 경우, 온 듀레이션 구간(722)의 시작 시점에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)(또는, 프로세서(520))는, 온듀레이션 구간(722)의 시작 시점 또는 온 듀레이션 구간(722)의 시작 시점보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(711)의 수신 시점 이후일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(712)를 수신하기 전 수신한 데이터를 메모리(예: 도 5의 메모리(530)) 상에 일시적으로 저장할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(712)를 수신하고, SS/PBCH 블록(712)를 디코딩하여 기준 신호를 추출할 수 있다. 전자 장치(500)(또는, 프로세서(520))는 메모리(530) 상에 저장된 데이터를 기준 신호에 기반하여 디코딩할 수 있다.
상기와 같은 방식을 통해, 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(711)의 수신 시점과, 온 듀레이션 구간(722)의 시작 시점 사이의 간격(741) 동안 통신 회로(510)를 비활성화 상태를 유지하고, 온 듀레이션 구간(722) 동안은 통신 회로(510)를 활성화 상태로 유지(742)할 수 있다. 따라서, 전자 장치(500)는 통신 회로(510)가 활성화 상태로 인해 소비되는 전력(또는, 전류)을 감소시킬 수 있다.
상기에 기재된 실시예는, 온 듀레이션 구간(722) 동안 수신되는 SS/PBCH 블록(712)가 HARQ(hybrid automatic repeat and request)를 수행하는 시점 이전에 수신될 때 적용될 수도 있다. 전자 장치(500)는, HARQ를 수행하기 위해서, 온 듀레이션 구간(722) 동안 수신되는 데이터를 HARQ의 수행 시점까지 디코딩을 완료해야 하기 때문이다.
전자 장치(500)는, 전자 장치(500)가 현재 사용하는 서비스의 타입에 따라서, 슬립 듀레이션 구간(721) 동안 수신하는 SS/PBCH 블록을 이용하여 데이터의 디코딩을 수행할 수도 있다. 일 실시예에 따르면, 전자 장치(500)는, 전자 장치(500)가 현재 사용하는 서비스의 타입이, 낮은 지연 시간이 요구되는 서비스(예: URLLC(ultra-reliable, low latency communiation))인 경우, 지연 시간을 감소시키기 위해서, 슬립 듀레이션 구간(721) 동안 수신하는 SS/PBCH 블록을 이용하여 데이터의 디코딩을 수행할 수도 있다.
도 8a는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX 모드에서, SS/PBCH 블록을 수신하는 실시예를 도시한 도면이다.
도 8a를 참조하면, 전자 장치(예: 도 5의 전자 장치(500))는, 웨이크 업 신호(wake up signal, WUS)에 기반한 C-DRX 모드를 지원할 수 있다.
C-DRX 모드는, 전자 장치(500)가 RRC 연결 상태에서, 특정 구간(예; sleep duration) 동안은 데이터를 수신하지 않고, 다른 특정 구간(예: on-duration) 동안 데이터를 수신하는 모드로써, 통신 회로(예: 도 5의 통신 회로(510))를 슬립 듀레이션 동안 비활성화 상태로 전환함으로써, 통신 회로(510)에 의해 소모되는 전력을 감소시킬 수 있는 모드일 수 있다. 웨이크업 신호는 온 듀레이션 구간 동안 수신할 데이터가 존재하는지 여부를 지시하는 정보일 수 있다. 일 실시예에 따르면, 웨이크 업 신호는 온 듀레이션 구간 동안 수신할 데이터가 존재하는 경우 특정 값(예: 1)을 가질 수 있고, 온 듀레이션 구간 동안 전자 장치(500)가 수신할 데이터가 존재하지 않는 경우 다른 값(예: 0)을 가질 수 있다.
노드(410)는, 지정된 주기(예: 20ms)마다, SS/PBCH 블록(811, 812)를 브로드캐스팅할 수 있다. 전자 장치(500)는, 슬립 듀레이션(821) 중, 온 듀레이션(722)으로 전환되기 전 SS/PBCH 블록(811)를 수신하기 위해서, 통신 회로(510)를 활성화 상태로 전환할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 수신한 SS/PBCH 블록(811)를 디코딩하고, 디코딩을 통해 획득한 기준 신호에 기반하여 노드(410)와 동기를 맞출 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 웨이크 업 신호(813)를 수신하고, 웨이크 업 신호(813)를 기준 신호에 기반하여 디코딩할 수 있다. 전자 장치(500)는, 웨이크 업 신호(813)에 포함된 값에 기반하여 온 듀레이션 구간(822)에 수신될 데이터가 존재하는지 여부를 확인할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822)에 수신될 데이터가 존재함에 기반하여, 온 듀레이션 구간(822) 동안 통신 회로(510)를 활성화 상태로 유지할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822)에 수신될 데이터가 존재하지 않음에 기반하여, 온 듀레이션 구간(822) 동안 통신 회로(510)를 비활성화 상태로 전환할 수 있다.
전자 장치(500)는, 웨이크 업 신호(813)의 수신을 위해, 웨이크 업 신호(813)가 수신될 구간에서 통신 회로(510)를 활성화 상태로 유지할 수 있다. 다만, 전자 장치(500)는, 웨이크 업 신호(813)의 디코딩을 위한 기준 신호를 획득하기 위해, 슬립 듀레이션(821) 중 일부 구간(831) 동안 통신 회로(510)를 활성화 상태로 전환할 수 있다. 슬립 듀레이션(821) 중 일부 구간(831)에서 통신 회로(510)가 활성화 상태로 전환됨에 따라, 통신 회로(510)가 소모하는 전력이 증가할 수 있다.
또한, 전자 장치(500)는, 온 듀레이션 구간(822)에 수신될 데이터가 존재함에 기반하여, 온 듀레이션(822) 동안 통신 회로(510)를 활성화 상태로 유지할 수 있다. 다만, 전자 장치(500)는, 온 듀레이션(822) 동안 수신할 데이터의 디코딩을 위해서, 슬립 듀레이션(821) 중 일부 구간(831) 동안 통신 회로(510)를 활성화 상태로 전환할 수 있다. 슬립 듀레이션(821) 중 일부 구간(831)에서 통신 회로(510)가 활성화 상태로 전환됨에 따라, 통신 회로(510)가 소모하는 전력이 증가할 수 있다.
도 8b는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX모드에서, SS/PBCH 블록의 수신 시점 및 웨이크업 신호의 수신 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
전자 장치(500)(또는, 프로세서(520))는, 웨이크업 신호(813)의 시작 시간인 제 1 시간과 SS/PBCH 블록(811)를 수신하는 제 2 시간의 간격(843)을 확인할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(843)이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(843)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기의 절반일 수 있다. SS/PBCH 블록(811, 812)의 수신 주기가 20ms인 경우, 지정된 값은 10ms일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(843)이 지정된 조건을 만족함에 기반하여, 웨이크 업 신호(813)의 수신 이전에 전송되는 SS/PBCH 블록(811)가 아닌, 온 듀레이션 구간(822)의 시작 이후에 수신(또는, 웨이크 업 신호(813)의 수신 이후에 수신)하는 SS/PBCH 블록(812)를 이용하여, 수신한 웨이크 업 신호(813)를 처리할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822)의 시작 시점 이후에 수신하는 SS/PBCH 블록(812)를 이용하여 웨이크 업 신호(813)를 처리할 것으로 결정하는 경우, 웨이크 업 신호(813)의 수신 시점에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)(또는, 프로세서(520))는, 웨이크 업 신호(813)의 수신 시점 또는 웨이크 업 신호(813)의 수신 시점보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(811)의 수신 시점 이후일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(812)를 수신하기 전 수신한 데이터 및/또는 웨이크 업 신호(813)를 메모리(예: 도 5의 메모리(530)) 상에 일시적으로 저장할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(812)를 수신하고, SS/PBCH 블록(812)를 디코딩하여 기준 신호를 추출할 수 있다. 전자 장치(500)(또는, 프로세서(520))는 메모리(530) 상에 저장된 데이터를 기준 신호에 기반하여 디코딩할 수 있다.
상기와 같은 방식을 통해, 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(811)의 수신 시점과, 웨이크 업 신호(813)의 수신 시점 사이의 간격(841) 동안 통신 회로(510)를 비활성화 상태를 유지하고, 웨이크 업 신호(813)의 수신 시점부터 온 듀레이션 구간(822) 동안은 통신 회로(510)를 활성화 상태로 유지(842)할 수 있다. 따라서, 전자 장치(500)는, 슬립 듀레이션(821) 동안 통신 회로가 활성화 상태로 대기함에 따라 소비되는 전력을 감소시킬 수 있다.
도 8c는 본 발명의 다양한 실시예에 따른 전자 장치가, 네트워크로부터 수신하는 웨이크업 신호에 기반한 C-DRX모드에서, SS/PBCH 블록의 수신 시점 및 웨이크업 신호의 수신 시점의 간격에 기반하여 통신 회로의 활성화 시점을 결정하는 실시예를 도시한 도면이다.
전자 장치(500)(또는, 프로세서(520))는, 웨이크업 신호(813)의 시작 시간인 제 1 시간과 SS/PBCH 블록(811)를 수신하는 제 2 시간의 간격(843)을 확인할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(843)이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(843)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기의 절반일 수 있다. SS/PBCH 블록(811, 812)의 수신 주기가 20ms인 경우, 지정된 값은 10ms일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(843)이 지정된 조건을 만족함에 기반하여, 웨이크 업 신호(813)의 수신 이전에 전송되는 SS/PBCH 블록(811)가 아닌, 온 듀레이션 구간(822)의 시작 이후에 수신(또는, 웨이크 업 신호(813)의 수신 이후에 수신)하는 SS/PBCH 블록(812)를 이용하여, 수신한 웨이크 업 신호(813)를 처리할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822)의 시작 시점 이후에 수신하는 SS/PBCH 블록(812)를 이용하여 웨이크 업 신호(813)를 처리할 것으로 결정하는 경우, 웨이크 업 신호(813)의 수신 시점에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)(또는, 프로세서(520))는, 웨이크 업 신호(813)의 수신 시점 또는 웨이크 업 신호(813)의 수신 시점보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(811)의 수신 시점 이후일 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 웨이크 업 신호(813)를 메모리(예: 도 5의 메모리(530)) 상에 일시적으로 저장할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(812)를 수신하고, SS/PBCH 블록(812)를 디코딩하여 기준 신호를 추출할 수 있다. 전자 장치(500)(또는, 프로세서(520))는 메모리(530) 상에 저장된 데이터를 기준 신호에 기반하여 디코딩할 수 있다. 전자 장치(500)는, 웨이크 업 신호(813)의 디코딩을 수행하고, 온 듀레이션 구간(822) 동안 수신할 데이터가 존재하지 않음을 확인할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822) 동안 수신할 데이터가 존재하지 않음을 확인함에 기반하여, 통신 회로(510)를 비활성화 상태로 전환할 수 있다.
상기와 같은 방식을 통해, 전자 장치(500)(또는, 프로세서(520))는, SS/PBCH 블록(811)의 수신 시점과, 웨이크 업 신호(813)의 수신 시점 사이의 간격(851) 동안 통신 회로(510)를 비활성화 상태를 유지하고, 웨이크 업 신호(813)의 수신 시점부터 SS/PBCH 블록(812)를 수신한 시점 사이(852)는 통신 회로(510)를 활성화 상태로 유지할 수 있다. 전자 장치(500)(또는, 프로세서(520))는 SS/PBCH 블록(812)를 수신한 후, 통신 회로(510)를 비활성화 상태로 전환할 수 있다. 따라서, 전자 장치(500)는, 슬립 듀레이션(821) 동안 통신 회로가 활성화 상태로 대기함에 따라 소비되는 전력을 감소시킬 수 있다.
도 9는 본 발명의 다양한 실시예에 따른 전자 장치가, 통신의 품질이 지정된 조건을 만족하는지 여부에 따라, SS/PBCH 블록의 리드 동작의 수행 여부를 결정하는 실시예를 도시한 도면이다.
셀룰러 네트워크(예: 도 4a의 셀룰러 네트워크(400))의 노드(예: 도 4a의 노드(410))는, 지정된 간격(예: 20ms)마다, SS/PBCH 블록(911, 912, 913, 914)를 브로드캐스팅할 수 있다. SS/PBCH 블록(911, 912, 913, 914)는, 노드(410)가 전송하는 신호의 디코딩을 위한 기준 신호가 포함될 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 셀룰러 네트워크(400)에 등록하는 동안 획득한, SS/PBCH 블록(911, 912, 913, 914)의 전송 주기 및 페이징 메시지(921, 922)의 전송 주기에 기반하여 통신 회로(예: 도 5의 통신 회로(510))를 제어할 수 있다. 전자 장치(500)는, SS/PBCH 블록(911, 912, 913, 914)의 전송 주기에 기반하여, SS/PBCH 블록(911, 912, 913, 914)의 수신을 위해 통신 회로(510)를 활성화 상태로 전환할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 앞서 도 5 내지 도 8c에 기재된 실시예와 같이, SS/PBCH 블록(911)의 수신 시점 및 페이징 메시지(921)의 수신 시점의 간격에 기반하여 어떤 SS/PBCH 블록(911, 912)를 이용하여 페이징 메시지(921)를 디코딩할지를 결정할 수 있다.
예를 들면, 전자 장치(500)는 SS/PBCH 블록(911)의 수신 시점 및 페이징 메시지(921)의 수신 시점의 간격이 지정된 조건을 만족함에 기반하여, 페이징 메시지(922)를 수신한 후 수신하는 SS/PBCH 블록(912)를 이용하여 페이징 메시지(921)의 디코딩을 수행할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 페이징 메시지(922)를 디코딩함에 있어서, 지정된 조건을 만족하는지 여부에 기반하여, 기존에 디코딩된 SS/PBCH 블록(912)를 이용하여 페이징 메시지(922)의 디코딩을 수행할 수도 있다. 일 실시예에 따르면, 전자 장치(500)는, 페이징 메시지(922)를 디코딩함에 있어서, 지정된 조건을 만족함에 기반하여, 이전에 수신한 SS/PBCH 블록(912)에 대응하는 기준 신호에 기반하여 페이징 메시지(922)를 디코딩할 수 있다. 전자 장치(500)는, 페이징 메시지(922)를 디코딩하기 위한 SS/PBCH 블록(913, 914)를 수신하지 않아도 되므로, 통신 회로(510)를 비활성화 상태로 유지할 수 있다. 전자 장치(500)는, 지정된 조건을 만족하지 않음에 기반하여, 다른 SS/PBCH 블록(913, 914)에 대응하는 기준 신호에 기반하여 페이징 메시지(922)를 디코딩할 수 있다.
지정된 조건은, 전자 장치(500)가 사용하는 통신의 품질과 관련된 조건일 수 있다. 일 실시예에 따르면, 지정된 조건은, 전자 장치(500)가 존재하는 전계의 안정성과 관련된 조건일 수 있다. 예를 들면, 지정된 조건은, SS/PBCH 블록(912)를 전송한 노드(예: 도 4a의 노드(410))와 다른 SS/PBCH 블록(913)를 전송한 노드(410)가 동일한 조건, 노드(410)가 전송하는 신호의 품질(예: RSRP, SINR)의 변화(예: flucatuation)가 지정된 값(예: RSRP의 경우 4.5dB, SINR의 경우 3dB) 이하인 조건 및/또는 노드(410)가 전송하는 신호의 품질(예: SINR) 이 지정된 값(예: 20dB) 이상인 조건을 포함할 수 있다.
다른 예를 들면, 전자 장치(500)는 SS/PBCH 블록(911)의 수신 시점 및 페이징 메시지(921)의 수신 시점의 간격이 지정된 조건을 만족하지 않음에 기반하여, 페이징 메시지(921)를 수신하기 전, 통신 회로(510)를 활성화할 수 있다. 전자 장치(500)는, 페이징 메시지(921)를 수신하기 전, 수신하는 SS/PBCH 블록(911)를 이용하여 페이징 메시지(921)의 디코딩을 수행할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 페이징 메시지(922)를 디코딩함에 있어서, 지정된 조건을 만족하는지 여부에 기반하여, 기존에 디코딩된 SS/PBCH 블록(911)를 이용하여 페이징 메시지(922)의 디코딩을 수행할 수도 있다. 일 실시예에 따르면, 전자 장치(500)는, 페이징 메시지(922)를 디코딩함에 있어서, 지정된 조건을 만족함에 기반하여, 이전에 수신한 SS/PBCH 블록(911)에 대응하는 기준 신호에 기반하여 페이징 메시지(922)를 디코딩할 수 있다. 전자 장치(500)는, 페이징 메시지(922)를 디코딩하기 위한 SS/PBCH 블록(913, 914)를 수신하지 않아도 되므로, 통신 회로(510)를 비활성화 상태로 유지할 수 있다. 전자 장치(500)는, 지정된 조건을 만족하지 않음에 기반하여, 다른 SS/PBCH 블록(913, 914)에 대응하는 기준 신호에 기반하여 페이징 메시지(922)를 디코딩할 수 있다.
상기에 기재된 실시예에 따라서, 전자 장치(500)는 SS/PBCH 블록을 수신하기 위해서 통신 회로(510)를 활성화 상태로 전환하지 않을 수 있어, 통신 회로(510)에 의한 전력 소모를 감소시킬 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는, 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 기반하여, 상기 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하고, 상기 페이징 메시지를 수신한 후, 상기 메모리에 일시적으로 저장하고, 상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH에 기반하여 상기 저장된 페이징 메시지를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 조건은 상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 노드가 전송하는 신호의 품질이 지정된 조건을 만족함에 기반하여, 상기 페이징 메시지 이후에 수신되는 페이징 메시지를 상기 SS/PBCH에 기반하여 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점과 상기 페이징 메시지의 수신 시점 사이에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점 이전에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 페이징 메시지를, 상기 페이징 메시지의 수신 이점에 수신하는 SS/PBCH에 기반하여 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 노드를 검색하는 과정에서 SS/PBCH 블록를 수신하고, 상기 노드가 전송하는 시스템 정보에 기반하여 상기 SS/PBCH 블록의 프레임 번호를 확인하고, 상기 노드에 대응하는 네트워크로부터 수신하는 정보에 기반하여 상기 페이징 메시지의 프레임 번호를 확인하고, 상기 SSB의 프레임 번호 및 상기 페이징 메시지의 프레임 번호에 기반하여 상기 간격을 확인하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 값은 상기 SS/PBCH 블록의 수신 간격의 절반일 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 상기 C-DRX에서 데이터의 수신이 가능한 온-듀레이션(on-duration) 구간의 시작 시간인 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 대응하여, 상기 통신 회로의 활성화 시점을 상기 온듀레이션 구간의 시작 시간에 기반하여 결정하고, 상기 데이터를 수신한 후, 상기 데이터를 상기 메모리에 일시적으로 저장하고, 상기 온듀레이션 구간 동안 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 데이터를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 조건은 상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 값은 상기 SS/PBCH 블록의 수신 간격의 절반일 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 온 듀레이션 구간 이전에 전송되는 SS/PBCH 블록의 수신 시점과 상기 온 듀레이션 구간의 시작 시점 사이에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 온 듀레이션 구간 이전에 전송되는 SS/PBCH 블록의 수신 시점에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 데이터를, 상기 온-듀레이션 구간 이전에 수신하는 SS/PBCH 블록에 기반하여 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치는, 메모리; 노드를 통해 데이터를 송/수신하는 통신 회로; 및 커뮤니케이션 프로세서를 포함하고, 상기 커뮤니케이션 프로세서는 상기 C-DRX에서 데이터의 수신이 가능한 온-듀레이션(on-duration) 구간에서, 전송될 데이터의 존재 여부를 지시하는 웨이크 업 신호를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고, 상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 대응하여, 상기 통신 회로의 활성화 시점을 상기 제 1 시간에 기반하여 결정하고, 상기 웨이크 업 신호를 수신한 후, 상기 신호를 상기 메모리에 일시적으로 저장하고, 상기 온듀레이션 구간 동안 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 웨이크 업 신호를 처리하도록 설정될 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 조건은 상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 지정된 값은 상기 SS/PBCH 블록의 수신 간격의 절반일 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 웨이크 업 신호의 수신 시점에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 웨이크 업 신호의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점에서 활성화되도록 상기 통신 회로를 제어할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치에서, 상기 커뮤니케이션 프로세서는 상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 웨이크 업 신호를, 상기 웨이크 업 신호의 수신 이전에 수신하는 SS/PBCH 블록에 기반하여 처리하도록 설정될 수 있다.
도 10은 본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법을 도시한 동작 흐름도이다.
도 10을 참조하면, 전자 장치(예: 도 5의 전자 장치(500))는, 동작 1010에서, 페이징 메시지(예: 도 4b의 페이징 메시지(432))를 수신하는 제 1 시간과 SS/PBCH 블록(예: 도 4b의 SS/PBCH 블록(424))를 수신하는 제 2 시간을 확인할 수 있다.
전자 장치(500)는, 제 1 시간 및 제 2 시간의 간격을 확인하고, 확인된 간격이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(451)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(424)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(424)의 수신 주기의 절반일 수 있다. 이 경우, 제 1 시간 및 제 2 시간의 간격(451)은, 제 2 시간 및 페이징 메시지(432)를 수신한 후 수신하는 SS/PBCH 블록(425)를 수신하는 제 3 시간의 간격(452)보다 클 수 있다.
전자 장치(500)는, 동작 1020에서, 간격이 지정된 조건을 만족함에 기반하여, 통신 회로(510)의 활성화 시점을 제 1 시간에 기반하여 결정할 수 있다.
전자 장치(500)는, 확인된 간격(451)이 지정된 조건을 만족함에 기반하여, 페이징 메시지(432)의 수신 이전에 수신하는 SS/PBCH 블록(424)가 아닌, 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여, 페이징 메시지(432)를 처리할 수 있다. 전자 장치(500), 페이징 메시지(432)의 수신 이후에 수신하는 SS/PBCH 블록(425)를 이용하여 페이징 메시지(432)를 처리할 것으로 결정하는 경우, 페이징 메시지(432)를 수신하는 제 2 시간에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)는, 페이징 메시지(432)를 수신하는 제 2 시간 또는 제 2 시간보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(424)의 수신 시점 이후일 수 있다. 상기와 같은 방식을 통해, 전자 장치(500)는, 페이징 메시지(432)의 수신 시점과 SS/PBCH 블록(424)의 수신 시점 사이의 간격(611) 동안 통신 회로(510)를 비활성화 상태를 유지할 수 있다. 전자 장치(500)는 페이징 메시지(432)의 수신 시점 및 SS/PBCH 블록(425)의 수신 시점 사이의 간격(612) 동안은 통신 회로(510)를 활성화 상태로 유지할 수 있다.
전자 장치(500)는, 동작 1030에서, 페이징 메시지(432)를 수신하고, 메모리(예: 도 5의 메모리(530)) 상에 저장할 수 있다.
전자 장치(500)는, 페이징 메시지(432)의 수신 이전, 통신 회로(510)를 활성화하고, 페이징 메시지(432)를 수신하도록 통신 회로(510)를 제어할 수 있다. 전자 장치(500)는, 수신한 페이징 메시지(432)를 메모리(530) 상에 일시적으로 저장할 수 있다.
전자 장치(500)는, 동작 1040에서, 페이징 메시지(432)를 수신한 후, 수신하는 SS/PBCH 블록(예: 도 4b의 SS/PBCH 블록(425))에 기반하여 페이징 메시지(432)를 처리할 수 있다.
전자 장치(500)는, 페이징 메시지(432)를 수신한 후, SS/PBCH 블록(425)를 수신하고, SS/PBCH 블록(425)를 디코딩하는 방식으로 기준 신호를 추출할 수 있다. 전자 장치(500)는, 추출된 기준 신호를 이용하여 메모리(530) 상에 일시적으로 저장된 페이징 메시지(432)를 디코딩할 수 있다. 전자 장치(500)는, 페이징 메시지(432)의 디코딩을 통해 추출된 정보에 기반하여, RRC 유휴 상태에서 RRC 연결 상태로 전환할지 여부를 결정할 수 있다.
도 11은 본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법을 도시한 동작 흐름도이다.
도 11을 참조하면, 전자 장치(예: 도 5의 전자 장치(500))는, 동작 1010에서, 웨이크 업 신호(예: 도 8b의 웨이크 업 신호(813))를 수신하는 제 1 시간과 SS/PBCH 블록(예: 도 8b의 SS/PBCH 블록(811))를 수신하는 제 2 시간을 확인할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 제 1 시간 및 제 2 시간이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 일 실시예에 따르면, 전자 장치(500)는 제 1 시간 및 제 2 시간의 간격(843)이 지정된 조건을 만족하는지 여부를 확인할 수 있다. 지정된 조건은 제 1 시간 및 제 2 시간의 간격(843)이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다. 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기와 관련된 값으로써, 일 실시예에 따르면, 지정된 값은 SS/PBCH 블록(811, 812)의 수신 주기의 절반일 수 있다. SS/PBCH 블록(811, 812)의 수신 주기가 20ms인 경우, 지정된 값은 10ms일 수 있다.
전자 장치(500)는, 동작 1120에서, 간격이 지정된 조건을 만족함에 기반하여, 통신 회로(510)의 활성화 시점을 제 1 시간에 기반하여 결정할 수 있다.
전자 장치(500)(또는, 프로세서(520))는, 확인된 간격(843)이 지정된 조건을 만족함에 기반하여, 웨이크 업 신호(813)의 수신 이전에 전송되는 SS/PBCH 블록(811)가 아닌, 온 듀레이션 구간(822)의 시작 이후에 수신(또는, 웨이크 업 신호(813)의 수신 이후에 수신)하는 SS/PBCH 블록(812)를 이용하여, 수신한 웨이크 업 신호(813)를 처리할 수 있다. 전자 장치(500)(또는, 프로세서(520))는, 온 듀레이션 구간(822)의 시작 시점 이후에 수신하는 SS/PBCH 블록(812)를 이용하여 웨이크 업 신호(813)를 처리할 것으로 결정하는 경우, 웨이크 업 신호(813)의 수신 시점에 기반하여 통신 회로(510)의 활성화 시점을 결정할 수 있다. 일 실시예에 따르면, 전자 장치(500)(또는, 프로세서(520))는, 웨이크 업 신호(813)의 수신 시점 또는 웨이크 업 신호(813)의 수신 시점보다 지정된 시간 이전 통신 회로(510)를 활성화하도록 통신 회로(510)를 제어할 수 있다. 제 2 시간 또는 제 2 시간보다 지정된 시간 이전은 SS/PBCH 블록(811)의 수신 시점 이후일 수 있다.
전자 장치(500)는, 동작 1130에서, 웨이크 업 신호(813)를 수신하고, 메모리(예: 도 5의 메모리(530)) 상에 저장할 수 있다.
전자 장치(500)는, 웨이크 업 신호(813)를 수신하는 제 1 시간 이전, 통신 회로(510)를 활성화하고, 웨이크 업 신호(813)를 수신하도록 통신 회로(510)를 제어할 수 있다. 전자 장치(500)는 웨이크 업 신호(813)를 수신하기 전, 전송되는 SS/PBCH 블록(811)의 수신 시점에서는 통신 회로(510)를 비활성화 상태로 유지할 수도 있다. 전자 장치(500)는, 수신한 웨이크 업 신호(813)를 메모리(530) 상에 일시적으로 저장할 수 있다.
전자 장치(500)는, 동작 1140에서, 웨이크 업 신호(813)를 수신한 후, 수신하는 SS/PBCH 블록(예: 도 8b의 SS/PBCH 블록(812))에 기반하여 웨이크 업 신호(813)를 처리할 수 있다.
전자 장치(500)는, 웨이크 업 신호(813)를 수신한 후, SS/PBCH 블록(812)를 수신하고, SS/PBCH 블록(812)를 디코딩하는 방식으로 기준 신호를 추출할 수 있다. 전자 장치(500)는, 추출된 기준 신호를 이용하여 메모리(530) 상에 일시적으로 저장된 웨이크 업 신호(813)를 디코딩할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법은 페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH 블록을 수신하는 제 2 시간을 확인하는 동작; 상기 제 1 시간 및 상기 제 2시간이 지정된 조건을 만족함에 대응하여, 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하는 동작; 상기 페이징 메시지를 수신한 후, 메모리에 일시적으로 저장하는 동작; 및 상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 페이징 메시지를 처리하는 동작을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법에서, 상기 지정된 조건은 상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법에서, 상기 지정된 값은 상기 SS/PBCH 블록의 수신 간격의 절반일 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법에서, 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하는 동작은 상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점과 상기 페이징 메시지의 수신 시점 사이에서 활성화되도록 상기 활성화 시점을 결정하는 동작을 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법은 상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점 이전에서 활성화되도록 상기 통신 회로를 제어하는 동작을 더 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법은 상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 페이징 메시지를, 상기 페이징 메시지의 수신 이점에 수신하는 SS/PBCH 블록에 기반하여 처리하는 동작을 더 포함할 수 있다.
본 발명의 다양한 실시예에 따른 전자 장치의 동작 방법에서, 상기 제 1 시간 및 상기 제 2 시간의 간격을 확인하는 동작은 상기 노드를 검색하는 과정에서 SS/PBCH 블록을 수신하는 동작; 상기 노드가 전송하는 시스템 정보에 기반하여 상기 SS/PBCH 블록의 프레임 번호를 확인하는 동작; 상기 노드에 대응하는 네트워크로부터 수신하는 정보에 기반하여 상기 페이징 메시지의 프레임 번호를 확인하는 동작; 및 상기 SS/PBCH 블록의 프레임 번호 및 상기 페이징 메시지의 프레임 번호에 기반하여 상기 간격을 확인하는 동작을 포함할 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치에 있어서,
    메모리;
    노드를 통해 데이터를 송/수신하는 통신 회로; 및
    커뮤니케이션 프로세서를 포함하고,
    상기 커뮤니케이션 프로세서는
    페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고,
    상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 기반하여, 상기 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하고,
    상기 페이징 메시지를 수신한 후, 상기 메모리에 일시적으로 저장하고,
    상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH에 기반하여 상기 저장된 페이징 메시지를 처리하도록 설정된 전자 장치.
  2. 제 1항에 있어서,
    상기 지정된 조건은
    상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함하는 전자 장치.
  3. 제 1항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 노드가 전송하는 신호의 품질이 지정된 조건을 만족함에 기반하여, 상기 페이징 메시지 이후에 수신되는 페이징 메시지를 상기 SS/PBCH에 기반하여 처리하도록 설정된 전자 장치.
  4. 제 1항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점과 상기 페이징 메시지의 수신 시점 사이에서 활성화되도록 상기 통신 회로를 제어하는 전자 장치.
  5. 제 1항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 페이징 메시지의 수신 이전에 전송되는 SS/PBCH 블록의 수신 시점 이전에서 활성화되도록 상기 통신 회로를 제어하는 전자 장치.
  6. 제 5 항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 페이징 메시지를, 상기 페이징 메시지의 수신 이점에 수신하는 SS/PBCH에 기반하여 처리하도록 설정된 전자 장치.
  7. 제 1항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 노드를 검색하는 과정에서 SS/PBCH 블록를 수신하고,
    상기 노드가 전송하는 시스템 정보에 기반하여 상기 SS/PBCH 블록의 프레임 번호를 확인하고,
    상기 노드에 대응하는 네트워크로부터 수신하는 정보에 기반하여 상기 페이징 메시지의 프레임 번호를 확인하고,
    상기 SS/PBCH의 프레임 번호 및 상기 페이징 메시지의 프레임 번호에 기반하여 상기 간격을 확인하도록 설정된 전자 장치.
  8. C-DRX(connected mode discontinuous reception) 모드를 지원하는 전자 장치에 있어서,
    메모리;
    노드를 통해 데이터를 송/수신하는 통신 회로; 및
    커뮤니케이션 프로세서를 포함하고,
    상기 커뮤니케이션 프로세서는
    상기 C-DRX에서 데이터의 수신이 가능한 온-듀레이션(on-duration) 구간의 시작 시간인 제 1 시간 및 SS/PBCH(synchronization signal/ physical broadcast channel) 블록을 수신하는 제 2 시간을 확인하고,
    상기 제 1 시간 및 상기 제 2 시간이 지정된 조건을 만족함에 대응하여, 상기 통신 회로의 활성화 시점을 상기 온듀레이션 구간의 시작 시간에 기반하여 결정하고,
    상기 데이터를 수신한 후, 상기 데이터를 상기 메모리에 일시적으로 저장하고,
    상기 온듀레이션 구간 동안 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 데이터를 처리하도록 설정된 전자 장치.
  9. 제 8항에 있어서,
    상기 지정된 조건은
    상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함하는 전자 장치.
  10. 제 9항에 있어서,
    상기 지정된 값은
    상기 SS/PBCH 블록의 수신 간격의 절반인 전자 장치.
  11. 제 8항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 지정된 조건을 만족함에 기반하여, 상기 통신 회로가, 상기 온 듀레이션 구간 이전에 전송되는 SS/PBCH 블록의 수신 시점과 상기 온 듀레이션 구간의 시작 시점 사이에서 활성화되도록 상기 통신 회로를 제어하는 전자 장치.
  12. 제 8항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 지정된 조건을 만족하지 않음에 기반하여, 상기 통신 회로가, 상기 온 듀레이션 구간 이전에 전송되는 SS/PBCH 블록의 수신 시점에서 활성화되도록 상기 통신 회로를 제어하는 전자 장치.
  13. 제 12항에 있어서,
    상기 커뮤니케이션 프로세서는
    상기 간격이 지정된 조건을 만족하지 않음에 기반하여, 상기 데이터를, 상기 온-듀레이션 구간 이전에 수신하는 SS/PBCH 블록에 기반하여 처리하도록 설정된 전자 장치.
  14. 전자 장치의 동작 방법에 있어서,
    페이징 메시지를 수신하는 제 1 시간 및 SS/PBCH 블록을 수신하는 제 2 시간을 확인하는 동작;
    상기 제 1 시간 및 상기 제 2시간이 지정된 조건을 만족함에 대응하여, 통신 회로의 활성화 시점을 상기 페이징 메시지를 수신하는 시점에 기반하여 결정하는 동작;
    상기 페이징 메시지를 수신한 후, 메모리에 일시적으로 저장하는 동작; 및
    상기 페이징 메시지를 수신한 후, 수신되는 SS/PBCH 블록에 기반하여 상기 저장된 페이징 메시지를 처리하는 동작을 포함하는 전자 장치의 동작 방법.
  15. 제 14항에 있어서,
    상기 지정된 조건은
    상기 제 1 시간 및 상기 제 2 시간의 간격이 지정된 값 이상인지 여부에 대한 조건을 포함하는 전자 장치의 동작 방법.
PCT/KR2022/005224 2021-08-09 2022-04-11 Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법 WO2023017950A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP22855952.2A EP4322643A1 (en) 2021-08-09 2022-04-11 Electronic device for controlling communication circuit on basis of reception intervals of ss/pbch blocks and data, and operation method of electronic device
US17/942,320 US20230043922A1 (en) 2021-08-09 2022-09-12 Electronic device for controlling communication circuit based on reception interval between ss/pbch block and data and method for the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210104454A KR20230022550A (ko) 2021-08-09 2021-08-09 Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법
KR10-2021-0104454 2021-08-09

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/942,320 Continuation US20230043922A1 (en) 2021-08-09 2022-09-12 Electronic device for controlling communication circuit based on reception interval between ss/pbch block and data and method for the same

Publications (1)

Publication Number Publication Date
WO2023017950A1 true WO2023017950A1 (ko) 2023-02-16

Family

ID=85200817

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/005224 WO2023017950A1 (ko) 2021-08-09 2022-04-11 Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법

Country Status (2)

Country Link
KR (1) KR20230022550A (ko)
WO (1) WO2023017950A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020060696A1 (en) * 2018-09-18 2020-03-26 Futurewei Technologies, Inc. Apparatus and methods for signaling in power save mode
KR20200057235A (ko) * 2018-11-16 2020-05-26 삼성전자주식회사 참조 신호 수신 방법 및 이를 위한 전자 장치
KR20200085877A (ko) * 2017-11-17 2020-07-15 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지 동기화 블록과 페이징 - 스케줄링 시그널링 메시지를 연관시키는 방법, 지시 방법 및 장치
WO2020143901A1 (en) * 2019-01-07 2020-07-16 Intel Corporation Techniques of user equipment receiver power switching
CN112533232A (zh) * 2019-09-19 2021-03-19 维沃移动通信有限公司 一种节能信号监听时刻的确定方法、配置方法及相关设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200085877A (ko) * 2017-11-17 2020-07-15 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지 동기화 블록과 페이징 - 스케줄링 시그널링 메시지를 연관시키는 방법, 지시 방법 및 장치
WO2020060696A1 (en) * 2018-09-18 2020-03-26 Futurewei Technologies, Inc. Apparatus and methods for signaling in power save mode
KR20200057235A (ko) * 2018-11-16 2020-05-26 삼성전자주식회사 참조 신호 수신 방법 및 이를 위한 전자 장치
WO2020143901A1 (en) * 2019-01-07 2020-07-16 Intel Corporation Techniques of user equipment receiver power switching
CN112533232A (zh) * 2019-09-19 2021-03-19 维沃移动通信有限公司 一种节能信号监听时刻的确定方法、配置方法及相关设备

Also Published As

Publication number Publication date
KR20230022550A (ko) 2023-02-16

Similar Documents

Publication Publication Date Title
WO2022065786A1 (ko) 듀얼 심을 지원하는 전자 장치 및 전자 장치의 셀룰러 통신 전환 방법
WO2022114485A1 (ko) 긴급 호를 수행하기 위한 기지국을 선택하는 전자 장치 및 전자 장치의 동작 방법
WO2023075136A1 (ko) 라디오 자원 제어 상태를 변경하기 위한 전자 장치 및 동작 방법
WO2022177229A2 (ko) 전자 장치 및 복수 심을 지원하는 전자 장치에서 통신 네트워크에 등록하는 방법
WO2022158763A1 (ko) 외부 전자 장치와의 통신 연결을 수립하는 전자 장치 및 이의 동작 방법
WO2022092707A1 (ko) 복수의 가입자 식별 모듈을 포함하는 사용자 단말
WO2023017950A1 (ko) Ss/pbch 블록 및 데이터의 수신 간격에 기반하여 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법
WO2024063361A1 (ko) 복수의 가입자 식별 모듈을 포함하는 전자 장치 및 그의 동작 방법
WO2022215842A1 (ko) C-drx를 지원하는 통신 회로를 제어하는 전자 장치 및 전자 장치의 동작 방법
WO2022196898A1 (ko) 통신의 품질을 측정하는 전자 장치 및 전자 장치의 동작 방법
WO2022181952A1 (ko) 노드를 검색하는 전자 장치 및 전자 장치의 동작 방법
WO2024111853A1 (ko) 멀티 심을 지원하는 전자 장치 및 전자 장치의 동작 방법
WO2023167452A1 (ko) 복수의 가입자 식별 모듈들을 포함하는 전자 장치 및 그의 동작 방법
WO2022103008A1 (ko) 셀룰러 통신 네트워크의 식별 정보에 기반하여 노드를 검색하는 전자 장치 및 전자 장치의 동작 방법
WO2023286978A1 (ko) 조건부 핸드오버를 수행하는 전자 장치 및 전자 장치의 동작 방법
WO2022065787A1 (ko) 상향 링크 채널의 상태에 기반하여 상향 링크를 선택하는 전자 장치 및 전자 장치의 동작 방법
WO2024096284A1 (ko) 무선 통신을 제공하는 전자 장치 및 그의 동작 방법
WO2022177193A1 (ko) 기준 신호에 의한 간섭을 줄이기 위한 전자 장치 및 그의 동작 방법
WO2022177278A1 (ko) 안테나를 제어하는 방법 및 이를 지원하는 전자 장치
WO2023149654A1 (ko) 기지국을 검색하는 전자 장치 및 전자 장치의 동작 방법
WO2024048947A1 (ko) 전자 장치의 상태에 기반하여 셀룰러 통신을 전환하는 전자 장치 및 전자 장치의 동작 방법
WO2022055259A1 (ko) 전자 장치의 상태에 기반하여 핸드오버를 수행하는 전자 장치 및 전자 장치의 동작 방법
WO2023022334A1 (ko) 통화 기능을 제공하기 위한 전자 장치 및 그의 동작 방법
WO2024043529A1 (ko) Mcptt 기능을 수행하기 위한 전자 장치 및 그의 동작 방법
WO2022231092A1 (ko) 네트워크의 상태에 기반하여 노드와 연결을 수행하는 전자 장치 및 전자 장치의 동작 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22855952

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2022855952

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2022855952

Country of ref document: EP

Effective date: 20231110

NENP Non-entry into the national phase

Ref country code: DE