WO2022007658A1 - 缓存配置方法和交换设备 - Google Patents
缓存配置方法和交换设备 Download PDFInfo
- Publication number
- WO2022007658A1 WO2022007658A1 PCT/CN2021/102867 CN2021102867W WO2022007658A1 WO 2022007658 A1 WO2022007658 A1 WO 2022007658A1 CN 2021102867 W CN2021102867 W CN 2021102867W WO 2022007658 A1 WO2022007658 A1 WO 2022007658A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- switching device
- measurement frame
- cache
- timestamp
- time stamp
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 107
- 238000005259 measurement Methods 0.000 claims abstract description 300
- 230000001960 triggered effect Effects 0.000 claims abstract description 5
- 238000004891 communication Methods 0.000 claims description 25
- 238000004590 computer program Methods 0.000 claims description 19
- 230000006855 networking Effects 0.000 claims description 15
- 238000012545 processing Methods 0.000 claims description 12
- 238000005516 engineering process Methods 0.000 abstract description 2
- 238000013461 design Methods 0.000 description 80
- 230000006870 function Effects 0.000 description 38
- 238000010586 diagram Methods 0.000 description 26
- 238000004364 calculation method Methods 0.000 description 11
- 230000005540 biological transmission Effects 0.000 description 10
- 238000010521 absorption reaction Methods 0.000 description 9
- 230000007246 mechanism Effects 0.000 description 9
- 230000008569 process Effects 0.000 description 8
- 230000003993 interaction Effects 0.000 description 6
- 230000004044 response Effects 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000011144 upstream manufacturing Methods 0.000 description 3
- 238000007726 management method Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0876—Aspects of the degree of configuration automation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
- H04L49/9005—Buffering arrangements using dynamic buffer space allocation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0876—Aspects of the degree of configuration automation
- H04L41/0886—Fully automatic configuration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/24—Traffic characterised by specific attributes, e.g. priority or QoS
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/20—Support for services
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
- H04L49/9047—Buffering arrangements including multiple buffers, e.g. buffer pools
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/28—Timers or timing mechanisms used in protocols
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Automation & Control Theory (AREA)
- Computer Security & Cryptography (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本申请提供一种缓存配置方法和交换设备,以确保无丢包,属于网络技术领域。所述方法包括:所述第一交换设备向所述第二交换设备发送第一测量帧;所述第一交换设备接收所述第二交换设备发送的第二测量帧;其中,所述第二测量帧是根据所述第一测量帧触发生成的;所述第一交换设备根据所述第一测量帧和所述第二测量帧,确定缓存的配置参数;所述第一交换设备按照所述配置参数设置本地缓存。用于实现交换设备缓存的自动配置,在确保无丢包的前提下,节约缓存空间。
Description
本申请要求于2020年7月7日提交中国国家知识产权局、申请号为202010646219.4、申请名称为“缓存配置方法和交换设备”的中国专利申请的优先权,其全部内容通过引用结合在本申请中。
本申请涉及网络技术领域,尤其涉及一种缓存配置方法和交换设备。
互联网中数据包的转发过程是基于大量交换机实现的,每个交换机具有转发功能,上游交换机会将接收到的数据包转发给下游交换机,由下游交换机继续转发,直至数据包到达目的地址。为了保证交换机正常转发数据包,需要控制交换机的流量,以免交换机负荷过大。
在电气和电子工程师协会(institute of electrical and electronics engineers,IEEE)802.1和802.3系列标准中,提出了基于优先级的流量控制(priority-based flow control,PFC)机制,在PFC机制中,上游交换机在获知下游交换机的某个优先级队列发生拥塞时,会暂停从一个优先级队列出列数据包。而PFC机制中会涉及到交换机头部空间(headroom,HDRM)的配置。现有技术中,用户一般根据设备厂商的指导手册或设备出厂时的HDRM默认值来配置交换机本地缓存的HDRM大小。
但是,设备厂商的指导手册或设备出厂时的HDRM默认值无法满足所有组网场景,当HDRM的值设置过大会造成缓存空间的浪费,若HDRM的值设置过小则会引起数据丢包。
发明内容
本申请提供一种缓存配置方法和交换设备,自动配置本地缓存,以确保无丢包。
第一方面,本申请实施例提供一种缓存配置方法,方法包括:
第一交换设备向第二交换设备发送第一测量帧;
第一交换设备接收第二交换设备发送的第二测量帧;其中,第二测量帧是根据第一测量帧触发生成的;
第一交换设备根据第一测量帧和第二测量帧,确定缓存的配置参数;
第一交换设备按照配置参数设置本地缓存。
在本可能的设计中,可以应用在包括第一交换设备和第二交换设备的组网架构中,第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第一交换设备内部设置有一个第一测量帧生成器,该第一测量帧生成器可以是处理器、现场可编程门阵列(field-programmable gate array,FPGA)、PFC引擎中的任 一种。第一交换设备将第一测量帧发送给第二交换设备,第二交换设备在接收到第一测量帧之后,触发生成第二测量帧。第一交换设备根据第一测量帧和第二测量帧,确定本地缓存的配置参数,以实现对本地缓存的自动配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在第一方面的一种可能的设计中,第一交换设备根据第一测量帧和第二测量帧,确定缓存的配置参数,包括:
第一交换设备获取第一时间戳和第四时间戳,第一时间戳为第一交换设备发送第一测量帧的时间,第四时间戳为第一交换设备接收第二测量帧的时间;
根据第一时间戳和第四时间戳,确定缓存的配置参数。
在本可能的设计中,记录第一交换设备发送第一测量帧的时间为第一时间戳,记录第一交换设备接收第二测量帧的时间为第四时间戳,第一时间戳、第四时间戳可以用于表征第一交换设备和第二交换设备之间的数据交互速度。从而使得第一交换设备可以基于第一时间戳和第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。
在第一方面的一种可能的设计中,第一时间戳为第一测量帧的最后一个比特进入到第一交换设备的MAC的时间,第四时间戳为第二测量帧的最后一个比特从第一交换设备的MAC发出的时间。
在第一方面的一种可能的设计中,第一时间戳为第一测量帧的最后一个比特从第一交换设备的MAC发出的时间,第四时间戳为第二测量帧的最后一个比特进入到第一交换设备的MAC的时间。
在第一方面的一种可能的设计中,第一时间戳、第四时间戳封装在第二测量帧的Opcode字段之后的时间字段中。
在本可能的设计中,可以将第一时间戳、第四时间戳封装在第二测量帧中,从而可以略去时间戳读取步骤,使得第一交换设备能够迅速获取时间戳信息。示例性的,可以将PFC帧格式作为第二测量帧的格式,在第二测量帧的Opcode字段之后的时间字段中存储第一时间戳和第四时间戳。由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段,以迅速获取时间戳信息。
在第一方面的一种可能的设计中,第一时间戳、第四时间戳存储在第一交换设备的本地缓存中。
在本可能的设计中,第一时间戳和第四时间戳被存储在第一交换设备的本地缓存中,第一交换设备从本地缓存中获取时间戳信息。
在第一方面的一种可能的设计中,根据第一时间戳和第四时间戳,确定缓存的配置参数,包括:
第一交换设备根据第一时间戳、第四时间戳,确定时间戳偏差;
第一交换设备根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定缓存的配置参数;其中常数K由设备厂商提供。
在本可能的设计中,第一交换设备首先根据第一时间戳和第四时间戳计算时间戳 偏差,然后根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在第一方面的一种可能的设计中,还包括:第一交换设备获取第二时间戳和第三时间戳,第二时间戳为第二交换设备接收第一测量帧的时间,第三时间戳为第二交换设备发送第二测量帧的时间。
在本可能的设计中,记录第二交换设备接收第一测量帧的时间为第二时间戳,记录第二交换设备发送第二测量帧的时间为第三时间戳;其中,第二时间戳、第三时间戳可以用于表征第二交换设备接收到第一测量帧到触发生成第二测量帧的延时时间。从而使得第一交换设备可以基于第一时间戳、第二时间戳、第三时间戳、第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。
在第一方面的一种可能的设计,第二时间戳为第一测量帧的最后一个比特从第二交换设备的MAC发出的时间,第三时间戳为第二测量帧的最后一个比特进入到第二交换设备的MAC的时间。
在第一方面的一种可能的设计,第二时间戳为第一测量帧的最后一个比特进入第二交换设备的MAC的时间,第三时间戳为第二测量帧的最后一个比特从第二交换设备的MAC发出的时间。
在第一方面的一种可能的设计中,第二时间戳、第三时间戳封装在第二测量帧的Opcode字段之后的时间字段中。
在本可能的设计中,可以将第二时间戳、第三时间戳封装在第二测量帧中,从而可以略去时间戳读取步骤,使得第一交换设备能够迅速获取时间戳信息。示例性的,可以将PFC帧格式作为第二测量帧的格式,在第二测量帧的Opcode字段之后的时间字段中存储第二时间戳和第三时间戳。由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段,以迅速获取时间戳信息。
在第一方面的一种可能的设计中,第二时间戳、第三时间戳存储在第一交换设备的本地缓存中。
在本可能的设计中,第二时间戳和第三时间戳被存储在第一交换设备的本地缓存中,第一交换设备从本地缓存中获取时间戳信息。
在第一方面的一种可能的设计中,还包括:
第一交换设备根据第一时间戳、第二时间戳、第三时间戳、第四时间戳,确定时间戳偏差;
第一交换设备根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定缓存的配置参数;其中常数K由设备厂商提供。
在本可能的设计中,第一交换设备首先根据第一时间戳、第二时间戳、第三时间 戳、第四时间戳计算时间戳偏差,然后根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在第一方面的一种可能的设计中,还包括:
第一交换设备将缓存的配置参数发送给第二交换设备,以使得第二交换设备按照配置参数设置本地缓存。
在本可能的设计中,第二交换设备还可以利用第一交换设备计算得到的缓存的配置参数来设置第二交换设备的本地缓存,以使得第二交换设备也能够实现对缓存的自动配置。
在第一方面的一种可能的设计,在第一交换设备向第二交换设备发送第一测量帧之前,还包括:
确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在本可能的设计中,只有第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能时,才可以应该上述方法来实现本地缓存的自动配置。因此,在应用上述方法之前,先确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在第一方面的一种可能的设计,确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能,包括:
当第一交换设备具备支持优先级流控的缓存自动配置功能,且接收到第二交换设备反馈的TLV格式数据中包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
在本可能的设计中,第一交换设备和第二交换设备之间可以通过链路层发现协议(link layer discovery protocol,LLDP)来确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在第一方面的一种可能的设计,当第一交换设备和第二交换设备中存在不支持优先级流控的缓存自动配置功能的交换设备时,方法还包括:
提示需要手动设置本地缓存。
在第一方面的一种可能的设计,缓存的配置参数用于表征需要的缓存空间的大小,缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
在第一方面的一种可能的设计,缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
在第一方面的一种可能的设计,第二测量帧是由第二交换设备对第一测量帧进行环回,或者应答处理所生成的。
第二方面,本申请提供一种缓存配置方法,方法包括:
第二交换设备接收第一交换设备发送的第一测量帧,并根据第一测量帧触发生成第二测量帧;
第二交换设备向第一交换设备发送第二测量帧;
第二交换设备接收第一交换设备发送的缓存的配置参数;
第二交换设备按照配置参数设置本地缓存。
在本可能的设计中,可以应用在包括第一交换设备和第二交换设备的组网架构中,第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第二交换设备内部设置有一个第二测量帧生成器,该第二测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。当第二交换设备接收到第一交换设备发送的第一测量帧之后,触发生成第二测量帧,并将该第二测量帧发送给第一交换设备。以使得第一交换设备根据第一测量帧和第二测量帧,确定本地缓存的配置参数。最后,第二交换设备根据第一交换设备确定的焕春的配置参数来配置本地缓存,以实现对本地缓存的自动配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在第二方面的一种可能的设计中,在第二交换设备接收第一交换设备发送的第一测量帧之前,还包括:
确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在本可能的设计中,只有第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能时,才可以应该上述方法来实现本地缓存的自动配置。因此,在应用上述方法之前,先确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在第二方面的一种可能的设计中,确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能,包括:
当第二交换设备具备支持优先级流控的缓存自动配置功能,且接收到第一交换设备反馈的TLV格式数据中包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
在本可能的设计中,第一交换设备和第二交换设备之间可以通过链路层发现协议(link layer discovery protocol,LLDP)来确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在第二方面的一种可能的设计中,当第一交换设备和第二交换设备中存在不支持优先级流控的缓存自动配置功能的交换设备时,方法还包括:
提示需要手动设置本地缓存。
在第二方面的一种可能的设计中,缓存的配置参数用于表征需要的缓存空间的大小,缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
在第二方面的一种可能的设计中,缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
在第二方面的一种可能的设计中,根据第一测量帧触发生成第二测量帧,包括:
第二交换设备对第一测量帧进行环回,或者应答处理,生成第二测量帧。
第三方面,本申请提供一种第一交换设备,包括:处理器和收发器,处理器用于执行计算机可执行程序代码中的指令;当处理器执行指令时,指令使电子设备执行第一方面中任一项的方法。
第四方面,本申请提供一种第二交换设备,包括:处理器和收发器,处理器用于执行计算机可执行程序代码中的指令;当处理器执行指令时,指令使电子设备执行第二方面中任一项的方法。
第五方面,本申请提供一种组网系统,包括第一交换设备和第二交换设备,第一交换设备与第二交换设备之间通过端口通信连接,第一交换设备执行第一方面中任一项的方法;第二交换设备执行第二方面中任一项的方法。
第六方面,本申请提供一种芯片,包括:存储器和处理器,存储器用于存储程序指令,处理器用于调用存储器中的程序指令执行第一方面本申请实施例的方法。
第七方面,本申请提供一种芯片,包括:存储器和处理器,存储器用于存储程序指令,处理器用于调用存储器中的程序指令执行第二方面本申请实施例的方法。
第八方面,本申请提供一种可读存储介质,可读存储介质上存储有计算机程序;计算机程序在被执行时,实现第一方面本申请实施例的方法。
第九方面,本申请提供一种可读存储介质,可读存储介质上存储有计算机程序;计算机程序在被执行时,实现第二方面本申请实施例的方法。
第十方面,本申请提供一种程序产品,程序产品包括计算机程序,计算机程序存储在可读存储介质中,通信装置的至少一个处理器可以从可读存储介质读取计算机程序,至少一个处理器执行计算机程序使得通信装置实施第一方面本申请实施例任一的方法。
第十一方面,本申请提供一种程序产品,程序产品包括计算机程序,计算机程序存储在可读存储介质中,通信装置的至少一个处理器可以从可读存储介质读取计算机程序,至少一个处理器执行计算机程序使得通信装置实施第二方面本申请实施例任一的方法。
本申请中,通过第一交换机设备向第二交换设备发送测量帧,以及接收第二交换设备反馈的测量来确定本地缓存的配置参数,以使得第一交换设备和第二交换设备能够实现缓存的自动配置,从而在确保无丢包的前提下,节约缓存空间的使用,使得交换设备能够增加用户吸收突发状况的缓存空间,支持更多的无损队列数目。
图1为本申请实施例提供的数据中心的组网结构示意图;
图2为本申请实施例提供的第一交换设备和第二交换设备的通信结构示意图一;
图3为本申请实施例提供的第一交换设备和第二交换设备的通信结构示意图二;
图4为本申请实施例提供的缓存配置方法的流程图一;
图5为本申请实施例提供的PFC帧的结构示意图;
图6为本申请实施例提供的缓存配置方法的流程图二;
图7为本申请实施例提供的缓存配置方法的流程图三;
图8为现有的IEEE DCBX PFC TLV的架构示意图;
图9为扩展更新后的IEEE DCBX PFC TLV的架构示意图;
图10为现有的第一版Intel DCBX PFC TLV的架构示意图;
图11为第一版扩展更新后的Intel DCBX PFC TLV的架构示意图;
图12为现有的第二版Intel DCBX PFC TLV的架构示意图;
图13为第二版扩展更新后的Intel DCBX PFC TLV的架构示意图;
图14为本申请实施例提供的缓存配置方法的流程图四;
图15为本申请实施例提供的缓存配置方法的流程图五;
图16为本申请实施例提供的第一交换设备的结构示意图一;
图17为本申请实施例提供的第二交换设备的结构示意图一;
图18为本申请实施例提供的组网系统的结构示意图。
图1为本申请实施例提供的数据中心的组网结构示意图,如图1所示,包括:多个网络设备11、终端设备12,其中网络设备11之间构成至少两个层级的数据传输链路,位于上游的网络设备11向位于下游的网络设备11发送数据,直到位于下游的网络设备11将数据发送给终端设备12。为了数据传输过程中不出现丢包的情况,整个组网中的网络设备11和终端设备12均采用基于优先级的缓存配置(priority-based flow control,PFC)机制。可选地,在每个网络设备11和终端设备12上配置对应端口优先级的三个参数,Xoff(停止),Xon(继续)和HDRM(头部空间),其中,Xoff,Xon可以根据用户需要由用户自行配置。而HDRM的值,一般是采用设备厂商的指导手册或设备出厂时的HDRM默认值。然而,设备厂商的指导手册或设备出厂时的HDRM默认值是一个固定的值,并不能满足所有组网场景。当HDRM的值设置过大会造成缓存空间的浪费,若HDRM的值设置过小则会引起数据丢包。
针对现有技术中存在的问题,本申请实施例提供的缓存配置方法,旨在实现网络设备和终端设备能够自动配置本地缓存,以确保无丢包。
图2为本申请实施例提供的第一交换设备和第二交换设备的通信结构示意图一;如图2所示,第一交换设备20和第二交换设备30之间通过端口通信连接。第一交换设备20包括第一测量帧生成器21和第一链路层22,第一测量帧生成器21可以是处理器、现场可编程门阵列(field-programmable gate array,FPGA)、PFC引擎中的任一种,用以生成第一测量帧。第一链路层22负责第一交换设备20的MAC(media access control或者medium access control)地址。第二交换设备30包括第二测量帧生成器31和第二链路层32,第二测量帧生成器31可以是处理器、FPGA、PFC引擎中的任一种,用以对接收到的第一测量帧进行回环处理或者应答处理,触发生成第二测量帧。第二链路层32负责第二交换设备30的MAC地址。可选地,第一交换设备20中的第一测量帧生成器21生成第一测量帧。第二交换设备30的第二链路层32接收到第一测量帧之后,将该第一测量帧转发给第二测量帧生成器31。由该第二测量帧生成器31对接收到的第一测量帧进行回环处理或者应答处理,生成第二测量帧,并将第二测量帧发送给第二链路层32。第二链路层32按照第一交换设备20的MAC地址,将第二测量帧发送给第一交换设备20。其中,第二测量帧中封装有第一时间戳t1、第二时间戳t2、第三时间戳t3、第四时间戳t4,第一时间戳t1表示第一链路层22向第二交换设备30发送第一测量帧的时间,第二时间戳t2表示第二链路层32接收到第一测量帧的时间,第三时间戳t3表示第二链路层32发送第二测量帧的时间,第四时间戳t4表示第一链路层22接收到第二测量帧的时间。
示例性的,第一交换设备20首先根据第一时间戳t1、第二时间戳t2、第三时间戳t3、第四时间戳t4计算第一时间戳偏差t。然后通过第一时间戳偏差、时间戳精度、第一交换设 备与第二交换设备之间的端口速率、配置的最大帧长度、PFC测量帧长度以及常数K计算HDRM的值,计算公式如下:
HDRM=(t+2*Timestamp deviation)*SPEED+2*MAX FRAME+PFC MEASURE FRAME+K;
其中,t=t4-t1-(t3-t2),Timestamp deviation表示时间戳精度,SPEED表示端口速率,MAX FRAME表示配置的最大帧长度,PFC MEASURE FRAME表示PFC测量帧长度,K为一个常数。K的值可以由设备厂商提供,包含但不限于802.1qbb中定义的收发接口时延、高层时延等。
示例性的,第一交换设备20按照计算得到的HDRM值,设置本地缓存的HDRM。可选地,第一交换设备20也可以将计算得到的HDRM值发送给第二交换设备30,以使得第二交换设备30按照计算得到的HDRM值,设置本地缓存的HDRM。
通过图2所示的通信结构,能够根据实际组网中交换设备之间的数据传输需求,灵活地自主配置本地缓存的HDRM值,使得交换设备的HDRM值不会太大也不会太小,从而在确保无丢包的前提下,节约缓存空间的使用,使得交换设备能够增加用户吸收突发状况的缓存空间,支持更多的无损队列数目。
图3为本申请实施例提供的第一交换设备和第二交换设备的通信结构示意图二;如图3所示,第一交换设备20和第二交换设备30之间通过端口通信连接。第一交换设备20包括第一测量帧生成器21和第一链路层22,第一测量帧生成器21可以是处理器、FPGA、PFC引擎中的任一种,用以生成第一测量帧。第一链路层22负责第一交换设备20的MAC地址。第二交换设备30包括第二测量帧生成器31和第二链路层32,第二测量帧生成器31可以是处理器、FPGA、PFC引擎中的任一种。第二链路层32负责第二交换设备30的MAC地址。可选地,第一交换设备20中的第一测量帧生成器21生成第一测量帧。第二交换设备30的第二链路层32接收到第一测量帧之后直接对接收到的第一测量帧进行回环处理或者应答处理,触发生成第二测量帧,并将第二测量帧按照第一交换设备20的MAC地址,发送给第一交换设备20。其中,第二测量帧中封装有第一时间戳t1、第四时间戳t4,第一时间戳t1表示第一链路层22向第二交换设备30发送第一测量帧的时间,第四时间戳t4表示第一链路层22接收到第二测量帧的时间。
示例性的,第一交换设备20首先根据第一时间戳t1、第四时间戳t4计算第二时间戳偏差t’。然后通过第二时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度、PFC测量帧长度以及常数K计算HDRM的值,计算公式如下:
HDRM=(t’+2*Timestamp deviation)*SPEED+2*MAX FRAME+PFC MEASURE FRAME+K;
其中,t’=t4-t1,Timestamp deviation表示时间戳精度,SPEED表示端口速率,MAX FRAME表示配置的最大帧长度,PFC MEASURE FRAME表示PFC测量帧长度,K为一个常数。K的值可以由设备厂商提供,包含但不限于802.1qbb中定义的收发接口时延、高层时延等。
示例性的,第一交换设备20按照计算得到的HDRM值,设置本地缓存的HDRM。可选地,第一交换设备20也可以将计算得到的HDRM值发送给第二交换设备30,以使得第二交换设备30按照计算得到的HDRM值,设置本地缓存的HDRM。
通过图2所示的通信结构,能够根据实际组网中交换设备之间的数据传输需求,灵活地自主配置本地缓存的HDRM值,使得交换设备的HDRM值不会太大也不会太小,从而在确保无丢包的前提下,节约缓存空间的使用,使得交换设备能够增加用户吸收突发状况的缓存空间,支持更多的无损队列数目。
下面采用具体的实施例对本申请的缓存配置方法进行详细说明,需要说明的是,下面几个具体实施例可以相互结合,对于相同或相似的内容,在不同的实施例中不再进行重复说明。
图4为本申请实施例提供的缓存配置方法的流程图一,参见图4,本实施例的方法包括:
S101、第一交换设备向第二交换设备发送第一测量帧。
示例性的,在S101中,第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第一交换设备内部设置有一个第一测量帧生成器,该第一测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。第一交换设备将第一测量帧生成器生成的第一测量帧发送给第二交换设备。
S102、第一交换设备接收第二交换设备发送的第二测量帧。
示例性的,在S102中,第二交换设备内部设置有一个第二测量帧生成器,该第二测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。第二交换设备在接收到第一交换设备发送的第一测量帧之后,由第二测量帧生成器触发生成第二测量帧,并将该第二测量帧发送给第一交换设备。可选地,第二交换设备不对第一交换设备发送的第一测量帧进行处理,而是对接收到的第一测量帧进行回环或者应答之后直接反馈给第一交换设备。
S103、第一交换设备根据第一测量帧和第二测量帧,确定缓存的配置参数。
示例性的,在S103中,第一交换设备可以根据第一测量帧的发送时间,以及第二测量帧的接收时间来确定缓存的配置参数。可选地,可以将第一测量帧的发送时间,以及第二测量帧的接收时间作为时间戳信息存储在本地缓存中,通过读取该时间戳信息来计算缓存的配置参数。也可以将该时间戳信息直接封装在第二测量帧中,当第一交换设备的MAC获取到第一测量帧和第二测量帧时,直接读取其包含的时间戳信息,用以计算缓存的配置参数。
示例性的,第一交换设备获取第一时间戳和第四时间戳,第一时间戳和第四时间戳可以表征第一交换设备和第二交换设备之间的数据交互速度。从而可以基于第一时间戳和第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。将第一时间戳和第四时间戳封装在第二测量帧中,可以使得第一交换设备略去时间戳读取步骤,提升获取时间戳信息的速度。
在一种可选的实施方式中,第一时间戳为第一测量帧的最后一个比特进入到第一交换设备的MAC的时间,第四时间戳为第二测量帧的最后一个比特从第一交换设备的MAC发出的时间。
在另一种可选的实施方式中,第一时间戳为第一测量帧的最后一个比特从第一交换设备的MAC发出的时间,第四时间戳为第二测量帧的最后一个比特进入到第一交换设备的MAC的时间。
图5为本申请实施例提供的PFC帧的结构示意图,如图5所示,从上到下依次为目的地址(Destination Address)、源地址(Source Address)、长度/类型(Length/Type=0x8808)、操作码(Opcode)、优先启用向量(priority-enable-vector)、时间字段(time[0]、time[n]、time[7])、填充(pad)、帧校验序列(FCS);其中octets表示字节单位。
由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段。示例性的,可以对现有的PFC帧中的Opcode字段的赋值进行修改,得到修改的帧结构,该修改后的帧结构可以作为第二测量帧的帧结构。示例性的,在修改的帧结构中,Opcode字段之后的时间字段中设置有16个字节长度用于存储时间戳。
示例性的,可以在第二测量帧的Opcode字段之后的时间字段中存储第一时间戳、第四时间戳。
示例性的,第一交换设备根据第二测量帧中包含的第一时间戳、第四时间戳,确定时间戳偏差;然后根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在一种可选的实施方式中,第一交换设备还可以获取第二时间戳和第三时间戳,第二时间戳为第二交换设备接收第一测量帧的时间,第三时间戳为第二交换设备发送第二测量帧的时间。示例性的,记录第二交换设备接收第一测量帧的时间为第二时间戳,记录第二交换设备发送第二测量帧的时间为第三时间戳;其中,第二时间戳、第三时间戳可以用于表征第二交换设备接收到第一测量帧到触发生成第二测量帧的延时时间。从而使得第一交换设备可以基于第一时间戳、第二时间戳、第三时间戳、第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。
示例性的,第二时间戳为第一测量帧的最后一个比特从第二交换设备的MAC发出的时间,第三时间戳为第二测量帧的最后一个比特进入到第二交换设备的MAC的时间。
示例性的,第二时间戳为第一测量帧的最后一个比特进入第二交换设备的MAC的时间,第三时间戳为第二测量帧的最后一个比特从第二交换设备的MAC发出的时间。
在一种可选的实施方式中,第二时间戳、第三时间戳封装在第二测量帧的Opcode字段之后的时间字段中。示例性的,可以将第二时间戳、第三时间戳封装在第二测量帧中,从而可以略去时间戳读取步骤,使得第一交换设备能够迅速获取时间戳信息。示例性的,可以将PFC帧格式作为第二测量帧的格式,在第二测量帧的Opcode字段之后的时间字段中存储第二时间戳和第三时间戳。由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段,以迅速获取时间戳信息。
在一种可选的实施方式中,第二时间戳、第三时间戳也可以存储在第一交换设备 的本地缓存中。需要说明的是,当第二时间戳和第三时间戳存储在第一交换设备的本地缓存时,第一交换设备需要从本地缓存中获取时间戳信息。
在一种可选的实施方式中,第一交换设备根据第一时间戳、第二时间戳、第三时间戳、第四时间戳,确定时间戳偏差;第一交换设备根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定缓存的配置参数;其中常数K由设备厂商提供。示例性的,第一交换设备首先根据第一时间戳、第二时间戳、第三时间戳、第四时间戳计算时间戳偏差,然后根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
S104、第一交换设备按照配置参数设置本地缓存。
示例性的,在S104中,第一交换设备将本地缓存设置为S103中计算得到的数值。
示例性的,缓存的配置参数用于表征需要的缓存空间的大小,缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
示例性的,参见图2、图3,当配置参数为HDRM的值时,第一交换设备可以根据第二测量帧中封装的第一时间戳、第二时间戳、第三时间戳、第四时间戳,计算得到时间戳偏差T,然后利用公式计算HDRM,具体计算公式如下:
HDRM=(T+2*Timestamp deviation)*SPEED+2*MAX FRAME+PFC MEASURE FRAME+K;
其中,T表示时间戳偏差,Timestamp deviation表示时间戳精度,SPEED表示端口速率,MAX FRAME表示配置的最大帧长度,PFC MEASURE FRAME表示PFC测量帧长度,K为一个常数。K的值可以由设备厂商提供,包含但不限于802.1qbb中定义的收发接口时延、高层时延等。
本实施例通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到PFC机制下,第一交换设备所需的缓存空间大小,实现了第一交换设备侧本地缓存的自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图6为本申请实施例提供的缓存配置方法的流程图二;参见图6,本实施例的方法包括:
S201、第一交换设备向第二交换设备发送第一测量帧。
S202、第一交换设备接收第二交换设备发送的第二测量帧。
S203、第一交换设备根据第一测量帧和第二测量帧,确定缓存的配置参数。
S204、第一交换设备按照配置参数设置本地缓存。
示例性的,本实施例中S201~S204的具体实现过程和实现原理,请参见图4所示方法中S101~S104的相关描述,此处不再赘述。
S205、第一交换设备将缓存的配置参数发送给第二交换设备,以使得第二交换设备按照配置参数设置本地缓存。
示例性的,在S205中,当第一交换设备通过S203计算得到缓存的配置参数之后,还可以将该配置参数发送给第二交换设备,以使得第二交换设备也根据该计算到的配置参数设置本地缓存。
本实施例通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到PFC机制下,第一交换设备所需的缓存空间大小,实现了第二交换设备侧本地缓存的自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图7为本申请实施例提供的缓存配置方法的流程图三;参见图7,本实施例的方法包括:
S301、确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能;若是,则执行S302;若否,则执行S306。
示例性的,在S301中,第一交换设备向第二交换设备发送包含缓存配置字段的TLV(TLV是一种可变格式,TLV的意思就是:Type类型,Length长度,Value值)格式数据。若第一交换设备接收到第二交换设备反馈的TLV格式数据中也包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
示例性的,在S301中,第一交换设备接收第二交换设备发送的包含缓存配置字段的TLV格式数据。若第一交换设备向第二交换设备反馈的TLV格式数据中也包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
S302、第一交换设备向第二交换设备发送第一测量帧。
S303、第一交换设备接收第二交换设备发送的第二测量帧。
S304、第一交换设备根据第一测量帧和第二测量帧,确定缓存的配置参数。
S305、第一交换设备按照配置参数设置本地缓存。
示例性的,本实施例中S302~S305的具体实现过程和实现原理,请参见图4所示方法中S101~S104的相关描述,此处不再赘述。
S306、提示需要手动设置本地缓存的缓存。
示例性的,在本实施例中,首先第一交换设备和第二交换设备通过LLDP(链路层发现协议)互相通告是否具备PFC HDRM的自动配置功能。可选地,可以通过扩展PFC Configuration TLV来实现。图8为现有的IEEE DCBX PFC TLV的架构示意图,图9为扩展更新后的IEEE DCBX PFC TLV的架构示意图。将图8中现有的IEEE DCBX PFC TLV的Reserved字段拆出一个比特位,用以存储HDRM,得到图9所示的扩展更新后的IEEE DCBX PFC TLV。如图8所示,从左到右的字段依次为TLV类型、TLV信息串长度、802.1组织唯一标识符(organizationally unique identifier)、802.1子类型、意愿、MACsec旁路能力(MACsec Bypass Capability)、保留字段、PFC能力、PFC使能。如图9所示,从左到右的字段依次为TLV类型、TLV信息串长度、802.1组织唯一标识符、802.1子类型、意愿、MACsec旁路能力、支持HDRM自动测量、保留字段、PFC能力、PFC使能。
示例性的,图10为现有的第一版Intel DCBX PFC TLV的架构示意图,图11为第一版扩展更新后的Intel DCBX PFC TLV的架构示意图。将图10中现有的第一版Intel DCBX PFC TLV的Reserved字段拆出一个比特位,用以存储HDRM,得到图11所示的第一版扩展更新后的Intel DCBX PFC TLV。如图10所示,从左到右的字段依次为TLV类型、TLV信息串长度、操作版本、最高版本、使能、意愿、错误、保留字段、子类型、管理模式的比特映射。如图11所示,从左到右的字段依次为TLV类型、TLV信息串长度、操作版本、最高版本、使能、意愿、错误、支持HDRM自动测量、保留字段、子类型、管理模式的比特映射。
示例性的,图12为现有的第二版Intel DCBX PFC TLV的架构示意图,图13为第二版扩展更新后的Intel DCBX PFC TLV的架构示意图。将图12中现有的第二版Intel DCBX PFC TLV的Reserved字段拆出一个比特位,用以存储HDRM,得到图13所示的第二版扩展更新后的Intel DCBX PFC TLV。如图12所示,从左到右的字段依次为TLV类型、TLV信息串长度、操作版本、最高版本、使能、意愿、错误、保留字段、子类型、PFC使能优先级、支持的最大流量等级数。如图13所示,从左到右的字段依次为TLV类型、TLV信息串长度、操作版本、最高版本、使能、意愿、错误、支持HDRM自动测量、保留字段、子类型、PFC使能优先级、支持的最大流量等级数。
通过构造PFC HDRM测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到HDRM大小,实现了第一交换设备和第二交换设备侧的HDRM自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图14为本申请实施例提供的缓存配置方法的流程图四;参见图14,本实施例的方法包括:
S401、第二交换设备接收第一交换设备发送的第一测量帧,并根据第一测量帧触发生成第二测量帧。
示例性的,在S401中,第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第一交换设备内部设置有一个第一测量帧生成器,该第一测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。第二交换设备接收第一交换设备发送的第一测量帧,该第一测量帧是由第一交换设备内的第一测量帧生成器生成的。
示例性的,第二交换设备内部设置有一个第二测量帧生成器,该第二测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。第二交换设备在接收到第一交换设备发送的第一测量帧之后,将第二测量帧生成器生成的第二测量帧发送给第一交换设备。可选地,第二交换设备不对第一交换设备发送的第一测量帧进行处理,而是对接收到的第一测量帧进行回环或者应答之后,直接反馈给第一交换设备。
S402、第二交换设备向第一交换设备发送第二测量帧。
示例性的,在S402中,第二交换设备按照第一交换设备的MAC地址,将第二测量帧发送给第一交换设备。
S403、第二交换设备接收第一交换设备发送的缓存的配置参数。
示例性的,在S403中,当第一交换设备计算得到缓存的配置参数之后,还可以将该配置参数发送给第二交换设备。
S404、第二交换设备按照配置参数设置本地缓存。
示例性的,在S404中,第二交换设备根据第一交换设备计算到的配置参数设置本地缓存。通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到HDRM大小,实现了第二交换设备侧的HDRM自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图15为本申请实施例提供的缓存配置方法的流程图五;参见图15,本实施例的方法包括:
S501、确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能;若是,则执行S502;若否,则执行S507。
示例性的,在S501中,第二交换设备接收第一交换设备发送的包含缓存配置字段的TLV格式数据。若第二交换设备向第一交换设备反馈的TLV格式数据中也包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
示例性的,在S501中,第二交换设备向第一交换设备发送包含缓存配置字段的TLV格式数据。若第二交换设备接收到第一换设备反馈的TLV格式数据中也包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
S502、第二交换设备接收第一交换设备发送的第一测量帧。
S503、第二交换设备对第一测量帧进行环回处理,得到第二测量帧。
S504、第二交换设备向第一交换设备发送第二测量帧。
S505、第二交换设备接收第一交换设备发送的缓存的配置参数。
S506、第二交换设备按照配置参数设置本地缓存的缓存。
示例性的,本实施例中S502~S506的具体实现过程和实现原理,请参见图14所示方法中S401~S405的相关描述,此处不再赘述。
S507、提示需要手动设置本地缓存的缓存。
本实施例通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到PFC机制下,第一交换设备所需的缓存空间大小,实现了第一交换设备和第二交换设备侧本地缓存的自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图16为本申请实施例提供的第一交换设备的结构示意图一,参见图16,本实施例的第一交换设备包括:处理器61和收发器62;
收发器62,用于向第二交换设备发送第一测量帧;
收发器62,用于接收第二交换设备发送的第二测量帧;其中,第二测量帧是根据第一测量帧触发生成的;
处理器61,用于根据第一测量帧和第二测量帧,确定缓存的配置参数;
处理器61,用于按照配置参数设置本地缓存。
在本可能的设计中,可以应用在包括第一交换设备和第二交换设备的组网架构中, 第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第一交换设备内部设置有一个第一测量帧生成器,该第一测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。第一交换设备将第一测量帧发送给第二交换设备,第二交换设备在接收到第一测量帧之后,触发生成第二测量帧。第一交换设备根据第一测量帧和第二测量帧,确定本地缓存的配置参数,以实现对本地缓存的自动配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在一种可能的设计中,处理器61,具体用于:
获取第一时间戳和第四时间戳,第一时间戳为第一交换设备发送第一测量帧的时间,第四时间戳为第一交换设备接收第二测量帧的时间;
根据第一时间戳和第四时间戳,确定缓存的配置参数。
在本可能的设计中,记录第一交换设备发送第一测量帧的时间为第一时间戳,记录第一交换设备接收第二测量帧的时间为第四时间戳,第一时间戳、第四时间戳可以用于表征第一交换设备和第二交换设备之间的数据交互速度。从而使得第一交换设备可以基于第一时间戳和第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。
在第一方面的一种可能的设计中,第一时间戳为第一测量帧的最后一个比特进入到第一交换设备的MAC的时间,第四时间戳为第二测量帧的最后一个比特从第一交换设备的MAC发出的时间。
在第一方面的一种可能的设计中,第一时间戳为第一测量帧的最后一个比特从第一交换设备的MAC发出的时间,第四时间戳为第二测量帧的最后一个比特进入到第一交换设备的MAC的时间。
在第一方面的一种可能的设计中,第一时间戳、第四时间戳封装在第二测量帧的Opcode字段之后的时间字段中。
在本可能的设计中,可以将第一时间戳、第四时间戳封装在第二测量帧中,从而可以略去时间戳读取步骤,使得第一交换设备能够迅速获取时间戳信息。示例性的,可以将PFC帧格式作为第二测量帧的格式,在第二测量帧的Opcode字段之后的时间字段中存储第一时间戳和第四时间戳。由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段,以迅速获取时间戳信息。
在第一方面的一种可能的设计中,第一时间戳、第四时间戳存储在第一交换设备的本地缓存中。
在本可能的设计中,第一时间戳和第四时间戳被存储在第一交换设备的本地缓存中,第一交换设备从本地缓存中获取时间戳信息。
在一种可能的设计中,处理器61,具体用于:
根据第一时间戳、第四时间戳,确定时间戳偏差;
根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定缓存的配置参数;其中常数K由设备厂商提供。
在本可能的设计中,第一交换设备首先根据第一时间戳和第四时间戳计算时间戳偏差,然后根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在一种可能的设计中,处理器61,还用于:
获取第二时间戳和第三时间戳,第二时间戳为第二交换设备接收第一测量帧的时间,第三时间戳为第二交换设备发送第二测量帧的时间。
在本可能的设计中,记录第二交换设备接收第一测量帧的时间为第二时间戳,记录第二交换设备发送第二测量帧的时间为第三时间戳;其中,第二时间戳、第三时间戳可以用于表征第二交换设备接收到第一测量帧到触发生成第二测量帧的延时时间。从而使得第一交换设备可以基于第一时间戳、第二时间戳、第三时间戳、第四时间戳来确定缓存的配置参数,使得该配置参数符合第一交换设备和第二交换设备的数据传输性能。
在第一方面的一种可能的设计,第二时间戳为第一测量帧的最后一个比特从第二交换设备的MAC发出的时间,第三时间戳为第二测量帧的最后一个比特进入到第二交换设备的MAC的时间。
在第一方面的一种可能的设计,第二时间戳为第一测量帧的最后一个比特进入第二交换设备的MAC的时间,第三时间戳为第二测量帧的最后一个比特从第二交换设备的MAC发出的时间。
在第一方面的一种可能的设计中,第二时间戳、第三时间戳封装在第二测量帧的Opcode字段之后的时间字段中。
在本可能的设计中,可以将第二时间戳、第三时间戳封装在第二测量帧中,从而可以略去时间戳读取步骤,使得第一交换设备能够迅速获取时间戳信息。示例性的,可以将PFC帧格式作为第二测量帧的格式,在第二测量帧的Opcode字段之后的时间字段中存储第二时间戳和第三时间戳。由于PFC帧本身就是一种MAC控制帧,因此第一交换设备的MAC层可以直接识别出Opcode字段,然后读取Opcode字段之后的时间字段,以迅速获取时间戳信息。
在第一方面的一种可能的设计中,第二时间戳、第三时间戳存储在第一交换设备的本地缓存中。
在本可能的设计中,第二时间戳和第三时间戳被存储在第一交换设备的本地缓存中,第一交换设备从本地缓存中获取时间戳信息。
在一种可能的设计中,处理器61,具体用于:
根据第一时间戳、第二时间戳、第三时间戳、第四时间戳,确定时间戳偏差;
根据时间戳偏差、时间戳精度、第一交换设备与第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定缓存的配置参数;其中常数K由设备厂商提供。
在本可能的设计中,第一交换设备首先根据第一时间戳、第二时间戳、第三时间戳、第四时间戳计算时间戳偏差,然后根据时间戳偏差、时间戳精度、第一交换设备 与第二交换设备之间的端口速率、配置的最大帧长度,确定缓存的配置参数。从而能够得到与第一交换设备和第二交换设备的交互速度、端口速率、配置的最大帧长度相关联的缓存配置参数,实现对本地缓存的精准配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在一种可能的设计,处理器61,具体用于:
将缓存的配置参数发送给第二交换设备,以使得第二交换设备按照配置参数设置本地缓存。
在本可能的设计中,第二交换设备还可以利用第一交换设备计算得到的缓存的配置参数来设置第二交换设备的本地缓存,以使得第二交换设备也能够实现对缓存的自动配置。
在一种可能的设计,处理器61,还用于:
确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在本可能的设计中,只有第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能时,才可以应该上述方法来实现本地缓存的自动配置。因此,在应用上述方法之前,先确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在一种可能的设计,确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能,包括:
当第一交换设备具备支持优先级流控的缓存自动配置功能,且接收到第二交换设备反馈的TLV格式数据中包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
在本可能的设计中,第一交换设备和第二交换设备之间可以通过链路层发现协议(link layer discovery protocol,LLDP)来确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在一种可能的设计,当第一交换设备和第二交换设备中存在不支持优先级流控的缓存自动配置功能的交换设备时,处理器61,还用于:
提示需要手动设置本地缓存。
在一种可能的设计,缓存的配置参数用于表征需要的缓存空间的大小,缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
在一种可能的设计,缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
在一种可能的设计,第二测量帧是由第二交换设备对第一测量帧进行环回,或者应答处理所生成的。
本实施例通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到PFC机制下,第一交换设备所需的缓存空间大小,实现了第一交换设备和第二交换设备侧本地缓存的自动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图17为本申请实施例提供的第二交换设备的结构示意图一,参见图17,本实施例的第一交换设备包括:处理器71和收发器72;
收发器72,用于接收第一交换设备发送的第一测量帧,并根据第一测量帧触发生成第二测量帧;
收发器72,用于向第一交换设备发送第二测量帧;
收发器72,用于接收第一交换设备发送的缓存的配置参数;
处理器71,用于按照配置参数设置本地缓存。
在本可能的设计中,可以应用在包括第一交换设备和第二交换设备的组网架构中,第一交换设备和第二交换设备之间通过端口通信连接。第一交换设备和第二交换设备可以是网络设备也可以是终端设备,常见的网络设备包括交换机,常见的终端设备包括网卡。第二交换设备内部设置有一个第二测量帧生成器,该第二测量帧生成器可以是处理器、FPGA、PFC引擎中的任一种。当第二交换设备接收到第一交换设备发送的第一测量帧之后,触发生成第二测量帧,并将该第二测量帧发送给第一交换设备。以使得第一交换设备根据第一测量帧和第二测量帧,确定本地缓存的配置参数。最后,第二交换设备根据第一交换设备确定的焕春的配置参数来配置本地缓存,以实现对本地缓存的自动配置,节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
在一种可能的设计中,处理器71,还用于:
确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在本可能的设计中,只有第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能时,才可以应该上述方法来实现本地缓存的自动配置。因此,在应用上述方法之前,先确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在一种可能的设计中,处理器71,具体用于:
当第二交换设备具备支持优先级流控的缓存自动配置功能,且接收到第一交换设备反馈的TLV格式数据中包含缓存配置字段,则确定第一交换设备和第二交换设备均支持优先级流控的缓存自动配置功能。
在本可能的设计中,第一交换设备和第二交换设备之间可以通过链路层发现协议(link layer discovery protocol,LLDP)来确定第一交换设备和第二交换设备是否均支持优先级流控的缓存自动配置功能。
在一种可能的设计中,处理器71,还用于:
提示需要手动设置本地缓存。
在一种可能的设计中,缓存的配置参数用于表征需要的缓存空间的大小,缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
在一种可能的设计中,缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
在一种可能的设计中,根据第一测量帧触发生成第二测量帧,包括:
第二交换设备对第一测量帧进行环回,或者应答处理,生成第二测量帧。
本实施例通过构造第一测量帧和第二测量帧,以及在第二测量帧中封装时间戳的方式得到第一交换设备和第二交换设备传输数据帧的时间偏差,并由此计算得到PFC机制下,第一交换设备所需的缓存空间大小,实现了第一交换设备和第二交换设备侧本地缓存的自 动配置。通过更准确的计算节约了交换设备本地缓存的使用,在保证无丢包的同时能增加吸收突发能力,支持更多的无损队列数目。
图18为本申请实施例提供的组网系统的结构示意图,参见图18,本实施例的通信系统包括:第一交换设备81和第二交换设备82,第一交换设备81通过通信端口83与第二交换设备82通信连接。
示例性的,第一交换设备81执行图4、图6、图7所示的方法;第二交换设备执行图14、图15所示的方法。其具体实现过程和实现原理请参见图3~图7、图14、图15所示实施例中的相关描述,此处不再赘述。
本申请实施例提供一种计算机可读存储介质,计算机可读存储介质存储有指令,当指令被执行时,使得计算机执行如本申请上述实施例中终端设备执行的方法。
本申请实施例提供一种计算机可读存储介质,计算机可读存储介质存储有指令,当指令被执行时,使得计算机执行如本申请上述实施例中网络设备执行的方法。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。在本申请的实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。计算机程 序产品包括一个或多个计算机指令。在计算机上加载和执行计算机程序指令时,全部或部分地产生按照本申请实施例的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(digital subscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质(例如,软盘、硬盘或磁带等)、光介质(例如,数字通用光盘(digital versatile disc,DVD))、或者半导体介质(例如,固态硬盘(solid state disk,SSD))等。
Claims (32)
- 一种缓存配置方法,其特征在于,所述方法包括:第一交换设备向第二交换设备发送第一测量帧;所述第一交换设备接收所述第二交换设备发送的第二测量帧;其中,所述第二测量帧是根据所述第一测量帧触发生成的;所述第一交换设备根据所述第一测量帧和所述第二测量帧,确定缓存的配置参数;所述第一交换设备按照所述配置参数设置本地缓存。
- 根据权利要求1所述的方法,其特征在于,所述第一交换设备根据所述第一测量帧和所述第二测量帧,确定缓存的配置参数,包括:所述第一交换设备获取第一时间戳和第四时间戳,所述第一时间戳为第一交换设备发送所述第一测量帧的时间,所述第四时间戳为第一交换设备接收所述第二测量帧的时间;根据所述第一时间戳和所述第四时间戳,确定所述缓存的配置参数。
- 根据权利要求2所述的方法,其特征在于,所述第一时间戳为所述第一测量帧的最后一个比特进入到所述第一交换设备的MAC的时间,所述第四时间戳为所述第二测量帧的最后一个比特从所述第一交换设备的MAC发出的时间。
- 根据权利要求2所述的方法,其特征在于,所述第一时间戳为所述第一测量帧的最后一个比特从所述第一交换设备的MAC发出的时间,所述第四时间戳为所述第二测量帧的最后一个比特进入到所述第一交换设备的MAC的时间。
- 根据权利要求2-4中任一项所述的方法,其特征在于,所述第一时间戳、所述第四时间戳封装在所述第二测量帧的Opcode字段之后的时间字段中。
- 根据权利要求2-4中任一项所述的方法,其特征在于,所述第一时间戳、所述第四时间戳存储在所述第一交换设备的本地缓存中。
- 根据权利要求2-6中任一项所述的方法,其特征在于,所述根据所述第一时间戳和所述第四时间戳,确定所述缓存的配置参数,包括:所述第一交换设备根据所述第一时间戳、所述第四时间戳,确定时间戳偏差;所述第一交换设备根据所述时间戳偏差、时间戳精度、所述第一交换设备与所述第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定所述缓存的配置参数;其中所述常数K由设备厂商提供。
- 根据权利要求2-6中任一项所述的方法,其特征在于,还包括:所述第一交换设备获取第二时间戳和第三时间戳,所述第二时间戳为第二交换设备接收第一测量帧的时间,所述第三时间戳为第二交换设备发送所述第二测量帧的时间。
- 根据权利要求8所述的方法,其特征在于,所述第二时间戳为所述第一测量帧的最后一个比特从所述第二交换设备的MAC发出的时间,所述第三时间戳为所述第二测量帧的最后一个比特进入到所述第二交换设备的MAC的时间。
- 根据权利要求8所述的方法,其特征在于,所述第二时间戳为所述第一测量帧的最后一个比特进入所述第二交换设备的MAC的时间,所述第三时间戳为所述第二测 量帧的最后一个比特从所述第二交换设备的MAC发出的时间。
- 根据权利要求8-10中任一项所述的方法,其特征在于,所述第二时间戳、所述第三时间戳封装在所述第二测量帧的Opcode字段之后的时间字段中。
- 根据权利要求8-10中任一项所述的方法,其特征在于,所述第二时间戳、所述第三时间戳存储在所述第一交换设备的本地缓存中。
- 根据权利要求8-10中任一项所述的方法,其特征在于,还包括:所述第一交换设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳、所述第四时间戳,确定时间戳偏差;所述第一交换设备根据所述时间戳偏差、时间戳精度、所述第一交换设备与所述第二交换设备之间的端口速率、配置的最大帧长度,以及常数K,确定所述缓存的配置参数;其中所述常数K由设备厂商提供。
- 根据权利要求1-13中任一项所述的方法,其特征在于,还包括:所述第一交换设备将所述缓存的配置参数发送给所述第二交换设备,以使得所述第二交换设备按照所述配置参数设置本地缓存。
- 根据权利要求1-13中任一项所述的方法,其特征在于,在所述第一交换设备向所述第二交换设备发送第一测量帧之前,还包括:确定所述第一交换设备和所述第二交换设备是否均支持优先级流控的缓存自动配置功能。
- 根据权利要求15所述的方法,其特征在于,所述确定所述第一交换设备和所述第二交换设备是否均支持优先级流控的缓存自动配置功能,包括:当所述第一交换设备具备支持优先级流控的缓存自动配置功能,且接收到所述第二交换设备反馈的TLV格式数据中包含缓存配置字段,则确定所述第一交换设备和所述第二交换设备均支持优先级流控的缓存自动配置功能。
- 根据权利要求16所述的方法,其特征在于,当所述第一交换设备和所述第二交换设备中存在不支持优先级流控的缓存自动配置功能的交换设备时,所述方法还包括:提示需要手动设置本地缓存。
- 根据权利要求1-17中任一项所述的方法,其特征在于,所述缓存的配置参数用于表征需要的缓存空间的大小,所述缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
- 根据权利要求1-18中任一项所述的方法,其特征在于,所述缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
- 根据权利要求1-19中任一项所述的方法,其特征在于,所述第二测量帧是由所述第二交换设备对所述第一测量帧进行环回,或者应答处理所生成的。
- 一种缓存配置方法,其特征在于,所述方法包括:第二交换设备接收第一交换设备发送的第一测量帧,并根据所述第一测量帧触发生成第二测量帧;所述第二交换设备向所述第一交换设备发送所述第二测量帧;所述第二交换设备接收所述第一交换设备发送的缓存的配置参数;所述第二交换设备按照所述配置参数设置本地缓存。
- 根据权利要求21所述的方法,其特征在于,在所述第二交换设备接收所述第一交换设备发送的第一测量帧之前,还包括:确定所述第一交换设备和所述第二交换设备是否均支持优先级流控的缓存自动配置功能。
- 根据权利要求22所述的方法,其特征在于,所述确定所述第一交换设备和所述第二交换设备是否均支持优先级流控的缓存自动配置功能,包括:当所述第二交换设备具备支持优先级流控的缓存自动配置功能,且接收到所述第一交换设备反馈的TLV格式数据中包含缓存配置字段,则确定所述第一交换设备和所述第二交换设备均支持优先级流控的缓存自动配置功能。
- 根据权利要求23所述的方法,其特征在于,当所述第一交换设备和所述第二交换设备中存在不支持优先级流控的缓存自动配置功能的交换设备时,所述方法还包括:提示需要手动设置本地缓存。
- 根据权利要求21-24中任一项所述的方法,其特征在于,所述缓存的配置参数用于表征需要的缓存空间的大小,所述缓存的配置参数的单位包括:比特,或者是芯片缓存的最小存储单位。
- 根据权利要求21-25中任一项所述的方法,其特征在于,所述缓存的配置参数包括:基于优先级的流量控制所需的缓存空间。
- 根据权利要求21-26中任一项所述的方法,其特征在于,所述根据所述第一测量帧触发生成第二测量帧,包括:所述第二交换设备对所述第一测量帧进行环回,或者应答处理,生成所述第二测量帧。
- 一种第一交换设备,其特征在于,包括:处理器和收发器,所述处理器用于执行计算机可执行程序代码中的指令;当所述处理器执行所述指令时,所述指令使所述电子设备执行权利要求1至20中任一项所述的方法。
- 一种第二交换设备,其特征在于,包括:处理器和收发器,所述处理器用于执行计算机可执行程序代码中的指令;当所述处理器执行所述指令时,所述指令使所述电子设备执行权利要求21至27中任一项所述的方法。
- 一种组网系统,其特征在于,包括:第一交换设备和第二交换设备,所述第一交换设备与所述第二交换设备之间通过端口通信连接,所述第一交换设备执行权利要求1至20中任一项所述的方法;所述第二交换设备执行权利要求21至27中任一项所述的方法。
- 一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序;所述计算机程序在被执行时,实现权利要求1至20中任一项所述的方法。
- 一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序;所述计算机程序在被执行时,实现权利要求21至27中任一项所述的方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP21838506.0A EP4170938A4 (en) | 2020-07-07 | 2021-06-28 | CACHE CONFIGURATION METHOD AND SWITCHING DEVICE |
US18/150,877 US20230164094A1 (en) | 2020-07-07 | 2023-01-06 | Buffer configuration method and switching device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010646219.4 | 2020-07-07 | ||
CN202010646219.4A CN113923113A (zh) | 2020-07-07 | 2020-07-07 | 缓存配置方法和交换设备 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US18/150,877 Continuation US20230164094A1 (en) | 2020-07-07 | 2023-01-06 | Buffer configuration method and switching device |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022007658A1 true WO2022007658A1 (zh) | 2022-01-13 |
Family
ID=79231288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/CN2021/102867 WO2022007658A1 (zh) | 2020-07-07 | 2021-06-28 | 缓存配置方法和交换设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230164094A1 (zh) |
EP (1) | EP4170938A4 (zh) |
CN (1) | CN113923113A (zh) |
WO (1) | WO2022007658A1 (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070104102A1 (en) * | 2005-11-10 | 2007-05-10 | Broadcom Corporation | Buffer management and flow control mechanism including packet-based dynamic thresholding |
CN101902370A (zh) * | 2010-07-21 | 2010-12-01 | 中兴通讯股份有限公司 | 帧时延测量的装置、系统及方法 |
US20140359231A1 (en) * | 2013-05-31 | 2014-12-04 | Broadcom Corporation | System and Method for Efficient Buffer Management for Banked Shared Memory Designs |
US20160344636A1 (en) * | 2015-05-21 | 2016-11-24 | Mellanox Technologies Tlv Ltd. | Adaptive allocation of headroom in network devices |
US20180063038A1 (en) * | 2016-08-30 | 2018-03-01 | Dell Products L.P. | Self tuning buffer allocation in a shared-memory switch |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10069701B2 (en) * | 2016-01-13 | 2018-09-04 | Mellanox Technologies Tlv Ltd. | Flexible allocation of packet buffers |
-
2020
- 2020-07-07 CN CN202010646219.4A patent/CN113923113A/zh active Pending
-
2021
- 2021-06-28 WO PCT/CN2021/102867 patent/WO2022007658A1/zh unknown
- 2021-06-28 EP EP21838506.0A patent/EP4170938A4/en active Pending
-
2023
- 2023-01-06 US US18/150,877 patent/US20230164094A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070104102A1 (en) * | 2005-11-10 | 2007-05-10 | Broadcom Corporation | Buffer management and flow control mechanism including packet-based dynamic thresholding |
CN101902370A (zh) * | 2010-07-21 | 2010-12-01 | 中兴通讯股份有限公司 | 帧时延测量的装置、系统及方法 |
US20140359231A1 (en) * | 2013-05-31 | 2014-12-04 | Broadcom Corporation | System and Method for Efficient Buffer Management for Banked Shared Memory Designs |
US20160344636A1 (en) * | 2015-05-21 | 2016-11-24 | Mellanox Technologies Tlv Ltd. | Adaptive allocation of headroom in network devices |
US20180063038A1 (en) * | 2016-08-30 | 2018-03-01 | Dell Products L.P. | Self tuning buffer allocation in a shared-memory switch |
Non-Patent Citations (1)
Title |
---|
See also references of EP4170938A4 |
Also Published As
Publication number | Publication date |
---|---|
EP4170938A1 (en) | 2023-04-26 |
CN113923113A (zh) | 2022-01-11 |
US20230164094A1 (en) | 2023-05-25 |
EP4170938A4 (en) | 2023-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11190449B2 (en) | Packet control method and network apparatus | |
US11864019B2 (en) | Time-sensitive networking communication method and apparatus | |
WO2019196630A1 (zh) | 负载均衡的方法、设备及系统 | |
US20080298248A1 (en) | Method and Apparatus For Computer Network Bandwidth Control and Congestion Management | |
US7769002B2 (en) | Constrained dynamic path selection among multiple communication interfaces | |
WO2020207479A1 (zh) | 一种网络拥塞控制方法和装置 | |
US11888744B2 (en) | Spin-leaf network congestion control method, node, system, and storage medium | |
US9571410B2 (en) | Credit-based link level flow control and credit exchange using DCBX | |
JP2014502469A (ja) | スイッチ・キュー容量のリンク層予約 | |
CN109714267A (zh) | 管理反向队列的传输控制方法及系统 | |
CN113726681B (zh) | 一种网络拥塞控制方法及网络设备 | |
US20200252337A1 (en) | Data transmission method, device, and computer storage medium | |
CN113438182B (zh) | 一种基于信用的流量控制系统和流量控制方法 | |
WO2022007658A1 (zh) | 缓存配置方法和交换设备 | |
WO2022247257A1 (zh) | 一种pfc风暴的检测和处理方法 | |
US20210184969A1 (en) | Bandwidth measurement method and measurement device | |
CN113950099A (zh) | 一种网络拥塞控制方法及设备 | |
US8780736B2 (en) | Communication apparatus and heat generation suppressing method | |
WO2012066628A1 (ja) | データ配送方法、データ配送プログラム、および、データ配送装置 | |
WO2020238875A1 (zh) | 确定端口属性的方法和装置 | |
WO2023011006A1 (zh) | 一种通信方法、装置及设备 | |
CN114070776B (zh) | 一种改进的时间敏感网络数据传输方法、装置及设备 | |
Ma et al. | DCTCP with front marking: Decouple ECN control loop from the queuing delay | |
KR20240060061A (ko) | Interface 전력 제어장치 및 Interface 전력 제어방법 | |
JPH11252141A (ja) | データ伝送装置及び方法、並びにネットワークシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ENP | Entry into the national phase |
Ref document number: 2021838506 Country of ref document: EP Effective date: 20230117 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 21838506 Country of ref document: EP Kind code of ref document: A1 |