WO2021172630A1 - 신호 처리 장치 및 이를 구비하는 영상표시장치 - Google Patents

신호 처리 장치 및 이를 구비하는 영상표시장치 Download PDF

Info

Publication number
WO2021172630A1
WO2021172630A1 PCT/KR2020/002876 KR2020002876W WO2021172630A1 WO 2021172630 A1 WO2021172630 A1 WO 2021172630A1 KR 2020002876 W KR2020002876 W KR 2020002876W WO 2021172630 A1 WO2021172630 A1 WO 2021172630A1
Authority
WO
WIPO (PCT)
Prior art keywords
output
signal
level
switching device
power
Prior art date
Application number
PCT/KR2020/002876
Other languages
English (en)
French (fr)
Inventor
정영재
김성웅
강우성
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to US17/802,854 priority Critical patent/US20230283246A1/en
Priority to PCT/KR2020/002876 priority patent/WO2021172630A1/ko
Publication of WO2021172630A1 publication Critical patent/WO2021172630A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low-frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/14Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of neutralising means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/306Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in junction-FET amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low-frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/187Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/3022CMOS common source output SEPP amplifiers
    • H03F3/3028CMOS common source output SEPP amplifiers with symmetrical driving of the end stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45192Folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/411Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising two power stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/414A switch being coupled in the output circuit of an amplifier to switch the output on/off
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC

Definitions

  • the present invention relates to an image display apparatus, and more particularly, to a signal processing apparatus capable of reducing pop noise and harmonic distortion when power is turned on, and an image display apparatus having the same.
  • a signal processing device is a device that is provided in various electric appliances and can process an audio signal.
  • the image signal processing and the audio signal processing may be performed together or separately.
  • Such noise is called POP noise.
  • the pop noise may be output in a form other than an audio form.
  • This pop noise is caused by an instantaneous voltage change or an instantaneous current change when the power is turned on or off. deterrence techniques are being used.
  • An object of the present invention is to provide a signal processing device capable of reducing pop noise and harmonic distortion when power is turned on, and an image display device having the same.
  • Another object of the present invention is to provide a signal processing apparatus having reduced pop noise and reduced circuit size when power is turned on, and an image display apparatus having the same.
  • a signal processing apparatus and an image display apparatus having the same include an amplifier for performing amplification based on an input differential signal, and an output signal from the amplifier.
  • an output driver for outputting an audio output signal a reference voltage output unit for outputting a reference voltage according to power-on, and a compensation signal by pre-compensating an offset voltage based on an output signal of an amplifier after power-on and a first switching device disposed between the output terminal of the output driver and the output terminal of the pre-output driver, and according to power-on, after the first switching device is turned on, the output driver operates.
  • the output driver may operate after the lamp-on operation of the first switching device.
  • the first gate driving signal input to the gate terminal of the first switching device is increased to the first level during a first level rising period, It may include a first level maintaining period maintaining the first level, and a second level maintaining period maintaining a second level greater than the first level.
  • the level of the compensation signal output from the pre-output driver is smaller than the level of the audio output signal output from the output driver, and during the second level maintenance period, the compensation signal output from the pre-output driver The level of may be the same as the level of the audio output signal output from the output driver.
  • the level of the compensation signal output from the pre-output driver may increase.
  • the signal processing device and the image display device having the same further include a second switching device connected to an input terminal of an output driver, and according to power-on, the first switching device is turned on. Thereafter, the second switching device is turned on, a differential signal is transferred to the amplifier, and the output driver may output an audio output signal based on the output signal of the amplifier output according to the amplification operation of the amplifier. .
  • the output driver may operate.
  • the level of the reference voltage output from the reference voltage output unit increases, and after the first switching device is turned on, the second gate driving signal input to the gate terminal of the second switching device is It may include a first level rising period rising to a level, a first level maintaining period maintaining the first level, and a second level maintaining period maintaining a second level greater than the first level.
  • the second level maintaining period of the second switching device is longer than the second level maintaining period of the first switching device.
  • the output driver outputs the level-variable audio output signal
  • the output driver outputs the level-variable audio output signal. No output signal is output.
  • the signal processing apparatus and the image display apparatus having the same further include an on-off control unit for outputting a driving control signal to each of the amplifier, the output driver, and the pre-output driver when the power is turned on or the power is turned off.
  • an on-off control unit for outputting a driving control signal to each of the amplifier, the output driver, and the pre-output driver when the power is turned on or the power is turned off.
  • the signal processing apparatus and the image display apparatus having the same include a first resistance element disposed between an output driver and a first input terminal of an amplifier, and a pre-output driver and a second input terminal of the amplifier. It may further include a second resistance element disposed on the.
  • the signal processing apparatus and the image display apparatus having the same include a first resistance element disposed between an output driver and a first input terminal of an amplifier, and a pre-output driver and a second input terminal of the amplifier. It may further include a second resistance element and a third switching device disposed in the .
  • the signal processing apparatus and the image display apparatus having the same may further include a reference voltage output unit for outputting a reference voltage to a second input terminal among the first input terminal and the second input terminal of the amplifier. .
  • the signal processing apparatus and the image display apparatus having the same include a ramp signal generator that generates and outputs a ramp signal, and is disposed between the ramp signal generator and the first switching device, and includes a first switching device.
  • the apparatus may further include a fourth switching device for switching the first gate driving signal input to the gate terminal of the device to sequentially have a first level and a second level greater than the first level.
  • the signal processing apparatus and the image display apparatus having the same include a ramp signal generator that generates and outputs a ramp signal, and is disposed between the ramp signal generator and the second switching device, and includes a second switching device.
  • the device may further include a fifth switching device for switching such that the second gate driving signal input to the gate terminal of the device sequentially has a first level and a second level greater than the first level.
  • a signal processing apparatus and an image display apparatus having the same include an amplifier for amplifying based on an input differential signal, and an audio output signal based on an output signal of the amplifier.
  • an output driver for outputting an output; a reference voltage output unit for outputting a reference voltage according to power-on; and a first switching device disposed between an output end of the output driver and an output end of the pre-output driver, and according to power-on, after the first switching device is turned on, the output driver operates. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size. In addition, by compensating the offset voltage in advance, it is possible to prevent the voltage of the output terminal of the output driver from being rapidly changed due to the offset.
  • the output driver may operate after the lamp-on operation of the first switching device. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the first gate driving signal input to the gate terminal of the first switching device is increased to the first level during a first level rising period, It may include a first level maintaining period maintaining the first level, and a second level maintaining period maintaining a second level greater than the first level. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, according to the leakage current, the level of the falling gate driving signal can be increased to the second level.
  • the level of the compensation signal output from the pre-output driver is smaller than the level of the audio output signal output from the output driver, and during the second level maintenance period, the compensation signal output from the pre-output driver
  • the level of may be the same as the level of the audio output signal output from the output driver. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the compensation signal output from the pre-output driver may increase. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing device and the image display device having the same further include a second switching device connected to an input terminal of an output driver, and according to power-on, the first switching device is turned on. Thereafter, the second switching device is turned on, a differential signal is transferred to the amplifier, and the output driver may output an audio output signal based on the output signal of the amplifier output according to the amplification operation of the amplifier. . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the output driver may operate. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the level of the reference voltage output from the reference voltage output unit increases, and after the first switching device is turned on, the second gate driving signal input to the gate terminal of the second switching device is It may include a first level rising period rising to a level, a first level maintaining period maintaining the first level, and a second level maintaining period maintaining a second level greater than the first level. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the falling gate driving signal can be increased to the second level.
  • the second level maintaining period of the second switching device is longer than the second level maintaining period of the first switching device. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the output driver outputs the level-variable audio output signal
  • the output driver outputs the level-variable audio output signal. No output signal is output. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the signal processing apparatus and the image display apparatus having the same further include an on-off control unit for outputting a driving control signal to each of the amplifier, the output driver, and the pre-output driver when the power is turned on or the power is turned off.
  • an on-off control unit for outputting a driving control signal to each of the amplifier, the output driver, and the pre-output driver when the power is turned on or the power is turned off.
  • the signal processing apparatus and the image display apparatus having the same include a first resistance element disposed between an output driver and a first input terminal of an amplifier, and a pre-output driver and a second input terminal of the amplifier. It may further include a second resistance element disposed on the. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus and the image display apparatus having the same include a first resistance element disposed between an output driver and a first input terminal of an amplifier, and a pre-output driver and a second input terminal of the amplifier. It may further include a second resistance element and a third switching device disposed in the . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus and the image display apparatus having the same may further include a reference voltage output unit for outputting a reference voltage to a second input terminal among the first input terminal and the second input terminal of the amplifier. . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus and the image display apparatus having the same include a ramp signal generator that generates and outputs a ramp signal, and is disposed between the ramp signal generator and the first switching device, and includes a first switching device.
  • the apparatus may further include a fourth switching device for switching the first gate driving signal input to the gate terminal of the device to sequentially have a first level and a second level greater than the first level. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the falling gate driving signal can be increased to the second level.
  • the signal processing apparatus and the image display apparatus having the same include a ramp signal generator that generates and outputs a ramp signal, and is disposed between the ramp signal generator and the first switching device, and includes a first switching device.
  • the apparatus may further include a fourth switching device for switching the first gate driving signal input to the gate terminal of the device to sequentially have a first level and a second level greater than the first level. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the falling gate driving signal can be increased to the second level.
  • FIG. 1 is a diagram illustrating an image display device according to an embodiment of the present invention.
  • FIG. 2 is an example of an internal block diagram of the image display device of FIG. 1 .
  • FIG. 3 is an example of an internal block diagram of the signal processing unit of FIG. 2 .
  • 4A to 4C are circuit diagrams illustrating a signal processing apparatus related to the present invention.
  • FIG. 5 is a circuit diagram illustrating a signal processing apparatus according to an embodiment of the present invention.
  • 6 to 7B are diagrams referred to in the description of FIG. 5 .
  • FIG. 8 is a circuit diagram illustrating a signal processing apparatus according to another embodiment of the present invention.
  • FIG. 9 is a diagram referred to in the description of FIG. 8 .
  • FIG. 10 is a circuit diagram illustrating a signal processing apparatus according to another embodiment of the present invention.
  • module and “part” for the components used in the following description are given simply in consideration of the ease of writing the present specification, and do not give a particularly important meaning or role by themselves. Accordingly, the terms “module” and “unit” may be used interchangeably.
  • FIG. 1 is a diagram illustrating an image display device according to an embodiment of the present invention.
  • the image display apparatus 100 may include a display 180 .
  • the display 180 may be implemented as any one of various panels.
  • the display 180 may be any one of a liquid crystal display panel (LCD panel), an organic light emitting panel (OLED panel), an inorganic light emitting panel (LED panel), and the like.
  • LCD panel liquid crystal display panel
  • OLED panel organic light emitting panel
  • LED panel inorganic light emitting panel
  • the image display device 100 of FIG. 1 may be a monitor, a TV, a tablet PC, a mobile terminal, or the like.
  • FIG. 2 is an example of an internal block diagram of the image display device of FIG. 1 .
  • an image display device 100 includes an image receiving unit 105 , an external device interface unit 130 , a storage unit 140 , a user input interface unit 150 , It may include a sensor unit (not shown), a signal processing unit 170 , a display 180 , and an audio output unit 185 .
  • the image receiving unit 105 may include a tuner unit 110 , a demodulator unit 120 , a network interface unit 130 , and an external device interface unit 130 .
  • the image receiving unit 105 may include only the tuner unit 110 , the demodulator 120 , and the external device interface unit 130 , unlike the drawing. That is, the network interface unit 130 may not be included.
  • the tuner unit 110 selects an RF broadcast signal corresponding to a channel selected by a user or all channels previously stored among RF (Radio Frequency) broadcast signals received through an antenna (not shown).
  • the selected RF broadcast signal is converted into an intermediate frequency signal or a baseband video or audio signal.
  • the tuner unit 110 may process a digital broadcast signal or an analog broadcast signal.
  • the analog baseband image or audio signal (CVBS/SIF) output from the tuner unit 110 may be directly input to the signal processing unit 170 .
  • the tuner unit 110 may include a plurality of tuners in order to receive broadcast signals of a plurality of channels.
  • a single tuner that simultaneously receives broadcast signals of a plurality of channels is also possible.
  • the demodulator 120 receives the digital IF signal DIF converted by the tuner 110 and performs a demodulation operation.
  • the demodulator 120 may output a stream signal TS after demodulation and channel decoding are performed.
  • the stream signal may be a signal obtained by multiplexing an image signal, an audio signal, or a data signal.
  • the stream signal output from the demodulator 120 may be input to the signal processing unit 170 .
  • the signal processing unit 170 outputs an image to the display 180 after performing demultiplexing, image/audio signal processing, and the like, and outputs an audio to the audio output unit 185 .
  • the external device interface unit 130 may transmit or receive data with a connected external device (not shown), for example, the set-top box 50 .
  • the external device interface unit 130 may include an A/V input/output unit (not shown).
  • the external device interface unit 130 may be connected to an external device such as a DVD (Digital Versatile Disk), Blu-ray, game device, camera, camcorder, computer (notebook), set-top box, etc. by wire/wireless, , it is also possible to perform input/output operations with an external device.
  • an external device such as a DVD (Digital Versatile Disk), Blu-ray, game device, camera, camcorder, computer (notebook), set-top box, etc. by wire/wireless, , it is also possible to perform input/output operations with an external device.
  • the A/V input/output unit may receive video and audio signals from an external device. Meanwhile, the wireless communication unit (not shown) may perform short-range wireless communication with other electronic devices.
  • the external device interface unit 130 may exchange data with the adjacent mobile terminal 600 .
  • the external device interface unit 130 may receive device information, executed application information, an application image, and the like, from the mobile terminal 600 in the mirroring mode.
  • the network interface unit 135 provides an interface for connecting the image display device 100 to a wired/wireless network including an Internet network.
  • the network interface unit 135 may receive or transmit various data received through an Ethernet terminal network.
  • the network interface unit 135 may include a wireless communication unit (not shown).
  • the storage unit 140 may store a program for each signal processing and control in the signal processing unit 170 , or may store a signal-processed image, audio, or data signal.
  • the storage unit 140 may perform a function for temporarily storing an image, audio, or data signal input to the external device interface unit 130 . Also, the storage unit 140 may store information about a predetermined broadcast channel through a channel storage function such as a channel map.
  • the storage unit 140 of FIG. 2 may be included in the signal processing unit 170 .
  • the user input interface unit 150 transmits a signal input by the user to the signal processing unit 170 or transmits a signal from the signal processing unit 170 to the user.
  • transmitting/receiving user input signals such as power on/off, channel selection, and screen setting from the remote control device 200, or local keys such as power key, channel key, volume key, and setting value (not shown) transmits a user input signal input to the signal processing unit 170 , or transfers a user input signal input from a sensor unit (not shown) that senses a user's gesture to the signal processing unit 170 , or from the signal processing unit 170 . may be transmitted to the sensor unit (not shown).
  • the signal processing unit 170 demultiplexes an input stream or processes the demultiplexed signals through the tuner unit 110 or the demodulator 120 , the network interface unit 135 , or the external device interface unit 130 . Thus, it is possible to generate and output a signal for video or audio output.
  • the signal processing unit 170 receives a broadcast signal or an HDMI signal received from the image receiving unit 105 , and performs signal processing based on the received broadcast signal or HDMI signal to receive the signal-processed image signal. can be printed out.
  • the image signal processed by the signal processing unit 170 may be input to the display 180 and displayed as an image corresponding to the image signal. Also, the image signal processed by the signal processing unit 170 may be input to an external output device through the external device interface unit 130 .
  • the audio signal processed by the signal processing unit 170 may be outputted to the audio output unit 185 . Also, the audio signal processed by the signal processing unit 170 may be input to an external output device through the external device interface unit 130 .
  • the signal processing unit 170 may include a demultiplexer, an image processing unit, and the like.
  • the signal processing unit 170 may perform various signal processing, and thus may be implemented in the form of a system on chip (SOC). This will be described later with reference to FIG. 3 .
  • SOC system on chip
  • the signal processing unit 170 may control overall operations in the image display apparatus 100 .
  • the signal processing unit 170 may control the tuner unit 110 to select a channel selected by the user or an RF broadcast corresponding to a pre-stored channel (Tuning).
  • the signal processing unit 170 may control the image display apparatus 100 according to a user command input through the user input interface unit 150 or an internal program.
  • the signal processing unit 170 may control the display 180 to display an image.
  • the image displayed on the display 180 may be a still image or a moving image, and may be a 2D image or a 3D image.
  • the signal processing unit 170 may cause a predetermined object to be displayed in the image displayed on the display 180 .
  • the object may be at least one of an accessed web screen (newspaper, magazine, etc.), an electronic program guide (EPG), various menus, widgets, icons, still images, moving pictures, and text.
  • EPG electronic program guide
  • the signal processing unit 170 may recognize the location of the user based on the image captured by the photographing unit (not shown). For example, the distance (z-axis coordinate) between the user and the image display apparatus 100 may be determined. In addition, an x-axis coordinate and a y-axis coordinate in the display 180 corresponding to the user's location may be identified.
  • the display 180 converts the image signal, the data signal, the OSD signal, the control signal, or the image signal, the data signal, and the control signal received by the external device interface unit 130 processed by the signal processing unit 170 to a driving signal. create
  • the display 180 may be configured as a touch screen and used as an input device in addition to an output device.
  • the audio output unit 185 receives the signal processed by the signal processing unit 170 and outputs it as audio.
  • the photographing unit (not shown) photographs the user.
  • the photographing unit (not shown) may be implemented with one camera, but is not limited thereto, and may be implemented with a plurality of cameras. Image information captured by the photographing unit (not shown) may be input to the signal processing unit 170 .
  • the signal processing unit 170 may detect a user's gesture based on each or a combination of an image captured by a photographing unit (not shown) or a signal sensed from a sensor unit (not shown).
  • the power supply unit 190 supplies the corresponding power throughout the image display device 100 .
  • the power supply unit 190 includes a signal processing unit 170 that may be implemented in the form of a system on chip (SOC), a display 180 for displaying an image, and an audio output unit for outputting audio (185), etc. can be supplied with power.
  • SOC system on chip
  • a display 180 for displaying an image
  • an audio output unit for outputting audio (185), etc. can be supplied with power.
  • the power supply unit 190 may include a converter for converting AC power into DC power and a dc/dc converter for converting the level of DC power.
  • the remote control device 200 transmits a user input to the user input interface unit 150 .
  • the remote control device 200 may use Bluetooth (Bluetooth), radio frequency (RF) communication, infrared (IR) communication, Ultra Wideband (UWB), ZigBee, or the like.
  • the remote control device 200 may receive an image, audio, or data signal output from the user input interface unit 150 , and display it or output the audio signal from the remote control device 200 .
  • the above-described image display device 100 may be a digital broadcasting receiver capable of receiving fixed or mobile digital broadcasting.
  • the block diagram of the image display device 100 shown in FIG. 2 is a block diagram for an embodiment of the present invention.
  • Each component of the block diagram may be integrated, added, or omitted according to the specifications of the image display device 100 that are actually implemented. That is, two or more components may be combined into one component, or one component may be subdivided into two or more components as needed.
  • the function performed in each block is for explaining the embodiment of the present invention, and the specific operation or device does not limit the scope of the present invention.
  • FIG. 3 is an example of an internal block diagram of the signal processing unit of FIG. 2 .
  • the signal processing unit 170 may include a demultiplexer 310 , an image processing unit 320 , a processor 330 , and an audio processing unit 370 . . In addition, it may further include a data processing unit (not shown).
  • the demultiplexer 310 demultiplexes an input stream. For example, when MPEG-2 TS is input, it can be demultiplexed and separated into video, audio, and data signals, respectively.
  • the stream signal input to the demultiplexer 310 may be a stream signal output from the tuner unit 110 , the demodulator 120 , or the external device interface unit 130 .
  • the image processing unit 320 may perform signal processing on an input image.
  • the image processing unit 320 may perform image processing on the image signal demultiplexed by the demultiplexer 310 .
  • the image processing unit 320 includes an image decoder 325 , a scaler 335 , an image quality processing unit 635 , an image encoder (not shown), an OSD processing unit 340 , a frame rate converter 350 , and a formatter. (360) and the like.
  • the video decoder 325 decodes the demultiplexed video signal, and the scaler 335 performs scaling to output the resolution of the decoded video signal on the display 180 .
  • the video decoder 325 may include decoders of various standards. For example, it may include an MPEG-2, H,264 decoder, a 3D image decoder for a color image and a depth image, a decoder for a multi-view image, and the like.
  • the scaler 335 may scale an input image signal that has been decoded by the image decoder 325 or the like.
  • the scaler 335 may upscale when the size or resolution of the input image signal is small, and downscale when the size or resolution of the input image signal is large.
  • the image quality processing unit 635 may perform image quality processing on an input image signal that has been decoded by the image decoder 325 or the like.
  • the image quality processing unit 635 performs noise removal processing on the input image signal, expands the resolution of the gray scale of the input image signal, improves image resolution, or performs high dynamic range (HDR)-based signal processing.
  • the frame rate can be varied, and panel characteristics, in particular, image quality processing corresponding to the organic light emitting panel can be performed.
  • the OSD processing unit 340 generates an OSD signal according to a user input or by itself. For example, a signal for displaying various types of information as graphics or text on the screen of the display 180 may be generated based on a user input signal.
  • the generated OSD signal may include various data such as a user interface screen of the image display device 100 , various menu screens, widgets, and icons. Also, the generated OSD signal may include a 2D object or a 3D object.
  • the OSD processing unit 340 may generate a pointer that can be displayed on a display based on a pointing signal input from the remote control device 200 .
  • a pointer may be generated by a pointing signal processing unit, and the OSD processing unit 240 may include such a pointing signal processing unit (not shown).
  • the pointing signal processing unit (not shown) may be provided separately instead of being provided in the OSD processing unit 240 .
  • a frame rate converter (FRC) 350 may convert a frame rate of an input image. On the other hand, the frame rate converter 350 may output as it is without a separate frame rate conversion.
  • the formatter 360 may change the format of an input image signal into an image signal for display on a display and output the changed format.
  • the formatter 360 may change the format of the image signal to correspond to the display panel.
  • the formatter 360 may change the format of the video signal.
  • the format of the 3D video signal is a Side by Side format, a Top / Down format, a Frame Sequential format, an Interlaced format, and a Checker Box. It can be changed to any one of various 3D formats, such as a format.
  • the processor 330 may control overall operations in the image display device 100 or in the signal processing unit 170 .
  • the processor 330 may control the tuner 110 to select a channel selected by the user or an RF broadcast corresponding to a pre-stored channel (Tuning).
  • the processor 330 may control the image display apparatus 100 according to a user command input through the user input interface unit 150 or an internal program.
  • the processor 330 may perform data transmission control with the network interface unit 135 or the external device interface unit 130 .
  • the processor 330 may control operations of the demultiplexer 310 and the image processor 320 in the signal processor 170 .
  • the audio processing unit 370 in the signal processing unit 170 may perform audio processing of the demultiplexed audio signal.
  • the audio processing unit 370 may include various decoders.
  • the audio processing unit 370 in the signal processing unit 170 may process a base (Base), a treble (Treble), volume control, and the like.
  • a data processing unit (not shown) in the signal processing unit 170 may perform data processing of the demultiplexed data signal.
  • the demultiplexed data signal is an encoded data signal, it may be decoded.
  • the encoded data signal may be electronic program guide information including broadcast information such as start time and end time of a broadcast program aired on each channel.
  • FIG. 3 a block diagram of the signal processing unit 170 shown in FIG. 3 is a block diagram for an embodiment of the present invention. Each component of the block diagram may be integrated, added, or omitted according to the specification of the signal processing unit 170 that is actually implemented.
  • the frame rate converter 350 and the formatter 360 may be separately provided in addition to the image processor 320 .
  • an audio output signal processed by the audio processing unit 370 may be transmitted to a speaker in the audio output unit 185 of FIG. 2 .
  • 4A to 4C are circuit diagrams illustrating a signal processing apparatus related to the present invention.
  • FIG. 4A illustrates a signal processing apparatus 400 for reducing pop noise related to the present invention.
  • the signal processing apparatus 400 related to the present invention includes an amplifier A1 for amplifying based on a differential signal between a first input terminal VINN and a second input terminal VINP, and , a buffer A2 for buffering the reference voltage VREF, a buffer A2, and a ramp generator RGE for outputting a ramp signal.
  • the output of the buffer A2 is used to remove the pop noise.
  • the gate voltage of the M1 transistor gradually increases, and accordingly, the change in the on-resistance Ron becomes slow.
  • the voltage load VLOAD of the coupling capacitor C1 provided in the audio output unit 185 is initially a ground voltage by the coupling resistor RLOAD, and is applied to the ramp signal output from the ramp generator RGE. Accordingly, it gradually increases to the reference voltage VREF.
  • the coupling capacitor C1 and the coupling resistor RLOAD provided in the audio output unit 185 operate as a high-pass filter, but based on the ramp signal output from the ramp generator RGE, the amplifier A1 ) gradually increases, so that VLOAD does not change abruptly. Accordingly, palm noise can be reduced.
  • FIG. 4B is a diagram showing operation control signals of the amplifier A1 of FIG. 4A, the buffer A2, and the ramp generator RGE.
  • FIG. 4C is an example of an internal circuit diagram of the ramp generator RGE of FIG. 4A .
  • the ramp generator RGE includes a current generator 602 , p-channel FETs MP1 to MP4 , n-channel FETs MN1 to MN7 , and a capacitor CL.
  • the sources of the p-channel FETs MP1 to MP4 are electrically coupled to the positive power supply rail Vdd, and the gates of the p-channel FETs MP2 to MP4 are the p-channel FETs MP1 and MP2. is electrically coupled to the drain of the n-channel FET (MN4) and to the drain of the n-channel FET (MN4).
  • the gate of the p-channel FET MP1 is electrically coupled to the gate of the n-channel FET MN1, both configured to receive the control signal EN.
  • the drain of the p-channel FET MP3 is electrically coupled to the drain of the n-channel FET MN5 and to the gates of the n-channel FETs MN5 and MN6.
  • the drain of the p-channel FET MP4 is electrically coupled to the drain of the n-channel FETs MN6 and MN7 and to the first end of the capacitor CL.
  • a current generator 602 is coupled between the positive supply rail (Vdd) and the drain of the n-channel FET (MN1).
  • the source of the n-channel FET MN1 is electrically coupled to the drain of the n-channel FETs MN2 and MN3 and the gate of the n-channel FETs MN3 and MN4.
  • the gates of the n-channel FETs MN2 and MN7 are configured to receive the control signal ENB (eg, the complement of the control signal EN).
  • ENB eg, the complement of the control signal EN.
  • the drain of the n-channel FETs MN2 - MN7 as well as the second end of the capacitor CL are electrically coupled to a negative power rail Vss, which may be at ground potential.
  • the ramp generator 600 is disabled when the control signal EN is at a low logic level and the control signal ENB is at a high logic level.
  • the control signal EN at a low logic level turns off the n-channel FET MN1 through the n-channel FET MN3, resulting in the n-channel FET due to its mirror configuration with the n-channel FET MN3. Prevents current from flowing through (MN4).
  • the control signal EN at a low logic level turns on the p-channel FET MP1, which couples Vdd to the gates of the p-channel FETs MP2 to MP4 to turn them off. .
  • the control signal ENB at a high logic level turns on the n-channel FETs MN2 and MN7 to ground the drain of each of the n-channel FETs MN3, MN4, MN5 and MN6 to ground these transistors. Reduce or eliminate leakage through Accordingly, currents I0 through I4 are substantially zero when ramp generator 600 is disabled.
  • the ramp generator 600 When the control signal EN transitions to the high logic level and the control signal ENB transitions to the low logic level, the ramp generator 600 is enabled.
  • the control signal EN at the high logic level turns on the n-channel FET MN1 and turns off the p-channel FET MP1.
  • a control signal ENB at a low logic level turns off MN2 and MN7.
  • Turning on of n-channel FET (MN1) electrically couples current source 602 to the drain of n-channel FET (MN3), and turning off of transistor MN2 results in a short-circuit or a bias of n-channel FET (MN3). Remove the pass. This allows current I0 to flow from current source 602 to the Vss rail through n-channel FETs MN1 and MN3. This current also allows n-channel FET MN4 to conduct current I1.
  • the voltage of the output terminal VOUT of the amplifier A1 may be rapidly changed when the power is turned on.
  • the voltage of the output terminal VOUT may be a ground voltage.
  • Equation 1 the voltage of the output terminal VOUT may be expressed by Equation 1 below.
  • the voltage of the output terminal VOUT may be expressed by Equation 2 below.
  • the voltage of the output terminal VOUT may be expressed by Equation 2 below.
  • the harmonic distortion THD can be reduced.
  • the voltage Vctl of FIG. 4C does not rise to Vdd, and accordingly, the resistance Rds of the switch M3, the switch M4, and the switch M1 increases. That is, the drain-source resistance of the switch M3 , the switch M4 , and the switch M1 increases.
  • the present invention proposes a signal processing apparatus capable of reducing pop noise and harmonic distortion when power is turned on.
  • the present invention proposes a signal processing device with reduced pop noise and reduced circuit size when power is turned on. This will be described with reference to FIG. 5 and below.
  • FIG. 5 is a circuit diagram illustrating a signal processing apparatus according to an embodiment of the present invention.
  • the signal processing apparatus 500 includes an amplifier 514 that amplifies based on an input differential signal, and an output signal of the amplifier 514 .
  • the reference voltage output unit 525 for outputting the reference voltage VREF according to the power-on, and the amplifier 514 after the power-on
  • a pre output driver 520 that outputs a compensation signal HPOUT_pre by precompensating an offset voltage based on an output signal, and an output terminal of the output driver 516 and an output terminal of the pre output driver 520 are disposed and a first switching device SW1 that is used, and according to power-on, after the first switching device SW1 is turned on, the output driving unit 516 operates.
  • the audio output signal VOUT of FIG. 5 may be output to the coupling capacitor C1 and the coupling resistor RLOAD provided in the audio output unit 185 .
  • the audio output signal (VOUT) is not fed back and used as a reference voltage, but an offset (eg, Vos1, Vos2) is reflected in advance by using the pre-output driver 520 .
  • VOUT is not changed abruptly by the offset.
  • the output driver 516 may operate after the lamp-on operation of the first switching device SW1. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus 500 further includes a second switching device SW2 connected to the input terminal of the output driver 516, and according to the power-on, the first switching device ( After SW1 is turned on, the second switching device SW2 is turned on, a differential signal is transmitted to the amplifier 514 , and the output of the amplifier 514 is output according to the amplification operation of the amplifier 514 . Based on the signal, the output driver 516 may output the audio output signal VOUT.
  • the second switching device SW2 prevents pop noise from being generated due to the offset between the first input terminal VINN and the second input terminal VINNP, and the on-resistance Ron when the input voltage is transmitted. ) to improve harmonic distortion (THD).
  • the output driver 516 may operate. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the signal processing apparatus 500 outputs a driving control signal to each of the amplifier 514 , the output driver 516 , and the pre-output driver 520 when the power is on or off.
  • An on-off control unit 510 may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the first feedback circuit 518 disposed between the output driver 516 and the first input terminal of the amplifier 514 , and the pre-output driver 520 . ) and a second feedback circuit 522 disposed between the second input terminal of the amplifier 514 may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the first feedback circuit 518 may include a first resistance element R2a
  • the second feedback circuit 522 may include a second resistance element R2b.
  • the first feedback circuit 518 disposed between the output driver 516 and the first input terminal of the amplifier 514 , and the pre-output driver 520 . ) and a second feedback circuit 522 and a third switching device SW3 disposed between the second input terminal of the amplifier 514 may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • a reference voltage output unit 525 for outputting a reference voltage VREF to a second input terminal among the first input terminal and the second input terminal of the amplifier 514 . may further include. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus 500 of FIG. 5 may be provided in the signal processing unit 170 of FIG. 2 . Alternatively, it may be provided in the audio processing unit 370 of FIG. 3 .
  • 6 to 7B are diagrams referred to in the description of FIG. 5 .
  • FIG. 6 is a diagram illustrating an operation waveform of each circuit element of the signal processing apparatus 500 of FIG. 5 .
  • VDDA represents the operating power
  • S_preDRV represents the gate driving signal of the third switching device SW3
  • PDB_REF represents the driving control signal applied to the reference voltage output unit 525
  • PDB_HPAMP represents the amplifier ( 514)
  • PDB_preDRV is a driving control signal applied to the pre-output driver 520
  • SW_CTRL1 is a first gate driving signal applied to the first switching device SW1
  • SW_CTRL2 is represents a second gate driving signal applied to the second switching device SW2
  • PDB_DRV represents a driving control signal applied to the output driver 516
  • VREF represents a waveform of a reference voltage
  • VOUT represents a waveform of an audio output signal
  • VLOAD may indicate a voltage waveform of the coupling capacitor C1
  • audio digital may indicate an input differential signal.
  • the power is turned on at t2, and before the power is turned on, at a time t1, the levels of VDDA and S_preDRV rise.
  • the first gate driving signal SW_CTRL1 input to the gate terminal of the first switching device SW1 is The first level LV1 rising period Pr1 in which the first level LV1 rises to the first level LV1, the first level maintaining period Ps1 maintaining the first level LV1, and the second level greater than the first level LV1
  • a second level maintaining period Ps2 for maintaining the level LV2 may be included.
  • the first level LV1 rising period Pr1 and the first level maintaining period Ps1 may be included, and between t5 and t6, the second level maintaining period Ps2 may be included.
  • the second level maintaining period Ps2 that maintains the second level LV2 after the first level maintaining period Ps1
  • the point that the VDDA voltage cannot rise due to leakage is improved, It rises to the VDDA voltage.
  • the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the level of the compensation signal HPOUT_pre output from the pre output driver 520 is smaller than the level of the audio output signal VOUT output from the output driver 516 , and the second level During the sustain period Ps2 , the level of the compensation signal HPOUT_pre output from the pre-output driver 520 may be the same as the level of the audio output signal VOUT output from the output driver 516 . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the compensation signal HPOUT_pre output from the pre-output driver 520 may increase as the level of the reference voltage output from the reference voltage output unit 525 increases. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the second gate driving signal SW_CTRL2 input to includes a first level LV1 rising period Pr1 that rises to the first level LV1 , and a first level maintaining period Ps1 maintaining the first level LV1 . ), and a second level maintaining period Ps2 in which the second level LV2 greater than the first level LV1 is maintained.
  • the first level LV1 rising period Pr1 and the first level maintaining period Ps1 of the second gate driving signal SW_CTRL2 are included, and between t7 and t8, the second gate driving signal A second level maintenance period Ps2 of (SW_CTRL2) may be included.
  • the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the second level maintaining period Ps2 ( t7 to t8 ) of the second switching device SW2 is longer than the second level maintaining period Ps2 ( t5 to t6 ) of the first switching device SW1 . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the output driver 516 outputs the audio output signal VOUT of which the level is variable, and the second gate driving signal SW_CTRL2 ) during the first level maintaining period Ps1 (t6 to t7), the output driver 516 does not output the level-variable audio output signal VOUT.
  • the voltage of the audio output signal VOUT may be a ground voltage.
  • the audio output signal VOUT at t4 may be expressed by Equation 4 below.
  • the audio output signal VOUT may be equal to the level of the compensation signal HPOUT_pre.
  • the audio output signal VOUT at t7 may be expressed by Equation 5 below.
  • FIG. 7A is a diagram illustrating waveforms of VDDA, SW_CTRL1, SW_CTRL2, VOUT, and VLOAD of FIG. 6 .
  • Arm1 which is a high-level section of VOUT
  • Arm2 which is a high-level section of VLOAD
  • the signal processing apparatus 500 of FIG. 5 and the operation waveform of FIG. 6 according to the embodiment of the present invention, it is possible to reduce pop noise and harmonic distortion when power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • FIG. 8 is a circuit diagram illustrating a signal processing apparatus according to another embodiment of the present invention.
  • a signal processing apparatus 800 is similar to the signal processing apparatus 500 of FIG. 5 , but there is a difference in that it further includes a ramp signal generator 820 and the like. .
  • the signal processing apparatus 800 includes an amplifier 514 that amplifies based on an input differential signal, and an audio output based on an output signal of the amplifier 514 .
  • the reference voltage output unit 525 for outputting the reference voltage VREF when the power is turned on, and the amplifier 514 after the power is turned on
  • a pre-output driver 520 for outputting a compensation signal HPOUT_pre by compensating the offset voltage in advance, and an output terminal of the output driver 516 and an output terminal of the pre-output driver 520
  • the first switching It includes the device SW1 , and according to power-on, after the first switching device SW1 is turned on, the output driver 516 operates.
  • the audio output signal VOUT of FIG. 8 may be output to the coupling capacitor C1 and the coupling resistor RLOAD provided in the audio output unit 185 .
  • the signal processing apparatus 800 is disposed between a ramp signal generator 820 that generates and outputs a ramp signal, and the ramp signal generator 820 and the first switching device SW1 .
  • the first gate driving signal SW_CTRL1 input to the gate terminal of the first switching device SW1 sequentially has the first level LV1 and the second level LV2 greater than the first level LV1.
  • a fourth switching device SW4 for switching may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. Also, the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the signal processing apparatus 800 is disposed between a ramp signal generator 820 that generates and outputs a ramp signal, and the ramp signal generator 820 and the first switching device SW1 .
  • the first gate driving signal SW_CTRL1 input to the gate terminal of the first switching device SW1 sequentially has the first level LV1 and the second level LV2 greater than the first level LV1.
  • a fourth switching device SW4 for switching may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. Also, the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the audio output signal (VOUT) is not fed back and used as a reference voltage, but an offset (eg, Vos1, Vos2) is reflected in advance by using the pre-output driver 520 .
  • VOUT is not changed abruptly by the offset.
  • the output driver 516 may operate after the lamp-on operation of the first switching device SW1. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus 800 further includes a second switching device SW2 connected to the input terminal of the output driver 516, and according to the power on, the first switching device ( After SW1 is turned on, the second switching device SW2 is turned on, a differential signal is transmitted to the amplifier 514 , and the output of the amplifier 514 is output according to the amplification operation of the amplifier 514 . Based on the signal, the output driver 516 may output the audio output signal VOUT.
  • the second switching device SW2 prevents pop noise from being generated due to the offset between the first input terminal VINN and the second input terminal VINNP, and the on-resistance Ron when the input voltage is transmitted. ) to improve harmonic distortion (THD).
  • the output driver 516 may operate. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on. In addition, it is possible to reduce pop noise at power-on and reduce circuit size.
  • the first resistive element R2a is disposed between the output driver 516 and the first input terminal of the amplifier 514 , and the pre-output driver 520 .
  • a second resistance element R2b disposed between the second input terminal of the amplifier 514 may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the first resistive element R2a is disposed between the output driver 516 and the first input terminal of the amplifier 514 , and the pre-output driver 520 .
  • a second resistance element R2b and a third switching device SW3 disposed between the second input terminal of the amplifier 514 may be further included. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • a reference voltage output unit 525 for outputting a reference voltage VREF to a second input terminal among the first input terminal and the second input terminal of the amplifier 514 . may further include. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the signal processing apparatus 800 of FIG. 8 may be provided in the signal processing unit 170 of FIG. 2 . Alternatively, it may be provided in the audio processing unit 370 of FIG. 3 .
  • FIG. 9 is a diagram illustrating an operation waveform of each circuit element of the signal processing apparatus 800 of FIG. 8 .
  • VDDA represents the operating power
  • S_preDRV represents the gate driving signal of the third switching device SW3
  • PDB_REF represents the driving control signal applied to the reference voltage output unit 525
  • PDB_HPAMP represents the amplifier ( 514 , PDB_preDRV indicates a driving control signal applied to the pre-output driver 520 , PDB_RAMP indicates a driving control signal applied to the pre-output driver 520 , and ramp signal generator 820 .
  • EN1 indicates a driving waveform of the switching element EN1
  • EN4 indicates a driving waveform of the switching element EN4
  • SW_CTRL1 indicates the first represents the gate driving signal
  • EN2 represents the driving waveform of the switching element EN2
  • EN3 represents the driving waveform of the switching element EN3
  • SW_CTRL2 represents the second gate driving signal applied to the second switching device SW2.
  • PDB_DRV represents the driving control signal applied to the output driver 516
  • VREF represents the waveform of the reference voltage
  • VOUT represents the waveform of the audio output signal
  • VLOAD represents the voltage waveform of the coupling capacitor C1
  • Audio digital may represent an input differential signal.
  • the power is turned on at t2, and before the power is turned on, at a time t1, the levels of VDDA and S_preDRV rise.
  • the first gate driving signal SW_CTRL1 input to the gate terminal of the first switching device SW1 is The first level LV1 rising period Pr1 in which the first level LV1 rises to the first level LV1, the first level maintaining period Ps1 maintaining the first level LV1, and the second level greater than the first level LV1
  • a second level maintaining period Ps2 for maintaining the level LV2 may be included.
  • the first level LV1 rising period Pr1 and the first level maintaining period Ps1 may be included, and between t5 and t6, the second level maintaining period Ps2 may be included.
  • the second level maintaining period Ps2 that maintains the second level LV2 after the first level maintaining period Ps1
  • the point that the VDDA voltage cannot rise due to leakage is improved, It rises to the VDDA voltage.
  • the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the level of the compensation signal HPOUT_pre output from the pre output driver 520 is smaller than the level of the audio output signal VOUT output from the output driver 516 , and the second level During the sustain period Ps2 , the level of the compensation signal HPOUT_pre output from the pre-output driver 520 may be the same as the level of the audio output signal VOUT output from the output driver 516 . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the level of the compensation signal HPOUT_pre output from the pre-output driver 520 may increase as the level of the reference voltage output from the reference voltage output unit 525 increases. Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the second gate driving signal SW_CTRL2 input to includes a first level LV1 rising period Pr1 that rises to the first level LV1 and a first level maintaining period Ps1 maintaining the first level LV1 . ), and a second level maintaining period Ps2 in which a second level LV2 greater than the first level LV1 is maintained.
  • the first level LV1 rising period Pr1 and the first level maintaining period Ps1 of the second gate driving signal SW_CTRL2 are included, and between t7 and t8, the second gate driving signal A second level maintenance period Ps2 of (SW_CTRL2) may be included.
  • the level of the falling gate driving signal may be increased to the second level LV2 according to the leakage current.
  • the second level maintaining period Ps2 ( t7 to t8 ) of the second switching device SW2 is longer than the second level maintaining period Ps2 ( t5 to t6 ) of the first switching device SW1 . Accordingly, it is possible to reduce pop noise and harmonic distortion when the power is turned on.
  • the output driver 516 outputs the audio output signal VOUT of which the level is variable, and the second gate driving signal SW_CTRL2 ) during the first level maintaining period Ps1 (t6 to t7), the output driver 516 does not output the level-variable audio output signal VOUT.
  • the voltage of the audio output signal VOUT may be a ground voltage.
  • the audio output signal VOUT at t4 may be expressed by Equation 6 below.
  • R1 may represent the same case as R1a, R1b
  • R2 may represent the same case as R2a, R2b.
  • the audio output signal VOUT may be equal to the level of the compensation signal HPOUT_pre.
  • the audio output signal VOUT at t7 may be expressed by Equation 7 below.
  • R1 may represent the same case as R1a, R1b
  • R2 may represent the same case as R2a, R2b.
  • FIG. 10 is a circuit diagram illustrating a signal processing apparatus according to another embodiment of the present invention.
  • the signal processing apparatus 1000 includes an amplifier 1010 that amplifies based on an input differential signal, and an output signal of the amplifier 1010 . Based on the output driver 1020 for outputting the audio output signal VOUT, and after the power is turned on, based on the output signal of the amplifier 514, the offset voltage is compensated in advance to output the compensation signal HPOUT_pre.
  • a driving unit 1030 may be provided.
  • the amplifier 1010 in the signal processing apparatus 1000 may be implemented on the same circuit board.
  • the output driver 1020 may be implemented on the same circuit board.
  • the amplifier 1010 of FIG. 10 may be implemented by the current circuit 1040 .

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 신호 처리 장치 및 이를 구비하는 영상표시장치에 관한 것이다. 본 발명의 일 실시예에 따른 신호 처리 장치는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기와, 증폭기의 출력 신호에 기초하여, 오디오 출력 신호를 출력하는 출력 구동부와, 전원 온에 따라, 기준 전압을 출력하는 기준 전압 출력부와, 전원 온 이후, 증폭기의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호를 출력하는 프리 출력 구동부와, 출력 구동부의 출력단과 프리 출력 구동부의 출력단 사이에 배치되는, 제1 스위칭 장치를 포함하고, 전원 온에 따라, 제1 스위칭 장치의 턴 온 이후, 출력 구동부가 동작한다. 이에 의해, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.

Description

신호 처리 장치 및 이를 구비하는 영상표시장치
본 발명은 영상표시장치에 관한 것이며, 더욱 상세하게는 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있는 신호 처리 장치 및 이를 구비하는 영상표시장치에 관한 것이다.
신호 처리 장치는, 다양한 전가 기기 내에 구비되어, 오디오 신호 처리를 수행할 수 있는 장치이다.
특히, 신호 처리 장치가, 영상표시장치 내에 구비되는 경우, 영상 신호 처리 및 오디오 신호 처리를 함께 또는 별도로 수행할 수 있다.
한편, 헤드폰 또는 스피커와 같이, 사람의 귀로 음악을 들을 때, 전원의 온 또는 오프에 따라 원치 않는 노이즈가 순간적으로 발생하게 된다.
이러한 노이즈를 팝 노이즈(POP noise)라고 명명한다. 한편, 이러한 팝 노이즈는, 오디오 형태가 아닌, 다른 형태로, 출력될 수도 있다.
이러한, 팝 노이즈는, 전원의 온 또는 오프시, 순간적인 전압 변화 또는 순간적인 전류 변화에 따른 것으로, 이러한 팝 노이즈를 완전히 제거하는 것은 힘들며, 이에, 최근에는, 사람의 귀에 들리지 않는 정도의 레벨로 억제하는 기법을 사용하고 있다.
본 발명의 목적은, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있는 신호 처리 장치 및 이를 구비하는 영상표시장치를 제공함에 있다.
본 발명의 다른 목적은, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈가 저감된 신호 처리 장치 및 이를 구비하는 영상표시장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기와, 증폭기의 출력 신호에 기초하여, 오디오 출력 신호를 출력하는 출력 구동부와, 전원 온에 따라, 기준 전압을 출력하는 기준 전압 출력부와, 전원 온 이후, 증폭기의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호를 출력하는 프리 출력 구동부와, 출력 구동부의 출력단과 프리 출력 구동부의 출력단 사이에 배치되는, 제1 스위칭 장치를 포함하고, 전원 온에 따라, 제1 스위칭 장치의 턴 온 이후, 출력 구동부가 동작한다.
한편, 전원 온에 따라, 제1 스위칭 장치의 램프 온 동작 이후, 출력 구동부가 동작할 수 있다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨 상승 이후, 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함할 수 있다.
한편, 제1 레벨 유지 구간 동안, 프리 출력 구동부에서 출력되는 보상 신호의 레벨은, 출력 구동부에서 출력되는 오디오 출력 신호의 레벨 보다 작으며, 제2 레벨 유지 구간 동안, 프리 출력 구동부에서 출력되는 보상 신호의 레벨은, 출력 구동부에서 출력되는 오디오 출력 신호의 레벨과 동일할 수 있다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨 상승에 따라, 프리 출력 구동부에서 출력되는 보상 신호의 레벨이 증가할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부의 입력단에 접속되는 제2 스위칭 장치를 더 포함하고, 전원 온에 따른, 제1 스위칭 장치의 턴 온 이후, 제2 스위칭 장치가 턴 온되어, 디퍼렌셜(differential) 신호가 증폭기로 전달되고, 증폭기의 증폭 동작에 따라 출력되는 증폭기의 출력 신호에 기초하여, 출력 구동부는, 오디오 출력 신호를 출력할 수 있다.
한편, 제2 스위칭 장치의 램프 온에 따라, 출력 구동부가 동작할 수 있다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨이 상승하고, 제1 스위칭 장치의 턴 온 이후, 제2 스위칭 장치의 게이트 단자에 입력되는 제2 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함할 수 있다.
한편, 제2 스위칭 장치의 제2 레벨 유지 구간이, 제1 스위칭 장치의 제2 레벨 유지 구간 보다 더 길다.
한편, 제2 게이트 구동 신호의 제2 레벨 유지 구간 동안, 출력 구동부는, 레벨 가변되는 오디오 출력 신호를 출력하며, 제2 게이트 구동 신호의 제1 레벨 유지 구간 동안, 출력 구동부는, 레벨 가변되는 오디오 출력 신호를 출력하지 않는다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 전원 온시 또는 전원 오프시, 증폭기, 출력 구동부, 프리 출력 구동부 각각에 구동 제어 신호를 출력하는 온 오프 제어부를 더 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부와 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자와, 프리 출력 구동부와 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자를 더 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부와 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자와, 프리 출력 구동부와 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자와 제3 스위칭 장치를 더 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 증폭기의 제1 입력단과 제2 입력단 중 제2 입력단에 기준 전압을 출력하는 기준 전압 출력부를 더 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 램프 신호를 생성하여 출력하는 램프 신호 생성기와, 램프 신호 생성기와 제1 스위칭 장치 사이에 배치되며, 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호가 제1 레벨 및 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치를 더 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 램프 신호를 생성하여 출력하는 램프 신호 생성기와, 램프 신호 생성기와 제2 스위칭 장치 사이에 배치되며, 제2 스위칭 장치의 게이트 단자에 입력되는 제2 게이트 구동 신호가 제1 레벨 및 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제5 스위칭 장치 장치를 더 포함할 수 있다.
본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기와, 증폭기의 출력 신호에 기초하여, 오디오 출력 신호를 출력하는 출력 구동부와, 전원 온에 따라, 기준 전압을 출력하는 기준 전압 출력부와, 전원 온 이후, 증폭기의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호를 출력하는 프리 출력 구동부와, 출력 구동부의 출력단과 프리 출력 구동부의 출력단 사이에 배치되는, 제1 스위칭 장치를 포함하고, 전원 온에 따라, 제1 스위칭 장치의 턴 온 이후, 출력 구동부가 동작한다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다. 또한, 오프셋 전압을 미리 보상함으로써, 출력 구동부의 출력단의 전압이 오프셋에 의해 급격히 바뀌는 것을 방지할 수 있게 된다.
한편, 전원 온에 따라, 제1 스위칭 장치의 램프 온 동작 이후, 출력 구동부가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨 상승 이후, 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨까지 상승시킬 수 있게 된다.
한편, 제1 레벨 유지 구간 동안, 프리 출력 구동부에서 출력되는 보상 신호의 레벨은, 출력 구동부에서 출력되는 오디오 출력 신호의 레벨 보다 작으며, 제2 레벨 유지 구간 동안, 프리 출력 구동부에서 출력되는 보상 신호의 레벨은, 출력 구동부에서 출력되는 오디오 출력 신호의 레벨과 동일할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨 상승에 따라, 프리 출력 구동부에서 출력되는 보상 신호의 레벨이 증가할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부의 입력단에 접속되는 제2 스위칭 장치를 더 포함하고, 전원 온에 따른, 제1 스위칭 장치의 턴 온 이후, 제2 스위칭 장치가 턴 온되어, 디퍼렌셜(differential) 신호가 증폭기로 전달되고, 증폭기의 증폭 동작에 따라 출력되는 증폭기의 출력 신호에 기초하여, 출력 구동부는, 오디오 출력 신호를 출력할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 제2 스위칭 장치의 램프 온에 따라, 출력 구동부가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 전원 온에 따라, 기준 전압 출력부에서 출력되는 기준 전압의 레벨이 상승하고, 제1 스위칭 장치의 턴 온 이후, 제2 스위칭 장치의 게이트 단자에 입력되는 제2 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨까지 상승시킬 수 있게 된다.
한편, 제2 스위칭 장치의 제2 레벨 유지 구간이, 제1 스위칭 장치의 제2 레벨 유지 구간 보다 더 길다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 제2 게이트 구동 신호의 제2 레벨 유지 구간 동안, 출력 구동부는, 레벨 가변되는 오디오 출력 신호를 출력하며, 제2 게이트 구동 신호의 제1 레벨 유지 구간 동안, 출력 구동부는, 레벨 가변되는 오디오 출력 신호를 출력하지 않는다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 전원 온시 또는 전원 오프시, 증폭기, 출력 구동부, 프리 출력 구동부 각각에 구동 제어 신호를 출력하는 온 오프 제어부를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부와 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자와, 프리 출력 구동부와 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 출력 구동부와 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자와, 프리 출력 구동부와 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자와 제3 스위칭 장치를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 증폭기의 제1 입력단과 제2 입력단 중 제2 입력단에 기준 전압을 출력하는 기준 전압 출력부를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 램프 신호를 생성하여 출력하는 램프 신호 생성기와, 램프 신호 생성기와 제1 스위칭 장치 사이에 배치되며, 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호가 제1 레벨 및 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨까지 상승시킬 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치 및 이를 구비하는 영상표시장치는, 램프 신호를 생성하여 출력하는 램프 신호 생성기와, 램프 신호 생성기와 제1 스위칭 장치 사이에 배치되며, 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호가 제1 레벨 및 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨까지 상승시킬 수 있게 된다.
도 1은 본 발명의 일 실시예에 따른 영상표시장치를 도시한 도면이다.
도 2는 도 1의 영상표시장치의 내부 블록도의 일예이다.
도 3은 도 2의 신호 처리부의 내부 블록도의 일예이다.
도 4a 내지 도 4c는 본 발명과 관련된 신호 처리 장치를 도시한 회로도이다.
도 5는 본 발명의 일 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
도 6 내지 도 7b는 도 5의 설명에 참조되는 도면이다.
도 8은 본 발명의 다른 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
도 9는 도 8의 설명에 참조되는 도면이다.
도 10은 본 발명의 다른 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
이하에서는 도면을 참조하여 본 발명을 보다 상세하게 설명한다.
이하의 설명에서 사용되는 구성요소에 대한 접미사 "모듈" 및 "부"는 단순히 본 명세서 작성의 용이함만이 고려되어 부여되는 것으로서, 그 자체로 특별히 중요한 의미 또는 역할을 부여하는 것은 아니다. 따라서, 상기 "모듈" 및 "부"는 서로 혼용되어 사용될 수도 있다.
도 1은 본 발명의 일 실시예에 따른 영상표시장치를 도시한 도면이다.
도면을 참조하면, 영상표시장치(100)는, 디스플레이(180)를 포함할 수 있다.
한편, 디스플레이(180)는 다양한 패널 중 어느 하나로 구현될 수 있다. 예를 들어, 디스플레이(180)는, 액정표시패널(LCD 패널), 유기발광패널(OLED 패널), 무기발광패널(LED 패널) 등 중 어느 하나일 수 있다.
한편, 도 1의 영상표시장치(100)는, 모니터, TV, 태블릿 PC, 이동 단말기 등이 가능하다.
도 2는 도 1의 영상표시장치의 내부 블록도의 일예이다.
도 2를 참조하면, 본 발명의 일실시예에 의한 영상표시장치(100)는, 영상 수신부(105), 외부장치 인터페이스부(130), 저장부(140), 사용자입력 인터페이스부(150), 센서부(미도시), 신호 처리부(170), 디스플레이(180), 오디오 출력부(185)를 포함할 수 있다.
영상 수신부(105)는, 튜너부(110), 복조부(120), 네트워크 인터페이스부(130), 외부장치 인터페이스부(130)를 포함할 수 있다.
한편, 영상 수신부(105)는, 도면과 달리, 튜너부(110), 복조부(120)와, 외부장치 인터페이스부(130)만을 포함하는 것도 가능하다. 즉, 네트워크 인터페이스부(130)를 포함하지 않을 수도 있다.
튜너부(110)는, 안테나(미도시)를 통해 수신되는 RF(Radio Frequency) 방송 신호 중 사용자에 의해 선택된 채널 또는 기저장된 모든 채널에 해당하는 RF 방송 신호를 선택한다. 또한, 선택된 RF 방송 신호를 중간 주파수 신호 혹은 베이스 밴드 영상 또는 음성신호로 변환한다.
예를 들어, 선택된 RF 방송 신호가 디지털 방송 신호이면 디지털 IF 신호(DIF)로 변환하고, 아날로그 방송 신호이면 아날로그 베이스 밴드 영상 또는 음성 신호(CVBS/SIF)로 변환한다. 즉, 튜너부(110)는 디지털 방송 신호 또는 아날로그 방송 신호를 처리할 수 있다. 튜너부(110)에서 출력되는 아날로그 베이스 밴드 영상 또는 음성 신호(CVBS/SIF)는 신호 처리부(170)로 직접 입력될 수 있다.
한편, 튜너부(110)는, 복수 채널의 방송 신호를 수신하기 위해, 복수의 튜너를 구비하는 것이 가능하다. 또는, 복수 채널의 방송 신호를 동시에 수신하는 단일 튜너도 가능하다.
복조부(120)는 튜너부(110)에서 변환된 디지털 IF 신호(DIF)를 수신하여 복조 동작을 수행한다.
복조부(120)는 복조 및 채널 복호화를 수행한 후 스트림 신호(TS)를 출력할 수 있다. 이때 스트림 신호는 영상 신호, 음성 신호 또는 데이터 신호가 다중화된 신호일 수 있다.
복조부(120)에서 출력한 스트림 신호는 신호 처리부(170)로 입력될 수 있다. 신호 처리부(170)는 역다중화, 영상/음성 신호 처리 등을 수행한 후, 디스플레이(180)에 영상을 출력하고, 오디오 출력부(185)로 음성을 출력한다.
외부장치 인터페이스부(130)는, 접속된 외부 장치(미도시), 예를 들어, 셋탑 박스(50)와 데이터를 송신 또는 수신할 수 있다. 이를 위해, 외부장치 인터페이스부(130)는, A/V 입출력부(미도시)를 포함할 수 있다.
외부장치 인터페이스부(130)는, DVD(Digital Versatile Disk), 블루레이(Blu ray), 게임기기, 카메라, 캠코더, 컴퓨터(노트북), 셋탑 박스 등과 같은 외부 장치와 유/무선으로 접속될 수 있으며, 외부 장치와 입력/출력 동작을 수행할 수도 있다.
A/V 입출력부는, 외부 장치의 영상 및 음성 신호를 입력받을 수 있다. 한편, 무선 통신부(미도시)는, 다른 전자기기와 근거리 무선 통신을 수행할 수 있다.
이러한 무선 통신부(미도시)를 통해, 외부장치 인터페이스부(130)는, 인접하는 이동 단말기(600)와 데이터를 교환할 수 있다. 특히, 외부장치 인터페이스부(130)는, 미러링 모드에서, 이동 단말기(600)로부터 디바이스 정보, 실행되는 애플리케이션 정보, 애플리케이션 이미지 등을 수신할 수 있다.
네트워크 인터페이스부(135)는, 영상표시장치(100)를 인터넷망을 포함하는 유/무선 네트워크와 연결하기 위한 인터페이스를 제공한다.
예를 들어, 네트워크 인터페이스부(135)는, 이더넷(ethernet) 단자 네트워크를 통해 수신되는 다양한 데이터들을 수신하거나 외부로 전송할 수 있다.
한편, 네트워크 인터페이스부(135)는, 무선 통신부(미도시)를 포함할 수 있다.
저장부(140)는, 신호 처리부(170) 내의 각 신호 처리 및 제어를 위한 프로그램이 저장될 수도 있고, 신호 처리된 영상, 음성 또는 데이터 신호를 저장할 수도 있다.
또한, 저장부(140)는 외부장치 인터페이스부(130)로 입력되는 영상, 음성 또는 데이터 신호의 임시 저장을 위한 기능을 수행할 수도 있다. 또한, 저장부(140)는, 채널 맵 등의 채널 기억 기능을 통하여 소정 방송 채널에 관한 정보를 저장할 수 있다.
도 2의 저장부(140)가 신호 처리부(170)와 별도로 구비된 실시예를 도시하고 있으나, 본 발명의 범위는 이에 한정되지 않는다. 저장부(140)는 신호 처리부(170) 내에 포함될 수 있다.
사용자입력 인터페이스부(150)는, 사용자가 입력한 신호를 신호 처리부(170)로 전달하거나, 신호 처리부(170)로부터의 신호를 사용자에게 전달한다.
예를 들어, 원격제어장치(200)로부터 전원 온/오프, 채널 선택, 화면 설정 등의 사용자 입력 신호를 송신/수신하거나, 전원키, 채널키, 볼륨키, 설정치 등의 로컬키(미도시)에서 입력되는 사용자 입력 신호를 신호 처리부(170)에 전달하거나, 사용자의 제스처를 센싱하는 센서부(미도시)로부터 입력되는 사용자 입력 신호를 신호 처리부(170)에 전달하거나, 신호 처리부(170)로부터의 신호를 센서부(미도시)로 송신할 수 있다.
신호 처리부(170)는, 튜너부(110) 또는 복조부(120) 또는 네트워크 인터페이스부(135) 또는 외부장치 인터페이스부(130)를 통하여, 입력되는 스트림을 역다중화하거나, 역다중화된 신호들을 처리하여, 영상 또는 음성 출력을 위한 신호를 생성 및 출력할 수 있다.
예를 들어, 신호 처리부(170)는, 영상 수신부(105)에서 수신된 방송 신호 또는 HDMI 신호 등을 수신하고, 수신되는 방송 신호 또는 HDMI 신호에 기초한 신호 처리를 수행하여, 신호 처리된 영상 신호를 출력할 수 있다.
신호 처리부(170)에서 영상 처리된 영상 신호는 디스플레이(180)로 입력되어, 해당 영상 신호에 대응하는 영상으로 표시될 수 있다. 또한, 신호 처리부(170)에서 영상 처리된 영상 신호는 외부장치 인터페이스부(130)를 통하여 외부 출력장치로 입력될 수 있다.
신호 처리부(170)에서 처리된 음성 신호는 오디오 출력부(185)로 음향 출력될 수 있다. 또한, 신호 처리부(170)에서 처리된 음성 신호는 외부장치 인터페이스부(130)를 통하여 외부 출력장치로 입력될 수 있다.
도 2에는 도시되어 있지 않으나, 신호 처리부(170)는 역다중화부, 영상처리부 등을 포함할 수 있다.
즉, 신호 처리부(170)는, 다양한 신호 처리를 수행할 수 있으며, 이에 따라, 시스템 온 칩(System On Chip,SOC)의 형태로 구현될 수 있다. 이에 대해서는 도 3을 참조하여 후술한다.
그 외, 신호 처리부(170)는, 영상표시장치(100) 내의 전반적인 동작을 제어할 수 있다. 예를 들어, 신호 처리부(170)는 튜너부(110)를 제어하여, 사용자가 선택한 채널 또는 기저장된 채널에 해당하는 RF 방송을 선택(Tuning)하도록 제어할 수 있다.
또한, 신호 처리부(170)는 사용자입력 인터페이스부(150)를 통하여 입력된 사용자 명령 또는 내부 프로그램에 의하여 영상표시장치(100)를 제어할 수 있다.
한편, 신호 처리부(170)는, 영상을 표시하도록 디스플레이(180)를 제어할 수 있다. 이때, 디스플레이(180)에 표시되는 영상은, 정지 영상 또는 동영상일 수 있으며, 2D 영상 또는 3D 영상일 수 있다.
한편, 신호 처리부(170)는 디스플레이(180)에 표시되는 영상 내에, 소정 오브젝트가 표시되도록 할 수 있다. 예를 들어, 오브젝트는, 접속된 웹 화면(신문, 잡지 등), EPG(Electronic Program Guide), 다양한 메뉴, 위젯, 아이콘, 정지 영상, 동영상, 텍스트 중 적어도 하나일 수 있다.
한편, 신호 처리부(170)는, 촬영부(미도시)로부터 촬영된 영상에 기초하여, 사용자의 위치를 인식할 수 있다. 예를 들어, 사용자와 영상표시장치(100) 간의 거리(z축 좌표)를 파악할 수 있다. 그 외, 사용자 위치에 대응하는 디스플레이(180) 내의 x축 좌표, 및 y축 좌표를 파악할 수 있다.
디스플레이(180)는, 신호 처리부(170)에서 처리된 영상 신호, 데이터 신호, OSD 신호, 제어 신호 또는 외부장치 인터페이스부(130)에서 수신되는 영상 신호, 데이터 신호, 제어 신호 등을 변환하여 구동 신호를 생성한다.
한편, 디스플레이(180)는, 터치 스크린으로 구성되어 출력 장치 이외에 입력 장치로 사용되는 것도 가능하다.
오디오 출력부(185)는, 신호 처리부(170)에서 음성 처리된 신호를 입력 받아 음성으로 출력한다.
촬영부(미도시)는 사용자를 촬영한다. 촬영부(미도시)는 1 개의 카메라로 구현되는 것이 가능하나, 이에 한정되지 않으며, 복수 개의 카메라로 구현되는 것도 가능하다. 촬영부(미도시)에서 촬영된 영상 정보는 신호 처리부(170)에 입력될 수 있다.
신호 처리부(170)는, 촬영부(미도시)로부터 촬영된 영상, 또는 센서부(미도시)로부터의 감지된 신호 각각 또는 그 조합에 기초하여 사용자의 제스처를 감지할 수 있다.
전원 공급부(190)는, 영상표시장치(100) 전반에 걸쳐 해당 전원을 공급한다. 특히, 전원 공급부(190)는, 시스템 온 칩(System On Chip,SOC)의 형태로 구현될 수 있는 신호 처리부(170)와, 영상 표시를 위한 디스플레이(180), 및 오디오 출력을 위한 오디오 출력부(185) 등에 전원을 공급할 수 있다.
구체적으로, 전원 공급부(190)는, 교류 전원을 직류 전원으로 변환하는 컨버터와, 직류 전원의 레벨을 변환하는 dc/dc 컨버터를 구비할 수 있다.
원격제어장치(200)는, 사용자 입력을 사용자입력 인터페이스부(150)로 송신한다. 이를 위해, 원격제어장치(200)는, 블루투스(Bluetooth), RF(Radio Frequency) 통신, 적외선(IR) 통신, UWB(Ultra Wideband), 지그비(ZigBee) 방식 등을 사용할 수 있다. 또한, 원격제어장치(200)는, 사용자입력 인터페이스부(150)에서 출력한 영상, 음성 또는 데이터 신호 등을 수신하여, 이를 원격제어장치(200)에서 표시하거나 음성 출력할 수 있다.
한편, 상술한 영상표시장치(100)는, 고정형 또는 이동형 디지털 방송 수신 가능한 디지털 방송 수신기일 수 있다.
한편, 도 2에 도시된 영상표시장치(100)의 블록도는 본 발명의 일실시예를 위한 블록도이다. 블록도의 각 구성요소는 실제 구현되는 영상표시장치(100)의 사양에 따라 통합, 추가, 또는 생략될 수 있다. 즉, 필요에 따라 2 이상의 구성요소가 하나의 구성요소로 합쳐지거나, 혹은 하나의 구성요소가 2 이상의 구성요소로 세분되어 구성될 수 있다. 또한, 각 블록에서 수행하는 기능은 본 발명의 실시예를 설명하기 위한 것이며, 그 구체적인 동작이나 장치는 본 발명의 권리범위를 제한하지 아니한다.
도 3은 도 2의 신호 처리부의 내부 블록도의 일예이다.
도면을 참조하여 설명하면, 본 발명의 일실시예에 의한 신호 처리부(170)는, 역다중화부(310), 영상 처리부(320), 프로세서(330), 오디오 처리부(370)를 포함할 수 있다. 그 외 , 데이터 처리부(미도시)를 더 포함할 수 있다.
역다중화부(310)는, 입력되는 스트림을 역다중화한다. 예를 들어, MPEG-2 TS가 입력되는 경우 이를 역다중화하여, 각각 영상, 음성 및 데이터 신호로 분리할 수 있다. 여기서, 역다중화부(310)에 입력되는 스트림 신호는, 튜너부(110) 또는 복조부(120) 또는 외부장치 인터페이스부(130)에서 출력되는 스트림 신호일 수 있다.
영상 처리부(320)는, 입력되는 영상에 대한 신호 처리를 수행할 수 있다. 예를 들어, 영상 처리부(320)는, 역다중화부(310)로부터 역다중화된 영상 신호의 영상 처리를 수행할 수 있다.
이를 위해, 영상 처리부(320)는, 영상 디코더(325), 스케일러(335), 화질 처리부(635), 영상 인코더(미도시), OSD 처리부(340), 프레임 레이트 변환부(350), 및 포맷터(360) 등을 포함할 수 있다.
영상 디코더(325)는, 역다중화된 영상신호를 복호화하며, 스케일러(335)는, 복호화된 영상신호의 해상도를 디스플레이(180)에서 출력 가능하도록 스케일링(scaling)을 수행한다.
영상 디코더(325)는 다양한 규격의 디코더를 구비하는 것이 가능하다. 예를 들어, MPEG-2, H,264 디코더, 색차 영상(color image) 및 깊이 영상(depth image)에 대한 3D 영상 디코더, 복수 시점 영상에 대한 디코더 등을 구비할 수 있다.
스케일러(335)는, 영상 디코더(325) 등에서 영상 복호 완료된, 입력 영상 신호를 스케일링할 수 있다.
예를 들어, 스케일러(335)는, 입력 영상 신호의 크기 또는 해상도가 작은 경우, 업 스케일링하고, 입력 영상 신호의 크기 또는 해상도가 큰 경우, 다운 스케일링할 수 있다.
화질 처리부(635)는, 영상 디코더(325) 등에서 영상 복호 완료된, 입력 영상 신호에 대한 화질 처리를 수행할 수 있다.
예를 들어, 화질 처리부(635)는, 입력 영상 신호의 노이즈 제거 처리를 하거나, 입력 영상 신호의 도계조의 해상를 확장하거나, 영상 해상도 향상을 수행하거나, 하이 다이나믹 레인지(HDR) 기반의 신호 처리를 하거나, 프레임 레이트를 가변하거나, 패널 특성, 특히 유기발광패널에 대응하는 화질 처리 등을 할 수 있다.
OSD 처리부(340)는, 사용자 입력에 따라 또는 자체적으로 OSD 신호를 생성한다. 예를 들어, 사용자 입력 신호에 기초하여, 디스플레이(180)의 화면에 각종 정보를 그래픽(Graphic)이나 텍스트(Text)로 표시하기 위한 신호를 생성할 수 있다. 생성되는 OSD 신호는, 영상표시장치(100)의 사용자 인터페이스 화면, 다양한 메뉴 화면, 위젯, 아이콘 등의 다양한 데이터를 포함할 수 있다. 또한, 생성되는 OSD 신호는, 2D 오브젝트 또는 3D 오브젝트를 포함할 수 있다.
또한, OSD 처리부(340)는, 원격제어장치(200)로부터 입력되는 포인팅 신호에 기초하여, 디스플레이에 표시 가능한, 포인터를 생성할 수 있다. 특히, 이러한 포인터는, 포인팅 신호 처리부에서 생성될 수 있으며, OSD 처리부(240)는, 이러한 포인팅 신호 처리부(미도시)를 포함할 수 있다. 물론, 포인팅 신호 처리부(미도시)가 OSD 처리부(240) 내에 구비되지 않고 별도로 마련되는 것도 가능하다.
프레임 레이트 변환부(Frame Rate Conveter, FRC)(350)는, 입력되는 영상의 프레임 레이트를 변환할 수 있다. 한편, 프레임 레이트 변환부(350)는, 별도의 프레임 레이트 변환 없이, 그대로 출력하는 것도 가능하다.
한편, 포맷터(Formatter)(360)는, 입력되는 영상 신호의 포맷을, 디스플레이에 표시하기 위한 영상 신호로 변화시켜 출력할 수 있다.
특히, 포맷터(Formatter)(360)는, 디스플레이 패널에 대응하도록 영상 신호의 포맷을 변화시킬 수 있다.
한편, 포맷터(360)는, 영상 신호의 포맷을 변경할 수도 있다. 예를 들어, 3D 영상 신호의 포맷을, 사이드 바이 사이드(Side by Side) 포맷, 탑 다운(Top / Down) 포맷, 프레임 시퀀셜(Frame Sequential) 포맷, 인터레이스 (Interlaced) 포맷, 체커 박스(Checker Box) 포맷 등의 다양한 3D 포맷 중 어느 하나의 포맷으로 변경할 수 있다.
프로세서(330)는, 영상표시장치(100) 내 또는 신호 처리부(170) 내의 전반적인 동작을 제어할 수 있다.
예를 들어, 프로세서(330)는 튜너(110)를 제어하여, 사용자가 선택한 채널 또는 기저장된 채널에 해당하는 RF 방송을 선택(Tuning)하도록 제어할 수 있다.
또한, 프로세서(330)는, 사용자입력 인터페이스부(150)를 통하여 입력된 사용자 명령 또는 내부 프로그램에 의하여 영상표시장치(100)를 제어할 수 있다.
또한, 프로세서(330)는, 네트워크 인터페이스부(135) 또는 외부장치 인터페이스부(130)와의 데이터 전송 제어를 수행할 수 있다.
또한, 프로세서(330)는, 신호 처리부(170) 내의 역다중화부(310), 영상 처리부(320) 등의 동작을 제어할 수 있다.
한편, 신호 처리부(170) 내의 오디오 처리부(370)는, 역다중화된 음성 신호의 음성 처리를 수행할 수 있다. 이를 위해 오디오 처리부(370)는 다양한 디코더를 구비할 수 있다.
또한, 신호 처리부(170) 내의 오디오 처리부(370)는, 베이스(Base), 트레블(Treble), 음량 조절 등을 처리할 수 있다.
신호 처리부(170) 내의 데이터 처리부(미도시)는, 역다중화된 데이터 신호의 데이터 처리를 수행할 수 있다. 예를 들어, 역다중화된 데이터 신호가 부호화된 데이터 신호인 경우, 이를 복호화할 수 있다. 부호화된 데이터 신호는, 각 채널에서 방영되는 방송프로그램의 시작시간, 종료시간 등의 방송정보를 포함하는 전자 프로그램 가이드 정보(Electronic Program Guide) 정보일 수 있다.
한편, 도 3에 도시된 신호 처리부(170)의 블록도는 본 발명의 일실시예를 위한 블록도이다. 블록도의 각 구성요소는 실제 구현되는 신호 처리부(170)의 사양에 따라 통합, 추가, 또는 생략될 수 있다.
특히, 프레임 레이트 변환부(350), 및 포맷터(360)는 영상 처리부(320) 외에 별도로 마련될 수도 있다.
한편, 오디오 처리부(370)에서 오디오 신호 처리된 오디오 출력 신호는, 도 2의 오디오 출력부(185) 내의 스피커로 전달될 수 있다.
한편, 오디오 처리부(370) 또는 신호 처리부(170)의 전원이 온되는 경우, 팝 노이즈(POP noise)가 발생할 수 있다. 도 4a 이하에서는, 팝 노이즈 저감에 대해 기술한다.
도 4a 내지 도 4c는 본 발명과 관련된 신호 처리 장치를 도시한 회로도이다.
먼저, 도 4a는, 본 발명과 관련된 팝 노이즈 저감을 위한 신호 처리 장치(400)를 예시한다.
도면을 참조하면, 본 발명과 관련된 신호 처리 장치(400)는, 제1 입력단(VINN)과 제2 입력단(VINP) 사이의 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기(A1)와, 기준 전압(VREF)을 버퍼링하는 버퍼(A2)와, 버퍼(A2)와, 램프 신호를 출력하는 램프 발생기(RGE)를 구비한다.
한편, 버퍼(A2)의 출력은 팝 노이즈를 제거하기 위해 사용된다.
한편, 램프 발생기(RGE)에서 출력되는 램프 신호에 따라, M1 Transistor의 gate전압이 서서히 증가하며, 이에 따라, 온 저항(Ron)의 변화가 느려지게 된다.
한편, 오디오 출력부(185)에 구비되는 커플링 커패시터(C1)의 전압 로드(VLOAD)는 커플링 저항(RLOAD)에 의해, 초기에는 그라운드 전압이며, 램프 발생기(RGE)에서 출력되는 램프 신호에 따라, 서서히 기준 전압(VREF)으로 증가하게 된다.
즉, 전원 온 또는 전원 오프시, 증폭기(A1)의 출력의 전압이, 그라운드 전압에서 기준 전압(VREF)으로 서서히 증가하게 된다.
한편, 오디오 출력부(185)에 구비되는 커플링 커패시터(C1)과 커플링 저항(RLOAD)은, 하이패스 필터로 동작하나, 램프 발생기(RGE)에서 출력되는 램프 신호에 기초하여, 증폭기(A1)의 출력의 전압이, 서서히 증가하므로, VLOAD 가 급격하게 변화되지 않게 된다. 이에 따라, 팜 노이즈를 저감할 수 있게 된다.
한편, 도 4b는, 도 4a의 증폭기(A1)와, 버퍼(A2), 램프 발생기(RGE) 등의 동작 제어 신호를 도시한 도면이다.
한편, 도 4c는, 도 4a의 램프 발생기(RGE)의 내부 회로도의 일예이다.
도면을 참조하면, 램프 발생기(RGE)는, 전류 생성기(602), p-채널 FET들(MP1 내지 MP4), n-채널 FET들(MN1 내지 MN7), 및 커패시터(CL)를 포함한다.
p-채널 FET들(MP1 내지 MP4)의 소스는, 포지티브 전원 레일(Vdd)에 전기적으로 커플링되며, p-채널 FET들 (MP2 내지 MP4)의 게이트는 p-채널 FET들(MP1 및 MP2)의 드레인에, 그리고 n-채널 FET(MN4)의 드레인에 전기적으로 커플링된다.
p-채널 FET(MP1)의 게이트는 n-채널 FET (MN1) 의 게이트에 전기적으로 커플링되며, 이 둘 양자는 제어 신호(EN)를 수신하도록 구성된다.
p-채널 FET(MP3)의 드레인은 n-채널 FET (MN5)의 드레인에, 그리고 n-채널 FET들(MN5 및 MN6)의 게이트에 전기적으로 커플링된다. p-채널 FET(MP4)의 드레인은 n-채널 FET들(MN6 및 MN7)의 드레인에, 그리고 커패시터(CL)의 제1 단에 전기적으로 커플링된다.
전류 생성기(602)는 포지티브 전원 레일(Vdd)과 n-채널 FET(MN1)의 드레인 사이에 커플링된다. n-채널 FET(MN1)의 소스는 n-채널 FET들(MN2 및 MN3)의 드레인 및 n-채널 FET들(MN3 및 MN4)의 게이트에 전기적으로 커플링된다. n-채널 FET들(MN2 및 MN7)의 게이트는 제어 신호(ENB)(예를 들어, 제어 신호(EN)의 컴플리먼트)를 수신하도록 구성된다. n-채널 FET들(MN2 내지 MN7)의 드레인은 물론 커패시터(CL)의 제 2 단은 접지 전위에 있을 수 있는 네거티브 전원 레일(Vss)에 전기적으로 커플링된다.
동작 시에, 램프 생성기(600)는 제어 신호(EN)가 로우 로직 레벨에 있고 제어 신호(ENB)가 하이 로직 레벨에 있을 때 디스에이블링된다. 로우 로직 레벨에 있는 제어 신호(EN)는 n-채널 FET(MN1)를 턴 오프시켜 n-채널 FET(MN3)를 통하여, 그 결과 n-채널 FET(MN3)와의 미러 구성으로 인해 n-채널 FET(MN4)를 통하여 전류가 흐르는 것을 막는다. 또한, 로우 로직 레벨에 있는 제어 신호(EN)는 p-채널 FET(MP1)를 턴 온시키며, 이는 Vdd 를 p-채널 FET들(MP2 내지 MP4)의 게이트에 커플링하여 이들 FET 들을 턴 오프시킨다. 하이 로직 레벨에 있는 제어 신호(ENB)는 n-채널 FET들(MN2 및 MN7)을 턴 온시켜, n-채널 FET들(MN3, MN4, MN5 및 MN6)의 각각의 드레인을 접지시켜 이들 트랜지스터들을 통한 누전을 저감 또는 제거한다. 따라서, 전류(I0 내지 I4)는 램프 생성기(600)가 디스에이블링될 때 실질적으로 0 이다.
제어 신호(EN)가 하이 로직 레벨로 전이되고 제어 신호(ENB)가 로우 로직 레벨로 전이될 때, 램프 생성기(600)는 인에이블링된다. 하이 로직 레벨에 있는 제어 신호(EN)는 n-채널 FET(MN1)를 턴 온시키고 p-채널 FET(MP1)를 턴 오프시킨다. 로우 로직 레벨에 있는 제어 신호(ENB)는 MN2 및 MN7 을 턴 오프시킨다. n-채널 FET(MN1)의 턴 온은 전류 소스(602)를 n-채널 FET(MN3)의 드레인에 전기적으로 커플링하고, 트랜지스터 MN2 의 턴 오프는 n-채널 FET(MN3)의 단락 또는 바이패싱을 제거한다. 이것은 n-채널 FET들(MN1 및 MN3)을 통하여 전류 I0 가 전류 소스(602)로부터 Vss 레일로 흐르는 것을 허용한다. 이 전류는 또한 n-채널 FET(MN4)가 전류(I1)를 전도하는 것을 허용한다.
한편, 도 4a에서, 증폭기(A1)의 dc 출력과, 버퍼(A2)의 dc 출력이 같지 않아, 전원 온시, 증폭기(A1)의 출력단(VOUT)의 전압이 급격이 변경될 수 있다.
도 4b에서 t1인 경우, 출력단(VOUT)의 전압은 그라운드 전압일 수 있다.
다음, 도 4b에서 t2인 경우, 출력단(VOUT)의 전압은, 다음의 수학식 1과 같을 수 있다.
[수학식 1]
Figure PCTKR2020002876-appb-I000001
다음, 도 4b에서 t3인 경우, 출력단(VOUT)의 전압은, 다음의 수학식 2와 같을 수 있다.
[수학식 2]
Figure PCTKR2020002876-appb-I000002
한편, 도 4b에서 t4인 경우, 출력단(VOUT)의 전압은, 다음의 수학식 2와 같을 수 있다.
[수학식 3]
Figure PCTKR2020002876-appb-I000003
수학식 1 내지 3을 종합하여 보면, t2에서 t3 사이에, 증폭기(A1)의 dc 출력과, 버퍼(A2)의 dc 출력이 같지 않음에 따라, 팝 노이즈가 발생할 수 있다.
구체적으로, t2에서, 램프 발생기(RGE)와 M1 스위치에 의해 급격한 변화가 억제되나, t3에서, 증폭기(A1)이 켜지면서, Vos1의 동작이 추가되므로, 출력단(VOUT)의 전압이 급격하게 변하므로 팝 노이즈가 발생하게 된다.
한편, t4에서는, 정상적인 동작을 진행하며, Vctl2, 스위치(M3), 스위치(M4)에 의해, 급격한 변화가 제한된다.
한편, 증폭기(A1)의 입력단에 배치되는 스위치(M3), 스위치(M4)의 트랜지스터의 사이즈가 커야, 고조파 왜곡(THD을 저감할 수 있게 된다.
그러나, 스위치(M3), 스위치(M4)의 트랜지스터의 사이즈가 커지게 되면, 출력단(VOUT)의 전압이 급격하게 변하므로 팝 노이즈가 발생하게 되는 문제가 있다.
한편, 도 4c의 램프 발생기(RGE) 내의 스위치(MM6), 스위치(MM7)의 Mnos의 누설(leakeage) 문제가 발생되어, 램프 발생기(RGE)의 출력전류(Iout)를 제대로 만들지 못하는 경우가 발생될 수 있다.
또한, 도 4c의 Vctl전압이 Vdd까지 상승하지 못하여, 이에 따라, 스위치(M3), 스위치(M4), 스위치(M1)의 저항(Rds)이 증가하게 된다. 즉, 스위치(M3), 스위치(M4), 스위치(M1)의 드레인 소스 저항이 증가하게 된다.
이러한 도 4a 내지 도 4c의 문제점 등을 해결하기 위해, 본 발명에서는, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있는 신호 처리 장치를 제안한다. 또한, 본 발명에서는, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈가 저감된 신호 처리 장치를 제안한다. 이에 대해서는, 도 5 이하를 참조하여 기술한다.
도 5는 본 발명의 일 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
도면을 참조하면, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기(514)와, 증폭기(514)의 출력 신호에 기초하여, 오디오 출력 신호(VOUT)를 출력하는 출력 구동부(516)와, 전원 온에 따라, 기준 전압(VREF)을 출력하는 기준 전압 출력부(525)와, 전원 온 이후, 증폭기(514)의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호(HPOUT_pre)를 출력하는 프리(pre) 출력 구동부(520)와, 출력 구동부(516)의 출력단과 프리 출력 구동부(520)의 출력단 사이에 배치되는, 제1 스위칭 장치(SW1)를 포함하며, 전원 온에 따라, 제1 스위칭 장치(SW1)의 턴 온 이후, 출력 구동부(516)가 동작한다.
한편, 도 5의 오디오 출력 신호(VOUT)는, 오디오 출력부(185)에 구비되는 커플링 커패시터(C1), 커플링 저항(RLOAD)으로 출력될 수 있다.
도 4a 등과 달리, 오디오 출력 신호(VOUT)를 피드백하여 기준 전압으로 활용하지 않고, 프리 출력 구동부(520)를 이용하여, 오프셋(예를 들어, Vos1, Vos2)을 미리 반영함으로써, 오디오 출력 신호(VOUT)가 오프셋에 의해 급격하게 바뀌지 않게 된다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다. 또한, 오프셋 전압을 미리 보상함으로써, 출력 구동부(516)의 출력단의 전압이 오프셋에 의해 급격히 바뀌는 것을 방지할 수 있게 된다.
한편, 전원 온에 따라, 제1 스위칭 장치(SW1)의 램프 온 동작 이후, 출력 구동부(516)가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 출력 구동부(516)의 입력단에 접속되는 제2 스위칭 장치(SW2)를 더 포함하고, 전원 온에 따른, 제1 스위칭 장치(SW1)의 턴 온 이후, 제2 스위칭 장치(SW2)가 턴 온되어, 디퍼렌셜(differential) 신호가 증폭기(514)로 전달되고, 증폭기(514)의 증폭 동작에 따라 출력되는 증폭기(514)의 출력 신호에 기초하여, 출력 구동부(516)는, 오디오 출력 신호(VOUT)를 출력할 수 있다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
특히, 제2 스위칭 장치(SW2)에 의해, 제1 입력단(VINN)과 제2 입력단(VINNP)의 오프셋(offset)에의해 팝 노이즈가 발생하는 것을 방지하고, 입력 전압 전달시의 온 저항(Ron)을 낮추어 고조파 왜곡(THD)을 개선할 수 있게 된다.
한편, 제2 스위칭 장치(SW2)의 램프 온에 따라, 출력 구동부(516)가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 전원 온시 또는 전원 오프시, 증폭기(514), 출력 구동부(516), 프리 출력 구동부(520) 각각에 구동 제어 신호를 출력하는 온 오프 제어부(510)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 출력 구동부(516)와 증폭기(514)의 제1 입력단 사이에 배치되는 제1 피드백 회로(518)와, 프리 출력 구동부(520)와 증폭기(514)의 제2 입력단 사이에 배치되는 제2 피드백 회로(522)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
제1 피드백 회로(518)는 제1 저항 소자(R2a)를 포함할 수 있으며, 제2 피드백 회로(522)는, 제2 저항 소자(R2b)를 포함할 수 있다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 출력 구동부(516)와 증폭기(514)의 제1 입력단 사이에 배치되는 제1 피드백 회로(518)와, 프리 출력 구동부(520)와 증폭기(514)의 제2 입력단 사이에 배치되는 제2 피드백 회로(522)와 제3 스위칭 장치(SW3)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 일 실시예에 따른 신호 처리 장치(500)는, 증폭기(514)의 제1 입력단과 제2 입력단 중 제2 입력단에 기준 전압(VREF)을 출력하는 기준 전압 출력부(525)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 도 5의 신호 처리 장치(500)는, 도 2의 신호 처리부(170) 내에 구비될 수 있다. 또는, 도 3의 오디오 처리부(370) 내에 구비될 수 있다.
도 6 내지 도 7b는 도 5의 설명에 참조되는 도면이다.
먼저, 도 6은 도 5의 신호 처리 장치(500)의 각 회로 소자의 동작 파형을 도시한 도면이다.
도면을 참조하면, VDDA는 동작 전원을 나타내며, S_preDRV는 제3 스위칭 장치(SW3)의 게이트 구동 신호를 나타내며, PDB_REF는 기준 전압 출력부(525)에 인가되는 구동 제어 신호를 나타내며, PDB_HPAMP는 증폭기(514)에 인가되는 구동 제어 신호를 나타내며, PDB_preDRV는 프리 출력 구동부(520)에 인가되는 구동 제어 신호를 나타내며, SW_CTRL1은 제1 스위칭 장치(SW1)에 인가되는 제1 게이트 구동 신호를 나타내며, SW_CTRL2은 제2 스위칭 장치(SW2)에 인가되는 제2 게이트 구동 신호를 나타내며, PDB_DRV는 출력 구동부(516)에 인가되는 구동 제어 신호를 나타내며, VREF는 기준 전압의 파형을 나타내며, VOUT는 오디오 출력 신호의 파형을 나타내며, VLOAD는 커플링 커패시터(C1)의 전압 파형을 나타내며, Audio digital은 입력되는 디퍼렌셜(differential) 신호를 나타낼 수 있다.
도 6을 참조하면, t2에 전원이 온 되며, 전원이 온되기 전인, t1시점에, VDDA와 S_preDRV의 레벨이 상승한다.
다음, t2에 전원이 온되는 경우, PDB_REF, PDB_HPAMP, PDB_preDRV의 레벨이 상승하며, 이에 따라, VREF의 레벨이 상승한다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨 상승 이후, 제1 스위칭 장치(SW1)의 게이트 단자에 입력되는 제1 게이트 구동 신호(SW_CTRL1)는, 제1 레벨(LV1)로 상승하는 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨(LV1)을 유지하는 제1 레벨 유지 구간(Ps1), 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 포함할 수 있다.
t4에서 t5 사이에, 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨 유지 구간(Ps1)이 포함되며, t5에서 t6 사이에, 제2 레벨 유지 구간(Ps2)이 포함될 수 있다.
특히, 제1 레벨 유지 구간(Ps1) 이후, 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 구현함으로써, 누설(leakeage)에 의한, VDDA 전압까지 상승 못하는 점을 개선하여, VDDA 전압까지 상승하게 된다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
한편, 제1 레벨 유지 구간 동안, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨은, 출력 구동부(516)에서 출력되는 오디오 출력 신호(VOUT)의 레벨 보다 작으며, 제2 레벨 유지 구간(Ps2) 동안, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨은, 출력 구동부(516)에서 출력되는 오디오 출력 신호(VOUT)의 레벨과 동일할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨 상승에 따라, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨이 증가할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨이 상승하고, 제1 스위칭 장치(SW1)의 턴 온 이후, 제2 스위칭 장치(SW2)의 게이트 단자에 입력되는 제2 게이트 구동 신호(SW_CTRL2)는, 제1 레벨(LV1)로 상승하는 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨(LV1)을 유지하는 제1 레벨 유지 구간(Ps1), 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 포함할 수 있다.
t6에서 t7 사이에, 제2 게이트 구동 신호(SW_CTRL2)의 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨 유지 구간(Ps1)이 포함되며, t7에서 t8 사이에, 제2 게이트 구동 신호(SW_CTRL2)의 제2 레벨 유지 구간(Ps2)이 포함될 수 있다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
한편, 제2 스위칭 장치(SW2)의 제2 레벨 유지 구간(Ps2)(t7~t8)이, 제1 스위칭 장치(SW1)의 제2 레벨 유지 구간(Ps2)(t5~t6) 보다 더 길다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 제2 게이트 구동 신호(SW_CTRL2)의 제2 레벨 유지 구간(t7~t8) 동안, 출력 구동부(516)는, 레벨 가변되는 오디오 출력 신호(VOUT)를 출력하며, 제2 게이트 구동 신호(SW_CTRL2)의 제1 레벨 유지 구간(Ps1)(t6~t7) 동안, 출력 구동부(516)는, 레벨 가변되는 오디오 출력 신호(VOUT)를 출력하지 않는다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 도 6에서의 t1 내지 t3 동안, 오디오 출력 신호(VOUT)의 전압은 그라운드 전압일 수 있다.
한편, t4에서의 오디오 출력 신호(VOUT)는, 다음의 수학식 4로 나타날 수 있다.
[수학식 4]
Figure PCTKR2020002876-appb-I000004
한편, t5 내지 t7에서, 오디오 출력 신호(VOUT)는, 보상 신호(HPOUT_pre)의 레벨과 같을 수 있다.
한편, t7에서의 오디오 출력 신호(VOUT)는, 다음의 수학식 5로 나타날 수 있다.
[수학식 5]
Figure PCTKR2020002876-appb-I000005
도 7a는 도 6의 VDDA, SW_CTRL1, SW_CTRL2, VOUT, VLOAD 파형을 도시한 도면이다.
도면을 참조하면, VOUT의 하이 레벨 구간인 Arm1, VLOAD의 하이 레벨 구간인 Arm2는 도 7b의 파형과 같이 확대되어 표시될 수 있다.
도 7b를 참조하면, VOUT의 하이 레벨 구간인 Arm1 파형과, VLOAD의 하이 레벨 구간인 Arm2 파형에서, t5, t6, t7, t8 시점에, 약간의 피크가 나타나나, 이는, VOUT의 하이 레벨 또는 VLOAD의 하이 레벨의 대략 수 배 이내의 값으로서, 팝 노이즈 발생과는 관련 없게 된다.
따라서, 본 발명의 실시예에 따른 도 5의 신호 처리 장치(500)와 도 6의 동작 파형 등에 따르면, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
도 8은 본 발명의 다른 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
도면을 참조하면, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 도 5의 신호 처리 장치(500)와 유사하나, 램프 신호 생성기(820) 등을 더 구비하는 것에 그 차이가 있다.
본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기(514)와, 증폭기(514)의 출력 신호에 기초하여, 오디오 출력 신호(VOUT)를 출력하는 출력 구동부(516)와, 전원 온에 따라, 기준 전압(VREF)을 출력하는 기준 전압 출력부(525)와, 전원 온 이후, 증폭기(514)의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호(HPOUT_pre)를 출력하는 프리(pre) 출력 구동부(520)와, 출력 구동부(516)의 출력단과 프리 출력 구동부(520)의 출력단 사이에 배치되는, 제1 스위칭 장치(SW1)를 포함하며, 전원 온에 따라, 제1 스위칭 장치(SW1)의 턴 온 이후, 출력 구동부(516)가 동작한다.
한편, 도 8의 오디오 출력 신호(VOUT)는, 오디오 출력부(185)에 구비되는 커플링 커패시터(C1), 커플링 저항(RLOAD)으로 출력될 수 있다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 램프 신호를 생성하여 출력하는 램프 신호 생성기(820)와, 램프 신호 생성기(820)와 제1 스위칭 장치(SW1) 사이에 배치되며, 제1 스위칭 장치(SW1)의 게이트 단자에 입력되는 제1 게이트 구동 신호(SW_CTRL1)가 제1 레벨(LV1) 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치(SW4)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 램프 신호를 생성하여 출력하는 램프 신호 생성기(820)와, 램프 신호 생성기(820)와 제1 스위칭 장치(SW1) 사이에 배치되며, 제1 스위칭 장치(SW1)의 게이트 단자에 입력되는 제1 게이트 구동 신호(SW_CTRL1)가 제1 레벨(LV1) 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치(SW4)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
도 4a 등과 달리, 오디오 출력 신호(VOUT)를 피드백하여 기준 전압으로 활용하지 않고, 프리 출력 구동부(520)를 이용하여, 오프셋(예를 들어, Vos1, Vos2)을 미리 반영함으로써, 오디오 출력 신호(VOUT)가 오프셋에 의해 급격하게 바뀌지 않게 된다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다. 또한, 오프셋 전압을 미리 보상함으로써, 출력 구동부(516)의 출력단의 전압이 오프셋에 의해 급격히 바뀌는 것을 방지할 수 있게 된다.
한편, 전원 온에 따라, 제1 스위칭 장치(SW1)의 램프 온 동작 이후, 출력 구동부(516)가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 출력 구동부(516)의 입력단에 접속되는 제2 스위칭 장치(SW2)를 더 포함하고, 전원 온에 따른, 제1 스위칭 장치(SW1)의 턴 온 이후, 제2 스위칭 장치(SW2)가 턴 온되어, 디퍼렌셜(differential) 신호가 증폭기(514)로 전달되고, 증폭기(514)의 증폭 동작에 따라 출력되는 증폭기(514)의 출력 신호에 기초하여, 출력 구동부(516)는, 오디오 출력 신호(VOUT)를 출력할 수 있다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
특히, 제2 스위칭 장치(SW2)에 의해, 제1 입력단(VINN)과 제2 입력단(VINNP)의 오프셋(offset)에의해 팝 노이즈가 발생하는 것을 방지하고, 입력 전압 전달시의 온 저항(Ron)을 낮추어 고조파 왜곡(THD)을 개선할 수 있게 된다.
한편, 제2 스위칭 장치(SW2)의 램프 온에 따라, 출력 구동부(516)가 동작할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 출력 구동부(516)와 증폭기(514)의 제1 입력단 사이에 배치되는 제1 저항 소자(R2a)와, 프리 출력 구동부(520)와 증폭기(514)의 제2 입력단 사이에 배치되는 제2 저항 소자(R2b)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 출력 구동부(516)와 증폭기(514)의 제1 입력단 사이에 배치되는 제1 저항 소자(R2a)와, 프리 출력 구동부(520)와 증폭기(514)의 제2 입력단 사이에 배치되는 제2 저항 소자(R2b)와 제3 스위칭 장치(SW3)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 본 발명의 다른 실시예에 따른 신호 처리 장치(800)는, 증폭기(514)의 제1 입력단과 제2 입력단 중 제2 입력단에 기준 전압(VREF)을 출력하는 기준 전압 출력부(525)를 더 포함할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 도 8의 신호 처리 장치(800)는, 도 2의 신호 처리부(170) 내에 구비될 수 있다. 또는, 도 3의 오디오 처리부(370) 내에 구비될 수 있다.
도 9는 도 8의 신호 처리 장치(800)의 각 회로 소자의 동작 파형을 도시한 도면이다.
도면을 참조하면, VDDA는 동작 전원을 나타내며, S_preDRV는 제3 스위칭 장치(SW3)의 게이트 구동 신호를 나타내며, PDB_REF는 기준 전압 출력부(525)에 인가되는 구동 제어 신호를 나타내며, PDB_HPAMP는 증폭기(514)에 인가되는 구동 제어 신호를 나타내며, PDB_preDRV는 프리 출력 구동부(520)에 인가되는 구동 제어 신호를 나타내며, PDB_RAMP는 프리 출력 구동부(520)에 인가되는 구동 제어 신호를 나타내며, 램프 신호 생성기(820)에 인가되는 구동 제어 신호를 나타내며, EN1은 스위칭 소자(EN1)의 구동 파형을 나타내며, EN4는 스위칭 소자(EN4)의 구동 파형을 나타내며, SW_CTRL1은 제1 스위칭 장치(SW1)에 인가되는 제1 게이트 구동 신호를 나타내며, EN2은 스위칭 소자(EN2)의 구동 파형을 나타내며, EN3은 스위칭 소자(EN3)의 구동 파형을 나타내며, SW_CTRL2은 제2 스위칭 장치(SW2)에 인가되는 제2 게이트 구동 신호를 나타내며, PDB_DRV는 출력 구동부(516)에 인가되는 구동 제어 신호를 나타내며, VREF는 기준 전압의 파형을 나타내며, VOUT는 오디오 출력 신호의 파형을 나타내며, VLOAD는 커플링 커패시터(C1)의 전압 파형을 나타내며, Audio digital은 입력되는 디퍼렌셜(differential) 신호를 나타낼 수 있다.
도 9를 참조하면, t2에 전원이 온 되며, 전원이 온되기 전인, t1시점에, VDDA와 S_preDRV의 레벨이 상승한다.
다음, t2에 전원이 온되는 경우, PDB_REF, PDB_HPAMP, PDB_preDRV의 레벨이 상승하며, 이에 따라, VREF의 레벨이 상승한다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨 상승 이후, 제1 스위칭 장치(SW1)의 게이트 단자에 입력되는 제1 게이트 구동 신호(SW_CTRL1)는, 제1 레벨(LV1)로 상승하는 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨(LV1)을 유지하는 제1 레벨 유지 구간(Ps1), 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 포함할 수 있다.
t4에서 t5 사이에, 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨 유지 구간(Ps1)이 포함되며, t5에서 t6 사이에, 제2 레벨 유지 구간(Ps2)이 포함될 수 있다.
특히, 제1 레벨 유지 구간(Ps1) 이후, 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 구현함으로써, 누설(leakeage)에 의한, VDDA 전압까지 상승 못하는 점을 개선하여, VDDA 전압까지 상승하게 된다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
한편, 제1 레벨 유지 구간 동안, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨은, 출력 구동부(516)에서 출력되는 오디오 출력 신호(VOUT)의 레벨 보다 작으며, 제2 레벨 유지 구간(Ps2) 동안, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨은, 출력 구동부(516)에서 출력되는 오디오 출력 신호(VOUT)의 레벨과 동일할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨 상승에 따라, 프리 출력 구동부(520)에서 출력되는 보상 신호(HPOUT_pre)의 레벨이 증가할 수 있다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, t2 시점의 전원 온에 따라, 기준 전압 출력부(525)에서 출력되는 기준 전압의 레벨이 상승하고, 제1 스위칭 장치(SW1)의 턴 온 이후, 제2 스위칭 장치(SW2)의 게이트 단자에 입력되는 제2 게이트 구동 신호(SW_CTRL2)는, 제1 레벨(LV1)로 상승하는 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨(LV1)을 유지하는 제1 레벨 유지 구간(Ps1), 및 제1 레벨(LV1) 보다 큰 제2 레벨(LV2)을 유지하는 제2 레벨 유지 구간(Ps2)을 포함할 수 있다.
t6에서 t7 사이에, 제2 게이트 구동 신호(SW_CTRL2)의 제1 레벨(LV1) 상승 구간(Pr1), 제1 레벨 유지 구간(Ps1)이 포함되며, t7에서 t8 사이에, 제2 게이트 구동 신호(SW_CTRL2)의 제2 레벨 유지 구간(Ps2)이 포함될 수 있다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 누설 전류에 따라, 하강하는 게이트 구동 신호의 레벨을 제2 레벨(LV2)까지 상승시킬 수 있게 된다.
한편, 제2 스위칭 장치(SW2)의 제2 레벨 유지 구간(Ps2)(t7~t8)이, 제1 스위칭 장치(SW1)의 제2 레벨 유지 구간(Ps2)(t5~t6) 보다 더 길다. 이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다.
한편, 제2 게이트 구동 신호(SW_CTRL2)의 제2 레벨 유지 구간(t7~t8) 동안, 출력 구동부(516)는, 레벨 가변되는 오디오 출력 신호(VOUT)를 출력하며, 제2 게이트 구동 신호(SW_CTRL2)의 제1 레벨 유지 구간(Ps1)(t6~t7) 동안, 출력 구동부(516)는, 레벨 가변되는 오디오 출력 신호(VOUT)를 출력하지 않는다.
이에 따라, 전원 온 시의 팝 노이즈 저감 및 고조파 왜곡을 저감할 수 있게 된다. 또한, 전원 온 시의 팝 노이즈 저감 및 회로 사이즈의 저감이 가능하게 된다.
한편, 도 9에서의 t1 내지 t3 동안, 오디오 출력 신호(VOUT)의 전압은 그라운드 전압일 수 있다.
한편, t4에서의 오디오 출력 신호(VOUT)는, 다음의 수학식 6로 나타날 수 있다.
[수학식 6]
Figure PCTKR2020002876-appb-I000006
여기서, R1은, R1a, R1b로서 동일한 경우를 나타내며, R2은, R2a, R2b로서 동일한 경우를 나타낼 수 있다.
한편, t5 내지 t7에서, 오디오 출력 신호(VOUT)는, 보상 신호(HPOUT_pre)의 레벨과 같을 수 있다.
한편, t7에서의 오디오 출력 신호(VOUT)는, 다음의 수학식 7로 나타날 수 있다.
[수학식 7]
Figure PCTKR2020002876-appb-I000007
여기서, R1은, R1a, R1b로서 동일한 경우를 나타내며, R2은, R2a, R2b로서 동일한 경우를 나타낼 수 있다.
도 10은 본 발명의 다른 실시예에 따른 신호 처리 장치를 도시한 회로도이다.
도면을 참조하면, 본 발명의 다른 실시예에 따른 신호 처리 장치(1000)는, 입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기(1010)와, 증폭기(1010)의 출력 신호에 기초하여, 오디오 출력 신호(VOUT)를 출력하는 출력 구동부(1020)와, 전원 온 이후, 증폭기(514)의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호(HPOUT_pre)를 출력하는 프리 출력 구동부(1030)를 구비할 수 있다.
특히, 신호 처리 장치(1000) 내의 증폭기(1010)와, 출력 구동부(1020)와, 프리 출력 구동부(1030)가 동일한 회로 기판에 구현될 수 있다.
한편, 도 10의 증폭기(1010)는, 커런트 회로(1040)에 의해 구현될 수 있다
이상에서는 본 발명의 바람직한 실시예에 대하여 도시하고 설명하였지만, 본 발명은 상술한 특정의 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진자에 의해 다양한 변형실시가 가능한 것은 물론이고, 이러한 변형실시들은 본 발명의 기술적 사상이나 전망으로부터 개별적으로 이해되어져서는 안될 것이다.

Claims (17)

  1. 신호 처리에 의해 오디오 출력 신호를 출력하는 신호 처리 장치에 있어서,
    입력되는 디퍼렌셜(differential) 신호에 기초하여, 증폭을 수행하는 증폭기;
    상기 증폭기의 출력 신호에 기초하여, 상기 오디오 출력 신호를 출력하는 출력 구동부;
    전원 온에 따라, 기준 전압을 출력하는 기준 전압 출력부;
    상기 전원 온 이후, 상기 증폭기의 출력 신호에 기초하여, 오프셋 전압을 미리 보상하여 보상 신호를 출력하는 프리 출력 구동부;
    상기 출력 구동부의 출력단과 상기 프리 출력 구동부의 출력단 사이에 배치되는, 제1 스위칭 장치;를 포함하고,
    상기 전원 온에 따라, 상기 제1 스위칭 장치의 턴 온 이후, 상기 출력 구동부가 동작하는 것을 특징으로 하는 신호 처리 장치.
  2. 제1항에 있어서,
    상기 전원 온에 따라, 상기 제1 스위칭 장치의 램프 온 동작 이후, 상기 출력 구동부가 동작하는 것을 특징으로 하는 신호 처리 장치.
  3. 제1항에 있어서,
    상기 전원 온에 따라, 상기 기준 전압 출력부에서 출력되는 상기 기준 전압의 레벨 상승 이후, 상기 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 상기 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 상기 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함하는 것을 특징으로 하는 신호 처리 장치.
  4. 제3항에 있어서,
    상기 제1 레벨 유지 구간 동안, 상기 프리 출력 구동부에서 출력되는 상기 보상 신호의 레벨은, 상기 출력 구동부에서 출력되는 상기 오디오 출력 신호의 레벨 보다 작으며,
    상기 제2 레벨 유지 구간 동안, 상기 프리 출력 구동부에서 출력되는 상기 보상 신호의 레벨은, 상기 출력 구동부에서 출력되는 상기 오디오 출력 신호의 레벨과 동일한 것을 특징으로 하는 신호 처리 장치.
  5. 제1항에 있어서,
    상기 전원 온에 따라, 상기 기준 전압 출력부에서 출력되는 상기 기준 전압의 레벨 상승에 따라, 상기 프리 출력 구동부에서 출력되는 상기 보상 신호의 레벨이 증가하는 것을 특징으로 하는 신호 처리 장치.
  6. 제1항에 있어서,
    상기 출력 구동부의 입력단에 접속되는 제2 스위칭 장치;를 더 포함하고,
    상기 전원 온에 따른, 상기 제1 스위칭 장치의 턴 온 이후, 상기 제2 스위칭 장치가 턴 온되어, 상기 디퍼렌셜(differential) 신호가 상기 증폭기로 전달되고, 상기 증폭기의 증폭 동작에 따라 출력되는 상기 증폭기의 출력 신호에 기초하여, 상기 출력 구동부는, 상기 오디오 출력 신호를 출력하는 것을 특징으로 하는 신호 처리 장치.
  7. 제6항에 있어서,
    상기 제2 스위칭 장치의 램프 온에 따라, 상기 출력 구동부가 동작하는 것을 특징으로 하는 신호 처리 장치.
  8. 제6항에 있어서,
    상기 전원 온에 따라, 상기 기준 전압 출력부에서 출력되는 상기 기준 전압의 레벨이 상승하고, 상기 제1 스위칭 장치의 턴 온 이후, 상기 제2 스위칭 장치의 게이트 단자에 입력되는 제2 게이트 구동 신호는, 제1 레벨로 상승하는 제1 레벨 상승 구간, 상기 제1 레벨을 유지하는 제1 레벨 유지 구간, 및 상기 제1 레벨 보다 큰 제2 레벨을 유지하는 제2 레벨 유지 구간을 포함하는 것을 특징으로 하는 신호 처리 장치.
  9. 제8항에 있어서,
    상기 제2 스위칭 장치의 상기 제2 레벨 유지 구간이, 상기 제1 스위칭 장치의 상기 제2 레벨 유지 구간 보다 더 긴 것을 특징으로 하는 신호 처리 장치.
  10. 제8항에 있어서,
    상기 제2 게이트 구동 신호의 상기 제2 레벨 유지 구간 동안, 상기 출력 구동부는, 상기 오디오 출력 신호를 출력하며,
    상기 제2 게이트 구동 신호의 상기 제1 레벨 유지 구간 동안, 상기 출력 구동부는, 레벨 가변되는 상기 오디오 출력 신호를 출력하지 않는 것을 특징으로 하는 신호 처리 장치.
  11. 제1항에 있어서,
    상기 전원 온시 또는 전원 오프시, 상기 증폭기, 상기 출력 구동부, 상기 프리 출력 구동부 각각에 구동 제어 신호를 출력하는 온 오프 제어부;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  12. 제1항에 있어서,
    상기 출력 구동부와 상기 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자;
    상기 프리 출력 구동부와 상기 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  13. 제1항에 있어서,
    상기 출력 구동부와 상기 증폭기의 제1 입력단 사이에 배치되는 제1 저항 소자;
    상기 프리 출력 구동부와 상기 증폭기의 제2 입력단 사이에 배치되는 제2 저항 소자와 제3 스위칭 장치;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  14. 제1항에 있어서,
    상기 증폭기의 제1 입력단과 제2 입력단 중 상기 제2 입력단에 기준 전압을 출력하는 기준 전압 출력부;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  15. 제2항에 있어서,
    램프 신호를 생성하여 출력하는 램프 신호 생성기;
    상기 램프 신호 생성기와, 상기 제1 스위칭 장치 사이에 배치되며, 상기 제1 스위칭 장치의 게이트 단자에 입력되는 제1 게이트 구동 신호가 제1 레벨 및 상기 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제4 스위칭 장치;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  16. 제7항에 있어서,
    램프 신호를 생성하여 출력하는 램프 신호 생성기;
    상기 램프 신호 생성기와, 상기 제2 스위칭 장치 사이에 배치되며, 상기 제2 스위칭 장치의 게이트 단자에 입력되는 제2 게이트 구동 신호가 제1 레벨 및 상기 제1 레벨 보다 큰 제2 레벨을 순차적으로 가지도록, 스위칭하는 제5 스위칭 장치;를 더 포함하는 것을 특징으로 하는 신호 처리 장치.
  17. 디스플레이;
    제1항 내지 제16항 중 어느 한 항의 신호 처리 장치를 포함하는 것을 특징으로 하는 영상표시장치.
PCT/KR2020/002876 2020-02-28 2020-02-28 신호 처리 장치 및 이를 구비하는 영상표시장치 WO2021172630A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US17/802,854 US20230283246A1 (en) 2020-02-28 2020-02-28 Signal processing device and image display apparatus including the same
PCT/KR2020/002876 WO2021172630A1 (ko) 2020-02-28 2020-02-28 신호 처리 장치 및 이를 구비하는 영상표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/KR2020/002876 WO2021172630A1 (ko) 2020-02-28 2020-02-28 신호 처리 장치 및 이를 구비하는 영상표시장치

Publications (1)

Publication Number Publication Date
WO2021172630A1 true WO2021172630A1 (ko) 2021-09-02

Family

ID=77491106

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2020/002876 WO2021172630A1 (ko) 2020-02-28 2020-02-28 신호 처리 장치 및 이를 구비하는 영상표시장치

Country Status (2)

Country Link
US (1) US20230283246A1 (ko)
WO (1) WO2021172630A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002354571A (ja) * 2001-05-08 2002-12-06 Lg Electronics Inc 音声ミューティング回路
US20050285671A1 (en) * 2004-06-23 2005-12-29 Chun-Hung Chang Amplifier circuit with reduced power-off transients and method thereof
JP2007214633A (ja) * 2006-02-07 2007-08-23 Matsushita Electric Ind Co Ltd ポップノイズ低減回路
US20100321112A1 (en) * 2009-06-19 2010-12-23 Conexant Systems, Inc. Anti-Pop Circuit
KR20130006424A (ko) * 2009-11-30 2013-01-16 에스티 에릭슨 에스에이 디바이스 내의 팝업 노이즈 감소

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002354571A (ja) * 2001-05-08 2002-12-06 Lg Electronics Inc 音声ミューティング回路
US20050285671A1 (en) * 2004-06-23 2005-12-29 Chun-Hung Chang Amplifier circuit with reduced power-off transients and method thereof
JP2007214633A (ja) * 2006-02-07 2007-08-23 Matsushita Electric Ind Co Ltd ポップノイズ低減回路
US20100321112A1 (en) * 2009-06-19 2010-12-23 Conexant Systems, Inc. Anti-Pop Circuit
KR20130006424A (ko) * 2009-11-30 2013-01-16 에스티 에릭슨 에스에이 디바이스 내의 팝업 노이즈 감소

Also Published As

Publication number Publication date
US20230283246A1 (en) 2023-09-07

Similar Documents

Publication Publication Date Title
WO2019035657A1 (en) IMAGE DISPLAY APPARATUS
WO2019039634A1 (ko) 영상표시장치
WO2020139018A2 (en) Signal processing device and image display apparatus including the same
WO2022177043A1 (ko) 디스플레이 장치
WO2021040447A1 (en) Image display apparatus
WO2019078542A1 (en) IMAGE DISPLAY APPARATUS
WO2020139017A1 (en) Image display apparatus
WO2020060186A1 (ko) 영상표시장치
WO2020235698A1 (ko) 유기 발광 다이오드 표시 장치
WO2019098513A1 (ko) 디스플레이 장치 및 그 제어 방법
WO2022025343A1 (en) Organic light-emitting diode display device and operating method thereof
WO2018097504A2 (en) Electronic device and method for updating channel map thereof
WO2017164608A1 (en) Image display apparatus
WO2020138962A1 (ko) 영상표시장치
WO2021172630A1 (ko) 신호 처리 장치 및 이를 구비하는 영상표시장치
WO2019078541A1 (en) IMAGE DISPLAY APPARATUS
WO2021221192A1 (ko) 디스플레이 장치, 및 이를 구비하는 영상표시장치
WO2020060187A1 (ko) 영상표시장치
WO2022075586A1 (ko) 물리적 복제 방지 장치, 및 이를 구비하는 신호처리장치, 영상표시장치
WO2020130233A1 (ko) 유기 발광 다이오드 표시 장치
WO2022045407A1 (ko) 신호처리장치 및 이를 구비하는 영상표시장치
WO2021221194A1 (ko) 신호 처리 장치 및 이를 구비하는 영상표시장치
WO2022114301A1 (ko) 영상표시장치
WO2022055005A1 (ko) 지연동기처리 장치 및 이를 구비하는 신호처리장치
WO2024101479A1 (ko) 디스플레이 장치 및 이를 구비하는 영상표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20920884

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20920884

Country of ref document: EP

Kind code of ref document: A1