WO2018124489A1 - 대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법 - Google Patents

대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법 Download PDF

Info

Publication number
WO2018124489A1
WO2018124489A1 PCT/KR2017/013388 KR2017013388W WO2018124489A1 WO 2018124489 A1 WO2018124489 A1 WO 2018124489A1 KR 2017013388 W KR2017013388 W KR 2017013388W WO 2018124489 A1 WO2018124489 A1 WO 2018124489A1
Authority
WO
WIPO (PCT)
Prior art keywords
tft
unit
screen display
tfts
defective
Prior art date
Application number
PCT/KR2017/013388
Other languages
English (en)
French (fr)
Inventor
이정노
유병욱
한철종
Original Assignee
전자부품연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전자부품연구원 filed Critical 전자부품연구원
Publication of WO2018124489A1 publication Critical patent/WO2018124489A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/70Testing, e.g. accelerated lifetime tests
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/861Repairing
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K99/00Subject matter not provided for in other groups of this subclass

Definitions

  • the present invention relates to a large-screen display technology, and more particularly, to a split-type TFT device structure for a large-screen display for improving yield in pixel design for active driving of a large-screen display, and a method of processing a defective TFT thereof.
  • the pixel area is large.
  • the amount of current increases in proportion to the screen area.
  • a large size of the TFT must be designed, which increases the probability of occurrence of TFT defects.
  • FIG. 1 is a view showing a TFT device structure of a conventional large screen display.
  • the TFT device structure T of a conventional large screen display is composed of a gate 10, a source 20, and a drain 30.
  • the TFT element structure T of the conventional large screen display is a single TFT having a channel having a width of W and a length of L.
  • the TFT element structure T is designed to be large with a single TFT, there is a high probability of pixel defects caused by foreign matters.
  • an object of the present invention is to provide a split-type TFT device structure for a large-screen display and a defective TFT processing method thereof in the pixel design of a large-screen display, which can improve the yield reduction due to the bad pixels.
  • Another object of the present invention is to provide a split-type TFT device structure for a large-screen display and a defective TFT processing method thereof, in which the pixel design of a large-screen display can use the remaining portions without using only the portion where the defective pixel is generated. .
  • the present invention provides a TFT device structure for a connected large screen display in which a plurality of unit TFTs are paralleled.
  • Each of the plurality of unit TFTs is electrically connected to a source / drain of another unit TFT in which a source / drain is neighboring, and shares a gate.
  • the number of the plurality of unit TFTs is two or more.
  • a width W of a channel is greater than a length L of a channel.
  • the plurality of unit TFTs may have a uniform channel width.
  • the present invention also provides a method of manufacturing a display device, comprising the steps of: manufacturing a TFT device structure for a connected large screen display in which a plurality of unit TFTs are paralleled; And releasing a parallel connection with the unit TFTs of the unit TFTs in which the defects occur, when there is a unit TFT in which the defects occur among the plurality of unit TFTs.
  • a method of manufacturing a display device comprising the steps of: manufacturing a TFT device structure for a connected large screen display in which a plurality of unit TFTs are paralleled; And releasing a parallel connection with the unit TFTs of the unit TFTs in which the defects occur, when there is a unit TFT in which the defects occur among the plurality of unit TFTs.
  • the source / drain of the unit TFT in which the defect is generated is disconnected from the source / drain of another neighboring TFT.
  • the present invention in the pixel design of a large-screen display, when the TFTs constituting the pixel are divided into a plurality of unit TFTs and connected in parallel with each other, and there is a unit TFT in which a defect occurs among the unit TFTs, a defect is generated. By releasing the parallel connection of only the TFTs, it is possible to prevent the TFTs from becoming defective pixels.
  • the yield fall by the bad pixel can be improved.
  • FIG. 1 is a view showing a TFT device structure of a conventional large screen display.
  • FIG. 2 is a view showing a structure of a split TFT device of a large screen display according to an exemplary embodiment of the present invention.
  • FIG. 3 is a diagram showing a processing method of a unit TFT in which a failure occurs in the split TFT device structure of the large-screen display of FIG. 2.
  • FIG. 2 is a view showing a structure of a split TFT device of a large screen display according to an exemplary embodiment of the present invention.
  • the divided TFT device structure (T; hereinafter referred to as a 'segmented TFT device structure') of the large-screen display according to the present embodiment is provided in plural.
  • the unit TFTs (T1, T2, ..., Tn) have a connected structure in parallel.
  • the plurality of unit TFTs (T1, T2, ..., Tn) includes the first unit TFT (T1), the second unit TFT (T2),... And an nth unit TFT (Tn).
  • the split TFT device structure T is implemented with a TFT having a width of W and a length of L as compared to the conventional TFT device structure T 'of FIG.
  • the unit TFTs (T1, T2, ..., Tn) having a width of W / n and a length of L are connected in parallel.
  • N is a natural number of 2 or more. That is, the number of the plurality of unit TFTs (T1, T2, ..., Tn) is two or more. Preferably, the number of the plurality of unit TFTs may be three to five.
  • the width W of the channel is larger than the length L of the channel.
  • the plurality of unit TFTs (T1, T2,..., Tn) may be designed to have a uniform channel width W / n.
  • Each of the plurality of unit TFTs (T1, T2, ..., Tn) is a source / drain (20, 30) of another unit TFT (T1, T2, ..., Tn) to which the source / drain (20, 30) is adjacent.
  • T1, T2, ..., Tn are electrically connected to and share the gate 10.
  • the reason why the TFT element structure T is implemented in the present embodiment is to solve the problem in that the TFT element structure is entirely processed as a defective pixel due to a defect in a part of the region.
  • the divided TFT element structure T since the divided TFT element structure T according to the present embodiment has a structure in which a plurality of unit TFTs (T1, T2, ..., Tn) are connected in parallel, the plurality of unit TFTs (T1, T2, ..., Tn) There may be a unit TFT in which failure occurs. In this case, by releasing the state in which the defective unit TFTs are connected in parallel, the split type TFT element structure T including the defective unit TFTs is driven by the remaining unit TFTs except for the defective unit TFTs. This is possible.
  • FIG. 3 is a diagram showing a processing method of a unit TFT T2 in which a failure occurs in the split TFT device structure T of the large-screen display of FIG. 2.
  • the defective TFT processing method of the split-type TFT element structure T for the large-screen display is a connected large-screen display TFT element in which a plurality of unit TFTs (T1, T2, ..., Tn) are paralleled. Manufacturing the structure T and, if there is a unit TFT (T2) in which a failure occurs among the plurality of unit TFTs (T1, T2, ..., Tn), another unit TFT of the unit TFT (T2) in which the failure has occurred And disconnecting the parallel connection.
  • the source / drain 20,30 of the unit TFT T2 in which the failure has occurred is disconnected from the source / drain 20,30 of the other unit TFT neighboring.
  • a method of disconnecting a laser cutting method may be used.
  • the second unit TFT is exemplified as the unit TFT (T2) in which the defect has occurred.
  • the entire structure of the divided TFT element structure including the defective unit TFTs can be solved as defective pixels, the yield according to the defective pixels in the pixel design of the large screen display can be solved. The degradation can be improved.
  • T1, T2,... , Tn unit TFT

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Ceramic Engineering (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명은 대화면 디스플레이용 분할형 TFT 소자 구조 및 그의 불량 TFT 처리 방법에 관한 것이다. 대화면 디스플레이의 화소 설계에 있어서, 본 발명은 화소를 구성하는 TFT를 복수의 단위 TFT로 분할하고 서로 병렬로 연결하고, 단위 TFT들 중에서 불량이 발생된 단위 TFT가 존재할 경우, 불량이 발생된 해당 TFT만의 병렬 연결을 해제함으로써, 해당 TFT가 불량화소가 되는 것을 방지할 수 있다. 따라서 대화면 디스플레이의 화소 설계에 있어서, 불량 화소에 따른 수율 저하를 개선할 수 있다.

Description

대화면 디스플레이용 분할형 TFT 소자 구조 및 그의 불량 TFT 처리 방법
본 발명은 대화면 디스플레이 기술에 관한 것으로, 더욱 상세하게는 대화면 디스플레이의 능동 구동을 위한 화소 설계에 있어서 수율을 높이기 위한 대화면 디스플레이용 분할형 TFT 소자 구조 및 그의 불량 TFT 처리 방법에 관한 것이다.
비디오 월, 퍼블릭 디스플레이 등과 같은 대화면 디스플레이의 경우, 화소 면적이 크다. 능동 매트릭스 전류 구동 방식의 경우, 화면 면적에 비례하여 전류량이 증가하게 된다. 이를 위해서 TFT의 크기를 크게 설계해야 하기 때문에, 이로 인해 TFT의 불량이 발생할 확률도 높아진다.
도 1은 기존의 대화면 디스플레이의 TFT 소자 구조를 보여주는 도면이다.
도 1을 참조하면, 기존의 대화면 디스플레이의 TFT 소자 구조(T)는 게이트(10), 소스(20) 및 드레인(30)으로 구성된다. 기존의 대화면 디스플레이의 TFT 소자 구조(T)는 폭이 W이고 길이가 L인 채널을 갖는 단일 TFT이다.
TFT 소자 구조(T)를 단일 TFT로 크게 설계할 경우, 이물질 등에 의해 화소 불량이 발생할 확률이 높다.
더욱이 대화면 디스플레이의 경우, 중소형 디스플레이에 비하여 이물질 등에 의해 화소 불량이 발생할 경우, 수율이 급격히 떨어지는 문제점을 안고 있다. 이로 인해 대화면 디스플레이의 경우 생산 비용 증가로 가격 경쟁력을 확보하기 매우 어려운 문제점을 안고 있다.
[선행기술문헌]
[특허문헌]
한국등록특허공보 제10-0391929호(2003.07.04. 등록)
따라서 본 발명의 목적은 대화면 디스플레이의 화소 설계에 있어서, 불량 화소에 따른 수율 저하를 개선할 수 있는 대화면 디스플레이용 분할형 TFT 소자 구조 및 그의 불량 TFT 처리 방법을 제공하는 데 있다.
본 발명의 다른 목적은 대화면 디스플레이의 화소 설계에 있어서, 화소의 불량이 발생된 부분만을 사용하지 않고 나머지 부분을 사용할 수 있는 대화면 디스플레이용 분할형 TFT 소자 구조 및 그의 불량 TFT 처리 방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명은 복수의 단위 TFT가 병렬된 연결된 대화면 디스플레이용 TFT 소자 구조를 제공한다.
상기 복수의 단위 TFT 각각은, 소스/드레인이 이웃하는 다른 단위 TFT의 소스/드레인과 전기적으로 연결되며, 게이트를 공유한다.
상기 복수의 단위 TFT의 개수는 2개 이상이다.
상기 복수의 단위 TFT는 채널의 폭(W)이 채널의 길이(L) 보다 크다.
상기 복수의 단위 TFT는 균일한 채널의 폭을 가질 수 있다.
본 발명은 또한, 복수의 단위 TFT가 병렬된 연결된 대화면 디스플레이용 TFT 소자 구조를 제조하는 단계; 및 상기 복수의 단위 TFT 중에서 불량이 발생된 단위 TFT가 있는 경우, 상기 불량이 발생된 단위 TFT의 단위 TFT와의 병렬 연결을 해제하는 단계;를 포함하는 대화면 디스플레이용 분할형 TFT 소자 구조의 불량 TFT 처리 방법을 제공한다.
그리고 상기 해제하는 단계에서, 상기 불량이 발생된 단위 TFT의 소스/드레인을 이웃하는 다른 단위 TFT의 소스/드레인과 연결을 끊는다.
본 발명에 따르면, 대화면 디스플레이의 화소 설계에 있어서, 화소를 구성하는 TFT를 복수의 단위 TFT로 분할하고 서로 병렬로 연결하고, 단위 TFT들 중에서 불량이 발생된 단위 TFT가 존재할 경우, 불량이 발생된 해당 TFT만의 병렬 연결을 해제함으로써, 해당 TFT가 불량화소가 되는 것을 방지할 수 있다.
따라서 대화면 디스플레이의 화소 설계에 있어서, 불량 화소에 따른 수율 저하를 개선할 수 있다.
그리고 대화면 디스플레이의 화소 설계에 있어서, 화소의 불량이 발생된 부분만을 사용하지 않고 나머지 부분을 사용할 수 있는 이점이 있다.
도 1은 기존의 대화면 디스플레이의 TFT 소자 구조를 보여주는 도면이다.
도 2는 본 발명의 실시예에 따른 대화면 디스플레이의 분할형 TFT 소자 구조를 보여주는 도면이다.
도 3은 도 2의 대화면 디스플레이의 분할형 TFT 소자 구조에 있어서, 불량이 발생된 단위 TFT의 처리 방법을 보여주는 도면이다.
하기의 설명에서는 본 발명의 실시예를 이해하는데 필요한 부분만이 설명되며, 그 이외 부분의 설명은 본 발명의 요지를 흩트리지 않는 범위에서 생략될 것이라는 것을 유의하여야 한다.
이하에서 설명되는 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니 되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념으로 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 바람직한 실시예에 불과할 뿐이고, 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세하게 설명하고자 한다.
도 2는 본 발명의 실시예에 따른 대화면 디스플레이의 분할형 TFT 소자 구조를 보여주는 도면이다.
도 2를 참조하면, 화소 구동 회로가 내장된 능동형 매트릭스 전류 구동 백플레인 설계에 있어서, 본 실시예에 따른 대화면 디스플레이의 분할형 TFT 소자 구조(T; 이하 '분할형 TFT 소자 구조'라 한다)는 복수의 단위 TFT(T1,T2,…, Tn)가 병렬된 연결된 구조를 갖는다. 여기서 복수의 단위 TFT는(T1,T2,…, Tn) 제1 단위 TFT(T1), 제2 단위 TFT(T2),…, 제n 단위 TFT(Tn)를 포함한다.
본 실시예에 따른 분할형 TFT 소자 구조(T)는, 도 1의 기존의 TFT 소자 구조(T')와 비교하여, 폭이 W이고 길이가 L인 채널인 TFT로 구현하는 데 있어서, 채널의 폭이 W/n, 길이가 L인 단위 TFT(T1,T2,…, Tn)를 n개 병렬로 연결된 형태로 구현한 것이다. 여기서 n은 2 이상의 자연수를 의미한다. 즉 복수의 단위 TFT(T1,T2,…, Tn)의 개수는 2개 이상이다. 바람직하게는 복수의 단위 TFT의 개수는 3개 내지 5개일 수 있다.
본 실시예에 따른 분할형 TFT 소자 구조(T)는 채널의 폭(W)이 채널의 길이(L) 보다는 크다. 복수의 단위 TFT(T1,T2,…, Tn)는 균일한 채널의 폭(W/n)을 갖도록 설계될 수 있다.
이와 같은 복수의 단위 TFT(T1,T2,…, Tn) 각각은, 소스/드레인(20,30)이 이웃하는 다른 단위 TFT(T1,T2,…, Tn)의 소스/드레인(20,30)과 전기적으로 연결되며, 게이트(10)를 공유한다.
이와 같이 본 실시예에서 분할형 TFT 소자 구조(T)로 구현한 이유는, TFT 소자 구조에 있어서, 일부 영역의 불량으로 전체가 불량 화소로 처리되는 문제를 해소하기 위한 것이다.
즉 본 실시예에 따른 분할형 TFT 소자 구조(T)는 복수의 단위 TFT(T1,T2,…, Tn)가 병렬로 연결된 구조를 갖기 때문에, 복수의 단위 TFT(T1,T2,…, Tn) 중에서 불량이 발생된 단위 TFT가 존재할 수 있다. 이 경우 불량이 발생된 단위 TFT의 병렬로 연결된 상태를 해제함으로써, 불량이 발생된 단위 TFT를 포함하는 분할형 TFT 소자 구조(T)는 불량이 발생된 단위 TFT를 제외한 나머지 양품의 단위 TFT로 구동이 가능하다.
이로 인해 불량이 발생된 단위 TFT를 포함하는 분할형 TFT 소자 구조 전체가 불량 화소로 처리되는 문제를 해소할 수 있다.
도 3은 도 2의 대화면 디스플레이의 분할형 TFT 소자 구조(T)에 있어서, 불량이 발생된 단위 TFT(T2)의 처리 방법을 보여주는 도면이다.
도 3을 참조하면, 본 실시예에 따른 대화면 디스플레이용 분할형 TFT 소자 구조(T)의 불량 TFT 처리 방법은 복수의 단위 TFT(T1,T2,…, Tn)가 병렬된 연결된 대화면 디스플레이용 TFT 소자 구조(T)를 제조하는 단계와, 복수의 단위 TFT(T1,T2,…, Tn) 중에서 불량이 발생된 단위 TFT(T2)가 있는 경우, 불량이 발생된 단위 TFT(T2)의 다른 단위 TFT와의 병렬 연결을 해제하는 단계를 포함한다.
해제하는 단계에서, 불량이 발생된 단위 TFT(T2)의 소스/드레인(20,30)을 이웃하는 다른 단위 TFT의 소스/드레인(20,30)과 연결을 끊는다. 연결을 끊는 방법으로는 레이저를 이용한 커팅 방법이 사용될 수 있다. 여기서 불량이 발생된 단위 TFT(T2)로는 제2 단위 TFT를 예시하였다.
이와 같이 본 실시예에 따르면, 불량이 발생된 단위 TFT를 포함하는 분할형 TFT 소자 구조 전체가 불량 화소로 처리되는 문제를 해소할 수 있기 때문에, 대화면 디스플레이의 화소 설계에 있어서, 불량 화소에 따른 수율 저하를 개선할 수 있다.
그리고 대화면 디스플레이의 화소 설계에 있어서, 화소의 불량이 발생된 부분만을 사용하지 않고 나머지 부분을 사용할 수 있는 이점이 있다.
한편, 본 명세서와 도면에 개시된 실시예들은 이해를 돕기 위해 특정 예를 제시한 것에 지나지 않으며, 본 발명의 범위를 한정하고자 하는 것은 아니다. 여기에 개시된 실시예들 이외에도 본 발명의 기술적 사상에 바탕을 둔 다른 변형예들이 실시 가능하다는 것은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게는 자명한 것이다.
[부호의 설명]
10 : 게이트
20 : 소스
30 : 드레인
T : 분할형 TFT 소자 구조
T1,T2,…, Tn : 단위 TFT

Claims (8)

  1. 복수의 단위 TFT가 병렬된 연결된 대화면 디스플레이용 TFT 소자 구조.
  2. 제1항에 있어서, 상기 복수의 단위 TFT 각각은
    소스/드레인이 이웃하는 다른 단위 TFT의 소스/드레인과 전기적으로 연결되며, 게이트를 공유하는 것을 특징으로 하는 대화면 디스플레이용 TFT 소자 구조.
  3. 제1항에 있어서,
    상기 복수의 단위 TFT의 개수는 2개 이상인 것을 특징으로 하는 대화면 디스플레이용 TFT 소자 구조.
  4. 제1항에 있어서,
    상기 복수의 단위 TFT는 채널의 폭(W)이 채널의 길이(L) 보다 큰 것을 특징으로 대화면 디스플레이용 TFT 소자 구조.
  5. 제4항에 있어서,
    상기 복수의 단위 TFT의 개수는 3개 내지 5개인 균일한 채널의 폭을 갖는 것을 특징으로 하는 대화면 디스플레이용 TFT 소자 구조.
  6. 복수의 단위 TFT가 병렬된 연결된 대화면 디스플레이용 TFT 소자 구조를 제조하는 단계;
    상기 복수의 단위 TFT 중에서 불량이 발생된 단위 TFT가 있는 경우, 상기 불량이 발생된 단위 TFT의 단위 TFT와의 병렬 연결을 해제하는 단계;
    를 포함하는 대화면 디스플레이용 분할형 TFT 소자 구조의 불량 TFT 처리 방법.
  7. 제6항에 있어서,
    상기 복수의 단위 TFT 각각은 소스/드레인이 이웃하는 다른 단위 TFT의 소스/드레인과 전기적으로 연결되며, 게이트를 공유하고,
    상기 해제하는 단계에서,
    상기 불량이 발생된 단위 TFT의 소스/드레인을 이웃하는 다른 단위 TFT의 소스/드레인과 연결을 끊는 것을 특징으로 하는 대화면 디스플레이용 분할형 TFT 소자 구조의 불량 TFT 처리 방법.
  8. 제6항에 있어서, 상기 제조하는 단계에서,
    상기 복수의 단위 TFT의 개수는 2개 이상인 것을 특징으로 하는 대화면 디스플레이용 분할형 TFT 소자 구조의 불량 TFT 처리 방법.
PCT/KR2017/013388 2016-12-27 2017-11-23 대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법 WO2018124489A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2016-0179667 2016-12-27
KR1020160179667A KR20180075826A (ko) 2016-12-27 2016-12-27 대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법

Publications (1)

Publication Number Publication Date
WO2018124489A1 true WO2018124489A1 (ko) 2018-07-05

Family

ID=62710956

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2017/013388 WO2018124489A1 (ko) 2016-12-27 2017-11-23 대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법

Country Status (2)

Country Link
KR (1) KR20180075826A (ko)
WO (1) WO2018124489A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050049652A (ko) * 2003-11-22 2005-05-27 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR100690044B1 (ko) * 2000-04-26 2007-03-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전자장치 구동방법
KR100829751B1 (ko) * 2006-12-15 2008-05-15 삼성에스디아이 주식회사 5 단자 트랜지스터 및 이를 포함하는 발광 표시장치
KR20090087831A (ko) * 2008-02-13 2009-08-18 도시바 모바일 디스플레이 가부시키가이샤 El 표시 장치
KR20150059507A (ko) * 2013-11-22 2015-06-01 엘지디스플레이 주식회사 반사형 표시패널용 어레이 기판 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100690044B1 (ko) * 2000-04-26 2007-03-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전자장치 구동방법
KR20050049652A (ko) * 2003-11-22 2005-05-27 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR100829751B1 (ko) * 2006-12-15 2008-05-15 삼성에스디아이 주식회사 5 단자 트랜지스터 및 이를 포함하는 발광 표시장치
KR20090087831A (ko) * 2008-02-13 2009-08-18 도시바 모바일 디스플레이 가부시키가이샤 El 표시 장치
KR20150059507A (ko) * 2013-11-22 2015-06-01 엘지디스플레이 주식회사 반사형 표시패널용 어레이 기판 및 그 제조방법

Also Published As

Publication number Publication date
KR20180075826A (ko) 2018-07-05

Similar Documents

Publication Publication Date Title
CN108022513B (zh) 显示器
US20210208633A1 (en) Display panel and display device
US10134316B2 (en) Array substrate, testing method, display panel and display apparatus
US20180233101A1 (en) Array substrate, display panel and liquid crystal display device
KR102479918B1 (ko) 표시 장치
US10222665B2 (en) Array substrate and driving method for the same, display device
US9761168B2 (en) Display panel, display method thereof, as well as display device
US9786211B2 (en) Display panel, driving method and display apparatus
US11276712B2 (en) Array substrate, method of fabricating array substrate, display device, and method of fabricating display device
CN105096747B (zh) 显示面板结构
US10483292B2 (en) Array substrate and display panel
US8427461B2 (en) Display system and source driving apparatus
US20170193886A1 (en) Electro-static Discharge Protection Unit, Array Substrate, Display Panel and Display Device
WO2019146943A1 (en) Light emitting diode panel and method for manufacturing the light emitting diode panel
CN110767174B (zh) 显示装置及其显示面板、oled阵列基板
US9443889B2 (en) Method for manufacturing array substrate
WO2018124489A1 (ko) 대화면 디스플레이용 분할형 tft 소자 구조 및 그의 불량 tft 처리 방법
US20190155113A1 (en) Array substrate and display device
US20230119677A1 (en) Pixel structure, display panel with a pixel structure, and display device with a pixel structure
CN109637352A (zh) 一种显示面板和显示装置
US20150310799A1 (en) Display Device Having Safety Functions
WO2017101178A1 (zh) 栅极驱动电路及其阵列基板
CN107909979A (zh) 液晶显示装置及改善显示面板掉电闪屏的方法
CN104330936A (zh) 显示面板及显示装置
CN104950538A (zh) 液晶显示装置及其阵列基板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17888180

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17888180

Country of ref document: EP

Kind code of ref document: A1