WO2011079798A1 - 无线基站中公共通用无线接口数据的传送方法及无线基站 - Google Patents

无线基站中公共通用无线接口数据的传送方法及无线基站 Download PDF

Info

Publication number
WO2011079798A1
WO2011079798A1 PCT/CN2010/080475 CN2010080475W WO2011079798A1 WO 2011079798 A1 WO2011079798 A1 WO 2011079798A1 CN 2010080475 W CN2010080475 W CN 2010080475W WO 2011079798 A1 WO2011079798 A1 WO 2011079798A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
rec
module
supporting
cpri
Prior art date
Application number
PCT/CN2010/080475
Other languages
English (en)
French (fr)
Inventor
余卫东
Original Assignee
华为技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 华为技术有限公司 filed Critical 华为技术有限公司
Priority to EP10840585.3A priority Critical patent/EP2521418B1/en
Priority to ES10840585.3T priority patent/ES2590356T3/es
Priority to EP16162069.5A priority patent/EP3136816B1/en
Publication of WO2011079798A1 publication Critical patent/WO2011079798A1/zh
Priority to US13/539,146 priority patent/US9179500B2/en
Priority to US14/864,662 priority patent/US9634871B2/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/08Access point devices
    • H04W88/085Access point devices with remote components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W92/00Interfaces specially adapted for wireless communication networks
    • H04W92/04Interfaces between hierarchically different network devices
    • H04W92/12Interfaces between hierarchically different network devices between access points and access point controllers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W24/00Supervisory, monitoring or testing arrangements
    • H04W24/04Arrangements for maintaining operational condition

Definitions

  • the present invention relates to wireless communication technologies, and in particular, to a radio base station (BS, Base Station) and a public base radio interface (CPRI) data transmission technology in a radio base station.
  • BS Radio Base Station
  • CPRI public base radio interface
  • BBU baseband module
  • RRU remote radio unit
  • the BBU corresponds to the radio equipment controller (REC, Radio Equipment Control) in the CPRI protocol
  • the RRU corresponds to the radio equipment (RE, Radio Equipment) in the CPRI protocol.
  • REC Radio Equipment Controller
  • RE Radio Equipment
  • multiple REs can form a chain and a star. Or a ring type, etc.
  • the interface between the REC and the RE is called CPRI
  • the link between the REC and the RE is called a CPRI link.
  • CPRI link backup there are two CPRI links between REC and RE, one CPRI link is set between one port of REC and one port of RE, and the other CPRI link is set in REC. One port is between the other port of the RE.
  • one CPRI link is used for transmission of user plane data and control plane data
  • another CPRI link is used for signal detection to judge link continuity.
  • the CPRI link transmitting the user plane data may be congested, and even data may be lost.
  • Embodiments of the present invention provide a method for transmitting public common wireless interface data in a wireless base station, a method for processing common universal wireless interface data in a wireless base station, and a wireless base station.
  • the embodiments of the present invention provide a public general wireless interface data transmission in a wireless base station.
  • the sending method is applicable to a radio base station having at least two CPRI links between the REC and the RE, and the method includes: the REC splitting the I/Q data that needs to be branched to the RE to be multi-channel content mutual Different I/Q data; the REC transmits each of the branched I/Q data to the RE on the at least two CPRI links, wherein each I/Q data after the splitting The bearers are transmitted on different CPRI links.
  • an embodiment of the present invention provides a method for processing public common radio interface data in a radio base station, which is applicable to a radio base station having at least two CPRI links between the REC and the RE, and the method includes:
  • the at least two CPRI links receive I/Q data that are different from each other in the same REC, and the I/Q data that is different from each other in the multi-channel content constitutes the REC and needs to be separately transmitted to the The I/Q data of the RE;
  • the RE combines the I/Q data of the multiple mutually different contents into I/Q data that the REC needs to branch to transmit to the RE.
  • an embodiment of the present invention provides a method for transmitting public common radio interface data in a radio base station, which is applicable to a radio base station having at least two CPRI links between an REC and an RE, and the method includes:
  • the I/Q data shunt that needs to be branched to the REC is I/Q data that is different from each other in multiple channels; the RE will be split each path I/ on the at least two CPRI links.
  • the Q data is transmitted to the REC, wherein each I/Q data bearer after the split is transmitted on a different CPRI link.
  • the embodiment of the present invention provides a method for processing public common radio interface data in a radio base station, which is applicable to a radio base station having at least two CPRI links between the REC and the RE, and the method includes:
  • the at least two CPRI links receive I/Q data that are different from each other in the multiple channels, and the I/Q data that is different from each other in the multi-channel content constitutes the RE and needs to be transmitted to the
  • the I/Q data of the REC is described; the REC combines the I/Q data of the different multiplexed contents into I/Q data that the RE needs to branch to the REC.
  • an embodiment of the present invention provides a radio base station, including an REC and an RE, where the REC and the RE have at least two CPRI links; and the I/Q data between the REC and the RE is at least Transmitted on two CPRI links.
  • user plane data exchanged between the RE and the REC is transmitted on all CPRI links between the RE and the REC, that is, all CPRI links between the RE and the REC can be used.
  • the user plane data of the interaction between the RE and the REC is transmitted, so that the CPRI link is congested when the amount of user plane data is relatively large.
  • FIG. 1 is a schematic diagram of a logical structure of a single-mode base station according to an embodiment of the present invention
  • FIG. 2 is a schematic diagram of a logical structure of a multi-mode base station according to an embodiment of the present invention
  • FIG. 3 is a schematic diagram of a logical structure of a stacked dual-mode macro base station according to an embodiment of the present invention
  • FIG. 4 is a schematic diagram of three planes defined by a CPRI protocol according to an embodiment of the present invention; a schematic diagram of three layers;
  • FIG. 5 is a schematic diagram of a process of transmitting a Port ID, a Slot ID, and a Hop Number according to an embodiment of the present invention
  • FIG. 6 is a schematic diagram of an I/Q data transmission format under a single-system REC condition according to an embodiment of the present invention
  • FIG. 7 is a flowchart of a method for transmitting data of a common universal radio interface in a radio base station according to an embodiment of the present invention
  • FIG. 8 is a flowchart of a method for processing public common wireless interface data in a wireless base station according to an embodiment of the present invention
  • FIG. 9 is a flowchart of a method for transmitting public common wireless interface data in another wireless base station according to an embodiment of the present invention.
  • FIG. 10 is a flowchart of a method for processing public common wireless interface data in another wireless base station according to an embodiment of the present invention.
  • FIG. 11 is a schematic diagram of a logical structure of a radio base station according to an embodiment of the present invention.
  • FIG. 12 is a schematic diagram of a connection structure of a single-mode base station according to an embodiment of the present invention.
  • FIG. 13 is a schematic diagram of a transmission manner of I/Q data and HDLC data based on the connection structure shown in FIG. 12 according to an embodiment of the present invention
  • FIG. 14 is a schematic diagram of a connection structure of a dual mode base station according to an embodiment of the present invention.
  • FIG. 15 is a schematic diagram of a transmission manner of I/Q data and HDLC data based on the connection structure shown in FIG. 14 according to an embodiment of the present invention
  • FIG. FIG. 16 is a schematic diagram of a connection structure of another dual-mode base station according to an embodiment of the present invention
  • FIG. 17 is a diagram showing an I/Q data and HDLC data transmission manner of a dual-mode base station based on the connection structure shown in FIG. 16 according to an embodiment of the present invention; schematic diagram;
  • FIG. 18 is a schematic diagram of a HOP scanning process in a load sharing mode according to an embodiment of the present invention
  • FIG. 19 is a schematic diagram of a control word of a port entering and leaving an RE in a load sharing mode according to an embodiment of the present invention
  • FIG. 20 is a schematic diagram of an I/Q data transmission mode of a single-mode base station in a load sharing mode according to an embodiment of the present invention
  • FIG. 21 is a schematic diagram of an I/Q data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 22 is a schematic diagram of another I/Q data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 23 is a schematic diagram of an HDLC data transmission mode of a single-mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 24 is a schematic diagram of an HDLC data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • 25 is a schematic diagram of another HDLC data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • 26 is a schematic diagram of a backplane data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention
  • FIG. 27 is a schematic diagram of another backplane data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 28 is a schematic diagram of another backplane data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 29 is a schematic diagram of another backplane data transmission mode of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 30 is a schematic diagram of a backplane data transmission format of a dual mode base station in a load sharing mode according to an embodiment of the present invention.
  • FIG. 31 is a schematic diagram of another backplane data transmission format of a dual mode base station in a load sharing mode according to an embodiment of the present invention
  • FIG. 32 is a schematic diagram of a shared I/Q allocation policy of a dual-mode base station in a load sharing mode according to an embodiment of the present invention
  • FIG. 33 is a flowchart of software configuration according to an embodiment of the present invention.
  • the base station can be divided into a single mode base station (Single Mode BTS) and a multimode base station (Multi Mode BTS).
  • Single Mode BTS Single Mode base station
  • Multi Mode BTS multimode base station
  • the single-mode base station includes a BBU and an RRU, and the BBU carries a REC supporting a single system.
  • the multi-mode base station may also include a BBU and an RRU, wherein the BBU carries a REC supporting multiple standards.
  • the BBU carries two RECs supporting different systems.
  • the two systems can be Global System for Mobile Communications (GSM) and Universal Mobile Communication Systems. (UMTS, Universal Mobile Telecommunications System).
  • CPRI the interface between the REC and the RE.
  • CPRI was developed by the General Public Radio Interface Alliance.
  • Currently, CPRI is widely used in base stations of the 3rd Generation Mobile Communication System (3G).
  • the CPRI protocol consists of three planes: user data plane, management control plane and synchronization mechanism plane. It is divided into three layers according to the protocol hierarchy: physical layer (L1, L1), link layer (Layer 2, L2) and application layer (Layer3). , L3), see Figure 4 for details.
  • the CPRI protocol focuses on hardware-related protocol layers (L1 and L2), ensuring that hardware is limitedly adapted to provide independent technology evolution.
  • the CPRI protocol does not include application layer specifications.
  • each Hyperframe 256 Control Words of each Hyperframe are organized into 64 subchannels in a certain format, each subchannel includes 4 control words, and the control word is pressed by the moment. The way of the array is organized into subchannels.
  • the contents transmitted by the 64 subchannels are as shown in Table 1.
  • Table 1 where the vendor specific ( subchannel 16 ⁇ subchannel -1 ) can be customized according to product needs.
  • the embodiment of the present invention defines the sub-channel 16 defined by the vendor in the CPRI protocol as shown in Table 2.
  • Port ID indicates the port number of the CPRI link, occupying #Z.16.0 bytes, specifically,
  • the lower 4 bits (bit) of Z.16.0 transmit the Port ID in the REC.
  • the 4 bits corresponding to the Port ID can represent 16 port numbers.
  • the port area of the vendor specific area i or port ID is defined in Table 3.
  • the Slot ID indicates the slot number of the CPRI link, which occupies #Z.16.1 bytes. Specifically, the highest bit (MSB, Most Significant Bit) to the lowest bit (LSB, Least Significant Bit) correspond to b7 of Z.16.1. B0.
  • the Slot ID field is filled in by the REC and is forwarded by the RE in the CPRI link.
  • M or S Attribute is the port master-slave attribute, occupying #Z.208.0 bytes. From the perspective of the downlink, the sending port is the "master" master device, and the receiving port is the “slave” slave device, occupying each superframe. Corresponding control word.
  • Vendor specific area i or M or S Attribute definition ⁇ mouth table 5 is shown.
  • Hop Number indicates that the RE forwards the Hop Number on the slave port to the master port after the downlink; the upstream sends the own Hop Number on the slave port for the last node; and forwards directly on the slave port for the non-last node.
  • the Hop Number received by the master port.
  • Port ID, Slot ID and Hop Number The transfer process of Port ID, Slot ID and Hop Number is shown in Figure 5.
  • the specific transmission process is as follows: (1) The Port ID and Slot ID of the CPRIm are sent from the CPRIm of the BBU, and a Hop Number with a value of 0 is issued, and the Hop Number with a value of 0 is the number of the left RRU shown in FIG. 5; The RRU corresponding to the Hop number with a value of 0 sends the Port ID and Slot ID of the CPRIm to the right RRU shown in FIG. 5, and issues a Hop Number with a value of 1.
  • the Hop Number with a value of 1 is the right side shown in FIG.
  • the number of the RRU; the RRU corresponding to the Hop number with a value of 1 sends the Port ID and Slot ID of the CPRI of the BBU to the CPRIn of the BBU, and, for the CPRIn
  • the CPRIn of the BBU sends the Port ID and the Slot ID of the CPRIn, and issues a Hop Number with a value of 0; the RRU corresponding to the Hop Number with a value of 1 (the RRU to the right shown in Figure 5) and the RRU corresponding to the Hop Number with a value of 0. (The RRU on the left shown in Figure 5) sends the Port ID and Slot ID of the CPRIn, and issues a Hop Number with a value of 1 to the RRU corresponding to the Hop Number with a value of 0; the RRU corresponding to the Hop Number with a value of 0 to the BBU CPRIm issues the Port ID and Slot ID of CPRIn and issues a Hop Number with a value of 1. It should be noted that the above control word transfer process can be performed simultaneously with the I/Q data transfer process.
  • the user data plane of the CPRI link transmits I/Q data, and the I/Q data of different carriers is divided into AxC (antenna-carrier) path according to the corresponding granularity (bits occupied), and is called AxC Container in CPRI protocol.
  • AxC antenna-carrier
  • Dynamic CPRI resource sharing within the CPRI link can be achieved through software control.
  • the I/Q data transfer format under the single-standard REC condition is shown in Figure 6.
  • the user plane data specifically refers to I/Q data.
  • all embodiments of the present invention are applicable to wireless base stations having at least two CPRI links between REC and RE.
  • a method for transmitting public common wireless interface data in a wireless base station according to an embodiment of the present invention is described below. As shown in Figure 7, this method includes:
  • S701 The REC branches the I/Q data that needs to be branched to the RE to be I/Q data with different contents from each other;
  • the REC transmits the split I/Q data to the RE on at least two CPRI links, where the split I/Q data bearer is transmitted on different CPRI links.
  • the REC divides the I/Q data that needs to be branched to the RE into I/Q data of different contents, that is, the REC splits the I/Q data transmitted to the RE and transmits it.
  • the number of I/Q data split by REC is the same as the number of CPRI links.
  • the REC transmits the split I/Q data on each CPRI link.
  • the REC transmits a split I/Q data on each CPRI link, and the I/Q data transmitted by the same REC on each CPRI link is different in content.
  • the REC can be a single-standard REC, and two ports supporting a single-standard REC have two CPRI links between the two ports of the RE.
  • RECs that support a single system will split the I/Q data that needs to be split to the RE into two I/Q data with different contents, and will be split on one CPRI link.
  • One I/Q data is transmitted to the RE, and another I/Q data after the split is transmitted to the RE on the other CPRI link. That is, two CPRI links between RECs and REs supporting a single format can be used simultaneously to transmit I/Q data that is transmitted to the RE by RECs that support a single format.
  • the REC may be a REC supporting multiple standards, one port of the RE has a CPRI link with one port of the REC supporting the first-standard module, and the other port of the RE is supported in the REC.
  • the second standard module has a CPRI link between one port, and supports a data link between the module of the first standard and the module supporting the second mode.
  • the first system is, for example, a Time Division-Long Term Evolution (TDL, TD-LTE) system
  • the second system is, for example, Time Division Synchronous Code Division Multiple Access (TDS, TD-SCDMA, Time Division-Synchronous Code Division Multiple Access). )).
  • the module in the REC that needs to split the I/Q data will split the I/Q data transmitted to the RE into two I/Q data with different contents, where the split transmission is required.
  • the module of I/Q data refers to a module that needs to split the I/Q data transmitted to the RE. After that, the module that needs to split the I/Q data transmits the split I/Q data to the RE on the CPRI link between the RE and the module supporting the first system, and supports the module of the first standard.
  • the other I/Q data after the splitting is transmitted to the module supporting the second system on the data link between the modules supporting the second system, and the module supporting the second system is supported by the module of the second system in the RE and the module supporting the second standard.
  • Another I/Q data after the split is transmitted to the RE on the CPRI link. That is to say, one or some modules not only need to transmit part of the I/Q data transmitted to the RE to the RE through the CPRI link between the RE and the module supporting the first system, but also pass the RE and support the second standard.
  • the CPRI link between the modules transmits another portion of the I/Q data transmitted to the RE to the RE.
  • some or some of the RECs transmit the I/Q data transmitted to the RE to the RE only on the CPRI link between the RE and the module supporting the second mode.
  • the REC may be a REC supporting multiple standards, and two ports of the RE and two ports of the REC supporting the first-standard module have two CPRI links, and support the modules of the first standard.
  • the first system is, for example, the TDL system
  • the second system is supported by the TDS system.
  • the module in the REC that needs to split the I/Q data will split the I/Q data transmitted to the RE into two I/Q data with different contents, and in the RE and support.
  • a CPRI link between the modules of one system transmits one I/Q data after the split to the RE, and another branch on the CPRI link between the RE and the module supporting the first system will be split
  • One way I/Q data is transmitted to the RE. That is, one or some of the RECs transmit I/Q data to the RE on two CPRI links between the RE and the module supporting the first standard.
  • an embodiment of the present invention provides a method for processing public common wireless interface data in a wireless base station. As shown in Figure 8, this method includes:
  • the RE receives I/Q data different from the multiple RECs transmitted from the same REC from at least two CPRI links, and the I/Q data with different mutually different contents constitutes the I that the REC needs to be separately transmitted to the RE. /Q data;
  • the RE combines the I/Q data whose multiple contents are different from each other into the I/Q data that the REC needs to branch to the RE.
  • the RE can receive I/Q data of multiple different contents transmitted by the same REC.
  • the number of I/Q data transmitted by the same REC received by the RE is the same as the number of CPRI links.
  • the RE combines multiple I/Q data of different contents, and the combined data is the complete data transmitted by the same REC to the RE.
  • the REC can be a single-standard REC, and two ports supporting a single-standard REC have two CPRI links between the two ports of the RE.
  • the RE receives I/Q data from two CPRI links that support two different contents transmitted by a single-standard REC, and combines two I/Q data with different contents.
  • the REC may be a REC supporting multiple standards
  • one port of the RE has a CPRI link with one port of the REC supporting the first-standard module
  • the other port of the RE is supported in the REC.
  • the second standard module has a CPRI link between one port, and supports a data link between the module of the first standard and the module supporting the second mode.
  • the first system is, for example, the TDL system
  • the second system is for example the TDS system.
  • the RE receives the I/Q data from the RE and the module supporting the first system, and the module that needs to split the I/Q data in the REC to transmit the I/Q data to the RE, from the RE and
  • the CPRI link between the modules supporting the second standard receives another I/Q data that is transmitted to the RE by the module that branches the I/Q data, and the other module that needs to split the I/Q data to the RE.
  • the I/Q data is a module supporting the second standard, and is received from a data link between the module supporting the first system and the module supporting the second system, wherein the module that needs to transmit the I/Q data in a split manner means that the module needs to be
  • the module that transmits the I/Q data of the RE to the RE the contents of the two I/Q data that are transmitted to the RE by the module that needs to transmit the I/Q data in a split manner are different from each other.
  • the RE combines the received two I/Q data streams that are sent to the RE by the module that needs to shunt the I/Q data to the I/Q data that the module that needs to split the I/Q data transmits to the RE.
  • the CPRI link between the RE and the module supporting the first system and the CPRI link between the RE and the module supporting the second system can be simultaneously used to transmit the I/O transmitted by one or some modules to the RE. Q data.
  • the RE can receive I/Q data transmitted by one or some modules to the RE only from the CPRI link between the RE and the module supporting the second mode.
  • the REC may be a REC supporting multiple standards, and two ports of the RE and two ports of the REC supporting the first-standard module have two CPRI links, and support the REC of the first standard.
  • the first system is, for example, the TDL system
  • the second system is for example the TDS system.
  • the RE receives two channels of content from the RE and the two CPRI links between the modules supporting the first system and the modules in the REC that need to split the I/Q data to be transmitted to the RE.
  • the I/Q data is different from each other, and the I/Q data whose two contents are different from each other is combined into I/Q data that is transmitted to the RE by a module that needs to split the I/Q data. That is, the two CPRI links between the RE and the module supporting the first system can be used simultaneously to transfer I/Q data transmitted by one or some modules to the RE.
  • the RE may receive I/Q data transmitted by one or some modules to the RE only from one of the two CPRI links between the RE and the module supporting the first mode.
  • this method includes:
  • S901 The RE divides the I/Q data that needs to be branched and transmitted to the REC into I/Q data in which the multiple contents are different from each other, and the I/Q data in which the multiple contents are different from each other constitutes the I/Q data before the branching. ;
  • the RE transmits the I/Q data after the splitting to the REC on at least two CPRI links, where the split I/Q data bearers are transmitted on different CPRI links.
  • the RE splits the I/Q data that needs to be shunted to the REC into multiple I/Q data of different contents, that is, the RE splits the I/Q data transmitted to the REC and transmits it.
  • the number of I/Q data split by RE is the same as the number of CPRI links.
  • the RE transmits the split I/Q data on each CPRI link.
  • the RE transmits a split I/Q data on each CPRI link, and the I/Q data that the RE CPRI links upload to the same REC are different in content.
  • the REC can be a single-standard REC, and two ports supporting a single-standard REC have two CPRI links between the two ports of the RE.
  • the RE will split the I/Q data transmitted to the REC supporting the single format into two I/Q data with different contents, and one channel I will be split on one CPRI link.
  • the /Q data is transferred to the REC supporting a single standard, and the other I/Q data after the split is transmitted to the REC supporting the single format on the other CPRI link.
  • the REC can be a REC that supports multiple standards, a port of the RE and the REC.
  • the module supporting the first system has a CPRI link between one port, and the other port of the RE has a CPRI link with a port of the REC supporting the second-standard module, supporting the first standard.
  • the first system is, for example, the TDL system
  • the second system is for example the TDS system.
  • the RE will split the I/Q data that needs to be split to the REC for two I/Q data with different contents, and the CPRI chain between the RE and the module supporting the first system.
  • the I/Q data after the split is transmitted to the module for receiving the split I/Q data in the REC, and the other way after the split on the CPRI link between the RE and the module supporting the second standard
  • the I/Q data is transmitted to the module supporting the second system, and the module supporting the second system will split the other path I/ on the data link between the module supporting the first system and the module supporting the second system.
  • the Q data is transmitted to a module that receives the split I/Q data.
  • the RE can transmit a part of the I/Q data transmitted to one or some modules to the module or modules through the CPRI link between the RE and the module supporting the first system, and can also pass the RE and the support.
  • the CPRI link between the two-standard modules transmits another portion of the I/Q data transmitted to the module or modules to the module or modules.
  • the RE may transmit I/Q data transmitted to one or some modules to the module or modules only on the CPRI link between the RE and the module supporting the second mode.
  • the REC may be a REC supporting multiple standards, and two ports of the RE and two ports of the REC supporting the first-standard module have two CPRI links, and support the modules of the first standard.
  • the first system is, for example, the TDL system
  • the second system is, for example, the TDS system.
  • the RE will split the I/Q data that needs to be shunted to the REC to two I/Q data with different contents, and a CPRI between the RE and the module supporting the first standard.
  • a module that transmits the split I/Q data to the receive split I/Q data in the REC on the link, after splitting on another CPRI link between the RE and the module supporting the first standard The other I/Q data is transferred to the module that receives the split I/Q data. That is, the RE can simultaneously transmit the I/Q data that the RE transmits to one or some modules on the two CPRI links between the RE and the module supporting the first system.
  • the RE may transmit to a certain module or modules only through a CPRI link between the RE and the module supporting the first system and a data link between the module supporting the first system and the module supporting the second system.
  • the I/Q data is transferred to this or these modules.
  • the REC receives the I/Q data of different multiple contents transmitted by the RE from the at least two CPRI links, and the I/Q data with different mutually different contents constitutes the I/Q that the RE needs to be branched and transmitted to the REC.
  • S1002 REC combines I/Q data with different contents from each other into RE.
  • the REC can receive I/Q data of multiple different contents sent by the RE.
  • the number of I/Q data sent by the RE received by the REC is the same as the number of CPRI links.
  • REC combines multiple I/Q data of different contents, and the combined data is the complete data that RE sends to REC.
  • the REC can be a single-standard REC, and two ports supporting a single-standard REC have two CPRI links between the two ports of the RE.
  • the REC supporting the single system receives the I/Q data of two different contents transmitted by the RE from the two CPRI links, and combines the I/Q data with two mutually different contents.
  • the pre-trip I/Q data that is transmitted to the REC for the RE that is, two CPRI links between REC and RE supporting a single format can be used simultaneously to transmit REs to I/Q data that supports RECs that support a single format.
  • the REC may be a REC supporting multiple standards, one port of the RE has a CPRI link with one port of the REC supporting the first-standard module, and the other port of the RE is supported in the REC.
  • the second standard module has a CPRI link between one port, and supports a data link between the module of the first standard and the module supporting the second mode.
  • the first system is, for example, the TDL system
  • the second system is for example the TDS system.
  • the module receiving the shunt I/Q data in the REC receives the RE from the RE and the CPRI link between the modules supporting the first system, and transmits the RE to the module receiving the shunt I/Q data.
  • /Q data, and the data link between the module supporting the first system and the module supporting the second system The other I/Q data transmitted by the RE to the module receiving the shunt I/Q data, and the other I/Q data transmitted by the RE to the module receiving the shunt I/Q data is the module supporting the second system from the RE and Supporting the CPRI link reception between the modules of the second system, wherein the contents of the two I/Q data transmitted by the RE to the module receiving the branch I/Q data are different from each other.
  • the module receiving the shunt I/Q data transmits the received RE to the I/Q data of the modules receiving the shunt I/Q data, and the I/Q data is different from each other and is transmitted to the receiving shunt I/Q data.
  • the module's I/Q data That is to say, one or some modules can not only receive a part of the I/Q data transmitted to the module or the modules through the CPRI link between the RE and the module supporting the first system, but also can support the second through the RE and the second.
  • the CPRI link between the modules of the system and the data link between the module supporting the first system and the module supporting the second system receive the I/Q data that the RE transmits to the module or modules.
  • one or some modules receive I/Q data transmitted to the module or modules only from the CPRI link between the RE and the module supporting the second mode.
  • the REC may be a REC supporting multiple standards, and two ports of the RE and two ports of the REC supporting the first-standard module have two CPRI links, and support the modules of the first standard.
  • the first system is, for example, the TDL system
  • the second system is for example the TDS system.
  • the module receiving the shunt I/Q data in the REC receives the RE from the two CPRI links between the RE and the module supporting the first system, and transmits the RE to the module that receives the shunt I/Q data.
  • Two pieces of I/Q data with different contents from each other, and the received RE is transmitted to the module receiving the branch I/Q data, and the two channels of I/Q data which are different from each other are combined and transmitted to the receiving branch.
  • I/Q data for modules of I/Q data that is, the two CPRI links between the RE and the module supporting the first system can be used simultaneously to transfer the I/Q data that the RE transmits to some or some of the modules.
  • the module supporting the first standard can also receive the I/Q data transmitted by the RE to one or some modules from a CPRI link between the module supporting the first system and the RE, and then support the module of the first standard.
  • the data link between the module supporting the first system and the module supporting the second system transfers the I/Q data transmitted by the RE to the module or modules to the module or modules.
  • the method includes: one end of the REC and the RE will need to be split to the other end
  • the I/Q data is divided into I/Q data whose multiple contents are different from each other; the one end transmits the I/Q data after the splitting to the other end on the at least two CPRI links,
  • the split I/Q data bearer is transmitted on different CPRI links.
  • the foregoing describes the data processing method from the perspective of the REC and the RE, respectively.
  • the embodiment of the present invention provides a method for processing a common universal radio interface data in a radio base station, which is applicable to at least between the REC and the RE.
  • the wireless base station of the two CPRI links includes: one end of the RE and the REC receiving, from the at least two CPRI links, I/Q data of different multi-channel contents transmitted from the other end, where
  • the I/Q data in which the multiple contents are different from each other constitutes that the one end needs to be branched to the I/Q data of the other end; the one end combines the I/Q data with different contents of the multiple channels.
  • the wireless base station includes a wireless device controller 1101 and a wireless device 1102, and the wireless device controller 1101 and the wireless device 1102 have at least two CPRI links; the wireless device controller 1101 and the wireless device 1102 The inter-exchanged I/Q data is transmitted on at least two of the above CPRI links.
  • the wireless device controller 1101 may be a REC supporting a single standard, and two ports supporting a single format REC have two CPRI links with two ports of the RE.
  • the wireless device controller 1101 may be a REC supporting multiple systems, and one port of the RE has a CPRI link with a port of the REC supporting the first-standard module, and the RE is Another port has a CPRI link with a port of the REC supporting a second-standard module, and the module supporting the first system has a data link with the module supporting the second system.
  • the first system is, for example, the TDL system
  • the second system is, for example, TDS. System.
  • the I/Q data in the REC that needs to be split between the I/Q data and the receiving split I/Q data and the RE is between the RE and the module supporting the first standard.
  • the CPRI link, the CPRI link between the RE and the module supporting the second standard, and the data link between the module supporting the first system and the module supporting the second system need to be split to transmit I/Q data and
  • the control data for the interaction between the module receiving the split I/Q data and the RE is transmitted on the CPRI link between the RE and the module supporting the first system, wherein the I/Q data and the receive branch I need to be split.
  • the module of the /Q data refers to a module that needs to split the I/Q data transmitted to the RE and receive the I/Q data transmitted by the RE branch.
  • the I/Q data in the REC that does not need to split the I/Q data and the module that does not need to receive the split I/Q data to interact with the RE is in the RE and the module supporting the second standard. Transmitting between CPRI links, there is no need to split the transmission of I/Q data and control data that interacts between the module and the RE that does not need to receive the split I/Q data between the RE and the module supporting the second standard. Transmitted on the CPRI link, where the module that does not need to split the I/Q data and does not need to receive the split I/Q data means that the I/Q data transmitted to the RE does not need to be split and does not receive the RE score. The module of the I/Q data transmitted from the road.
  • the wireless device controller 1101 may be a REC supporting multiple standards, and two ports of the RE and two ports of the REC supporting the first-standard module have two CPRI links, and support the first There is a data link between the REC and the REC supporting the second system.
  • the first system is, for example, the TDL system
  • the second system is, for example, the TDS system.
  • the I/Q data in the REC that needs to be split between the I/Q data and the receiving split I/Q data and the RE is between the RE and the module supporting the first standard.
  • the upper transmission, wherein the module that needs to separately transmit the I/Q data and receive the split I/Q data refers to the I/Q data that needs to be transmitted by the I/Q data transmitted to the RE and received and transmitted by the RE branch. Module.
  • the I/Q data in the REC that does not need to split the I/Q data and the module that does not need to receive the split I/Q data to interact with the RE is supported in the first system.
  • Data link between the second standard module and two CPRIs between the RE and the module supporting the first standard A CPRI link in the link transmits, does not need to split the transmission of I / Q data and control data exchanged between the module and the RE that does not need to receive the split I / Q data in the module and support that supports the first standard
  • the data link between the two-standard modules and the RE are transmitted on a CPRI link between the modules supporting the first system, wherein there is no need to split the I/Q data and do not need to receive the split I/Q data.
  • the module refers to a module that does not need to split the I/Q data transmitted to the RE and does not receive the I/Q data transmitted by the RE branch.
  • the two ports of the RE are connected to the two ports of the Base Band Interface unit of the REC supporting the TDL system, respectively, to form two CPRIs between the RE and the REC supporting the TDL system. link.
  • the transmission method of I/Q data and High-Level Data Link Control (HDLC) is shown in Figure 13.
  • I/Q data needs to be transmitted on two CPRI links, while HDLC data only needs to be transmitted on one CPRI link, and the other CPRI link is used as a backup of HDLC data transmission.
  • the HDLC data is a form of control data.
  • the control data may also be other forms of data, such as Ethernet data.
  • one port of the RE is connected to a port of the baseband interface board of the module supporting the TDL system in the REC through a cable, forming a CPRI link between the RE and the REC, and another port of the RE.
  • One port of the baseband interface board of the module supporting the TDS in the REC is connected by a cable to form another CPRI link between the RE and the REC.
  • the baseband interface board supporting the TDL module and the module supporting the TDS system The data is transferred between the baseband interface boards, for example, through the backplane bus, which forms a data link between the module supporting the TDL system and the module supporting the TDS system.
  • modules of different standards can also pass between Data is transmitted in other ways, such as by cable transmission. This is just an example of a backplane bus.
  • the transmission method of I/Q data and HDLC data is shown in Fig. 15.
  • I/Q data needs to be transmitted on two CPRI links, while HDLC data only needs to be transmitted on one CPRI link, and the other CPRI link is used as a backup of HDLC data transmission.
  • the transmission of the HDLC data on which the CPRI link is performed may be set by a person skilled in the art according to actual needs, which is not limited in the embodiment of the present invention.
  • HDLC data is a form of control data.
  • HDLC data is taken as an example.
  • the control data can also be other forms of data, such as Ethernet data.
  • the two ports of the RE are connected to the two ports of the baseband interface board of the module supporting the TDL system in the REC, which form two CPRI links between the RE and the REC.
  • the TDL system is supported.
  • the baseband interface board of the module and the baseband interface board of the module supporting the TDS system in the REC transmit data through the backplane bus, and the backplane bus constitutes a module supporting the TDL system and a module supporting the TDS system. Data link.
  • the transmission method of I/Q data and HDLC data is as shown in FIG.
  • I/Q data needs to be transmitted on two CPRI links.
  • the HDLC data of the module supporting the TDL system is transmitted through the link corresponding to the CPRI0, and the HDLC data of the module supporting the TDS system is corresponding to the CPRI1.
  • Link transmission can be set by the person skilled in the art in practical applications.
  • the HDLC data of the module supporting the TDL system is transmitted through the link corresponding to the CPRI0, and the HDLC data of the module supporting the TDS system is transmitted through the link corresponding to the CPRI1.
  • the HDLC data of the module supporting the TDL system is corresponding to the CPRI1. It is also feasible to transmit HDLC data of a link transmission and a module supporting the TDS system through a link corresponding to CPRI0.
  • a flag for the Master/Slave attribute of the two ports representing the link mode and the RE may be set in the REC and the RE, wherein the link mode indicates whether a split transmission is required.
  • the embodiment of the present invention extends the definition of the control word Z.208.0, defines BIT3 ⁇ BIT1 as the link mode, and writes the field programmable gate array (FPGA) field register by the REC high-level software.
  • the Z.208.0 is specifically shown in Table 6. Need to explain here
  • the extension control word Z.208.0 is only an implementation, and those skilled in the art can fully extend other control words, such as Z.208.1, in practical applications.
  • the unidirectional link mode indicates that there is no need to split the data.
  • the two ports of the RE have the Master/Slave attribute difference.
  • the Slave port receives downlink data and sends uplink data.
  • the master port receives uplink data and forwards downlink data.
  • the link in this mode is actually The top is made up of two CPRI links.
  • the load sharing mode indicates that the data needs to be transmitted in a split manner.
  • the load sharing mode that is, the mode in which I/Q data is transmitted on multiple CPRI links
  • the Master/Slave attributes of the two ports of the RE are set to the Slave attribute, and the I/Q data and HDLC data are sent and received. The corresponding adjustment.
  • the Hop Number is scanned from one end of the CPRI link to the other.
  • the working mode of the CPRI link can be configured by the user.
  • the working mode of the CPRI link can also be configured in other ways, such as automatic software decision making.
  • the REC software configures the link mode to interface devices (such as FPGAs, Application Specific Interconnected Circuits (ASICs)), and the interface device transmits the link mode to the RE using BIT3-BIT1 of the control word Z.208.0. Since the scanning Hop Number is mentioned above, the HOP scanning (i.e., scanning Hop Number) will be described below.
  • interface devices such as FPGAs, Application Specific Interconnected Circuits (ASICs)
  • the CPRI logic of the RE When performing HOP scanning, the CPRI logic of the RE first determines the received link mode. If it is b000, it considers that the HOP scan should be performed according to the one-way link mode, and the port on the receiving side is set to Slave, and the other side is set. The port is set to Master, and the Hop Number force ⁇ 1 is sent out on the Master port.
  • control word of the port entering and leaving the RE in the load sharing mode is as shown in FIG.
  • RE receives I/Q data from CPRI0 and CPRI1, respectively, and the two I/Q data are combined and processed to reach the IRF (Intermediate Radio Frequency) signal processing module.
  • the high-level software needs to configure the AxC information occupied by each carrier on the RE and its corresponding transceiver CPRI information to the FPGA.
  • the FPGA sends the I/Q data to the corresponding port according to the CPRI information configured by the high-level software.
  • the FPGA receives I/Q data from the corresponding port based on the CPRI information configured by the higher layer software.
  • the I/Q data processing mode on the REC side is the same as that of the RE. It is also necessary to perform the combining and branching processing according to the port information of the AxC, which will not be described here.
  • the two ports of the RE are respectively connected to one port of the module supporting the TDL system in the REC and one port of the module supporting the TDS system in the REC.
  • the data transmitted by the module supporting the TDL system to the RE needs to be load-sharing on the two ports of the RE.
  • the data transmitted by the module supporting the TDS system to the RE does not need to be load-sharing on the two ports of the RE.
  • I/Q data is split in the AxC granularity in the direction of the panel link and the backplane link.
  • the bandwidth of the base station backplane link is larger than the bandwidth of the panel link, it can be on the backplane.
  • the side implements the aggregation function.
  • the panel ports need to be aggregated, and the data transmitted to the REs of the modules supporting the TDL system and the data transmitted to the RE by the modules supporting the TDS system are combined.
  • the bandwidth of the backplane link of the base station is larger than the bandwidth of the panel link, the sink can be implemented on the backplane side. Poly function.
  • the module supporting the TDS system splits the received data into the direction of the panel link and the backplane link.
  • the data transmitted to the module supporting TDL system needs to be shunted.
  • One channel of data needs to directly reach the module supporting TDL system through CPRI0, and the other data needs to be combined with the data transmitted to the module supporting TDS system.
  • TDS standard module When receiving data, the data transmitted from the module supporting the TDL system and the data transmitted by the module supporting the TDS system are received from the CPRI1, and then the combined data is shunted and the branching support is provided.
  • the data transmitted by the module of the TDL system is combined with the data transmitted from the module that supports the TDL system received from CPRI0 and sent to the IRF.
  • the two ports of the RE are connected to the two ports of the module supporting the TDL system.
  • the data transmitted by the module supporting the TDL system to the RE needs to be load-sharing on the two ports of the RE.
  • the data transmitted by the module supporting the TDS system to the RE does not need to be load-sharing on the two ports of the RE.
  • I/Q data is split in the AxC granularity in the direction of the two panel links.
  • One panel link only transmits the data of the module supporting the TDL system, and the other panel link needs to be aggregated, and the data of the REC supporting the TDL system and the data of the module supporting the TDS system are combined.
  • the bandwidth of the backplane link of the base station is larger than the bandwidth of the panel link, the aggregation function can be implemented on the backplane side.
  • Data is transmitted only on the backplane link.
  • the bandwidth of the backplane link of the base station is larger than the bandwidth of the panel link, the aggregation function can be implemented on the backplane side.
  • the data transmitted to the module supporting the TDL system needs to be shunted.
  • One channel of data directly reaches the module supporting the TDL system through CPRI0, and the other data needs to be combined with the data transmitted to the module supporting the TDS system.
  • CPRI1 arrives at a module that supports the TDL system.
  • the data transmitted from the module supporting the TDL system and the data transmitted by the module supporting the TDS system are received from the CPRI1, and then the combined data is shunted and the branching support is performed.
  • the data transmitted by the module of the TDL system is combined with the data transmitted from the module that supports the TDL system received from CPRI0 and sent to the IRF.
  • RE and REC are transmitted.
  • Send control data The HDLC data is taken as an example to describe the manner in which the control data is transmitted between the RE and the REC in the embodiment of the present invention.
  • HDLC data is transmitted on only one CPRI link.
  • the RE receives the HDLC data
  • the HDLC data is queued by the FPGA and read by the underlying software to the upper layer software.
  • the other CPRI link acts as a backup link for transmitting HDLC data.
  • the two ports of the RE are connected to one port of the module supporting the TDL system and one port of the module supporting the TDS system.
  • the HDLC data of the module supporting the TDL system is transmitted on one CPRI link, and the HDLC data of the module supporting the TDS system is transmitted on the other CPRI link.
  • the HDLC data received by the FPGA from the two ports is queued and then transmitted to the upper layer software.
  • the HDLC layer software corresponding to the module supporting the TDL system and the HDLC layer software corresponding to the module supporting the TDS system only use the HDLC data corresponding to the own address according to the address of the HDLC data.
  • the RE transmits the HDLC data the HLDC data transmitted by the FPGA to the module supporting the TDL system and the HLDC data transmitted to the module supporting the TDS system are combined and transmitted simultaneously on the two ports, and the HDLC layer software on the REC side only Take HDLC data corresponding to your own address.
  • the two ports of the RE are connected to the two ports of the module supporting the TDL system.
  • the HDLC data of the module supporting the TDL system is transmitted on one CPRI link, and the HDLC data of the module supporting the TDS system is transmitted on the other CPRI link.
  • the HDLC data received by the FPGA from the two ports is queued and then transmitted to the upper layer software.
  • the HDLC layer software corresponding to the module supporting the TDL system and the HDLC layer software corresponding to the module supporting the TDS system only use the HDLC data corresponding to the own address according to the address of the HDLC data.
  • the HLDC data transmitted by the FPGA to the module supporting the TDL system and the HLDC data transmitted to the module supporting the TDS system are combined and transmitted simultaneously on the two ports, and the HDLC layer software on the REC side only Take HDLC data corresponding to your own address.
  • the corresponding embodiments of Figures 14-17, 21, 22, 24 and 25 all involve the transfer of data between the two RECs through the backplane link, and then the transmission through the backplane link. The way the data is described.
  • the two ports of the RE are connected to one port of the module supporting the TDL system and one port of the module supporting the TDS system.
  • the aggregation function can be implemented on the backplane side, that is, the data of multiple panel links is aggregated.
  • the module supporting the TDS system implements panel aggregation, and needs to transmit data received from multiple panel links to the module supporting the TDL system on the backplane, and then The aggregated data is transferred to a module that supports the TDL system.
  • the backplane port and the panel port have a one-to-many correspondence.
  • the second implementation As shown in Figure 27, the module supporting the TDS system
  • the panel aggregation is realized, but the data received from the multiple panel links and transmitted to the module supporting the TDL system is not required to be aggregated on the backplane, and only the data coming from the panel can be forwarded on the backplane.
  • the backplane port and the panel port have a one-to-one correspondence.
  • the backplane does not need to transmit control data, only I/Q data needs to be transmitted.
  • I/Q data There are many ways to arrange I/Q data. For example, in the manner shown in Figure 30, different ports are mapped in a layered manner. For example, Figure 30 shows that the bandwidth of each port on the backplane is 6.144G, which supports the transmission of two 3.072G I/Q data. Byte0 ⁇ byte4 correspond to one port, and byte5 ⁇ byte9 corresponds to another port.
  • the I/Q fields of the shared port supporting the TDL system and the modules supporting the TDS standard are uniformly allocated, and the schemes are relatively simple to implement.
  • the line rate of the backplane link is greater than or equal to an integral multiple of the line rate of the panel link.
  • the aggregation function can be implemented on the backplane side. Panels that support TDS-style modules do not need to transmit data.
  • the first implementation as shown in Figure 28, the module supporting the TDL system
  • the panel aggregation is realized, and the data received from the multiple panel links and transmitted to the module supporting the TDS system is aggregated on the backplane, and then the aggregated data is transmitted to the module supporting the TDS standard.
  • the backplane port and the panel port have a one-to-many correspondence.
  • the second implementation As shown in Figure 29, the module supporting TDL system
  • the panel aggregation is realized, but the data received from the multiple panel links and transmitted to the module supporting the TDS system is not required to be aggregated on the backplane, and only the data coming from the panel can be forwarded on the backplane.
  • the backplane port and the panel port have a one-to-one correspondence.
  • the backplane needs to transmit control data and I/Q data.
  • IQ data There are many ways to arrange IQ data.
  • different ports are mapped in a layered manner.
  • Figure 31 shows that the bandwidth of each interface on the backplane is 6.144G, which supports the transmission of two 3.072G I/Q data.
  • Byte0 ⁇ byte4 corresponds to one port
  • byte5 ⁇ byte9 corresponds to another port.
  • the examples herein are merely examples for facilitating the understanding of the embodiments of the present invention by those skilled in the art, and examples applicable to other rates are no longer enumerated.
  • the backplane rate is 6.144G, it can support 4 channels of 1.2288G rate transmission.
  • the line rate of the backplane link is greater than or equal to an integral multiple of the line rate of the panel link.
  • the RECs supporting the two standards need to work together.
  • the I/ of the REC supporting the two standards is used.
  • the Q data is allocated a suitable space to avoid spatial overlap of the data of the REC supporting the two standards in the CPRI basic frame.
  • the bandwidth of each link on the backplane is 6.144G, which supports the transmission of two channels of 3.072G I/Q data.
  • the modules supporting the TDS system receive TDL support through the backplane.
  • S3302 Determine the CPRI link mode, if it is a unidirectional link mode or a double star link mode, then switch to S3303, if it is load sharing mode (ie, multiple CPRI links are used to transmit I/Q data), go to S3304;
  • the REC provides the link mode information, the slot number (Slot ID) of the RE, and the port number (Port ID) of the RE to the FPGA;
  • S3305 The FPGA determines the link mode. If it is a unidirectional link mode or a double star link mode, it is transferred to S3306. If it is load sharing mode (that is, multiple CPRI links are used to transmit I/Q data), go to S3308.
  • S3308 The high-level software of the RE reads the link mode information, the REC slot number, the REC port number, and the RE port number from the FPGA, and then transfers to S3309;
  • the software configuration process also includes:
  • the REC provides the REC slot number and the REC port number to the RE high-level software during the HDLC establishment process;
  • S3309 The high-level software of the RE judges the link mode. If it is a one-way link mode or a double-chain link mode, it is transferred to S3310. If it is load sharing mode (that is, multiple CPRI links are used to transmit I/Q data), Transfer to S3311;
  • the REC provides the port number of the REC to the high-layer soft of the RE during the process of establishing the carrier frequency.
  • the RE's high-level software provides the RE port number to the FPGA during the carrier frequency setup.
  • the high-level software of REC and RE includes, but is not limited to, the information shown in Table 7 in the message interface for establishing the carrier frequency.
  • TLV Type 1 INTEGER (1) TLV Type:
  • TX direction (The total number of antenna containers in this transmission direction)
  • the REC includes the length, start bit, and port number of the carrier uplink and downlink AxC in the message interface for establishing the carrier frequency.
  • the RE can determine the RE port where the corresponding AxC is located according to the port number of the REC. For Each AxC specifies that I/Q data is transmitted on one port, achieving the purpose of distributing I/Q data over different CPRI links.
  • the specific bit position of the AxC in the CPRI basic frame is calculated by the REC based on the CPRI line rate, which determines the number of bits per control data. It should be noted that if multiple CPRI links are used to transmit I/Q data between REC and RE, more I/Q data can be transferred between REC and RE at the same hardware cost. Taking the TDL base station as an example, the requirements for transmitting the I/Q data using the prior art and transmitting the I/Q data using the technical solution of the embodiment of the present invention are as shown in Table 8.
  • 10M refers to the width of the radio band occupied by the TDL base station
  • 8T8R refers to the TDL base station using 8 transmit antennas and 8 receive antennas.
  • the bandwidth-rich CPRI link can support the transmission of I/Q data supporting multiple formats of RECs, especially the data of a large number of RECs, so that the hardware resources can be fully utilized and the base station can be reduced. cost.
  • a multimode base station supporting both TDS and TDL systems has different bandwidth requirements for CPRI in the common mode of the RF module.
  • the TDL has a large bandwidth requirement, and the TDS requires less bandwidth.
  • the specifications of the hardware can be reduced using the embodiments of the present invention.
  • 3C refers to the three carriers of the TDS.
  • the embodiments of the present invention can be applied to include GSM, UMTS, Code Division Multiple Access (CDMA), Worldwide Interoperability for Microwave Access (WIMAX), and Long Term Evolution (LTE).
  • Long Term Evolution ), TDS and other wireless single-mode base stations can also be applied to multi-mode base stations of different standards.
  • dual-mode base stations consisting of GSM and UMTS, UMTS and CDMA.
  • the dual-mode base station consists of two modes: UMTS and LTE.
  • the embodiment of the present invention is applicable not only to the distributed base station but also to the macro base station.
  • the embodiment of the present invention can be applied to Any base station in which the baseband module and the radio frequency module are interconnected by CPRI.
  • the storage medium may be a magnetic disk, an optical disk, a read-only memory (ROM), or a random access memory (RAM).

Description

无线基站中公共通用无线接口数据的传送方法及无线基站 本申请要求于 2009 年 12 月 31 日提交中国专利局、 申请号为 200910216924.4、发明名称为 "无线基站中公共通用无线接口数据的传送方法 及无线基站" 的中国专利申请的优先权, 其全部内容通过引用结合在本申请 中。 技术领域
本发明涉及无线通信技术, 尤其涉及无线基站(BS, Base Station ) 以及 无线基站中公共通用无线接口 ( CPRI, Common Public Radio Interface )数据 的传送技术。
背景技术
目前, 有些无线基站采用基带模块(BBU, Base Band Unit )和射频拉远 模块( RRU, Remote Radio Unit ) 的组成形式。 BBU和 RRU都遵循 CPRI协 议。 BBU对应于 CPRI 协议中的无线设备控制器(REC, Radio Equipment Control ), RRU对应于 CPRI协议中的无线设备( RE, Radio Equipment )„ 根 据实际应用场景, 多个 RE可以组成链型、 星型或环型等形式。 REC与 RE之 间的接口称为 CPRI, REC与 RE之间的链路称为 CPRI链路。
如果采用 CPRI链路备份的方式,那么 REC与 RE之间具有两条 CPRI链 路, 一条 CPRI链路设置在 REC的一个端口与 RE的一个端口之间, 另一条 CPRI链路设置在 REC的另一个端口与 RE的另一个端口之间。 按照现有的 CPRI数据的传送方案,一条 CPRI链路用于用户面数据和控制面数据的传送, 另一条 CPRI链路用于信号检测以判断链路的通断。
现有方案中, 如果用户面数据的数量比较大, 而且仍然只用一条 CPRI 链路传送用户面数据, 那么可能会造成传送用户面数据的 CPRI链路拥塞, 甚 至会丟失数据。
发明内容
本发明实施例提供无线基站中公共通用无线接口数据的传送方法、 无线 基站中公共通用无线接口数据的处理方法及无线基站。
一方面, 本发明实施例提供一种无线基站中公共通用无线接口数据的传 送方法, 适用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述 方法包括: 所述 REC将需要分路传送给所述 RE的 I/Q数据分路为多路内容 互不相同的 I/Q数据; 所述 REC在所述至少两条 CPRI链路上将分路后的每 一路 I/Q数据传送给所述 RE, 其中, 分路后的每一路 I/Q数据承载在不同的 CPRI链路上传送。
另一方面, 本发明实施例提供一种无线基站中公共通用无线接口数据的 处理方法, 适用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所 述方法包括: 所述 RE从所述至少两条 CPRI链路接收同一个 REC传送过来 的多路内容互不相同的 I/Q数据,所述多路内容互不相同的 I/Q数据组成所述 REC需要分路传送给所述 RE的 I/Q数据; 所述 RE将所述多路内容互不相同 的 I/Q数据合路为所述 REC需要分路传送给所述 RE的 I/Q数据。
又一方面, 本发明实施例提供一种无线基站中公共通用无线接口数据的 传送方法, 适用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所 述方法包括: 所述 RE将需要分路传送给所述 REC的 I/Q数据分路为多路内 容互不相同的 I/Q数据; 所述 RE在所述至少两条 CPRI链路上将分路后的每 一路 I/Q数据传送给所述 REC,其中,分路后的每一路 I/Q数据承载在不同的 CPRI链路上传送。
再一方面, 本发明实施例提供一种无线基站中公共通用无线接口数据的 处理方法, 适用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所 述方法包括: 所述 REC从所述至少两条 CPRI链路接收所述 RE传送过来的 多路内容互不相同的 I/Q数据, 所述多路内容互不相同的 I/Q数据组成所述 RE需要分路传送给所述 REC的 I/Q数据; 所述 REC将所述多路内容互不相 同的 I/Q数据合路为所述 RE需要分路传送给所述 REC的 I/Q数据。
还一方面,本发明实施例提供一种无线基站, 包括 REC和 RE,所述 REC 与所述 RE之间具有至少两条 CPRI链路; REC与 RE之间的 I/Q数据在所述 至少两条 CPRI链路上传送。
在本发明的实施例中, RE与 REC之间交互的用户面数据在 RE与 REC 之间的所有 CPRI链路上传送, 也就是说, RE与 REC之间的所有 CPRI链路 都可以用于传送 RE与 REC之间交互的用户面数据, 这样就避免了在用户面 数据的数量比较大的情况下, CPRI链路发生拥塞。 附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案, 下面将对实 施例或现有技术描述中所需要使用的附图作简单地介绍, 显而易见地, 下面 描述中的附图仅仅是本发明的一些实施例, 对于本领域普通技术人员来讲, 在不付出创造性劳动的前提下, 还可以根据这些附图获得其他的附图。
图 1为本发明实施例提供的单模基站的一种逻辑结构的示意图; 图 2为本发明实施例提供的多模基站的一种逻辑结构的示意图; 图 2A为本发明实施例提供的多模基站的一种逻辑结构的示意图; 图 3为本发明实施例提供的堆叠式双模宏基站的一种逻辑结构的示意图; 图 4为本发明实施例提供的 CPRI协议定义的三个平面和三个层的示意 图;
图 5为本发明实施例提供的 Port ID、 Slot ID和 Hop Number的传送过程 示意图;
图 6为本发明实施例提供的单制式 REC条件下的 I/Q数据传送格式的示 意图;
图 7 为本发明实施例的一种无线基站中公共通用无线接口数据的传送方 法的流程图;
图 8 为本发明实施例的一种无线基站中公共通用无线接口数据的处理方 法的流程图;
图 9 为本发明实施例的另一种无线基站中公共通用无线接口数据的传送 方法的流程图;
图 10为本发明实施例的另一种无线基站中公共通用无线接口数据的处理 方法的流程图;
图 11为本发明实施例的一种无线基站的逻辑结构示意图;
图 12为本发明实施例的一种单模基站的连接结构示意图;
图 13为本发明实施例的基于图 12所示的连接结构的 I/Q数据和 HDLC 数据的传送方式示意图;
图 14为本发明实施例的一种双模基站的连接结构示意图;
图 15为本发明实施例的基于图 14所示的连接结构的 I/Q数据和 HDLC 数据的传送方式示意图; 图 16为本发明实施例的另一种双模基站的连接结构示意图; 图 17为本发明实施例的基于图 16所示的连接结构的双模基站的 I/Q数据 和 HDLC数据的传送方式示意图;
图 18为本发明实施例的负荷分担模式下的 HOP扫描过程示意图; 图 19为本发明实施例的负荷分担模式下的进出 RE的端口的控制字的示 意图;
图 20为本发明实施例的单模基站在负荷分担模式下的 I/Q数据传送方式 的示意图;
图 21为本发明实施例的双模基站在负荷分担模式下的一种 I/Q数据传送 方式的示意图;
图 22为本发明实施例的双模基站在负荷分担模式下的另一种 I/Q数据传 送方式的示意图;
图 23为本发明实施例的单模基站在负荷分担模式下的 HDLC数据传送方 式的示意图;
图 24为本发明实施例的双模基站在负荷分担模式下的一种 HDLC数据传 送方式的示意图;
图 25为本发明实施例的双模基站在负荷分担模式下的另一种 HDLC数据 传送方式的示意图;
图 26为本发明实施例的双模基站在负荷分担模式下的一种背板数据传送 方式的示意图;
图 27为本发明实施例的双模基站在负荷分担模式下的另一种背板数据传 送方式的示意图;
图 28为本发明实施例的双模基站在负荷分担模式下的另一种背板数据传 送方式的示意图;
图 29为本发明实施例的双模基站在负荷分担模式下的另一种背板数据传 送方式的示意图;
图 30为本发明实施例的双模基站在负荷分担模式下的一种背板数据传送 格式的示意图;
图 31为本发明实施例的双模基站在负荷分担模式下的另一种背板数据传 送格式的示意图; 图 32为本发明实施例的双模基站在负荷分担模式下的共享 I/Q分配策略 的示意图;
图 33为本发明实施例的软件配置流程图。
具体实施方式
下面将结合本发明实施例中的附图, 对本发明实施例中的技术方案进行 清楚、 完整地描述, 显然, 所描述的实施例仅仅是本发明一部分实施例, 而 不是全部的实施例。 基于本发明中的实施例, 本领域普通技术人员在没有作 出创造性劳动前提下所获得的所有其他实施例, 都属于本发明保护的范围。
为便于本领域技术人员更加清楚的理解本发明实施例, 首先介绍本发明 实施例涉及的一些专业知识。
基站可以分为单模基站 (Single Mode BTS ) 和多模基站 ( Multi Mode BTS )。
单模基站的一种组成形式如图 1所示,单模基站包括 BBU和 RRU,其中, BBU上承载有支持单一制式的 REC。
多模基站的几种组成形式如图 2、 图 2A和图 3所示, 多模基站也可以包 括 BBU和 RRU, 其中, BBU上承载有支持多个制式的 REC。 如图 2、 图 2A 和图 3所示, BBU上承载有支持两个不同制式的 REC, 例如, 两个制式可以 分别是全球移动通信( GSM, Global System for Mobile Communications )制式 和通用移动通信系统 ( UMTS, Universal Mobile Telecommunications System ) 制式。
前面提到过,在本发明实施例中, REC与 RE之间的接口称为 CPRI。 CPRI 由通用公共无线接口联盟发起制定。 目前, CPRI被广泛用于第三代移动通信 系统 ( 3G, 3nd Generation Mobile Communication System ) 的基站中。
CPRI协议包括三个平面: 用户数据面、 管理控制面和同步机制面, 按协 议层次分为三层:物理层( Layer 1, L1 )、链路层( Layer 2, L2 )和应用层( Layer3, L3 ), 具体可以参见图 4。 CPRI协议重点关注与硬件相关的协议层面 (L1和 L2 ), 确保硬件做有限的适配就可以提供独立的技术演进, CPRI协议不包括 应用层的规定。
在物理层, 每个超帧 ( Hyperframe ) 的 256个控制字 ( Control Word )按 一定的格式被组织成 64个子信道, 每个子信道包括 4个控制字, 控制字按矩 阵的方式组织成子信道。
根据 CPRI协议的定义, 64个子信道传送的内容如表 1所示。
Figure imgf000008_0001
表 1 其中, 厂商定义 ( vendor specific ) 的子信道 (子信道 16 ~子信道 -1 ) 可以根据产品需要自定义。
为使 REC能够获知各条 CPRI链路(或链环)的拓朴结构信息(包括 CPRI 链路的头尾位置, RE位置信息等), 那么就需要 REC与 RE协同完成 I/Q数 据传递、 拓朴扫描(TOP Scan, Topology Scan )、 数据配置等工作。 为此, 本 发明实施例将 CPRI协议中厂商定义的子信道 16做了如表 2所示的定义。
Figure imgf000008_0002
表 2 其中, Port ID表示 CPRI链路的端口号, 占用 #Z.16.0字节, 具体的, 用 Z.16.0的低 4个比特( Bit )传送 REC内的 Port ID。 Port ID对应的 4个比特 可以表示 16个端口号。
vendor specific区 i或的 Port ID定义 口表 3所示。
Figure imgf000009_0002
表 3
Slot ID表示 CPRI链路的槽位号, 占用 #Z.16.1字节, 具体的, 从最高位 ( MSB, Most Significant Bit )到最低位 ( LSB , Least Significant Bit )分别对 应 Z.16.1的 b7 ~ b0。 Slot ID字段由 REC填写, 由 CPRI链路中的 RE进行转 发。
vendor specific区 i或的 Slot ID定义: ^表 4所示。
Figure imgf000009_0003
表 4
M or S Attribute是端口主从属性, 占用 #Z.208.0字节, 从下行链路的角度 来看, 发送端口为 "master" 主设备, 接收端口为 "slave" 从设备, 占用每个 超帧的对应控制字。
vendor specific区 i或 M or S Attribute的定义 ^口表 5所示。
Figure imgf000009_0004
Figure imgf000009_0001
Hop Number表示 RE在下行将 slave端口上的 Hop Number力口 1后在 master 端口上转发; 上行对于末级节点, 在 slave端口上发送自己的 Hop Number; 对于非末级节点, 在 slave端口直接转发 master端口收到的 Hop Number。
Port ID、 Slot ID和 Hop Number的传送过程如图 5所示。具体的传送过程 为: ( 1 )从 BBU的 CPRIm发出 CPRIm的 Port ID和 Slot ID, 并且发出值为 0的 Hop Number, 值为 0的 Hop Number是图 5所示的左边的 RRU的编号; 值为 0的 Hop Number对应的 RRU向图 5所示的右边的 RRU发出 CPRIm的 Port ID和 Slot ID, 并且发出值为 1的 Hop Number, 值为 1的 Hop Number是 图 5所示的右边的 RRU的编号; 值为 1的 Hop Number对应的 RRU向 BBU 的 CPRIn发出 BBU的 CPRIm的 Port ID和 Slot ID, 并且, 针对从 CPRIn发
BBU的 CPRIn发出 CPRIn的 Port ID和 Slot ID, 并且发出值为 0的 Hop Number; 值为 1的 Hop Number对应的 RRU (图 5所示的右边的 RRU )向值 为 0的 Hop Number对应的 RRU(图 5所示的左边的 RRU )发出 CPRIn的 Port ID和 Slot ID, 并且向值为 0的 Hop Number对应的 RRU发出值为 1的 Hop Number; 值为 0的 Hop Number对应的 RRU向 BBU的 CPRIm发出 CPRIn 的 Port ID和 Slot ID, 并且发出值为 1的 Hop Number。 需要说明的是, 上述 控制字的传送过程可以与 I/Q数据的传送过程同时进行。
CPRI链路的用户数据面传送的是 I/Q数据, 不同载波的 I/Q数据按对应 的粒度(占用的比特位数)划分为 AxC ( antenna-carrier )通路, CPRI协议中 称为 AxC Container,通过软件控制可以在 CPRI链路内进行动态的 CPRI资源 共享。 单制式 REC条件下的 I/Q数据传送格式如图 6所示。
另外, 在本发明实施例中, 用户面数据具体是指 I/Q数据。
此外,本发明所有的实施例都适用于 REC与 RE之间具有至少两条 CPRI 链路的无线基站。 下面对本发明实施例提供的一种无线基站中公共通用无线接口数据的传 送方法进行说明。 如图 7所示, 这种方法包括:
S701: REC将需要分路传送给 RE的 I/Q数据分路为多路内容互不相同的 I/Q数据;
S702: REC在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给 RE, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
在 S701中, REC将需要分路传送给 RE的 I/Q数据分路为多路不同内容 的 I/Q数据,也就是说, REC将传送给 RE的 I/Q数据拆分后传送。一般来说, REC拆分的 I/Q数据的路数与 CPRI链路的数量相同。
在 S702中, REC在每一条 CPRI链路上都传送分路后的 I/Q数据。 一般 来说, REC会在每一条 CPRI链路上都传送一路分路后的 I/Q数据, 同一个 REC在各条 CPRI链路上传送的 I/Q数据在内容上互不相同。 在实际应用中, REC可以是支持单一制式的 REC, 支持单一制式的 REC 的两个端口与 RE的两个端口之间具有两条 CPRI链路。
在这种连接模式下, 支持单一制式的 REC将需要分路传送给 RE的 I/Q 数据分路为两路内容互不相同的 I/Q数据, 并在一条 CPRI链路上将分路后的 一路 I/Q数据传送给 RE, 在另一条 CPRI链路上将分路后的另一路 I/Q数据 传送给 RE。 也就是说, 支持单一制式的 REC与 RE之间的两条 CPRI链路可 以同时用于传送支持单一制式的 REC传送给 RE的 I/Q数据。 在实际应用中, REC可以是支持多个制式的 REC, RE的一个端口与 REC 中的支持第一制式的模块的一个端口之间具有一条 CPRI链路, RE的另一个 端口与 REC中的支持第二制式的模块的一个端口之间具有一条 CPRI链路, 支持第一制式的模块与支持第二制式的模块之间具有数据链路。 第一制式例 如是时分长期演进( TDL, TD-LTE, Time Division-Long Term Evolution )制 式, 第二制式例如是时分同步码分多址 ( TDS, TD-SCDMA, Time Division- Synchronous Code Division Multiple Access )制式。
在这种连接模式下, REC中的需要分路传送 I/Q数据的模块将传送给 RE 的 I/Q数据分路为两路内容互不相同的 I/Q数据, 其中, 需要分路传送 I/Q数 据的模块是指需要将传送给 RE的 I/Q数据分路传送的模块。 之后, 需要分路 传送 I/Q数据的模块在 RE与支持第一制式的模块之间的 CPRI链路上将分路 后的一路 I/Q数据传送给 RE, 并在支持第一制式的模块与支持第二制式的模 块之间的数据链路上将分路后的另一路 I/Q数据传送给支持第二制式的模块, 由支持第二制式的模块在 RE与支持第二制式的模块之间的 CPRI链路上将分 路后的另一路 I/Q数据传送给 RE。也就是说,某个或某些模块不仅要通过 RE 与支持第一制式的模块之间的 CPRI链路将传送给 RE的一部分 I/Q数据传送 给 RE,还要通过 RE与支持第二制式的模块之间的 CPRI链路将传送给 RE的 另一部分 I/Q数据传送给 RE。 另外, 某个或某些 REC只在 RE与支持第二制 式的模块之间的 CPRI链路上将传送给 RE的 I/Q数据传送给 RE。 在实际应用中, REC可以是支持多个制式的 REC, RE的两个端口与 REC 中的支持第一制式的模块的两个端口之间具有两条 CPRI链路,支持第一制式 的模块与 REC中的支持第二制式的模块之间具有数据链路。 第一制式例如是 TDL制式, 支持第二制式例如是 TDS制式。
在这种连接模式下, REC中的需要分路传送 I/Q数据的模块将传送给 RE 的 I/Q数据分路为两路内容互不相同的 I/Q数据, 并在 RE与支持第一制式的 模块之间的一条 CPRI链路上将分路后的一路 I/Q数据传送给 RE,在 RE与支 持第一制式的模块之间的另一条 CPRI链路上将分路后的另一路 I/Q数据传送 给 RE。也就是说, 某个或某些 REC在 RE与支持第一制式的模块之间的两条 CPRI链路上向 RE传送 I/Q数据。 另外, 有的模块需要通过支持第一制式的 模块与支持第二制式的模块之间的数据链路和 RE 与支持第一制式的模块之 间的一条 CPRI链路, 才能将传送给 RE的 I/Q数据传送给 RE。 上述实施例是从 REC的角度来描述本发明实施例的, 下面再从 RE的角 度来描述本发明实施例。 对此, 本发明实施例提供一种无线基站中公共通用 无线接口数据的处理方法。 如图 8所示, 这种方法包括:
S801 : RE从至少两条 CPRI链路接收同一个 REC传送过来的多路内容互 不相同的 I/Q数据, 多路内容互不相同的 I/Q数据组成 REC需要分路传送给 RE的 I/Q数据;
S802: RE将多路内容互不相同的 I/Q数据合路为 REC需要分路传送给 RE的 I/Q数据。
在 S801中, RE可以接收同一个 REC传送过来的多路不同内容的 I/Q数 据。 一般来说, RE接收的同一个 REC传送过来的 I/Q数据的路数与 CPRI链 路的数量相同。
在 S802中, RE将多路不同内容的 I/Q数据进行合路, 合路后的数据就 是同一个 REC传送给 RE的完整数据。 在实际应用中, REC可以是支持单一制式的 REC, 支持单一制式的 REC 的两个端口与 RE的两个端口之间具有两条 CPRI链路。 在这种连接模式下, RE从两条 CPRI链路接收支持单一制式的 REC传送 过来的两路内容互不相同的 I/Q数据,并将两路内容互不相同的 I/Q数据合路 为支持单一制式的 REC传送给 RE的 I/Q数据。 也就是说, 支持单一制式的 REC与 RE之间的两条 CPRI链路可以同时用于传送支持单一制式的 REC传 送给 RE的 I/Q数据。
在实际应用中, REC可以是支持多个制式的 REC, RE的一个端口与 REC 中的支持第一制式的模块的一个端口之间具有一条 CPRI链路, RE的另一个 端口与 REC中的支持第二制式的模块的一个端口之间具有一条 CPRI链路, 支持第一制式的模块与支持第二制式的模块之间具有数据链路。 第一制式例 如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, RE从 RE与支持第一制式的模块之间的 CPRI链路 接收 REC中的需要分路传送 I/Q数据的模块传送给 RE的一路 I/Q数据, 从 RE与支持第二制式的模块之间的 CPRI链路接收需要分路传送 I/Q数据的模 块传送给 RE的另一路 I/Q数据, 需要分路传送 I/Q数据的模块传送给 RE的 另一路 I/Q数据是支持第二制式的模块从支持第一制式的模块与支持第二制 式的模块之间的数据链路接收的,其中, 需要分路传送 I/Q数据的模块是指需 要将传送给 RE的 I/Q数据分路传送的模块, 需要分路传送 I/Q数据的模块传 送给 RE的两路 I/Q数据的内容互不相同。 RE将接收到的需要分路传送 I/Q 数据的模块传送给 RE的两路 I/Q数据合路为需要分路传送 I/Q数据的模块传 送给 RE的 I/Q数据。也就是说, RE与支持第一制式的模块之间的 CPRI链路 和 RE与支持第二制式的模块之间的 CPRI链路可以同时用于传送某个或某些 模块传送给 RE的 I/Q数据。 另外, RE可以只从 RE与支持第二制式的模块 之间的 CPRI链路接收某个或某些模块传送给 RE的 I/Q数据。 在实际应用中, REC可以是支持多个制式的 REC, RE的两个端口与 REC 中的支持第一制式的模块的两个端口之间具有两条 CPRI链路,支持第一制式 的 REC与 REC中的支持第二制式的 REC之间具有数据链路。 第一制式例如 是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, RE从 RE 与所述支持第一制式的模块之间的两条 CPRI链路接收 REC中的需要分路传送 I/Q数据的模块传送给 RE的两路内容 互不相同的 I/Q数据,并将两路内容互不相同的 I/Q数据合路为需要分路传送 I/Q数据的模块传送给所述 RE的 I/Q数据。 也就是说, RE与支持第一制式的 模块之间的两条 CPRI链路可以同时用于传送某个或某些模块传送给 RE 的 I/Q数据。 另外, RE可以只从 RE与支持第一制式的模块之间的两条 CPRI链 路中的一条 CPRI链路接收某个或某些模块传送给 RE的 I/Q数据。
上述两个实施例描述的是 REC向 RE传送 I/Q数据的过程, 下面再用两 个实施例来描述 RE向 REC传送 I/Q数据的过程。
首先介绍一种无线基站中公共通用无线接口数据的传送方法。 如图 9所 示, 这种方法包括:
S901 : RE将需要分路传送给 REC的 I/Q数据分路为多路内容互不相同的 I/Q数据, 多路内容互不相同的 I/Q数据组成分路前的 I/Q数据;
S902: RE在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给 REC, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
在 S901中, RE将需要分路传送给 REC的 I/Q数据分路为多路不同内容 的 I/Q数据,也就是说, RE将传送给 REC的 I/Q数据拆分后传送。一般来说, RE拆分的 I/Q数据的路数与 CPRI链路的数量相同。
在 S902中, RE在每一条 CPRI链路上都传送分路后的 I/Q数据。 一般来 说, RE在每一条 CPRI链路上都传送一路分路后的 I/Q数据, RE各条 CPRI 链路上传送给同一个 REC的 I/Q数据在内容上互不相同。 在实际应用中, REC可以是支持单一制式的 REC, 支持单一制式的 REC 的两个端口与 RE的两个端口之间具有两条 CPRI链路。
在这种连接模式下, RE将传送给支持单一制式的 REC的 I/Q数据分路为 两路内容互不相同的 I/Q数据, 并在一条 CPRI链路上将分路后的一路 I/Q数 据传送给支持单一制式的 REC, 在另一条 CPRI链路上将分路后的另一路 I/Q 数据传送给支持单一制式的 REC。 也就是说, 支持单一制式的 REC与 RE之 数据。 在实际应用中, REC可以是支持多个制式的 REC, RE的一个端口与 REC 中的支持第一制式的模块的一个端口之间具有一条 CPRI链路, RE的另一个 端口与 REC中的支持第二制式的模块的一个端口之间具有一条 CPRI链路, 支持第一制式的模块与支持第二制式的模块之间具有数据链路。 第一制式例 如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, RE将需要分路传送给 REC的 I/Q数据分路为两路内 容互不相同的 I/Q数据, 并在 RE与支持第一制式的模块之间的 CPRI链路上 将分路后的一路 I/Q数据传送给 REC 中的接收分路 I/Q数据的模块, 在 RE 与支持第二制式的模块之间的 CPRI链路上将分路后的另一路 I/Q数据传送给 支持第二制式的模块, 由支持第二制式的模块在支持第一制式的模块与支持 第二制式的模块之间的数据链路上将分路后的另一路 I/Q数据传送给接收分 路 I/Q数据的模块。 也就是说, RE可以通过 RE与支持第一制式的模块之间 的 CPRI链路将传送给某个或某些模块的一部分 I/Q数据传送给这个或这些模 块, 还可以通过 RE与支持第二制式的模块之间的 CPRI链路将传送给这个或 这些模块的另一部分 I/Q数据传送给这个或这些模块。另外, RE可以只在 RE 与支持第二制式的模块之间的 CPRI链路上将传送给某个或某些模块的 I/Q数 据传送给这个或这些模块。 在实际应用中, REC可以是支持多个制式的 REC, RE的两个端口与 REC 中的支持第一制式的模块的两个端口之间具有两条 CPRI链路,支持第一制式 的模块与 REC中的支持第二制式的模块之间具有数据链路。 第一制式例如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, RE将需要分路传送给 REC的 I/Q数据分路为两路内 容互不相同的 I/Q数据, 并在 RE与支持第一制式的模块之间的一条 CPRI链 路上将分路后的一路 I/Q数据传送给 REC中的接收分路 I/Q数据的模块, 在 RE与支持第一制式的模块之间的另一条 CPRI链路上将分路后的另一路 I/Q 数据传送给接收分路 I/Q数据的模块。 也就是说, RE可以在 RE与支持第一 制式的模块之间的两条 CPRI链路上同时传送 RE传送给某个或某些模块的 I/Q数据。 另外, RE可以只通过 RE与支持第一制式的模块之间的一条 CPRI 链路和支持第一制式的模块与支持第二制式的模块之间的数据链路将传送给 某个或某些模块的 I/Q数据传送给这个或这些模块。 上述实施例是从 RE的角度来描述本发明实施例的, 下面再从 REC的角 度来描述本发明实施例。 对此, 本发明实施例提供一种无线基站中公共通用 无线接口数据的处理方法。 如图 10所示, 这种方法包括:
S1001 : REC从至少两条 CPRI链路接收 RE传送过来的多路内容互不相 同的 I/Q数据, 多路内容互不相同的 I/Q数据组成 RE需要分路传送给 REC 的 I/Q数据;
S1002: REC将多路内容互不相同的 I/Q数据合路为 RE需要分路传送给 REC的 I/Q数据。
在 S1001中, REC可以接收 RE发来的多路不同内容的 I/Q数据。一般来 说, REC接收的 RE发来的 I/Q数据的路数与 CPRI链路的数量相同。
在 S1002中, REC将多路不同内容的 I/Q数据进行合路, 合路后的数据 就是 RE传送给 REC的完整数据。 在实际应用中, REC可以是支持单一制式的 REC, 支持单一制式的 REC 的两个端口与 RE的两个端口之间具有两条 CPRI链路。
在这种连接模式下, 支持单一制式的 REC从两条 CPRI链路接收 RE传 送过来的两路内容互不相同的 I/Q数据,并将两路内容互不相同的 I/Q数据合 路为 RE传送给 REC的分路前的 I/Q数据。 也就是说, 支持单一制式的 REC 与 RE之间的两条 CPRI链路可以同时用于传送 RE传送给支持单一制式的 REC的 I/Q数据。 在实际应用中, REC可以是支持多个制式的 REC, RE的一个端口与 REC 中的支持第一制式的模块的一个端口之间具有一条 CPRI链路, RE的另一个 端口与 REC中的支持第二制式的模块的一个端口之间具有一条 CPRI链路, 支持第一制式的模块与支持第二制式的模块之间具有数据链路。 第一制式例 如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, REC中的接收分路 I/Q数据的模块从 RE与支持第一 制式的模块之间的 CPRI链路接收 RE传送给接收分路 I/Q数据的模块的一路 I/Q数据, 并从支持第一制式的模块与支持第二制式的模块之间的数据链路接 收 RE传送给接收分路 I/Q数据的模块的另一路 I/Q数据, RE传送给接收分 路 I/Q数据的模块的另一路 I/Q数据是支持第二制式的模块从 RE与支持第二 制式的模块之间的 CPRI链路接收的, 其中, RE传送给接收分路 I/Q数据的 模块的两路 I/Q数据的内容互不相同。 接收分路 I/Q数据的模块将接收到的 RE传送给接收分路 I/Q数据的模块的两路内容互不相同的 I/Q数据合路为 RE 传送给接收分路 I/Q数据的模块的 I/Q数据。 也就是说, 某个或某些模块不仅 可以通过 RE与支持第一制式的模块之间的 CPRI链路接收 RE传送给这个或 这些模块的一部分 I/Q数据, 还可以通过 RE与支持第二制式的模块之间的 CPRI链路和支持第一制式的模块与支持第二制式的模块之间的数据链路接收 RE传送给这个或这些模块的 I/Q数据。 另外, 某个或某些模块只从 RE与支 持第二制式的模块之间的 CPRI链路接收 RE传送给这个或这些模块的 I/Q数 据。 在实际应用中, REC可以是支持多个制式的 REC, RE的两个端口与 REC 中的支持第一制式的模块的两个端口之间具有两条 CPRI链路,支持第一制式 的模块与 REC中的支持第二制式的 REC之间具有数据链路。第一制式例如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, REC中的接收分路 I/Q数据的模块从 RE与支持第一 制式的模块之间的两条 CPRI链路接收 RE传送给接收分路 I/Q数据的模块的 两路内容互不相同的 I/Q数据, 并将接收到的 RE传送给接收分路 I/Q数据的 模块的两路内容互不相同的 I/Q数据合路为 RE传送给接收分路 I/Q数据的模 块的 I/Q数据。 也就是说, RE与支持第一制式的模块之间的两条 CPRI链路 可以同时用于传送 RE传送给某个或某些模块的 I/Q数据。 另外, 支持第一制 式的模块还可以从支持第一制式的模块与 RE之间的一条 CPRI链路接收 RE 传送给某个或某些模块的 I/Q数据,之后, 支持第一制式的模块在支持第一制 式的模块与支持第二制式的模块之间的数据链路将 RE传送给这个或这些模 块的 I/Q数据传送给这个或这些模块。 前面从 REC和 RE的角度分别介绍了数据传输的方法, 换种表达方式, 本发明实施例提供了一种无线基站中公共通用无线接口数据的传送方法, 适 用于无线设备控制器 REC与无线设备 RE之间具有至少两条公共通用无线接 口 CPRI链路的无线基站, 所述方法包括: 所述 REC和 RE中的一端将需要 分路传送给另一端的 I/Q数据分路为多路内容互不相同的 I/Q数据; 所述一端 在所述至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述另一端, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
前面分别从 REC和 RE的角度分别介绍了数据处理的方法, 换种表达方 式, 本发明实施例提供了一种无线基站中公共通用无线接口数据的处理方法, 适用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述方法包括: 所述 RE和 REC中的一端从所述至少两条 CPRI链路接收另一端传送过来的 多路内容互不相同的 I/Q数据,所述多路内容互不相同的 I/Q数据组成所述一 端需要分路传送给所述另一端的 I/Q数据;所述一端将所述多路内容互不相同 的 I/Q数据合路为所述另一端需要分路传送给所述 RE的 I/Q数据。 前面提到过, 本发明的所有实施例都适用于无线基站, 对此, 本发明实 施例还提供一种无线基站。 如图 11所示, 这种无线基站包括无线设备控制器 1101和无线设备 1102, 无线设备控制器 1101与无线设备 1102之间具有至少 两条 CPRI链路; 无线设备控制器 1101与无线设备 1102之间交互的 I/Q数据 在上述至少两条 CPRI链路上传送。 在实际应用中, 无线设备控制器 1101可以是支持单一制式的 REC, 支持 单一制式的 REC的两个端口与所述 RE的两个端口之间具有两条 CPRI链路。
在这种连接模式下, 支持单一制式的 REC与 RE之间交互的 I/Q数据在 两条 CPRI链路上传送, 支持单一制式的 REC与 RE之间交互的控制数据在 两条 CPRI链路中的一条链路上传送。 在实际应用中, 无线设备控制器 1101 可以是支持多个制式的 REC, RE 的一个端口与所述 REC 中的支持第一制式的模块的一个端口之间具有一条 CPRI链路,所述 RE的另一个端口与所述 REC中的支持第二制式的模块的一 个端口之间具有一条 CPRI链路,所述支持第一制式的模块与所述支持第二制 式的模块之间具有数据链路。第一制式例如是 TDL制式,第二制式例如是 TDS 制式。
在这种连接模式下, REC中的需要分路传送 I/Q数据和接收分路 I/Q数据 的模块与 RE之间交互的 I/Q数据在 RE与支持第一制式的模块之间的 CPRI 链路、 RE与支持第二制式的模块之间的 CPRI链路和支持第一制式的模块与 支持第二制式的模块之间的数据链路上传送,需要分路传送 I/Q数据和接收分 路 I/Q数据的模块与 RE之间交互的控制数据在 RE与支持第一制式的模块之 间的 CPRI链路上传送, 其中, 需要分路传送 I/Q数据和接收分路 I/Q数据的 模块是指需要将传送给 RE的 I/Q数据分路传送并接收 RE分路传送过来的 I/Q 数据的模块。
在这种连接模式下, REC 中的不需要分路传送 I/Q数据和不需要接收分 路 I/Q数据的模块与 RE之间交互的 I/Q数据在 RE与支持第二制式的模块之 间的 CPRI链路上传送, 不需要分路传送 I/Q数据和不需要接收分路 I/Q数据 的模块与 RE之间交互的控制数据在 RE与支持第二制式的模块之间的 CPRI 链路上传送, 其中, 不需要分路传送 I/Q数据和不需要接收分路 I/Q数据的模 块是指不需要将传送给 RE的 I/Q数据分路传送并且不接收 RE分路传送过来 的 I/Q数据的模块。 在实际应用中, 无线设备控制器 1101 可以是支持多个制式的 REC, RE 的两个端口与 REC 中的支持第一制式的模块的两个端口之间具有两条 CPRI 链路,支持第一制式的 REC与 REC中的支持第二制式的模块之间具有数据链 路。 第一制式例如是 TDL制式, 第二制式例如是 TDS制式。
在这种连接模式下, REC中的需要分路传送 I/Q数据和接收分路 I/Q数据 的模块与 RE之间交互的 I/Q数据在 RE与支持第一制式的模块之间的两条 CPRI链路上传送, 需要分路传送 I/Q数据和接收分路 I/Q数据的模块与 RE 之间交互的控制数据在 RE与支持第一制式的模块之间的一条 CPRI链路上传 送, 其中, 需要分路传送 I/Q数据和接收分路 I/Q数据的模块是指需要将传送 给 RE的 I/Q数据分路传送并接收 RE分路传送过来的 I/Q数据的模块。
在这种连接模式下, REC 中的不需要分路传送 I/Q数据和不需要接收分 路 I/Q数据的模块与 RE之间交互的 I/Q数据在支持第一制式的模块与支持第 二制式的模块之间的数据链路和 RE与支持第一制式的模块之间的两条 CPRI 链路中的一条 CPRI链路上传送, 不需要分路传送 I/Q数据和不需要接收分路 I/Q数据的模块与 RE之间交互的控制数据在支持第一制式的模块与支持第二 制式的模块之间的数据链路和 RE与支持第一制式的模块之间的一条 CPRI链 路上传送, 其中, 不需要分路传送 I/Q数据和不需要接收分路 I/Q数据的模块 是指不需要将传送给 RE的 I/Q数据分路传送并且不接收 RE分路传送过来的 I/Q数据的模块。
对于无线基站的相关描述可以参见上述几个方法实施例中的相关描述, 这里不再赘述。
为使本领域技术人员更加清楚的理解本发明实施例, 下面对本发明实施 例进行详细说明。 首先介绍三种 CPRI数据传送方式。
( 1 )单模基站的 CPRI数据传送方式
如图 12所示, RE的两个端口与支持 TDL制式的 REC的基带接口( Base Band Interface )单元的两个端口分别通过线缆相连, 构成 RE与支持 TDL制 式的 REC之间的两条 CPRI链路。
I/Q数据和高级数据链路控制 ( HDLC, High-Level Data Link Control )数 据的传送方式如图 13所示。在这种 CPRI数据传送方式下, I/Q数据需要在两 条 CPRI链路上传送, 而 HDLC数据只需要在一条 CPRI链路上传送, 另一条 CPRI链路作为 HDLC数据传送的备份。 这里需要说明的是, HDLC数据是控 制数据的一种形式, 这里只是以 HDLC数据为例进行说明, 实际上, 控制数 据也可以是其他形式的数据, 例如 Ethernet数据。
( 2 ) 多模基站的 CPRI数据传送方式一
如图 14所示, RE的一个端口与 REC中的支持 TDL制式的模块的基带 接口单板的一个端口通过线缆相连, 构成 RE与 REC之间的一条 CPRI链路, RE的另一个端口与 REC中的支持 TDS制式的模块的基带接口单板的一个端 口通过线缆相连, 构成 RE与 REC之间的另一条 CPRI链路, 支持 TDL制式 的模块的基带接口单板与支持 TDS 制式的模块的基带接口单板之间传送数 据, 例如通过背板总线传送数据, 所述背板总线构成支持 TDL制式的模块与 支持 TDS制式的模块之间的数据链路。 当然, 不同制式的模块之间也可以通 过其他方式传送数据, 例如通过线缆传送数据, 这里只是以背板总线为例而 已。
I/Q数据和 HDLC数据的传送方式如图 15所示。 在这种 CPRI数据传送 方式下, I/Q数据需要在两条 CPRI链路上传送, 而 HDLC数据只需要在一条 CPRI链路上传送, 另一条 CPRI链路作为 HDLC数据传送的备份。 在实际应 用中, HDLC数据究竟在哪一条 CPRI链路上传送可以由本领域技术人员根据 实际需要而设置, 本发明实施例不做限定。 同样, HDLC 数据是控制数据的 一种形式, 这里只是以 HDLC数据为例进行说明, 实际上, 控制数据也可以 是其他形式的数据, 例如 Ethernet数据。
( 3 ) 多模基站的 CPRI数据传送方式二
如图 16所示, RE的两个端口与 REC中的支持 TDL制式的模块的基带 接口单板的两个端口通过线缆相连, 构成 RE与 REC之间的两条 CPRI链路, 支持 TDL制式的模块的基带接口单板与 REC中的支持 TDS制式的模块的基 带接口单板之间通过背板总线传送数据, 所述背板总线构成支持 TDL制式的 模块与支持 TDS制式的模块之间的数据链路。
I/Q数据和 HDLC数据的传送方式如图 17所示。 在这种 CPRI数据传送 方式下, I/Q数据需要在两条 CPRI链路上传送,支持 TDL制式的模块的 HDLC 数据通过 CPRI0对应的链路传送, 支持 TDS制式的模块的 HDLC数据通过 CPRI1对应的链路传送。 当然, 通过哪条 CPRI链路传送哪种或哪些种数据可 以由本领域技术人员在实际应用中自行设置。 这里只是假设支持 TDL制式的 模块的 HDLC数据通过 CPRI0对应的链路传送, 支持 TDS 制式的模块的 HDLC数据通过 CPRI1对应的链路传送, 实际上, 支持 TDL制式的模块的 HDLC数据通过 CPRI1对应的链路传送、支持 TDS制式的模块的 HDLC数据 通过 CPRI0对应的链路传送也是可行的。 在实际应用中, 可以在 REC和 RE中设置用于表示链环模式和 RE的两 个端口的 Master/Slave属性的标志, 其中,链环模式表明是否需要进行分路传 送。对此, 本发明实施例扩展了控制字 Z.208.0的定义, 定义 BIT3〜BIT1为链 环模式, 由 REC高层软件写入现场可编程门阵列(FPGA, Field Programmable Gate Array )逻辑寄存器, 扩展后的 Z.208.0具体如表 6所示。 这里需要说明 的是, 扩展控制字 Z.208.0只是一种实现方式, 本领域技术人员在实际应用中 完全可以扩展其他控制字, 例如 Z.208.1。
Figure imgf000022_0001
表 6
如表 6所示, 单向链环模式表示不需要分路传送数据。 在单向链环模式 下, RE的两个端口有 Master/Slave属性区别, 在 Slave端口接收下行数据、 发送上行数据, 在 Master端口接收上行数据、 转发下行数据, 这种模式下的 链环实际上是由两条 CPRI链路拼成的。
如表 6所示, 负荷分担模式表示需要分路传送数据。在负荷分担模式(即 I/Q数据在多条 CPRI链路上传送的模式) 下, RE的两个端口的 Master/Slave 属性都设定为 Slave属性, I/Q数据和 HDLC数据的收发做相应的调整。 从 CPRI链路的一端到另一端扫描 Hop Number。
CPRI链环的工作模式可以由用户配置。 当然, CPRI链环的工作模式也 可以采用其他方式配置, 例如软件自动决策等。
REC软件将链环模式配置给接口器件(如 FPGA、 专用集成电路( ASIC, Application Specific Intergrated Circuits ) ), 接口器件使用控制字 Z.208.0 的 BIT3-BIT1将链环模式传送给 RE。 由于上面提到了扫描 Hop Number, 所以, 下面再对 HOP扫描 (即扫描 Hop Number )进行说明。
在进行 HOP扫描时, RE的 CPRI逻辑首先判断收到的链环模式, 如果是 b000, 则认为应该按照单向链环模式进行 HOP扫描, 将接收侧的端口置为 Slave, 将另一侧的端口置为 Master, 并将 Hop Number力 σ 1后在 Master端口 发出。
如果收到的链环模式是 bOl l,则认为应该按照负荷分担模式进行 HOP扫 描, 将接收侧的端口置为 Slave, 将另一侧的端口也置为 Slave, 并将在一个 端口收到的 Hop Number在另一个端口发出, 此时, Hop Number = 0, 具体可 以参见图 18所示的负荷分担模式下的 HOP扫描过程。
另夕卜,负荷分担模式下的进出 RE的端口的控制字如图 19所示。从 CPRI0 进入的控制字和从 CPRI1出去的控制字分别为: Slot ID=2, Port ID=m, Hop Number=0, Link mode=b011 , 从 CPRI 1进入的控制字和从 CPRIO出去的控制 字分另1 J为: Slot ID=2 , Port ID=n, Hop Number =0, Link mode=b011。 由前面几个实施例不难看出, I/Q数据处理是本发明实施例的一个重要过 程, 下面对 I/Q数据的处理过程进行详细说明。
( 1 )单模基站的 CPRI数据传送方式
如图 20所示, RE分别从 CPRI0和 CPRI1接收 I/Q数据, 两路 I/Q数据 经过合路处理后到达中射频( IRF, Intermediate Radio Frequency )信号处理模 块。 高层软件需要将本 RE 上的每个载波占用的 AxC 信息及其对应的收发 CPRI信息配置给 FPGA。 发送 I/Q数据时, FPGA根据高层软件配置的 CPRI 信息, 将 I/Q数据发往对应的端口。 接收 I/Q数据时, FPGA根据高层软件配 置的 CPRI信息, 从对应的端口上接收 I/Q数据。
REC侧的 I/Q数据处理方式与 RE相同, 也要根据 AxC的端口信息做合 路和分路处理, 这里不再赘述。
( 2 )双模基站的 CPRI数据传送方式 1
如图 21所示, RE的两个端口分别与 REC中的支持 TDL制式的模块的 一个端口和 REC中的支持 TDS制式的模块的一个端口相连。 支持 TDL制式 的模块传送给 RE的数据需要在 RE的两个端口进行负荷分担, 支持 TDS制 式的模块传送给 RE的数据不需要在 RE的两个端口进行负荷分担。
对于支持 TDL制式的模块: I/Q数据以 AxC的粒度分路为在面板链路和 背板链路方向, 当基站背板链路的带宽比面板链路的带宽大时, 可以在背板 侧实现汇聚功能。
对于支持 TDS制式的模块: 面板端口需要进行汇聚,将支持 TDL制式的 模块传送给 RE的数据和支持 TDS制式的模块传送给 RE的数据进行合路。 同样, 当基站背板链路的带宽比面板链路的带宽大时, 可以在背板侧实现汇 聚功能。 在接收数据时, 支持 TDS制式的模块将接收到的数据分路为在面板 链路和背板链路方向。
对于 RE: 需要将传送给支持 TDL制式的模块的数据做分路处理, 一路 数据通过 CPRI0直接到达支持 TDL制式的模块,另一路数据需要与传送给支 持 TDS制式的模块的数据合路后到达支持 TDS制式的模块。接收数据时,从 CPRI1收到支持 TDL制式的模块传送的数据与支持 TDS制式的模块传送的数 据合路后的数据, 之后, 将合路后的数据进行分路处理, 将分路出来的支持 TDL制式的模块传送的数据与从 CPRI0收到的支持 TDL制式的模块传送的数 据合路后送到 IRF。
( 3 )双模基站的 CPRI数据传送方式 2
如图 22所示, RE的两个端口与支持 TDL制式的模块的两个端口分别相 连。 支持 TDL制式的模块传送给 RE的数据需要在 RE的两个端口进行负荷 分担, 支持 TDS制式的模块传送给 RE的数据不需要在 RE的两个端口进行 负荷分担。
对于支持 TDL制式的模块: I/Q数据以 AxC的粒度分路为在两个面板链 路方向。 一个面板链路只传送支持 TDL制式的模块的数据, 另一个面板链路 需要进行汇聚, 将支持 TDL制式的 REC的部分数据和支持 TDS制式的模块 的数据进行合路。 当基站背板链路的带宽比面板链路的带宽大时, 可以在背 板侧实现汇聚功能。
对于支持 TDS制式的模块: 只在背板链路传送数据, 当基站背板链路的 带宽比面板链路的带宽大时, 可以在背板侧实现汇聚功能。
对于 RE: 需要将传送给支持 TDL制式的模块的数据做分路处理, 一路 数据通过 CPRI0直接到达支持 TDL制式的模块,另一路数据需要与传送给支 持 TDS制式的模块的数据合路后, 通过 CPRI1到达支持 TDL制式的模块。 接收数据时, 从 CPRI1收到支持 TDL制式的模块传送的数据与支持 TDS制 式的模块传送的数据合路后的数据, 之后, 将合路后的数据进行分路处理, 将分路出来的支持 TDL制式的模块传送的数据与从 CPRI0收到的支持 TDL 制式的模块传送的数据合路后送到 IRF。 由前面几个实施例不难看出, RE与 REC之间除传送 I/Q数据外,还要传 送控制数据。 下面以 HDLC数据为例, 说明在本发明实施例中 RE与 REC之 间对于控制数据的传送方式。
( 1 )单模基站的 CPRI数据传送方式
如图 23所示, HDLC数据只在一条 CPRI链路上传送。 RE接收到 HDLC 数据时, 由 FPGA将 HDLC数据排队, 由底层软件读取给高层软件。 另一条 CPRI链路作为传送 HDLC数据的备份链路。
( 2 )双模基站的 CPRI数据传送方式 1
如图 24所示, RE的两个端口分别与支持 TDL制式的模块的一个端口和 支持 TDS制式的模块的一个端口相连。 支持 TDL制式的模块的 HDLC数据 在一条 CPRI链路上传送,支持 TDS制式的模块的 HDLC数据在另一条 CPRI 链路上传送。
RE接收 HDLC数据时, 由 FPGA将从两个端口收到的 HDLC数据排队, 之后传送给高层软件。对应支持 TDL制式的模块的 HDLC层软件和对应支持 TDS制式的模块的 HDLC层软件根据 HDLC数据的地址, 只取用对应自己地 址的 HDLC数据。 RE发送 HDLC数据时, 由 FPGA将传送给支持 TDL制式 的模块的 HLDC数据和传送给支持 TDS制式的模块的 HLDC数据进行合路处 理, 并在两个端口同时发送, REC侧的 HDLC层软件只取用对应自己地址的 HDLC数据。
( 3 )双模基站的 CPRI数据传送方式 2
如图 25所示, RE的两个端口与支持 TDL制式的模块的两个端口分别相 连。 支持 TDL制式的模块的 HDLC数据在一条 CPRI链路上传送, 支持 TDS 制式的模块的 HDLC数据在另一条 CPRI链路上传送。
RE接收 HDLC数据时, 由 FPGA将从两个端口收到的 HDLC数据排队, 之后传送给高层软件。对应支持 TDL制式的模块的 HDLC层软件和对应支持 TDS制式的模块的 HDLC层软件根据 HDLC数据的地址, 只取用对应自己地 址的 HDLC数据。 RE发送 HDLC数据时, 由 FPGA将传送给支持 TDL制式 的模块的 HLDC数据和传送给支持 TDS制式的模块的 HLDC数据进行合路处 理, 并在两个端口同时发送, REC侧的 HDLC层软件只取用对应自己地址的 HDLC数据。 前面提到过, 图 14-17、 图 21、 图 22、 图 24和图 25对应的实施例都涉 及到两个 REC之间通过背板链路传送数据, 下面再对通过背板链路传送数据 的方式进行说明。
( 1 )双模基站的 CPRI数据传送方式 1
在这种方式下, RE的两个端口分别与支持 TDL制式的模块的一个端口 和支持 TDS制式的模块的一个端口相连。
如果基站背板链路的带宽比面板链路的带宽大, 那么可以在背板侧实现 汇聚功能, 即, 将多个面板链路的数据进行汇聚。
在这种方式下, 两个模块之间通过背板链路传送数据可以有两种实现方 式。
第一种实现方式: 如图 26所示, 支持 TDS制式的模块实现面板汇聚, 并 需要将从多个面板链路收到的传送给支持 TDL制式的模块的数据在背板汇 聚, 之后, 将汇聚后的数据传送给支持 TDL制式的模块。 实际上, 在这种实 现方式下, 背板端口与面板端口是一对多的对应关系。
第二种实现方式: 如图 27所示, 支持 TDS制式的模块
实现面板汇聚, 但不需要将从多个面板链路收到的传送给支持 TDL制式的模 块的数据在背板汇聚, 在背板只需转发面板过来的数据即可。 实际上, 在这 种实现方式下, 背板端口与面板端口是一对一的对应关系。
在 CPRI数据传送方式 1下, 背板不需要传送控制数据, 只需要传送 I/Q 数据。 I/Q数据的排列方式较多, 例如采用图 30所示的方式, 按分层的方式 对应不同的端口。 例如, 图 30示出了背板每路端口的带宽为 6.144G, 支持传 送两路 3.072G的 I/Q数据, byte0〜byte4对应一个端口, byte5〜byte9对应另一 个端口。
在 CPRI数据传送方式 1下, 实现背板汇聚功能和面板汇聚功能时, 共享 端口的支持 TDL制式的模块和支持 TDS制式的模块的 I/Q字段统一分配,互 不重叠, 方案实现比较简单。
在 CPRI数据传送方式 1下,背板链路的线速率要大于或等于面板链路的 线速率的整数倍。
( 2 )双模基站的 CPRI数据传送方式 2
在这种方式下, RE的两个端口与支持 TDL制式的模块的两个端口分别 相连。
如果基站背板链路的带宽比面板链路的带宽大, 那么可以在背板侧实现 汇聚功能。 支持 TDS制式的模块的面板不需要传送数据。
在这种方式下, 两个模块之间通过背板链路传送数据可以有两种实现方 式。
第一种实现方式: 如图 28所示, 支持 TDL制式的模块
实现面板汇聚, 并需要将从多个面板链路收到的传送给支持 TDS制式的模块 的数据在背板汇聚, 之后, 将汇聚后的数据传送给支持 TDS制式的模块。 实 际上, 在这种实现方式下, 背板端口与面板端口是一对多的对应关系。
第二种实现方式: 如图 29所示, 支持 TDL制式的模块
实现面板汇聚, 但不需要将从多个面板链路收到的传送给支持 TDS制式的模 块的数据在背板汇聚, 在背板只需转发面板过来的数据即可。 实际上, 在这 种实现方式下, 背板端口与面板端口是一对一的对应关系。
在 CPRI数据传送方式 2下, 背板需要传送控制数据和 I/Q数据。 IQ数据 的排列方式较多,例如采用图 31所示的方式,按分层的方式对应不同的端口。 例如, 图 31示出了背板每路接口的带宽为 6.144G, 支持传送两路 3.072G的 I/Q数据, byte0〜byte4对应一个端口, byte5〜byte9对应另一个端口。 需要说 明的是, 这里只是为便于本领域技术人员理解本发明实施例而举的一个例子 而已, 适用于其他速率的例子不再——列举。 例如, 背板速率为 6.144G, 则 可以支持 4路 1.2288G速率的速率传送。
在 CPRI数据传送方式 2下, 实现背板汇聚功能和面板汇聚功能时, 共享 端口的支持 TDL制式的模块和支持 TDS制式的模块的 I/Q字段统一分配、互 不重叠。 控制数据也是一一对应的。 方案实现比较简单。
在 CPRI数据传送方式 2下,背板链路的线速率要大于或等于面板链路的 线速率的整数倍。
在实际应用中, 支持两个制式的 REC在同一条 CPRI链路上传送 I/Q数 据时, 支持两个制式的 REC需要协同工作, 在 CPRI基本帧中对支持两个制 式的 REC的 I/Q数据分配合适的空间, 避免支持两个制式的 REC的数据在 CPRI基本帧中空间重叠。 以图 32为例, 背板每个链路的带宽为 6.144G, 支 持传送两路 3.072G的 I/Q数据,支持 TDS制式的模块通过背板收到支持 TDL 制式的模块传送过来的 CPRI基本帧后, 需要在 CPRI基本帧中为自己传送给 RE的数据分配空间, 支持 TDS制式的模块的数据在 CPRI基本帧中占用的空 间与支持 TDL制式的模块的数据在 CPRI基本帧中占用的空间不重叠。 为实现本发明实施例, 不但需要有硬件技术的支持, 还需要有软件技术 的支持, 特别是在 I/Q数据传送之前, 需要对 REC和 RE进行必要的配置。 如图 33所示, 软件配置流程如下:
S3301 : 启动软件, FPGA加载运行;
S3302: 判断 CPRI链环模式, 如果是单向链环模式或双星型链环模式, 则转 S3303, 如果是负荷分担模式(即多条 CPRI链路用于传送 I/Q数据), 转 S3304;
S3303: 按单向链环模式或双星型链环模式处理;
S3304: REC向 FPGA提供链环模式信息、 RE的槽位号( Slot ID )和 RE 的端口号 (Port ID );
S3305: FPGA判断链环模式, 如果是单向链环模式或双星型链环模式, 则转 S3306, 如果是负荷分担模式(即多条 CPRI链路用于传送 I/Q数据), 转 S3308;
S3306: 按单向链环模式或双星型链环模式处理;
S3308: RE的高层软件从 FPGA读取链环模式信息、 REC的槽位号、 REC 的端口号和 RE的端口号, 转 S3309;
在 S3304之后, 在 S3308之前, 软件配置流程还包括:
S3307: REC在 HDLC建立过程中,将 REC的槽位号和 REC的端口号提 供给 RE的高层软件;
S3309: RE 的高层软件判断链环模式, 如果是单向链环模式或双星型链 环模式, 则转 S3310, 如果是负荷分担模式(即多条 CPRI链路用于传送 I/Q 数据), 转 S3311 ;
S3310: 按单向链环模式或双星型链环模式处理;
S3311 : RE的高层软件向 FPGA配置 RE端口的制式;
S3312: REC在建立载频过程中, 将 REC的端口号提供给 RE的高层软 件;
S3313: RE的高层软件在建立载频过程中, 将 RE端口号提供给 FPGA。 REC与 RE的高层软件在建立载频的消息接口中包含但不限于如表 7所 示的信息。
Figure imgf000029_0001
»Sub Rack ID ofREC 1 INTEGER (0..0xFF) Sub Rack ID of REC ( REC的框号) OxFF: Invalid
»Slot ID of REC ( REC 1 INTEGER (0..0xFF) Slot ID of REC
的槽位号) OxFF: Invalid (无效 )
»CPRI Port ID of REC 1 INTEGER (0..0xFF) CPRI Port ID of REC.
( REC的 CPRI端口号) OxFF: Invalid
TLV Type 1 INTEGER (1) TLV Type:
TX Information
TLV Length 2 INTEGER TLV Length
(0..2Λ16-1)
TLV Value TLV Value
>Index of Carrier 1 INTEGER Index of Carrier
(0..MAX TX CAR
RIER PER CHAN NEL-I)
> Amount AxC 1 INTEGER (0..0xFF) The total AxC of this carrier in
TX direction. (此载波在发送方 向的天线容器总数)
>AxC Location Information 0..< Amount
of AxC >
»AxC Index 1 INTEGER (0..0xFF) AxC Index.
OxFF: Invalid
»Start Bit 2 INTEGER (0..2Λ16) The start Bit of this AxC.
»Bit Length 2 INTEGER (0..2Λ16) The bit length of this AxC.
»Sub Rack ID of REC 1 INTEGER (0..0xFF) Sub Rack ID of REC
OxFF: Invalid
»Slot ID of REC 1 INTEGER (0..0xFF) Slot ID of REC
OxFF: Invalid
»CPRI Port ID of REC 1 INTEGER (0..0xFF) CPRI Port ID of REC.
OxFF: Invalid 表 7
REC在建立载频的消息接口中包括了载频上下行 AxC的长度、起始比特、 端口号。 RE根据 REC的端口号就能确定对应的 AxC所在的 RE端口。 对于 每一个 AxC,都指定在一个端口传送 I/Q数据,达到了将 I/Q数据分配在不同 的 CPRI链路上传送的目的。
AxC在 CPRI基本帧中具体的比特位置由 REC根据 CPRI线速率计算得 出, CPRI线速率决定每个控制数据的比特数量。 需要说明的是,如果使用多条 CPRI链路传送 REC与 RE之间的 I/Q数据, 那么在相同的硬件成本情况下, REC与 RE之间可以传送更多的 I/Q数据。 以 TDL基站为例, 使用现有技术传送 I/Q数据和使用本发明实施例的技术方案 传送 I/Q数据对 CPRI带宽的需求如表 8所示。
Figure imgf000031_0001
表 8
在表 8中, 10M是指 TDL基站占用的无线频段的宽度, 8T8R是指 TDL 基站使用 8路发射天线和 8路接收天线。
从硬件来看, 支持高速率的器件 (例如光模块、 逻辑器件等) 的价格非 常高, 而支持较低速率的器件的价格较低。 所以, 从表 8 中可以看出, 使用 本发明实施例的技术方案可以降低 CPRI带宽需求的规格,可以降低硬件的规 格, 从而降低了硬件成本。
对于多模基站而言,带宽充裕的 CPRI链路可以承担支持多个制式的 REC 的 I/Q数据的传送, 特别是分担数量较大的 REC的数据, 这样可以充分利用 硬件资源, 降低了基站成本。 例如, 支持 TDS和 TDL两种制式的多模基站, 在射频模块共模时, 两种制式的 CPRI对带宽的需求不相同, TDL对带宽的 需求较大, TDS 对带宽的需求较小, 而使用本发明实施例可以降低硬件的规 格。
Figure imgf000031_0002
4 20M(8T8R)+6C 9.8304G+2.4576G 6.144G x 2
表 9
在表 9中, 3C是指 TDS的 3个载波。
需要说明的是, 本发明实施例可以应用于包括 GSM、 UMTS, 码分多址 ( CDMA, Code Division Multiple Access )、 全球微波互联接入(WIMAX, Worldwide Interoperability for Microwave Access )、长期演进( LTE, Long Term Evolution ), TDS等各种无线制式的单模基站, 也可以应用于各种不同制式组 成的多模基站, 例如, GSM与 UMTS 两种制式组成的双模基站, UMTS与 CDMA两种制式组成的双模基站, UMTS与 LTE两种制式组成的双模基站。
需要说明的是, 在本发明实施例中, 例如 Slot ID、 Port ID等参数的数值 都可以由本领域技术人员根据实际需要而设置。
需要说明的是, 虽然在前面的实施例中主要是以 REC与 RE之间只有两 条 CPRI链路为例, 但在实际应用中, 本领域技术人员完全可以根据实际需要 在 REC与 RE之间设置两条以上的 CPRI链路, 这种情况下, REC与 RE之 最后需要说明的是, 本发明实施例不仅适用于分布式基站, 也适用于宏 基站, 总之, 本发明实施例可以适用于基带模块与射频模块采用 CPRI互联的 任何基站。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流 程, 是可以通过计算机程序来指令相关的硬件来完成, 所述的程序可存储于 一计算机可读取存储介质中, 该程序在执行时, 可包括如上述各方法的实施 例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体( Read-Only Memory, ROM )或随机存储记忆体 ( Random Access Memory, RAM )等。
以上所述仅是本发明的优选实施方式, 应当指出, 对于本技术领域的普 通技术人员来说, 在不脱离本发明原理的前提下, 还可以作出若干改进和润 饰, 这些改进和润饰也应视为本发明的保护范围。

Claims

权利要求
1.一种无线基站中公共通用无线接口数据的传送方法, 其特征在于, 适用 于无线设备控制器 REC与无线设备 RE之间具有至少两条公共通用无线接口 CPRI链路的无线基站, 所述方法包括:
所述 REC将需要分路传送给所述 RE的 I/Q数据分路为多路内容互不相 同的 I/Q数据;
所述 REC在所述至少两条 CPRI链路上将分路后的每一路 I/Q数据传送 给所述 RE, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
2.如权利要求 1所述的方法, 其特征在于, 所述 REC是支持单一制式的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具有 两条 CPRI链路;
所述 REC将需要分路传送给所述 RE的 I/Q数据分路为多路内容互不相 同的 I/Q数据具体包括:所述支持单一制式的 REC将传送给所述 RE的 I/Q数 据分路为两路内容互不相同的 I/Q数据;
所述 REC在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所 述 RE具体包括: 所述支持单一制式的 REC在一条 CPRI链路上将分路后的 一路 I/Q数据传送给所述 RE, 在另一条 CPRI链路上将分路后的另一路 I/Q 数据传送给所述 RE。
3.如权利要求 1所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端口 之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第二 制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块与 所述支持第二制式的模块之间具有数据链路;
所述 REC将需要分路传送给所述 RE的 I/Q数据分路为多路内容互不相 同的 I/Q数据具体包括: 所述 REC中的需要分路传送 I/Q数据的模块将传送 给所述 RE的 I/Q数据分路为两路内容互不相同的 I/Q数据;
所述 REC在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所 述 RE具体包括: 所述需要分路传送 I/Q数据的模块在所述 RE与所述支持第 一制式的模块之间的 CPRI链路上将分路后的一路 I/Q数据传送给所述 RE, 并在所述支持第一制式的模块与所述支持第二制式的模块之间的数据链路上 将分路后的另一路 I/Q数据传送给所述支持第二制式的模块,由所述支持第二 制式的模块在所述 RE与所述支持第二制式的模块之间的 CPRI链路上将所述 分路后的另一路 I/Q数据传送给所述 RE。
4.如权利要求 1所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端口 之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持第 二制式的模块之间具有数据链路;
所述 REC将需要传送给所述 RE的 I/Q数据分路为多路内容互不相同的 I/Q数据具体包括:所述 REC中的需要分路传送 I/Q数据的模块将传送给所述 RE的 I/Q数据分路为两路内容互不相同的 I/Q数据;
所述 REC在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所 述 RE具体包括: 所述需要分路传送 I/Q数据的模块在所述 RE与所述支持第 一制式的模块之间的一条 CPRI链路上将分路后的一路 I/Q数据传送给所述 RE,在所述 RE与所述支持第一制式的模块之间的另一条 CPRI链路上将分路 后的另一路 I/Q数据传送给所述 RE。
5.—种无线基站中公共通用无线接口数据的处理方法, 其特征在于, 适用 于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述方法包括: 所述 RE从所述至少两条 CPRI链路接收同一个 REC传送过来的多路内 容互不相同的 I/Q数据, 所述多路内容互不相同的 I/Q数据组成所述 REC需 要分路传送给所述 RE的 I/Q数据;
所述 RE将所述多路内容互不相同的 I/Q数据合路为所述 REC需要分路 传送给所述 RE的 I/Q数据。
6.如权利要求 5所述的方法, 其特征在于, 所述 REC是支持单一制式的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具有 两条 CPRI链路;
所述 RE从所述至少两条 CPRI链路接收同一个 REC传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 RE从所述两条 CPRI链路接收所述支 所述 RE将所述多路内容互不相同的 I/Q数据合路为所述 REC需要分路 传送给所述 RE的 I/Q数据具体包括:所述 RE将所述两路内容互不相同的 I/Q 数据合路为所述支持单一制式的 REC传送给所述 RE的 I/Q数据。
7.如权利要求 5所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端口 之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第二 制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块与 所述支持第二制式的模块之间具有数据链路;
所述 RE从所述至少两条 CPRI链路接收同一个 REC传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 RE从所述 RE与所述支持第一制式的 模块之间的 CPRI链路接收所述 REC中的需要分路传送 I/Q数据的模块传送 给所述 RE的一路 I/Q数据, 从所述 RE与所述支持第二制式的模块之间的 CPRI链路接收所述需要分路传送 I/Q数据的模块传送给所述 RE的另一路 I/Q 数据, 所述需要分路传送 I/Q数据的模块传送给所述 RE的另一路 I/Q数据是 所述支持第二制式的模块从所述支持第一制式的模块与所述支持第二制式的 模块之间的数据链路接收的,其中,所述需要分路传送 I/Q数据的模块传送给 所述 RE的两路 I/Q数据的内容互不相同;
所述 RE将所述多路内容互不相同的 I/Q数据合路为所述 REC需要分路 传送给所述 RE的 I/Q数据具体包括: 所述 RE将接收到的所述需要分路传送 I/Q数据的模块传送给所述 RE的两路 I/Q数据合路为所述需要分路传送 I/Q 数据的模块传送给所述 RE的 I/Q数据。
8.如权利要求 5所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端口 之间具有两条 CPRI链路,所述支持第一制式的 REC与所述 REC中的支持第 二制式的 REC之间具有数据链路;
所述 RE从所述至少两条 CPRI链路接收同一个 REC传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 RE从所述 RE与所述支持第一制式的 模块之间的两条 CPRI链路接收所述 REC中的需要分路传送 I/Q数据的模块 所述 RE将所述多路内容互不相同的 I/Q数据合路为所述 REC需要分路 传送给所述 RE的 I/Q数据具体包括:所述 RE将所述两路内容互不相同的 I/Q 数据合路为所述需要分路传送 I/Q数据的模块传送给所述 RE的 I/Q数据。
9.一种无线基站中公共通用无线接口数据的传送方法, 其特征在于, 适用 于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述方法包括: 所述 RE将需要分路传送给所述 REC的 I/Q数据分路为多路内容互不相 同的 I/Q数据;
所述 RE在所述至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给 所述 REC, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
10.如权利要求 9所述的方法, 其特征在于, 所述 REC是支持单一制式的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具有 两条 CPRI链路;
所述 RE将需要分路传送给所述 REC的 I/Q数据分路为多路内容互不相 同的 I/Q数据具体包括:所述 RE将传送给所述支持单一制式的 REC的 I/Q数 据分路为两路内容互不相同的 I/Q数据;
所述 RE在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 REC具体包括: 所述 RE在一条 CPRI链路上将分路后的一路 I/Q数据传送给 所述支持单一制式的 REC,在另一条 CPRI链路上将分路后的另一路 I/Q数据 传送给所述支持单一制式的 REC。
11.如权利要求 9所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端口 之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第二 制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块与 所述支持第二制式的模块之间具有数据链路;
所述 RE将需要分路传送给所述 REC的 I/Q数据分路为多路内容互不相 同的 I/Q数据具体包括:所述 RE将需要分路传送给所述 REC的 I/Q数据分路 为两路内容互不相同的 I/Q数据;
所述 RE在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 REC具体包括: 所述 RE在所述 RE与所述支持第一制式的模块之间的 CPRI 链路上将分路后的一路 I/Q数据传送给所述 REC中的接收分路 I/Q数据的模 块, 并在所述 RE与所述支持第二制式的模块之间的 CPRI链路上将分路后的 另一路 I/Q数据传送给所述支持第二制式的模块,由所述支持第二制式的模块 在所述支持第一制式的模块与所述支持第二制式的模块之间的数据链路上将 所述分路后的另一路 I/Q数据传送给所述接收分路 I/Q数据的模块。
12.如权利要求 9所述的方法, 其特征在于, 所述 REC是支持多个制式的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端口 之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持第 二制式的模块之间具有数据链路;
所述 RE将需要分路传送给所述 REC的 I/Q数据分路为多路内容互不相 同的 I/Q数据具体包括:所述 RE将需要分路传送给所述 REC的 I/Q数据分路 为两路内容互不相同的 I/Q数据;
所述 RE在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 REC具体包括: 所述 RE在所述 RE与所述支持第一制式的模块之间的一条 CPRI链路上将分路后的一路 I/Q数据传送给所述 REC中的接收分路 I/Q数据 的模块, 在所述 RE与所述支持第一制式的模块之间的另一条 CPRI链路上将 分路后的另一路 I/Q数据传送给所述接收分路 I/Q数据的模块。
13.—种无线基站中公共通用无线接口数据的处理方法, 其特征在于, 适 用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述方法包括: 所述 REC从所述至少两条 CPRI链路接收所述 RE传送过来的多路内容 互不相同的 I/Q数据, 所述多路内容互不相同的 I/Q数据组成所述 RE需要分 路传送给所述 REC的 I/Q数据;
所述 REC将所述多路内容互不相同的 I/Q数据合路为所述 RE需要分路 传送给所述 REC的 I/Q数据。
14.如权利要求 13所述的方法, 其特征在于, 所述 REC是支持单一制式 的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具 有两条 CPRI链路;
所述 REC从所述至少两条 CPRI链路接收所述 RE传送过来的多路内容 互不相同的 I/Q数据具体包括: 所述支持单一制式的 REC从所述两条 CPRI 所述 REC将所述多路内容互不相同的 I/Q数据合路为所述 RE需要分路 传送给所述 REC的 I/Q数据具体包括:所述支持单一制式的 REC将所述两路 内容互不相同的 I/Q数据合路为所述 RE传送给所述 REC的 I/Q数据。
15.如权利要求 13所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端 口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第 二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块 与所述支持第二制式的模块之间具有数据链路;
所述 REC从所述至少两条 CPRI链路接收所述 RE传送过来的多路内容 互不相同的 I/Q数据具体包括: 所述 REC中的接收分路 I/Q数据的模块从所 述 RE与所述支持第一制式的模块之间的 CPRI链路接收所述 RE传送给所述 接收分路 I/Q数据的模块的一路 I/Q数据,并从所述支持第一制式的模块与所 述支持第二制式的模块之间的数据链路接收所述 RE传送给所述接收分路 I/Q 数据的模块的另一路 I/Q数据, 所述 RE传送给所述接收分路 I/Q数据的模块 的另一路 I/Q数据是所述支持第二制式的模块从所述 RE与所述支持第二制式 的模块之间的 CPRI链路接收的, 其中, 所述 RE传送给所述接收分路 I/Q数 据的模块的两路 I/Q数据的内容互不相同;
所述 REC将所述多路内容互不相同的 I/Q数据合路为所述 RE需要分路 传送给所述 REC的 I/Q数据具体包括: 所述接收分路 I/Q数据的模块将接收 到的所述 RE传送给所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q 数据合路为所述 RE传送给所述接收分路 I/Q数据的模块的 I/Q数据。
16.如权利要求 13所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端 口之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持 第二制式的 REC之间具有数据链路;
所述 REC从所述至少两条 CPRI链路接收所述 RE传送过来的多路内容 互不相同的 I/Q数据具体包括: 所述 REC中的接收分路 I/Q数据的模块从所 述 RE与所述支持第一制式的模块之间的两条 CPRI链路接收所述 RE传送给 所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q数据;
所述 REC将所述多路内容互不相同的 I/Q数据合路为所述 RE需要分路 传送给所述 REC的 I/Q数据具体包括: 所述接收分路 I/Q数据的模块将接收 到的所述 RE传送给所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q 数据合路为所述 RE传送给所述接收分路 I/Q数据的模块的 I/Q数据。
17.—种无线基站, 包括 REC和 RE, 其特征在于, 所述 REC与所述 RE 之间具有至少两条 CPRI链路;
REC与 RE之间的 I/Q数据在所述至少两条 CPRI链路上传送。
18.如权利要求 17所述的无线基站, 其特征在于, 所述 REC是支持单一 制式的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之 间具有两条 CPRI链路。
19.如权利要求 18 所述的无线基站, 其特征在于, 所述支持单一制式的 REC与所述 RE之间交互的 I/Q数据在所述两条 CPRI链路上传送, 所述支持 单一制式的 REC与所述 RE之间交互的控制数据在所述两条 CPRI链路中的 一条链路上传送。
20.如权利要求 17所述的无线基站, 其特征在于, 所述 REC是支持多个 制式的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一 个端口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支 持第二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的 模块与所述支持第二制式的模块之间具有数据链路。
21.如权利要求 20所述的无线基站, 其特征在于, 所述 REC中的需要分 路传送 I/Q数据和接收分路 I/Q数据的模块与所述 RE之间交互的 I/Q数据在 所述 RE与所述支持第一制式的模块之间的 CPRI链路、 所述 RE与所述支持 第二制式的模块之间的 CPRI链路和所述支持第一制式的模块与所述支持第 二制式的模块之间的数据链路上传送,所述需要分路传送 I/Q数据和接收分路 I/Q数据的模块与所述 RE之间交互的控制数据在所述 RE与所述支持第一制 式的模块之间的 CPRI链路上传送。
22.如权利要求 20所述的无线基站, 其特征在于, 所述 REC中的不需要 分路传送 I/Q数据和不需要接收分路 I/Q数据的模块与所述 RE之间交互的 I/Q 数据在所述 RE与所述支持第二制式的模块之间的 CPRI链路上传送, 所述不 需要分路传送 I/Q数据和不需要接收分路 I/Q数据的模块与所述 RE之间交互 的控制数据在所述 RE与所述支持第二制式的模块之间的 CPRI链路上传送。
23.如权利要求 17所述的无线基站, 其特征在于, 所述 REC是支持多个 制式的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两 个端口之间具有两条 CPRI链路,所述支持第一制式的 REC与所述 REC中的 支持第二制式的模块之间具有数据链路。
24.如权利要求 23所述的无线基站, 其特征在于, 所述 REC中的需要分 路传送 I/Q数据和接收分路 I/Q数据的模块与所述 RE之间交互的 I/Q数据在 所述 RE与所述支持第一制式的模块之间的两条 CPRI链路上传送, 所述需要 分路传送 I/Q数据和接收分路 I/Q数据的模块与所述 RE之间交互的控制数据 在所述 RE与所述支持第一制式的模块之间的一条 CPRI链路上传送。
25.如权利要求 23所述的无线基站, 其特征在于, 所述 REC中的不需要 分路传送 I/Q数据和不需要接收分路 I/Q数据的模块与所述 RE之间交互的 I/Q 数据在所述支持第一制式的模块与所述支持第二制式的模块之间的数据链路 和所述 RE与所述支持第一制式的模块之间的两条 CPRI链路中的一条 CPRI 链路上传送,所述不需要分路传送 I/Q数据和不需要接收分路 I/Q数据的模块 与所述 RE之间交互的控制数据在所述支持第一制式的模块与所述支持第二 制式的模块之间的数据链路和所述 RE 与所述支持第一制式的模块之间的一 条 CPRI链路上传送。
26.—种无线基站中公共通用无线接口数据的传送方法, 其特征在于, 适 用于无线设备控制器 REC与无线设备 RE之间具有至少两条公共通用无线接 口 CPRI链路的无线基站, 所述方法包括:
所述 REC和 RE中的一端将需要分路传送给另一端的 I/Q数据分路为多 路内容互不相同的 I/Q数据;
所述一端在所述至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给 所述另一端, 其中, 分路后的 I/Q数据承载在不同的 CPRI链路上传送。
27.如权利要求 26所述的方法, 其特征在于, 所述 REC是支持单一制式 的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具 有两条 CPRI链路;
所述一端将需要分路传送给所述另一端的 I/Q数据分路为多路内容互不 相同的 I/Q数据具体包括:所述一端将传送给所述另一端的 I/Q数据分路为两 路内容互不相同的 I/Q数据;
所述一端在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 另一端具体包括: 所述一端在一条 CPRI链路上将分路后的一路 I/Q数据传送 给所述另一端, 在另一条 CPRI链路上将分路后的另一路 I/Q数据传送给所述 另一端。
28.如权利要求 26所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端 口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第 二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块 与所述支持第二制式的模块之间具有数据链路;
所述一端将需要分路传送给所述另一端的 I/Q数据分路为多路内容互不 相同的 I/Q数据具体包括: 所述 REC中的需要分路传送 I/Q数据的模块将传 送给所述 RE的 I/Q数据分路为两路内容互不相同的 I/Q数据;
所述一端在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 另一端具体包括: 所述需要分路传送 I/Q数据的模块在所述 RE与所述支持第 一制式的模块之间的 CPRI链路上将分路后的一路 I/Q数据传送给所述 RE, 并在所述支持第一制式的模块与所述支持第二制式的模块之间的数据链路上 将分路后的另一路 I/Q数据传送给所述支持第二制式的模块,由所述支持第二 制式的模块在所述 RE与所述支持第二制式的模块之间的 CPRI链路上将所述 分路后的另一路 I/Q数据传送给所述 RE。
29.如权利要求 26所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端 口之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持 第二制式的模块之间具有数据链路;
所述一端将需要传送给所述另一端的 I/Q数据分路为多路内容互不相同 的 I/Q数据具体包括: 所述 REC中的需要分路传送 I/Q数据的模块将传送给 所述 RE的 I/Q数据分路为两路内容互不相同的 I/Q数据;
所述一端在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 另一端具体包括: 所述需要分路传送 I/Q数据的模块在所述 RE与所述支持第 一制式的模块之间的一条 CPRI链路上将分路后的一路 I/Q数据传送给所述 RE,在所述 RE与所述支持第一制式的模块之间的另一条 CPRI链路上将分路 后的另一路 I/Q数据传送给所述 RE。
30.如权利要求 26所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端 口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第 二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块 与所述支持第二制式的模块之间具有数据链路;
所述一端将需要分路传送给所述另一端的 I/Q数据分路为多路内容互不 相同的 I/Q数据具体包括:所述 RE将需要分路传送给所述 REC的 I/Q数据分 路为两路内容互不相同的 I/Q数据;
所述 RE在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 REC具体包括: 所述 RE在所述 RE与所述支持第一制式的模块之间的 CPRI 链路上将分路后的一路 I/Q数据传送给所述 REC中的接收分路 I/Q数据的模 块, 并在所述 RE与所述支持第二制式的模块之间的 CPRI链路上将分路后的 另一路 I/Q数据传送给所述支持第二制式的模块,由所述支持第二制式的模块 在所述支持第一制式的模块与所述支持第二制式的模块之间的数据链路上将 所述分路后的另一路 I/Q数据传送给所述接收分路 I/Q数据的模块。
31.如权利要求 26所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端 口之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持 第二制式的模块之间具有数据链路;
所述一端将需要分路传送给所述另一端的 I/Q数据分路为多路内容互不 相同的 I/Q数据具体包括:所述 RE将需要分路传送给所述 REC的 I/Q数据分 路为两路内容互不相同的 I/Q数据;
所述一端在至少两条 CPRI链路上将分路后的每一路 I/Q数据传送给所述 另一端具体包括: 所述 RE在所述 RE与所述支持第一制式的模块之间的一条 CPRI链路上将分路后的一路 I/Q数据传送给所述 REC中的接收分路 I/Q数据 的模块, 在所述 RE与所述支持第一制式的模块之间的另一条 CPRI链路上将 分路后的另一路 I/Q数据传送给所述接收分路 I/Q数据的模块。
32.—种无线基站中公共通用无线接口数据的处理方法, 其特征在于, 适 用于 REC与 RE之间具有至少两条 CPRI链路的无线基站, 所述方法包括: 所述 RE和 REC中的一端从所述至少两条 CPRI链路接收另一端传送过 来的多路内容互不相同的 I/Q数据,所述多路内容互不相同的 I/Q数据组成所 述一端需要分路传送给所述另一端的 I/Q数据; 所述一端将所述多路内容互不相同的 I/Q数据合路为所述另一端需要分 路传送给所述 RE的 I/Q数据。
33.如权利要求 32所述的方法, 其特征在于, 所述 REC是支持单一制式 的 REC, 所述支持单一制式的 REC的两个端口与所述 RE的两个端口之间具 有两条 CPRI链路;
所述一端从所述至少两条 CPRI链路接收所述另一端传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述一端从所述两条 CPRI链路接收所述另 一端传送过来的两路内容互不相同的 I/Q数据;
所述一端将所述多路内容互不相同的 I/Q数据合路为所述另一端需要分 路传送给所述一端的 I/Q数据具体包括:所述一端将所述两路内容互不相同的 I/Q数据合路为所述另一端传送给所述一端的 I/Q数据。
34.如权利要求 32所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端 口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第 二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块 与所述支持第二制式的模块之间具有数据链路;
所述一端从所述至少两条 CPRI链路接收所述另一端传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 RE从所述 RE与所述支持第一制式的 模块之间的 CPRI链路接收所述 REC中的需要分路传送 I/Q数据的模块传送 给所述 RE的一路 I/Q数据, 从所述 RE与所述支持第二制式的模块之间的 CPRI链路接收所述需要分路传送 I/Q数据的模块传送给所述 RE的另一路 I/Q 数据, 所述需要分路传送 I/Q数据的模块传送给所述 RE的另一路 I/Q数据是 所述支持第二制式的模块从所述支持第一制式的模块与所述支持第二制式的 模块之间的数据链路接收的,其中,所述需要分路传送 I/Q数据的模块传送给 所述 RE的两路 I/Q数据的内容互不相同;
所述一端将所述多路内容互不相同的 I/Q数据合路为所述另一端需要分 路传送给所述一端的 I/Q数据具体包括: 所述 RE将接收到的所述需要分路传 送 I/Q数据的模块传送给所述 RE的两路 I/Q数据合路为所述需要分路传送 I/Q 数据的模块传送给所述 RE的 I/Q数据。
35.如权利要求 32所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端 口之间具有两条 CPRI链路,所述支持第一制式的 REC与所述 REC中的支持 第二制式的 REC之间具有数据链路;
所述一端从所述至少两条 CPRI链路接收所述另一端传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 RE从所述 RE与所述支持第一制式的 模块之间的两条 CPRI链路接收所述 REC中的需要分路传送 I/Q数据的模块 所述 RE将所述多路内容互不相同的 I/Q数据合路为所述 REC需要分路 传送给所述 RE的 I/Q数据具体包括:所述 RE将所述两路内容互不相同的 I/Q 数据合路为所述需要分路传送 I/Q数据的模块传送给所述 RE的 I/Q数据。
36.如权利要求 32所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的一个端口与所述 REC中的支持第一制式的模块的一个端 口之间具有一条 CPRI链路, 所述 RE的另一个端口与所述 REC中的支持第 二制式的模块的一个端口之间具有一条 CPRI链路,所述支持第一制式的模块 与所述支持第二制式的模块之间具有数据链路;
所述一端从所述至少两条 CPRI链路接收所述另一端传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 REC中的接收分路 I/Q数据的模块从 所述 RE与所述支持第一制式的模块之间的 CPRI链路接收所述 RE传送给所 述接收分路 I/Q数据的模块的一路 I/Q数据,并从所述支持第一制式的模块与 所述支持第二制式的模块之间的数据链路接收所述 RE传送给所述接收分路 I/Q数据的模块的另一路 I/Q数据, 所述 RE传送给所述接收分路 I/Q数据的 模块的另一路 I/Q数据是所述支持第二制式的模块从所述 RE与所述支持第二 制式的模块之间的 CPRI链路接收的,其中,所述 RE传送给所述接收分路 I/Q 数据的模块的两路 I/Q数据的内容互不相同;
所述一端将所述多路内容互不相同的 I/Q数据合路为所述另一端需要分 路传送给所述一端的 I/Q数据具体包括:所述接收分路 I/Q数据的模块将接收 到的所述 RE传送给所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q 数据合路为所述 RE传送给所述接收分路 I/Q数据的模块的 I/Q数据。
37.如权利要求 32所述的方法, 其特征在于, 所述 REC是支持多个制式 的 REC, 所述 RE的两个端口与所述 REC中的支持第一制式的模块的两个端 口之间具有两条 CPRI链路, 所述支持第一制式的模块与所述 REC中的支持 第二制式的 REC之间具有数据链路;
所述一端从所述至少两条 CPRI链路接收所述另一端传送过来的多路内 容互不相同的 I/Q数据具体包括: 所述 REC中的接收分路 I/Q数据的模块从 所述 RE与所述支持第一制式的模块之间的两条 CPRI链路接收所述 RE传送 给所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q数据;
所述一端将所述多路内容互不相同的 I/Q数据合路为所述另一端需要分 路传送给所述一端的 I/Q数据具体包括:所述接收分路 I/Q数据的模块将接收 到的所述 RE传送给所述接收分路 I/Q数据的模块的两路内容互不相同的 I/Q 数据合路为所述 RE传送给所述接收分路 I/Q数据的模块的 I/Q数据。
38. 一种 REC, 其特征在于, 所述 REC是如权利要求 17-25中任一项所 述的无线基站的组成部分。
39. —种 RE,其特征在于,所述 RE是如权利要求 17-25中任一项所述的 无线基站的组成部分。
PCT/CN2010/080475 2009-12-31 2010-12-30 无线基站中公共通用无线接口数据的传送方法及无线基站 WO2011079798A1 (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
EP10840585.3A EP2521418B1 (en) 2009-12-31 2010-12-30 Methods for transmitting or receiving common public radio interface data in wireless base station and wireless base station
ES10840585.3T ES2590356T3 (es) 2009-12-31 2010-12-30 Métodos de transmisión o recepción de datos de interfaz de radio pública común en una estación base inalámbrica y una estación base inalámbrica asociada
EP16162069.5A EP3136816B1 (en) 2009-12-31 2010-12-30 Radio base station and method for transmitting common public radio interface data in radio base station
US13/539,146 US9179500B2 (en) 2009-12-31 2012-06-29 Radio base station and method for transmitting common public radio interface data in radio base station
US14/864,662 US9634871B2 (en) 2009-12-31 2015-09-24 Radio base station and method for transmitting common public radio interface data in radio base station

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN2009102169244A CN102118795B (zh) 2009-12-31 2009-12-31 无线基站中公共通用无线接口数据的传送方法及无线基站
CN200910216924.4 2009-12-31

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/539,146 Continuation US9179500B2 (en) 2009-12-31 2012-06-29 Radio base station and method for transmitting common public radio interface data in radio base station

Publications (1)

Publication Number Publication Date
WO2011079798A1 true WO2011079798A1 (zh) 2011-07-07

Family

ID=44217349

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2010/080475 WO2011079798A1 (zh) 2009-12-31 2010-12-30 无线基站中公共通用无线接口数据的传送方法及无线基站

Country Status (5)

Country Link
US (2) US9179500B2 (zh)
EP (2) EP3136816B1 (zh)
CN (1) CN102118795B (zh)
ES (1) ES2590356T3 (zh)
WO (1) WO2011079798A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103581926A (zh) * 2012-08-01 2014-02-12 中兴通讯股份有限公司 一种实现多种组网模式兼容的方法和装置

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11251608B2 (en) 2010-07-13 2022-02-15 Raycap S.A. Overvoltage protection system for wireless communication systems
US9883471B2 (en) * 2011-06-13 2018-01-30 Telefonaktiebolaget Lm Ericsson (Publ) Method and device for rate matching
WO2014109782A1 (en) 2013-01-14 2014-07-17 Andrew Llc Interceptor system for characterizing digital data in telecommunication system
US9277424B2 (en) * 2013-02-28 2016-03-01 Keysight Technologies, Inc. Method and apparatus for determining the configuration of a cellular transmission system
US9363692B2 (en) 2013-02-28 2016-06-07 Keysight Technologies, Inc. Method and apparatus for determining the configuration of a cellular transmission system
FR3007617A1 (fr) * 2013-06-19 2014-12-26 France Telecom Dispositifs de fourniture d'informations de service pour une liaison par faisceau microondes
CN103747473B (zh) * 2013-12-31 2017-04-12 上海华为技术有限公司 一种传输链路使用方法及多模基站
CN105101482B (zh) * 2014-05-14 2019-09-13 中国移动通信集团公司 一种基站系统及其信号处理方法
CN105323873A (zh) * 2014-07-03 2016-02-10 中兴通讯股份有限公司 一种基站、基站负荷分担装置及方法
US10383172B2 (en) * 2014-09-30 2019-08-13 Nokia Of America Corporation Method and apparatus for a single unit small, low-power base station supporting both metro cell outdoor (MCO) and metro radio outdoor (MRO) operations
CN104935422B (zh) * 2015-06-15 2018-03-02 武汉邮电科学研究院 一种基于单模lte实现共模lte基站的方法和系统
US9971119B2 (en) 2015-11-03 2018-05-15 Raycap Intellectual Property Ltd. Modular fiber optic cable splitter
US10802237B2 (en) 2015-11-03 2020-10-13 Raycap S.A. Fiber optic cable management system
US10608919B2 (en) 2016-02-19 2020-03-31 Commscope Technologies Llc Passive intermodulation (PIM) testing in distributed base transceiver station architecture
CN107241739B (zh) * 2016-03-29 2022-06-21 中兴通讯股份有限公司 网络节点的配置方法及装置
US10609582B2 (en) 2016-09-08 2020-03-31 Commscope Technologies Llc Interference detection and identification in wireless network from RF or digitized signal
WO2018136812A1 (en) 2017-01-20 2018-07-26 Raycap S.A. Power transmission system for wireless communication systems
CN108990106B (zh) * 2017-06-02 2021-11-23 中兴通讯股份有限公司 一种数据传输方法及设备
CN108365917A (zh) * 2017-12-26 2018-08-03 三维通信股份有限公司 一种实时监控和提高双绞线das系统数据传输可靠性的方法
US10971928B2 (en) 2018-08-28 2021-04-06 Raycap Ip Assets Ltd Integrated overvoltage protection and monitoring system
US11677164B2 (en) 2019-09-25 2023-06-13 Raycap Ip Assets Ltd Hybrid antenna distribution unit

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1859661A (zh) * 2006-02-27 2006-11-08 华为技术有限公司 通用公共无线接口传输多体制无线业务iq数据的方法
CN101009934A (zh) * 2007-01-11 2007-08-01 华为技术有限公司 实现re始端优先接入rec的方法及设备
CN101309465A (zh) * 2008-05-23 2008-11-19 华为技术有限公司 无线通信系统、无线设备控制器和无线设备
CN101584247A (zh) * 2007-03-16 2009-11-18 富士通株式会社 基站、无线控制装置以及无线装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE0302596D0 (sv) * 2003-09-30 2003-09-30 Ericsson Telefon Ab L M Improvments in or relating to base stations
EP2421329A3 (en) * 2003-11-17 2016-07-13 Telefonaktiebolaget LM Ericsson (publ) Encapsulation of diverse protocols over internal interface of distributed radio base station
US7856029B2 (en) * 2003-11-17 2010-12-21 Telefonaktiebolaget Lm Ericsson (Publ) Pre-start-up procedure for internal interface of distributed radio base station
CN101300805B (zh) * 2005-09-08 2011-12-14 北方电讯网络有限公司 具有多个异构物理层模式的空中接口协议体系结构的负荷平衡
CN1956564A (zh) 2005-10-26 2007-05-02 Ut斯达康通讯有限公司 分布式基站系统中基于cpri的多协议信号传输方法及其装置
CN1960231A (zh) 2005-10-31 2007-05-09 Ut斯达康通讯有限公司 Cpri链路多路复用传输方法及系统
WO2008120297A1 (ja) * 2007-03-28 2008-10-09 Fujitsu Limited 無線制御装置と無線装置間のデータ通信方法、無線制御装置、および、無線装置
CN100589407C (zh) 2007-09-18 2010-02-10 中兴通讯股份有限公司 一种使用通用公共无线接口获取网络设备地址的方法
CN101242593B (zh) 2008-03-21 2011-02-09 华为技术有限公司 一种拓扑扫描的方法和基站

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1859661A (zh) * 2006-02-27 2006-11-08 华为技术有限公司 通用公共无线接口传输多体制无线业务iq数据的方法
CN101009934A (zh) * 2007-01-11 2007-08-01 华为技术有限公司 实现re始端优先接入rec的方法及设备
CN101584247A (zh) * 2007-03-16 2009-11-18 富士通株式会社 基站、无线控制装置以及无线装置
CN101309465A (zh) * 2008-05-23 2008-11-19 华为技术有限公司 无线通信系统、无线设备控制器和无线设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103581926A (zh) * 2012-08-01 2014-02-12 中兴通讯股份有限公司 一种实现多种组网模式兼容的方法和装置

Also Published As

Publication number Publication date
US20130003677A1 (en) 2013-01-03
EP3136816B1 (en) 2019-11-06
EP2521418B1 (en) 2016-06-22
EP2521418A1 (en) 2012-11-07
US9179500B2 (en) 2015-11-03
US9634871B2 (en) 2017-04-25
EP3136816A1 (en) 2017-03-01
CN102118795B (zh) 2013-10-09
EP2521418A4 (en) 2013-03-27
US20160013956A1 (en) 2016-01-14
CN102118795A (zh) 2011-07-06
ES2590356T3 (es) 2016-11-21

Similar Documents

Publication Publication Date Title
WO2011079798A1 (zh) 无线基站中公共通用无线接口数据的传送方法及无线基站
JP6882510B2 (ja) データ送信方法、アクセスネットワーク装置、端末、及び通信システム
US20180160411A1 (en) Method, base station, and user equipment for implementing carrier aggregation
ES2658915T3 (es) Agregación oportuna de portadoras para una conmutación de flujos dinámica entre tecnologías de acceso radioeléctrico
EP3085136B1 (en) Apparatus, system and method of dynamic allocation of radio resources to wireless communication links of a plurality of types
WO2017124941A1 (zh) 传输数据的方法、用户设备和基站
EP2672752A1 (en) Wireless bearing building method, access point equipment, user equipment and system
US11265892B2 (en) Data transmission method and device
WO2008067720A1 (fr) Procédé, dispositif et système pour effectuer une transmission de façon séparée dans un réseau sans fil multimodal
US20110070907A1 (en) Cooperative transmission within heterogeneous stations
CN103580791A (zh) 用户设备到用户设备的通信方法及设备
CN109150379A (zh) 一种通信方法、网络设备及终端设备
WO2021161861A1 (ja) 端末及び通信方法
WO2018233665A1 (zh) 一种信息交互方法、第一基站、第二基站和移动通信终端
CN114467288A (zh) 一种数据包传输方法及装置
RU2663818C1 (ru) Способ, устройство и система беспроводной связи
WO2012126331A1 (zh) 数据传递方法及系统
CN114340041A (zh) 数据传输方法及装置
CN109691066B (zh) 数据复制下的处理方法及相关设备
CN110622578B (zh) 控制数据复制的方法及相关设备
WO2017114218A1 (zh) 资源划分方法及装置
WO2020221032A1 (zh) 通信方法、通信装置、计算机存储介质及通信系统
WO2021228066A1 (zh) 一种通信方法、装置及存储介质
WO2021135490A1 (zh) 接入网系统、传输方法以及相关设备
WO2022228277A1 (zh) 通信方法、装置及系统

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10840585

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2010840585

Country of ref document: EP