WO2003032592A3 - Circuit pour analyser un signal a codage numerique - Google Patents

Circuit pour analyser un signal a codage numerique Download PDF

Info

Publication number
WO2003032592A3
WO2003032592A3 PCT/DE2002/003731 DE0203731W WO03032592A3 WO 2003032592 A3 WO2003032592 A3 WO 2003032592A3 DE 0203731 W DE0203731 W DE 0203731W WO 03032592 A3 WO03032592 A3 WO 03032592A3
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
evaluating
coded signal
digitally coded
threshold values
Prior art date
Application number
PCT/DE2002/003731
Other languages
German (de)
English (en)
Other versions
WO2003032592A2 (fr
Inventor
Herbert Koblmiller
Original Assignee
Infineon Technologies Ag
Herbert Koblmiller
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Ag, Herbert Koblmiller filed Critical Infineon Technologies Ag
Publication of WO2003032592A2 publication Critical patent/WO2003032592A2/fr
Publication of WO2003032592A3 publication Critical patent/WO2003032592A3/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4904Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/06Code representation, e.g. transition, for a given bit cell depending only on the information in that bit cell
    • H03M5/12Biphase level code, e.g. split phase code, Manchester code; Biphase space or mark code, e.g. double frequency code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Dc Digital Transmission (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

L'invention concerne un circuit pour analyser un signal à codage numérique. Ce circuit comprend un compteur (4) qui attribue une valeur de comptage à une durée de niveau d'un signal d'entrée, par l'intermédiaire d'une commande séquentielle (2), cette valeur de comptage étant comparée avec des valeurs seuils (T1, T2) supérieure et inférieure prédéterminables. On utilise à cet effet au moins un comparateur (5). Un dispositif de commutation (9) permet de doubler la valeur seuil (T1, T2) de telle sorte que l'on puisse détecter de manière fiable également les durées de niveau présentant une longueur double, par exemple dans le cas de signaux à codage de Manchester. Une unité d'analyse (11) génère, en fonction des résultats de la comparaison, un signal d'activation, destiné de préférence à activer un mode de fonctionnement à faible consommation de courant.
PCT/DE2002/003731 2001-10-05 2002-10-01 Circuit pour analyser un signal a codage numerique WO2003032592A2 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10148891.2 2001-10-05
DE2001148891 DE10148891A1 (de) 2001-10-05 2001-10-05 Schaltung zur Auswertung eines digital codierten Signals

Publications (2)

Publication Number Publication Date
WO2003032592A2 WO2003032592A2 (fr) 2003-04-17
WO2003032592A3 true WO2003032592A3 (fr) 2003-07-10

Family

ID=7701328

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE2002/003731 WO2003032592A2 (fr) 2001-10-05 2002-10-01 Circuit pour analyser un signal a codage numerique

Country Status (2)

Country Link
DE (1) DE10148891A1 (fr)
WO (1) WO2003032592A2 (fr)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070170256A1 (en) * 2004-02-27 2007-07-26 Koninklijke Philips Electronics N.V. Reset circuit, data carrier and communication device
FR2900521B1 (fr) * 2006-04-28 2008-07-11 Cs Systemes D Information Sa Procede d'analyse dans un recepteur de trames de donnees binaires emises par un emetteur

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4513370A (en) * 1982-07-19 1985-04-23 Amdahl Corporation Data transfer control system and method for a plurality of linked stations
EP0266285A1 (fr) * 1986-10-15 1988-05-04 Hewlett-Packard France Méthode et appareil de codage et de décodage d'information numérique
EP0453063A2 (fr) * 1990-04-19 1991-10-23 British Broadcasting Corporation Décodage de signaux biphasé en mesurant la longueur des impulsions

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07113840B2 (ja) * 1989-06-29 1995-12-06 三菱電機株式会社 音声検出器
US5673416A (en) * 1995-06-07 1997-09-30 Seiko Epson Corporation Memory request and control unit including a mechanism for issuing and removing requests for memory access

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4513370A (en) * 1982-07-19 1985-04-23 Amdahl Corporation Data transfer control system and method for a plurality of linked stations
EP0266285A1 (fr) * 1986-10-15 1988-05-04 Hewlett-Packard France Méthode et appareil de codage et de décodage d'information numérique
EP0453063A2 (fr) * 1990-04-19 1991-10-23 British Broadcasting Corporation Décodage de signaux biphasé en mesurant la longueur des impulsions

Also Published As

Publication number Publication date
WO2003032592A2 (fr) 2003-04-17
DE10148891A1 (de) 2003-04-24

Similar Documents

Publication Publication Date Title
WO2002093801A3 (fr) Detection de silence
WO2003088641A3 (fr) Techniques de detection de pulldown 2:2 et 3:2
DE60037959D1 (de) Kochfeld und Überwachungssystem, versehen mit der Erfassung von Kennmerken eines Küchengeräts durch ein festes oberflächiges Kochfeld
EP0382969A3 (fr) Système de limitation de portée
WO2002101987A3 (fr) « port mirroring » (duplication) dans des commutateurs et des gestionnaires de canaux
WO2002065457A3 (fr) Systeme de codage vocal comportant un classifieur musical
EP0658748A3 (fr) Circuit d'essai pour détecteur du seuil capacitif.
WO2005062000A3 (fr) Appareil de mesure d'un niveau de remplissage et procede de mesure et de surveillance du niveau de remplissage
WO2000028646A3 (fr) Moteur a commutation electronique
WO2000017859A8 (fr) Suppression du bruit pour codeur vocal a faible debit binaire
WO2007124029A3 (fr) Protection contre les surintensités insensible aux bruits à limitation de courant inhérent pour convertisseur de puissance de commutation
WO2003023529A3 (fr) Dispositif de commande pour une unite d'aiguillage
WO2002001698A3 (fr) Procede et systeme d'evaluation du fonctionnement d'un alternateur dans lesquels on detecte les ondulations residuelles
CA2068156A1 (fr) Methode pour controler l'etat des aiguilles d'un aiguillage dans une voie ferree
HK1066780A1 (en) Monitoring system
EP0973261A3 (fr) Circuit actif de tirage-haut pour signaux drain ouvert
CA2029108A1 (fr) Dispositif de controle de seuil pour circuit recepteur
WO2002102005A3 (fr) Procede et ensemble circuit pour un schema de preaccentuation destine a la signalisation numerique a grande vitesse a terminaison par point milieu a extremite unique
MY116134A (en) Power supply unit
SG161227A1 (en) Signal quality estimation and control system
JPS648465A (en) Tri-state bus circuit
WO2003032592A3 (fr) Circuit pour analyser un signal a codage numerique
EP0920134A3 (fr) Circuit interface
EP1052619A3 (fr) Contrôle de divergence d'un filtre adaptatif au moyen d'un évaluation de la distribution d'amplitude avec hysterèse configurable
WO2005043927A3 (fr) Procede de detection de modulation

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): JP

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FR GB GR IE IT LU MC NL PT SE SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Country of ref document: JP