WO2002093287A3 - Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung - Google Patents

Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung Download PDF

Info

Publication number
WO2002093287A3
WO2002093287A3 PCT/EP2002/004946 EP0204946W WO02093287A3 WO 2002093287 A3 WO2002093287 A3 WO 2002093287A3 EP 0204946 W EP0204946 W EP 0204946W WO 02093287 A3 WO02093287 A3 WO 02093287A3
Authority
WO
WIPO (PCT)
Prior art keywords
microprocessor system
same
bus
critical safety
safety regulations
Prior art date
Application number
PCT/EP2002/004946
Other languages
English (en)
French (fr)
Other versions
WO2002093287A2 (de
Inventor
Bernhard Giers
Original Assignee
Continental Teves Ag & Co Ohg
Bernhard Giers
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Continental Teves Ag & Co Ohg, Bernhard Giers filed Critical Continental Teves Ag & Co Ohg
Priority to US10/477,856 priority Critical patent/US7389390B2/en
Priority to EP02742948A priority patent/EP1428120A2/de
Priority to JP2002589900A priority patent/JP2004533686A/ja
Publication of WO2002093287A2 publication Critical patent/WO2002093287A2/de
Publication of WO2002093287A3 publication Critical patent/WO2002093287A3/de

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1458Protection against unauthorised use of memory or access to memory by checking the subject access rights
    • G06F12/1491Protection against unauthorised use of memory or access to memory by checking the subject access rights in a hierarchical protection system, e.g. privilege levels, memory rings
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1629Error detection by comparing the output of redundant processing systems
    • G06F11/1641Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1658Data re-synchronization of a redundant component, or initial sync of replacement, additional or spare unit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Hardware Redundancy (AREA)
  • Storage Device Security (AREA)
  • Bus Control (AREA)

Abstract

Beschrieben ist ein Verfahren zum Betrieb eines mit Sicherheitsfunktionen ausgestatteten Mikroprozessorsystems, welches auf einem gemeinsamen Chipträger zwei oder mehrere Prozessorkerne (1,2) und Peripherieelemente (5,7), auf die die Kerne schreibend oder lesend zugreifen können, umfasst, bei dem zwischen Algorithmen für sicherheitskritische Funktionen und Algorithmen für Komfortfunktionen unterschieden wird. Ausserdem ist ein zur Durchführung dieses Verfahrens geeignetes Mikroprozessorsystem und dessen Verwendung beschrieben, worin die Prozessorkerne über Bussysteme (3,4) mit Peripherieelementen (5,6,7,8,9,10) verbunden sind, und worin Bustreiber (19) vorgesehen sind, welche Businformationen von einem Bus in den anderen Bus übertragen können, und worin mindestens ein Adress-Vergleicher (18) vorgesehen ist.
PCT/EP2002/004946 2001-05-16 2002-05-06 Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung WO2002093287A2 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/477,856 US7389390B2 (en) 2001-05-16 2002-05-06 Method, microprocessor system for critical safety regulations and the use of the same
EP02742948A EP1428120A2 (de) 2001-05-16 2002-05-06 Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung
JP2002589900A JP2004533686A (ja) 2001-05-16 2002-05-06 安全上重要な制御のための方法、マイクロプロセッサシステムおよびその使用

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10124027A DE10124027A1 (de) 2001-05-16 2001-05-16 Verfahren,Mikroprozessorsystem für sicherheitskritische Regelungen und dessen Verwendung
DE10124027.9 2001-05-16

Publications (2)

Publication Number Publication Date
WO2002093287A2 WO2002093287A2 (de) 2002-11-21
WO2002093287A3 true WO2002093287A3 (de) 2004-04-08

Family

ID=7685129

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2002/004946 WO2002093287A2 (de) 2001-05-16 2002-05-06 Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung

Country Status (5)

Country Link
US (1) US7389390B2 (de)
EP (1) EP1428120A2 (de)
JP (1) JP2004533686A (de)
DE (1) DE10124027A1 (de)
WO (1) WO2002093287A2 (de)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE438125T1 (de) * 2003-10-08 2009-08-15 Continental Teves Ag & Co Ohg Integriertes mikroprozessorsystem für sicherheitskritische regelungen
DE102004030508A1 (de) * 2004-06-24 2006-01-12 Daimlerchrysler Ag Bedien- und Anzeigesystem für ein Fahrzeug
DE202005021479U1 (de) 2005-06-21 2008-09-04 Wago Verwaltungsgesellschaft Mbh Buskopplungsvorrichtung für sicherheitszertifizierbare Anwendungen
JP2009505188A (ja) * 2005-08-11 2009-02-05 コンティネンタル・テーベス・アクチエンゲゼルシヤフト・ウント・コンパニー・オッフェネ・ハンデルスゲゼルシヤフト 少なくとも部分的に安全上重大なプロセスの制御または調節用マイクロプロセッサシステム
WO2008146091A1 (en) 2007-05-25 2008-12-04 Freescale Semiconductor, Inc. Data processing system, data processing method, and apparatus
DE102007045398A1 (de) * 2007-09-21 2009-04-02 Continental Teves Ag & Co. Ohg Integriertes Mikroprozessorsystem für sicherheitskritische Regelungen
WO2009090502A1 (en) * 2008-01-16 2009-07-23 Freescale Semiconductor, Inc. Processor based system having ecc based check and access validation information means
JP2011128821A (ja) * 2009-12-17 2011-06-30 Yokogawa Electric Corp 二重化フィールド機器
RU2585262C2 (ru) * 2010-03-23 2016-05-27 Континенталь Тевес Аг Унд Ко. Охг Контрольно-вычислительная система, способ управления контрольно-вычислительной системой, а также применение контрольно-вычислительной системы
US8527737B2 (en) * 2010-06-23 2013-09-03 Apple Inc. Using addresses to detect overlapping memory regions
FR2989800B1 (fr) 2012-04-18 2014-11-21 Schneider Electric Ind Sas Systeme de gestion d'applications securisees et non securisees sur un meme microcontroleur
US9524113B2 (en) * 2013-05-24 2016-12-20 Seagate Technology Llc Variable redundancy in a solid state drive
DE102014111996A1 (de) * 2014-08-21 2016-02-25 Wieland Electric Gmbh Verfahren zur Ermittlung des Zustands eines kurzschlussbildenden Meldeelements
DE102014217321A1 (de) 2014-08-29 2016-03-03 Continental Teves Ag & Co. Ohg Mikrocontrollersystem und Verfahren für sicherheitskritische Kraftfahrzeugsysteme sowie deren Verwendung
DE102014220520A1 (de) * 2014-10-09 2016-04-14 Continental Automotive Gmbh Vorrichtung und Verfahren zum Steuern einer Audioausgabe für ein Kraftfahrzeug
DE102016215345A1 (de) * 2016-08-17 2018-02-22 Siemens Aktiengesellschaft Verfahren und Vorrichtung zur redundanten Datenverarbeitung
US10520928B2 (en) 2017-05-15 2019-12-31 Rockwell Automation Technologies, Inc. Safety industrial controller providing diversity in single multicore processor
GB2594530B (en) * 2020-06-09 2022-06-22 Ineos Automotive Ltd An automobile control system
DE102020208370A1 (de) 2020-07-03 2022-01-05 Vitesco Technologies GmbH Elektronische Steuereinheit

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0428934A2 (de) * 1989-11-20 1991-05-29 Siemens Aktiengesellschaft Verfahren zum Betrieb eines mehrkanaligen failsafe-Rechnersystems und Einrichtung zur Durhführung des Verfahrens
WO1997006487A1 (de) * 1995-08-10 1997-02-20 Itt Automotive Europe Gmbh Microprozessorsystem für sicherheitskritische regelungen
US6148348A (en) * 1998-06-15 2000-11-14 Sun Microsystems, Inc. Bridge interfacing two processing sets operating in a lockstep mode and having a posted write buffer storing write operations upon detection of a lockstep error

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2267984A (en) * 1992-06-16 1993-12-22 Thorn Emi Electronics Ltd Multiplexing bus interface.
DE19716197A1 (de) * 1997-04-18 1998-10-22 Itt Mfg Enterprises Inc Mikroprozessorsystem für sicherheitskritische Regelungen
US6629033B2 (en) * 2001-04-24 2003-09-30 Medius, Inc. Open communication system for real-time multiprocessor applications

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0428934A2 (de) * 1989-11-20 1991-05-29 Siemens Aktiengesellschaft Verfahren zum Betrieb eines mehrkanaligen failsafe-Rechnersystems und Einrichtung zur Durhführung des Verfahrens
WO1997006487A1 (de) * 1995-08-10 1997-02-20 Itt Automotive Europe Gmbh Microprozessorsystem für sicherheitskritische regelungen
US6148348A (en) * 1998-06-15 2000-11-14 Sun Microsystems, Inc. Bridge interfacing two processing sets operating in a lockstep mode and having a posted write buffer storing write operations upon detection of a lockstep error

Also Published As

Publication number Publication date
WO2002093287A2 (de) 2002-11-21
DE10124027A1 (de) 2002-11-21
EP1428120A2 (de) 2004-06-16
JP2004533686A (ja) 2004-11-04
US20060161918A1 (en) 2006-07-20
US7389390B2 (en) 2008-06-17

Similar Documents

Publication Publication Date Title
WO2002093287A3 (de) Verfahren, mikroprozessorsystem für sicherheitskritische regelungen und dessen verwendung
EP0824239A3 (de) Sekundärkanal für ein Fibre-Channel-Systemschnittstellenbus
EP0801352A3 (de) Datenverarbeitungssystem
WO2003017208A3 (en) Method and system for a vehicle monitoring and control system
WO2003102870A3 (en) Feature mapping between data sets
WO1998030969A3 (en) Dma device with local page table
WO2004029774A3 (en) Vehicle monitoring and reporting system
EP0811451A3 (de) Steuersystem eines Werksroboters
AU6428300A (en) Control system for controlling security-critical processes
GB2349965A (en) Memory module including a memory module controller
CA2293278A1 (en) Safety or protection system employing reflective memory and/or diverse processors and communications
HU0200434D0 (en) Method to determine which requirements from a general requirements document apply to a specific situation, computer system for operating the method and computer-readable medium containing instructions for...
MXPA03005214A (es) Sistema, metodo y producto de programa de computadora para configurar sistemas de computo.
WO2000007335A3 (de) Brückenmodul
EP1329811A3 (de) Verfahren und Vorrichtung zur Lastverteilung in einem Rechnersystem
WO2000013092A3 (en) Multiplexed address and data bus within a computer
WO2002083474A3 (de) Elektronisches steuersystem, insbesondere für eine fahrzeugbremsanlage
ATE367610T1 (de) Busbrücke mit einem burst-übertragungsmodebus und einem einzel-übertragungsmodebus
WO2000013185A3 (de) Speichersystem
EP0962864A3 (de) Verfahren und System zur Ersatzwegsteuerung
WO2003023701A3 (de) Bedienvorrichtung
WO2002044913A3 (en) Topology for 66 mhz pci bus riser card system
EP1482698A3 (de) Kommunikationsgatewayvorrichtung
WO2001042985A3 (en) Sharing data between operating systems
EP0814408A3 (de) Busbrückenanordnung

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2002742948

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2002589900

Country of ref document: JP

WWP Wipo information: published in national office

Ref document number: 2002742948

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2006161918

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 10477856

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 10477856

Country of ref document: US