WO2002037243A3 - Procede et dispositif d'acceleration cryptographique dans un micrologiciel de serveur - Google Patents

Procede et dispositif d'acceleration cryptographique dans un micrologiciel de serveur Download PDF

Info

Publication number
WO2002037243A3
WO2002037243A3 PCT/US2001/042849 US0142849W WO0237243A3 WO 2002037243 A3 WO2002037243 A3 WO 2002037243A3 US 0142849 W US0142849 W US 0142849W WO 0237243 A3 WO0237243 A3 WO 0237243A3
Authority
WO
WIPO (PCT)
Prior art keywords
accelerator
asic
server
server firmware
cryptographic acceleration
Prior art date
Application number
PCT/US2001/042849
Other languages
English (en)
Other versions
WO2002037243A2 (fr
Inventor
Robert Lopez
Original Assignee
Loudcloud Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Loudcloud Inc filed Critical Loudcloud Inc
Priority to AU2002214676A priority Critical patent/AU2002214676A1/en
Publication of WO2002037243A2 publication Critical patent/WO2002037243A2/fr
Publication of WO2002037243A3 publication Critical patent/WO2002037243A3/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/72Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/60Protecting data
    • G06F21/602Providing cryptographic facilities or services

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Bioethics (AREA)
  • General Health & Medical Sciences (AREA)
  • Advance Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

La présente invention concerne une puce de circuits intégrés à application spécifique (ASIC) conçue pour exécuter des algorithmes cryptographiques et incorporée dans la carte-mère d'un serveur. La mise en oeuvre de l'accélérateur ASIC sur la carte-mère du serveur permet d'obtenir tous les avantages des accélérateurs périphériques connus (par exemple, augmentation de la vitesse, et renforcement de la sécurité), y compris, la réduction de l'espace ajouté nécessaire à l'accélérateur. L'activation de l'accélérateur ASIC est effectuée par introduction d'une valeur de clé de validation dans le système d'entrée-sortie de base (BIOS) du serveur. Dans un mode de réalisation différent, l'accélérateur ASIC peut être activé par exécution d'un script EPROM..
PCT/US2001/042849 2000-10-31 2001-10-30 Procede et dispositif d'acceleration cryptographique dans un micrologiciel de serveur WO2002037243A2 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AU2002214676A AU2002214676A1 (en) 2000-10-31 2001-10-30 Method and apparatus for cryptographic acceleration in server firmware

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US69968200A 2000-10-31 2000-10-31
US09/699,682 2000-10-31

Publications (2)

Publication Number Publication Date
WO2002037243A2 WO2002037243A2 (fr) 2002-05-10
WO2002037243A3 true WO2002037243A3 (fr) 2003-07-24

Family

ID=24810426

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/US2001/042849 WO2002037243A2 (fr) 2000-10-31 2001-10-30 Procede et dispositif d'acceleration cryptographique dans un micrologiciel de serveur

Country Status (2)

Country Link
AU (1) AU2002214676A1 (fr)
WO (1) WO2002037243A2 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7773754B2 (en) 2002-07-08 2010-08-10 Broadcom Corporation Key management system and method

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530753A (en) * 1994-08-15 1996-06-25 International Business Machines Corporation Methods and apparatus for secure hardware configuration
US5553144A (en) * 1993-03-11 1996-09-03 International Business Machines Corporation Method and system for selectively altering data processing system functional characteristics without mechanical manipulation
US5864698A (en) * 1994-08-24 1999-01-26 Packard Bell Nec Disk based bios
US5946396A (en) * 1996-10-25 1999-08-31 Intel Corporation System and method for ensuring integrity of audio

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5553144A (en) * 1993-03-11 1996-09-03 International Business Machines Corporation Method and system for selectively altering data processing system functional characteristics without mechanical manipulation
US5530753A (en) * 1994-08-15 1996-06-25 International Business Machines Corporation Methods and apparatus for secure hardware configuration
US5864698A (en) * 1994-08-24 1999-01-26 Packard Bell Nec Disk based bios
US5946396A (en) * 1996-10-25 1999-08-31 Intel Corporation System and method for ensuring integrity of audio

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
MIYAMORI T ET AL: "A quantitative analysis of reconfigurable coprocessors for multimedia applications", FPGAS FOR CUSTOM COMPUTING MACHINES, 1998. PROCEEDINGS. IEEE SYMPOSIUM ON NAPA VALLEY, CA, USA 15-17 APRIL 1998, LOS ALAMITOS, CA, USA,IEEE COMPUT. SOC, US, 15 April 1998 (1998-04-15), pages 2 - 11, XP010298174, ISBN: 0-8186-8900-5 *
MOSANYA E ET AL: "CRYPTOBOOSTER: A RECONFIGURABLE AND MODULAR CRYPTOGRAPHIC COPROCESSOR", CRYPTOGRAPHIC HARDWARE AND EMBEDDED SYSTEMS. 1ST INTERNATIONAL WORKSHOP, CHES'99. WORCESTER, MA, AUG. 12 - 13, 1999PROCEEDINGS, LECTURE NOTES IN COMPUTER SCIENCE, BERLIN: SPRINGER, DE, vol. 1717, 12 August 1999 (1999-08-12), pages 246 - 256, XP000989320, ISBN: 3-540-66646-X *
PEACOCK T C: "Features and utilization of Motorola's advanced INFOSEC machine, AIM, in embedded encryption applications", PERFORMANCE, COMPUTING, AND COMMUNICATIONS CONFERENCE, 2000. IPCCC '00. CONFERENCE PROCEEDING OF THE IEEE INTERNATIONAL PHOENIX, AZ, USA 20-22 FEB. 2000, PISCATAWAY, NJ, USA,IEEE, US, 20 February 2000 (2000-02-20), pages 423 - 429, XP010500053, ISBN: 0-7803-5979-8 *

Also Published As

Publication number Publication date
WO2002037243A2 (fr) 2002-05-10
AU2002214676A1 (en) 2002-05-15

Similar Documents

Publication Publication Date Title
GB0003920D0 (en) Computer system
WO2004032462A3 (fr) Modification fonctionnelle basee sur l'identification d'un dispositif electronique portatif
WO2006017774A3 (fr) Procede pour empecher une infection par un virus dans un ordinateur
EP1253502A3 (fr) Système d'ordinateur sécurisé
WO2008038196A3 (fr) Interfaces de protection sur des architectures de processeur
TWI265418B (en) Methods and systems for authentication of components in a graphics system
EP1901238A3 (fr) Dispositif de contrôle d'authentification et d'accès
WO2004019182A3 (fr) Activation selective de fonctions
WO2004059435A3 (fr) Utilisation de fichiers partages dans une console de jeu ou un ordinateur pour le partage d'etat inter-jeu
MX2007007035A (es) Ultima linea de defensa que asegura y que impone de forma suficiente el codigo valido/actual.
JP2003051821A5 (fr)
EP1435557A3 (fr) Accès restreint à des resources matérielles par des logiciels
AU2001283408A1 (en) Method and apparatus for flexible data types
WO2007077362A3 (fr) Procede d'authentification d'applications d'un systeme informatique
GB0400021D0 (en) Methods and apparatus for rapidly activating inactive components in a computer system
WO2003090050A3 (fr) Systeme et procede de detection d'antiprogramme
WO2007026343A3 (fr) Systeme et procede pour interface utilisateur
WO2005008412A8 (fr) Procede et dispositif a touches de saisie commune
WO2001057660A3 (fr) Rom virtuelle permettant d'enumerer des dispositifs
WO2004036367A3 (fr) Dispositif de communication/calcul numerique mobile comprenant un systeme audio sensible au contexte
WO2002008883A1 (fr) Dispositif de correction d'entrees de donnees
EP2163963A3 (fr) Procédé de développement de programme, système de support pour le développement de programme et procédé d' installation de programme
WO2002037243A3 (fr) Procede et dispositif d'acceleration cryptographique dans un micrologiciel de serveur
EP1513110A3 (fr) Systèmes d'entrées de données avec dispositifs biométriques permettant le contrôle d'accès sécurisé
WO2003007632A3 (fr) Modem de logiciel avec un systeme d'authentification du logiciel de commande en mode privilegie

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP