WO2002023846A2 - Dial tone detector - Google Patents

Dial tone detector Download PDF

Info

Publication number
WO2002023846A2
WO2002023846A2 PCT/FR2001/002811 FR0102811W WO0223846A2 WO 2002023846 A2 WO2002023846 A2 WO 2002023846A2 FR 0102811 W FR0102811 W FR 0102811W WO 0223846 A2 WO0223846 A2 WO 0223846A2
Authority
WO
WIPO (PCT)
Prior art keywords
signal
tone
frequency
bit
tone detector
Prior art date
Application number
PCT/FR2001/002811
Other languages
French (fr)
Other versions
WO2002023846A3 (en
Inventor
Alain Chianale
Brigitte Belhi
Original Assignee
Stmicroélectronics S.A.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stmicroélectronics S.A. filed Critical Stmicroélectronics S.A.
Publication of WO2002023846A2 publication Critical patent/WO2002023846A2/en
Publication of WO2002023846A3 publication Critical patent/WO2002023846A3/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/30Systems using multi-frequency codes wherein each code element is represented by a combination of frequencies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits

Definitions

  • the present invention relates to a tone detector.
  • a tone detector is a circuit capable of detecting the presence of a wake-up frequency (or tone) in telecommunications systems. Indeed, during the initialization of a telephone communication, a communication carried out by the intermediary of a modem, etc., one or more signals of pure frequency are emitted. The detection of these signals makes it possible to indicate to the subscriber or to the central office the request for a call. Different types of circuits are known for performing tone detection.
  • the circuit provides a logic signal to a signal processor, a microcontroller, or a microprocessor, the latter circuit having the function of calculating, by sampling and counting, the period and the rate sent. The circuit then checks the agreement with the tone to be detected.
  • the frequency and the cadence can vary according to the country.
  • FIG. 1 It comprises a source of reference tone signal Sr, a 90 ° step-down 9, two mixers 1 and 2, two mean value calculation circuits 3 and 4, two quadratic detectors 5 and 6 , an adder 7 and a square root calculation circuit 8.
  • the signal S to be detected is divided into two channels A and B.
  • the signal fraction present on channel A is mixed in a first mixer 1 with the reference tone R and the signal fraction present on channel B is mixed in the second mixer 2 with the reference tone phase shifted by 90 °.
  • the signal from mixer 1 is transmitted to an average value calculation circuit 3 and the signal from mixer 2 is transmitted to the average value calculation circuit 4.
  • the average value of each signal is thus calculated during an observation time T.
  • a quadratic detector 5 makes it possible to calculate the power contained in the signal coming from the mean value calculation circuit 3 and a quadratic detector 6 makes it possible to calculate the power contained in the signal coming from the mean value calculation circuit 4.
  • the powers obtained at the output of circuits 5 and 6 are then summed in an adder 7.
  • the signal from adder 7 is transmitted to a square root calculation circuit 8.
  • the frequency of the input signal S is identical to the frequency Fr of the reference tone, the signal S or t at the output of circuit 8 presents a maximum. A tone signal is then detected. If the frequency of the input signal S is different from the frequency Fr of the reference tone, no useful signal is delivered at the output of circuit 8 and no tone signal is detected.
  • the assembly consisting of mixers 1 and 2, the average value calculation circuits 3 and 4, the quadratic detectors 5 and 6, the adder 7 and the square root calculation circuit 8 is equivalent to a bandpass filter whose bandwidth depends on the number of periods of the tone signal over which the average values are calculated.
  • Such a circuit is very expensive both in terms of size (number of doors) and consumption.
  • the average power consumed is indeed greater than or equal to 50m.
  • USB Universal Sériai Bus
  • the consumption requested in the operating mode according to which the tone detector is active (“High Po mode er-Suspend ”) is 12.5 mA.
  • the maximum voltage supplied is also equal to 5 V. This leads to a maximum authorized power consumption of 62.5 m. It therefore becomes clear that the solutions proposed above do not satisfy this type of request, since several modules must be supplied simultaneously in this mode. Only a low consumption, for example of the order of 1.5 mA, can then be reserved for the tone detector.
  • the invention does not have the drawbacks mentioned above.
  • the invention relates to a tone detector for detecting the presence of a tone signal, characterized in that it comprises a synchronous digital filtering circuit for comparing the frequency of the tone signal with a reference frequency Fref .
  • the inter-correlation is carried out using digital circuits, which makes it possible to simplify the production of the detector and, consequently, to reduce the area occupied by the function in the integrated circuit. Multiplication is achieved by doors
  • An advantage of the invention is to allow the realization of a space-saving tone detector having a low consumption.
  • - Figure 1 shows a tone detector according to the prior art
  • - Figure 2 shows a tone detector according to the invention.
  • FIG. 2 represents a tone detector according to the invention.
  • the tone detector comprises amplification means 10, a hysteresis comparator 11, a reference tone source Sref, a 90 ° phase shifter 20, two exclusive OR circuits 12, 13, two up-down counters 14, 15, two circuits absolute value calculation 16, 17, a summator 18 and a digital comparator 19.
  • the amplification means 10 amplify the signal to be detected S and the hysteresis comparator 11 digitizes in one bit the signal from the supply means 10.
  • the digital signal from the hysteresis comparator is distributed over two channels C and D.
  • the digital signal present on channel C is transmitted to a first gate of the exclusive OR circuit 12 and the digital signal present on channel D is transmitted to a first gate of the exclusive OR circuit 13.
  • a reference signal Ref digitized on one bit and of reference frequency Fref is transmitted to a second input of the exclusive OR circuit 12, while a reference signal Ref (90) digitized on one bit, of reference frequency Fref and 90 ° out of phase with the Ref signal is transmitted to a second input of the exclusive OR circuit 13.
  • the digital signals from the exclusive OR circuits 12 and 13 are respectively transmitted to the up-down counters 14 and 15.
  • Each up-down counter has a depth N. Up counting down takes place on the basis of a sampling frequency Fe.
  • the circuit absolute value calculation 16 calculates the absolute value of the signal from the up-down counter 14 and the absolute value calculation circuit 17 calculates the absolute value of the signal from the up-down counter 15. The absolute values thus cal abutments are summed in an adder 18.
  • the digital signal from adder 18 is maximum when the frequency of the signal to be detected is equal to the frequency Fref. Due to the one-bit quantization, the digital signal from the adder also includes components at triple frequencies and one third of the frequency Fref. According to the invention, the presence of a signal at the frequency Fref is detected by comparison of the digital signal from the adder 18 and a threshold Nth. To this end, a comparator 19 is placed at the output of the adder 18. If the value of the signal detected is greater than or equal to the threshold Nth, the presence of a tone is detected. Otherwise, no dial tone is detected. It will be noted that the value of the threshold Nth does not depend on the amplitude of the analog signal to be detected. In order to avoid false detections, several successive comparisons can be made.
  • ADSL Anasynchronous Digital Subscriber Line
  • a tone detector according to the invention has thus been produced with the following parameters:
  • the USB standard imposes a low consumption constraint for the standby mode (typically ⁇ 1.5mA).
  • the tone detector according to the invention as described above makes it possible to achieve such a constraint.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Facsimile Transmission Control (AREA)

Abstract

The invention concerns a dial tone detector. Said dial tone detector comprises a synchronous filtering digital circuit for comparing the frequency of a dial tone with a reference frequency (Fref). The invention is applicable in the field of telephone communications and communications carried out via a modem.

Description

DETECTEUR DE TONALITE TONE DETECTOR
Domaine technique et art antérieurTechnical field and prior art
La présente invention concerne un détecteur de tonalité.The present invention relates to a tone detector.
Un détecteur de tonalité est un circuit capable de détecter la présence d'une fréquence de réveil (ou tonalité) dans les systèmes de télécommunication. En effet, lors de l'initialisation d'une communication téléphonique, d'une communication effectuée par l'intermédiaire d'un modem, etc., un ou plusieurs signaux de fréquence pure sont émis. La détection de ces signaux permet d'indiquer à l'abonné ou au central la demande d'une communication. Différents types de circuits sont connus pour réaliser la détection de tonalité.A tone detector is a circuit capable of detecting the presence of a wake-up frequency (or tone) in telecommunications systems. Indeed, during the initialization of a telephone communication, a communication carried out by the intermediary of a modem, etc., one or more signals of pure frequency are emitted. The detection of these signals makes it possible to indicate to the subscriber or to the central office the request for a call. Different types of circuits are known for performing tone detection.
Il est ainsi connu un circuit de détection alimenté, par l'intermédiaire de la ligne de communication, à l'aide d'un redressement simple alternance. Le circuit fournit un signal logique à un processeur de signal, un micro contrôleur, ou un micro processeur, ce dernier circuit ayant pour fonction de calculer, par échantillonnage et comptage, la période et la cadence envoyée. Le circuit vérifie ensuite la concordance avec la tonalité à détecter. La fréquence et la cadence peuvent varier suivant le pays.It is thus known a detection circuit supplied, via the communication line, using a single half wave rectification. The circuit provides a logic signal to a signal processor, a microcontroller, or a microprocessor, the latter circuit having the function of calculating, by sampling and counting, the period and the rate sent. The circuit then checks the agreement with the tone to be detected. The frequency and the cadence can vary according to the country.
Il est également connu un détecteur de tonalité intégré à un modem, opérant par échantillonnage et comptage du signal reçu à travers la chaîne de réception. Le modem n'est alors pas en mode veille et consomme entre 3 et 6 . Il est également connu un circuit analogique utilisant le principe de l'inter corrélation. Un tel circuit est représenté en figure 1. Il comprend une source Sr de signal de tonalité de référence, un déphàseur 90° 9, deux mélangeurs 1 et 2, deux circuits de calcul de valeur moyenne 3 et 4, deux détecteurs quadratiques 5 et 6, un additionneur 7 et un circuit de calcul de racine carrée 8.There is also known a tone detector integrated into a modem, operating by sampling and counting the signal received through the reception chain. The modem is then not in standby mode and consumes between 3 and 6. An analog circuit is also known using the principle of intercorrelation. Such a circuit is shown in FIG. 1. It comprises a source of reference tone signal Sr, a 90 ° step-down 9, two mixers 1 and 2, two mean value calculation circuits 3 and 4, two quadratic detectors 5 and 6 , an adder 7 and a square root calculation circuit 8.
Le signal S à détecter est divisé sur deux voies A et B. La fraction de signal présente sur la voie A est mélangée dans un premier mélangeur 1 avec la tonalité de référence R et la fraction de signal présente sur la voie B est mélangée dans le deuxième mélangeur 2 avec la tonalité de référence déphasée de 90°. Le signal issu du mélangeur 1 est transmis à un circuit de calcul de valeur moyenne 3 et le signal issu du mélangeur 2 est transmis au circuit de calcul de valeur moyenne 4. La valeur moyenne de chaque signal est ainsi calculée pendant un temps d'observation T. Un détecteur quadratique 5 permet de calculer la puissance contenue dans le signal issu du circuit de calcul de valeur moyenne 3 et un détecteur quadratique 6 permet de calculer la puissance contenue dans le signal issu du circuit de calcul de valeur moyenne 4. Les puissances obtenues en sortie des circuits 5 et 6 sont alors sommées dans un additionneur 7. Le signal issu de l'additionneur 7 est transmis à un circuit de calcul de racine carrée 8.The signal S to be detected is divided into two channels A and B. The signal fraction present on channel A is mixed in a first mixer 1 with the reference tone R and the signal fraction present on channel B is mixed in the second mixer 2 with the reference tone phase shifted by 90 °. The signal from mixer 1 is transmitted to an average value calculation circuit 3 and the signal from mixer 2 is transmitted to the average value calculation circuit 4. The average value of each signal is thus calculated during an observation time T. A quadratic detector 5 makes it possible to calculate the power contained in the signal coming from the mean value calculation circuit 3 and a quadratic detector 6 makes it possible to calculate the power contained in the signal coming from the mean value calculation circuit 4. The powers obtained at the output of circuits 5 and 6 are then summed in an adder 7. The signal from adder 7 is transmitted to a square root calculation circuit 8.
Si la fréquence du signal d'entrée S est identique à la fréquence Fr de la tonalité de référence, le signal Sout en sortie du circuit 8 présente un maximum. Un signal de tonalité est alors détecté. Si la fréquence du signal d'entrée S est différente de la fréquence Fr de la tonalité de référence, aucun signal utile n'est délivré en sortie du circuit 8 et aucun signal de tonalité n'est détecté.If the frequency of the input signal S is identical to the frequency Fr of the reference tone, the signal S or t at the output of circuit 8 presents a maximum. A tone signal is then detected. If the frequency of the input signal S is different from the frequency Fr of the reference tone, no useful signal is delivered at the output of circuit 8 and no tone signal is detected.
L'ensemble constitué par les mélangeurs 1 et 2, les circuits de calcul de valeur moyenne 3 et 4, les détecteurs quadratiques 5 et 6, l'additionneur 7 et le circuit de calcul de racine carrée 8 est équivalent à un filtre passe-bande dont la largeur de bande passante dépend du nombre de périodes du signal de tonalité sur lequel les valeurs moyennes sont calculées. Un tel circuit s'avère très coûteux aussi bien en terme d'encombrement (nombre de portes) que de consommation. La puissance moyenne consommée est en effet supérieure ou égale à 50m .The assembly consisting of mixers 1 and 2, the average value calculation circuits 3 and 4, the quadratic detectors 5 and 6, the adder 7 and the square root calculation circuit 8 is equivalent to a bandpass filter whose bandwidth depends on the number of periods of the tone signal over which the average values are calculated. Such a circuit is very expensive both in terms of size (number of doors) and consumption. The average power consumed is indeed greater than or equal to 50m.
De façon plus générale, tous les circuits de détection de tonalité de l'art antérieur décrits ci- dessus ont une consommation élevée (consommation supérieure ou égale à 50mW) , ce qui représente un inconvénient dans de nombreuses applications.More generally, all of the prior art tone detection circuits described above have a high consumption (consumption greater than or equal to 50mW), which represents a drawback in many applications.
Par exemple, dans le cadre d'un modem branché sur un port USB (l'acronyme USB provient de "Universal Sériai Bus"), la consommation demandée dans le mode de fonctionnement selon lequel le détecteur de tonalité est actif (mode "High Po er-Suspend" ) est de 12,5 mA. La tension maximum fournie est par ailleurs égale à 5 V. Cela conduit à une puissance maximale consommée autorisée de 62,5 m . II apparaît ainsi clairement que les solutions proposées ci-dessus ne satisfont pas à ce type de demande, attendu que plusieurs modules doivent être alimentés simultanément selon ce mode. Seule une faible consommation, par exemple de l'ordre de 1,5 mA, peut alors être réservée au détecteur de tonalité. L'invention ne présente pas les inconvénients mentionnés ci-dessus.For example, within the framework of a modem connected to a USB port (the acronym USB comes from "Universal Sériai Bus"), the consumption requested in the operating mode according to which the tone detector is active ("High Po mode er-Suspend ") is 12.5 mA. The maximum voltage supplied is also equal to 5 V. This leads to a maximum authorized power consumption of 62.5 m. It therefore becomes clear that the solutions proposed above do not satisfy this type of request, since several modules must be supplied simultaneously in this mode. Only a low consumption, for example of the order of 1.5 mA, can then be reserved for the tone detector. The invention does not have the drawbacks mentioned above.
Expose de 1 ' inventionExhibition of the invention
En effet, l'invention concerne un détecteur de tonalité pour la détection de présence d'un signal de tonalité, caractérisé en ce qu'il comprend un circuit numérique de filtrage synchrone pour comparer la fréquence du signal de tonalité à une fréquence de référence Fref. Selon l'invention, 1 ' inter corrélation est réalisée à l'aide de circuits numériques, ce qui permet de simplifier la réalisation du détecteur et, en conséquence, de réduire la surface occupée par la fonction dans le circuit intégré. La multiplication est réalisée par des portesIndeed, the invention relates to a tone detector for detecting the presence of a tone signal, characterized in that it comprises a synchronous digital filtering circuit for comparing the frequency of the tone signal with a reference frequency Fref . According to the invention, the inter-correlation is carried out using digital circuits, which makes it possible to simplify the production of the detector and, consequently, to reduce the area occupied by the function in the integrated circuit. Multiplication is achieved by doors
OU exclusif, la moyenne par des compteurs-décompteurs et la puissance du signal est approximée par la somme des valeurs absolues de deux composantes du signal à la fréquence de référence. Un avantage de l'invention est de permettre la réalisation d'un détecteur de tonalité peu encombrant et ayant une faible consommation.Exclusive OR, the average by down-counters and the signal strength is approximated by the sum of the absolute values of two components of the signal at the reference frequency. An advantage of the invention is to allow the realization of a space-saving tone detector having a low consumption.
Brève description des figures D'autres caractéristiques et avantages de l'invention apparaîtront à la lecture d'un mode de réalisation fait en référence aux figures jointes parmi lesquelles :Brief description of the figures Other characteristics and advantages of the invention will appear on reading a mode of realization made with reference to the attached figures among which:
- la figure 1 représente un détecteur de tonalité selon l'art antérieur, - la figure 2 représente un détecteur de tonalité selon l'invention.- Figure 1 shows a tone detector according to the prior art, - Figure 2 shows a tone detector according to the invention.
Sur toutes les figures les mêmes repères désignent les mêmes éléments.In all the figures, the same references designate the same elements.
Description détaillée de modes de mise en œuyre de 1 ' inventionDetailed description of methods of implementing the invention
La figure 1 a été décrite précédemment, il est donc inutile d'y revenir.Figure 1 has been described previously, so there is no point in returning to it.
La figure 2 représente un détecteur de tonalité selon l'invention.FIG. 2 represents a tone detector according to the invention.
Le détecteur de tonalité comprend des moyens d'amplification 10, un comparateur à hystérésis 11, une source Sref de tonalité de référence, un déphaseur 90° 20 , deux circuits OU exclusif 12, 13, deux compteurs- décompteurs 14, 15, deux circuits de calcul de valeur absolue 16, 17, un sommateur 18 et un comparateur numérique 19.The tone detector comprises amplification means 10, a hysteresis comparator 11, a reference tone source Sref, a 90 ° phase shifter 20, two exclusive OR circuits 12, 13, two up-down counters 14, 15, two circuits absolute value calculation 16, 17, a summator 18 and a digital comparator 19.
Les moyens d'amplification 10 amplifient le signal à détecter S et le comparateur à hystérésis 11 numérise sur un bit le signal issu des moyens d'alimentation 10. Le signal numérique issu du comparateur à hystérésis est réparti sur deux voies C et D. Le signal numérique présent sur la voie C est transmis à une première porte du circuit OU exclusif 12 et le signal numérique présent sur la voie D est transmis à une première porte du circuit OU exclusif 13. Un signal de référence Ref numérisé sur un bit et de fréquence de référence Fref est transmis à une deuxième entrée du circuit OU exclusif 12, alors qu'un signal de référence Ref(90) numérisé sur un bit, de fréquence de référence Fref et déphasé de 90° par rapport au signal Ref est transmis à une deuxième entrée du circuit OU exclusif 13. Les signaux numériques issus des circuits OU exclusif 12 et 13 sont respectivement transmis aux compteurs-décompteurs 14 et 15. Chaque compteur-décompteur a une profondeur N. Le comptage décomptage s'effectue sur la base d'une fréquence d'échantillonnage Fe. Le signal numérique issu de chacun des compteurs-décompteurs est alors un mot de n bits, avec n = 1 + log2 N. Le circuit de calcul de valeur absolue 16 calcule la valeur absolue du signal issu du compteur-décompteur 14 et le circuit de calcul de valeur absolue 17 calcule la valeur absolue du signal issu du compteur-décompteur 15. Les valeurs absolues ainsi calculées sont sommées dans un additionneur 18.The amplification means 10 amplify the signal to be detected S and the hysteresis comparator 11 digitizes in one bit the signal from the supply means 10. The digital signal from the hysteresis comparator is distributed over two channels C and D. The digital signal present on channel C is transmitted to a first gate of the exclusive OR circuit 12 and the digital signal present on channel D is transmitted to a first gate of the exclusive OR circuit 13. A reference signal Ref digitized on one bit and of reference frequency Fref is transmitted to a second input of the exclusive OR circuit 12, while a reference signal Ref (90) digitized on one bit, of reference frequency Fref and 90 ° out of phase with the Ref signal is transmitted to a second input of the exclusive OR circuit 13. The digital signals from the exclusive OR circuits 12 and 13 are respectively transmitted to the up-down counters 14 and 15. Each up-down counter has a depth N. Up counting down takes place on the basis of a sampling frequency Fe. The digital signal coming from each up-down counter is then a word of n bits, with n = 1 + log 2 N. The circuit absolute value calculation 16 calculates the absolute value of the signal from the up-down counter 14 and the absolute value calculation circuit 17 calculates the absolute value of the signal from the up-down counter 15. The absolute values thus cal abutments are summed in an adder 18.
Le signal numérique issu de l'additionneur 18 est maximum quand la fréquence du signal à détecter est égale à la fréquence Fref. Du fait de la quantification sur un bit, le signal numérique issu de l'additionneur comprend également des composantes aux fréquences triple et un tiers de la fréquence Fref. Selon l'invention, la détection de présence d'un signal à la fréquence Fref est alors effectuée par comparaison du signal numérique issu de l'additionneur 18 et d'un seuil Nth. A cette fin, un comparateur 19 est placé en sortie de l'additionneur 18. Si la valeur du signal détecté est supérieure ou égale au seuil Nth, la présence d'une tonalité est détectée. Sinon, aucune tonalité n'est détectée. On notera que la valeur du seuil Nth ne dépend pas de l'amplitude du signal analogique à détecter. Afin de s'affranchir de fausses détections, plusieurs comparaisons successives peuvent être effectuées.The digital signal from adder 18 is maximum when the frequency of the signal to be detected is equal to the frequency Fref. Due to the one-bit quantization, the digital signal from the adder also includes components at triple frequencies and one third of the frequency Fref. According to the invention, the presence of a signal at the frequency Fref is detected by comparison of the digital signal from the adder 18 and a threshold Nth. To this end, a comparator 19 is placed at the output of the adder 18. If the value of the signal detected is greater than or equal to the threshold Nth, the presence of a tone is detected. Otherwise, no dial tone is detected. It will be noted that the value of the threshold Nth does not depend on the amplitude of the analog signal to be detected. In order to avoid false detections, several successive comparisons can be made.
Dans le cadre d'une application de l'invention à la norme ADSL (ADSL pour "Asynchronous Digital Subscriber Line") une détection doit être faite lors de la présence de l'un des deux signaux composites SCI,In the context of an application of the invention to the ADSL standard (ADSL for "Asynchronous Digital Subscriber Line"), a detection must be made when one of the two composite SCI signals is present,
SC2 suivants :Following SC2:
- SCI = S11(0,64V ; 276kHz) + S12(0,89V ; 241,5kHz) + S13(1V ; 172.5kHz), - SC2 = S21(0,37V ; 414kHz) + S22(0,52V ; 379,5kHz) + S23 (IV ; 310,5kHz). où la notation Sij(x ; y) représente un signal analogique d'amplitude relative x et de fréquence y. Dans chacun des deux cas, la détection est effectuée sur la fréquence la plus basse. Seule change alors la fréquence de référence Fref, les autres paramètres de la réalisation restant identiques. Le temps alloué à la détection est de 50ms au maximum.- SCI = S11 (0.64V; 276kHz) + S12 (0.89V; 241.5kHz) + S13 (1V; 172.5kHz), - SC2 = S21 (0.37V; 414kHz) + S22 (0.52V; 379 , 5kHz) + S23 (IV; 310.5kHz). where the notation Sij (x; y) represents an analog signal of relative amplitude x and frequency y. In each of the two cases, the detection is carried out on the lowest frequency. Only the reference frequency Fref then changes, the other parameters of the embodiment remaining identical. The time allocated for detection is a maximum of 50 ms.
A titre d'exemple non limitatif, un détecteur de tonalité selon l'invention a ainsi été réalisé avec les paramètres suivants :By way of nonlimiting example, a tone detector according to the invention has thus been produced with the following parameters:
- Fref 1=172 , 5kHz , Fref2=310 , 5kHz ,- Fref 1 = 172.5kHz, Fref2 = 310.5kHz,
- Fe=2 , 208MHz ,- Fe = 2, 208MHz,
- N=1024 , - n=ll,- N = 1024, - n = ll,
- Nth=512, - - k = 3.- Nth = 512, - - k = 3.
La norme USB impose une contrainte de faible consommation pour le mode d'attente (typiquement <l,5mA). Avantageusement, le détecteur de tonalité selon l'invention tel que décrit ci-dessus permet de réaliser une telle contrainte. The USB standard imposes a low consumption constraint for the standby mode (typically <1.5mA). Advantageously, the tone detector according to the invention as described above makes it possible to achieve such a constraint.

Claims

REVENDICATIONS
1. Détecteur de tonalité pour la détection de présence d'un signal de tonalité, caractérisé en ce qu'il comprend un circuit numérique de filtrage synchrone pour comparer la fréquence du signal de tonalité à une fréquence de référence (Fref).1. Tone detector for detecting the presence of a tone signal, characterized in that it comprises a synchronous digital filtering circuit for comparing the frequency of the tone signal with a reference frequency (Fref).
2. Détecteur de tonalité selon la revendication 1, caractérisé en ce que le circuit numérique comprend un comparateur à hystérésis (11) pour numériser sur un bit le signal de tonalité, une première porte OU exclusif (12) pour multiplier une première fraction du signal de tonalité numérisé sur un bit avec un signal de référence Ref numérisé sur un bit et de fréquence Fref, une deuxième porte OU exclusif (13) pour multiplier une deuxième fraction du signal de tonalité numérisé sur un bit avec un signal de référence Ref(90) numérisé sur un bit, de fréquence de référence Fref et déphasé de 90° par rapport au signal Ref, un premier compteur décompteur (14) en série avec un premier circuit de calcul de valeur absolue (16) pour recueillir le signal issu de la première porte OU exclusif (12), un second compteur décompteur (15) en série avec un second circuit de calcul de valeur absolue (17) pour recueillir le signal issu de la deuxième porte OU exclusif (13), un additionneur (18) pour additionner les signaux issus des premier et second circuits de calcul de valeur absolue, et un comparateur numérique (19) pour comparer le signal issu de l'additionneur (18) à une valeur de seuil (Nth). 2. Tone detector according to claim 1, characterized in that the digital circuit comprises a hysteresis comparator (11) for digitizing the tone signal on one bit, a first exclusive OR gate (12) for multiplying a first fraction of the signal of digitized tone on one bit with a reference signal Ref digitized on one bit and of frequency Fref, a second exclusive OR gate (13) to multiply a second fraction of the tone signal digitized on one bit with a reference signal Ref (90 ) digitized on one bit, of reference frequency Fref and phase shifted by 90 ° with respect to the signal Ref, a first down-counter (14) in series with a first absolute value calculation circuit (16) to collect the signal from the first exclusive OR gate (12), a second up-down counter (15) in series with a second absolute value calculation circuit (17) for collecting the signal from the second exclusive OR gate (13), an adder (18) for adding the signals from the first and second absolute value calculation circuits, and a digital comparator (19) for comparing the signal from the adder (18) with a threshold value ( Nth).
3. Détecteur de tonalité selon la revendication 2, caractérisé en ce qu'il comprend des moyens d'amplification (10) placé en amont du comparateur à hystérésis (11).3. Tone detector according to claim 2, characterized in that it comprises amplification means (10) placed upstream of the hysteresis comparator (11).
4. Détecteur de tonalité selon la revendication 2 ou 3, caractérisé en ce que la fréquence de référence est sensiblement égale à 172,5 kHz ou 310,5kHz, en ce que le compteur-décompteur a une profondeur N=1024, en ce que la fréquence d'échantillonnage sur la base de laquelle s'effectue le comptage décomptage est sensiblement égale à 2,208MHz et en ce que la valeur de seuil (Nth) est égale à 512. 4. Tone detector according to claim 2 or 3, characterized in that the reference frequency is substantially equal to 172.5 kHz or 310.5 kHz, in that the up-down counter has a depth N = 1024, in that the sampling frequency on the basis of which the down counting is carried out is substantially equal to 2.208 MHz and in that the threshold value (Nth) is equal to 512.
PCT/FR2001/002811 2000-09-12 2001-09-11 Dial tone detector WO2002023846A2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR00/11582 2000-09-12
FR0011582A FR2814023B1 (en) 2000-09-12 2000-09-12 TONE DETECTOR

Publications (2)

Publication Number Publication Date
WO2002023846A2 true WO2002023846A2 (en) 2002-03-21
WO2002023846A3 WO2002023846A3 (en) 2002-05-10

Family

ID=8854189

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2001/002811 WO2002023846A2 (en) 2000-09-12 2001-09-11 Dial tone detector

Country Status (2)

Country Link
FR (1) FR2814023B1 (en)
WO (1) WO2002023846A2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3675129A (en) * 1970-05-13 1972-07-04 Collins Radio Co Differentially coherent phase shift keyed digital demodulating apparatus
US4291269A (en) * 1979-06-28 1981-09-22 Rca Corporation System and method for frequency discrimination
US5007069A (en) * 1987-11-13 1991-04-09 Talkie Tooter Inc. Decoding of signals using cophase and differentiating signal detection

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10136042A (en) * 1996-11-01 1998-05-22 Hitachi Denshi Ltd Orthogonal demodulator

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3675129A (en) * 1970-05-13 1972-07-04 Collins Radio Co Differentially coherent phase shift keyed digital demodulating apparatus
US4291269A (en) * 1979-06-28 1981-09-22 Rca Corporation System and method for frequency discrimination
US5007069A (en) * 1987-11-13 1991-04-09 Talkie Tooter Inc. Decoding of signals using cophase and differentiating signal detection

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 1998, no. 10, 31 août 1998 (1998-08-31) & JP 10 136042 A (HITACHI DENSHI LTD), 22 mai 1998 (1998-05-22) *

Also Published As

Publication number Publication date
WO2002023846A3 (en) 2002-05-10
FR2814023B1 (en) 2003-01-31
FR2814023A1 (en) 2002-03-15

Similar Documents

Publication Publication Date Title
US8405546B1 (en) Engines in system simultaneously receiving GPS and GLONASS signals
US8587477B2 (en) Analog front end for system simultaneously receiving GPS and GLONASS signals
JP5684289B2 (en) Digital front end in a system that simultaneously receives GPS and GLONASS signals
WO2005073757A1 (en) Radiation detecting system with double resetting pulse count
EP0421897B1 (en) Device for extracting digital data from a video signal
EP1306978B1 (en) Direct conversion receiver for a communication system using a non-constant envelope modulation
EP1367723B1 (en) Digital sigma-delta-modulator, and digital frequency synthesiser comprising the same
EP1833171A1 (en) Apparatus with noise reduction for receiving and/or sending radiofrequency signals
WO2010040740A1 (en) Method and system for generating a pulsed signal of the ultra wideband type
WO2002023846A2 (en) Dial tone detector
EP1163494A1 (en) Device and method for ultrasonic measurement of a fluid flow rate comprising a sigma-delta band pass analog-to-digital converter
EP0359633B1 (en) Logarithmic envelope detector for an analog signal
EP1514352B1 (en) Delay-locked loop
WO1991002255A1 (en) Process for metering electric power and device for its implementation
EP1039628A1 (en) Highly integrated radio frequency transmitter with image rejection, optionally auto-calibrated
EP1940023A2 (en) Bank of cascadable digital filters, and reception circuit including such a bank of cascaded filters
JP2705919B2 (en) Weighted correlator with oversampling
WO2018007752A1 (en) System for monitoring the peak power of a telecommunication signal and method for calculating the peak value and for selecting the associated supply voltage
FR2706703A1 (en) Sigma-delta analogue/digital converter stabilized by chopping
FR2911455A1 (en) Digital input signal processing method for digital delta-sigma modulator, involves generating filtered signal according to redundant arithmetic coding, generating output signal sampled on bits, and anticipating generation of output signal
FR2797725A1 (en) METHOD AND DEVICE FOR CONVERTING AN ANALOG SIGNAL INTO A DIGITAL SIGNAL WITH AUTOMATIC GAIN CONTROL
US6097325A (en) Synchronous sigma delta modulator including a decision circuit using a polyphase sampler
EP1014637B1 (en) Direct conversion receiver for FSK modulated signals
EP1022861B1 (en) Method and device for reception of rf signals in a dual band mobile telephone
Collette et al. Synthesis of hybrid filter banks for A/D conversion: a frequency domain approach

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase