UA82804U - Устройство для формирования адресов процессора быстрого преобразования фурье - Google Patents

Устройство для формирования адресов процессора быстрого преобразования фурье

Info

Publication number
UA82804U
UA82804U UAU201301931U UAU201301931U UA82804U UA 82804 U UA82804 U UA 82804U UA U201301931 U UAU201301931 U UA U201301931U UA U201301931 U UAU201301931 U UA U201301931U UA 82804 U UA82804 U UA 82804U
Authority
UA
Ukraine
Prior art keywords
input
output
counter
synchronizer
bit
Prior art date
Application number
UAU201301931U
Other languages
English (en)
Ukrainian (uk)
Inventor
Андрей Владимирович Ивашко
Денис Александрович Лунин
Original Assignee
Национальний Технический Университет "Харьковский Политехнический Институт"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Национальний Технический Университет "Харьковский Политехнический Институт" filed Critical Национальний Технический Университет "Харьковский Политехнический Институт"
Priority to UAU201301931U priority Critical patent/UA82804U/ru
Publication of UA82804U publication Critical patent/UA82804U/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Устройство для формирования адресов процессора быстрого преобразования Фурье (БПФ) содержит синхронизатор, реверсивный счетчик, счетчик слоя и группу мультиплексоров. Выходы реверсивного счетчика подключены к сигнальным входам мультиплексоров в определенном порядке. Синхронизатор содержит двухразрядный счетчик, элемент 3И и элемент 2И, на вход двухразрядного счетчика подаются тактовые импульсы, инверсный нулевой разряд и прямой первый разряд выхода двухразрядного счетчика подключены к элементу 3И, прямой выход элемента 3И является выходом синхронизатора (-1), инверсный выход элемента3И соединен с первым входом элемента 2И, а на второй вход элемента 2И подключен вход, на который подаются тактовые импульсы, выход элемента 2И является выходом синхронизатора (+1), а выходы синхронизатора под
UAU201301931U 2013-02-18 2013-02-18 Устройство для формирования адресов процессора быстрого преобразования фурье UA82804U (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201301931U UA82804U (ru) 2013-02-18 2013-02-18 Устройство для формирования адресов процессора быстрого преобразования фурье

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201301931U UA82804U (ru) 2013-02-18 2013-02-18 Устройство для формирования адресов процессора быстрого преобразования фурье

Publications (1)

Publication Number Publication Date
UA82804U true UA82804U (ru) 2013-08-12

Family

ID=52274898

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201301931U UA82804U (ru) 2013-02-18 2013-02-18 Устройство для формирования адресов процессора быстрого преобразования фурье

Country Status (1)

Country Link
UA (1) UA82804U (ru)

Similar Documents

Publication Publication Date Title
PH12016501219A1 (en) Audio navigation assistance
WO2014177522A3 (en) Device and method for wave-field reconstruction
DK201570874A1 (en) Devices, methods and graphical user interfaces for providing and interacting with notifications
TWD161880S (zh) 用於電子平板電腦之輸入裝置
AU354690S (en) Input device for an electronic tablet
AU354771S (en) Input device for an electronic tablet
MX2016009800A (es) Estrategias de decimacion para procesamiento de eventos de entrada.
AU2015249047B2 (en) Method and electronic device for configuring screen
WO2016036572A3 (en) Delay circuits and related systems and methods
TWD183624S (zh) 電子裝置之部分
TWD166522S (zh) 電腦之部分
PH12016501524A1 (en) Reception and generation of light
MX2016002233A (es) Aparato de transmisión óptica, aparato de recepción óptica, aparato de comunicación óptica, sistema de comunicación óptica y métodos para controlarlos.
GB2558343A (en) Techniques for simulated physical interaction between users via their mobile computing devices
TW201614664A (en) Shift register apparatus
MX361544B (es) Dispositivos informáticos ópticos con elementos ópticos birrefringentes.
MX359495B (es) Metodo y dispositivo de recordatorio.
MX359381B (es) Concepto para generar una señal de mezcla descendente.
MX2015017684A (es) Habilitación de acceso de datos.
UA82804U (ru) Устройство для формирования адресов процессора быстрого преобразования фурье
PL401522A1 (pl) Metastabilnościowy generator losowy
GB201211424D0 (en) Data transfer between clock domains
TW201614424A (en) Attention interacting system
WO2019016746A8 (en) DEVICE FOR GENERATING HIGH EFFICIENCY ELECTRICITY FROM LOW INPUT POWER SUPPLY, AND SYSTEM AND ASSOCIATED METHODS
UA112424U (xx) Логічний процесор