TWM626658U - 電腦系統 - Google Patents
電腦系統 Download PDFInfo
- Publication number
- TWM626658U TWM626658U TW111201080U TW111201080U TWM626658U TW M626658 U TWM626658 U TW M626658U TW 111201080 U TW111201080 U TW 111201080U TW 111201080 U TW111201080 U TW 111201080U TW M626658 U TWM626658 U TW M626658U
- Authority
- TW
- Taiwan
- Prior art keywords
- computer system
- detector
- embedded controller
- general
- purpose input
- Prior art date
Links
Images
Landscapes
- Debugging And Monitoring (AREA)
Abstract
本案提供一種電腦系統,包含一嵌入式控制器(embedded controller)、一偵測器以及一重啟電路。嵌入式控制器具有一通用輸入輸出接腳(GPIO),其中,當嵌入式控制器正常運作時,嵌入式控制器產生一預設波型訊號於通用輸入輸出接腳。偵測器電性連接於該通用輸入輸出接腳,並偵測該通用輸入輸出接腳之一電位變化,當電位變化不符合預設波型訊號時,偵測器產生一異常訊號。重啟電路電性連接於偵測器,並在接收到異常訊號時,重新啟動電腦系統。
Description
本案係關於電腦系統,尤其是關於一種具有自動重啟功能之電腦系統。
傳統的電腦系統發生當機時,需要使用者以手動方式強制電腦系統關機,再重新啟動,使電腦系統從異常當機狀態回復至正常工作狀態。此運作過程繁瑣耗時,且需要使用者發現當機狀況,才能以手動方式進行重啟。
本案提供一種電腦系統,包含一嵌入式控制器(embedded controller)、一偵測器以及一重啟電路。嵌入式控制器具有一通用輸入輸出接腳(GPIO) ,其中,當嵌入式控制器正常運作時,嵌入式控制器產生一預設波型訊號於通用輸入輸出接腳。偵測器電性連接於通用輸入輸出接腳,並偵測該通用輸入輸出接腳之一電位變化,當電位變化不符合預設波型訊號時,偵測器產生一異常訊號。重啟電路電性連接於偵測器,並在接收到異常訊號時,重新啟動電腦系統。
本案之電腦系統具有偵測器,可透過偵測通用輸入輸出接腳之高低電位變化判斷電腦系統是否出現異常,並在判斷異常時自動重新啟動電腦系統。如此,即可在電腦系統發生當機時自動進行重啟,毋須使用者介入操作,以減輕電腦系統當機對於使用者造成的干擾。
下面將結合示意圖對本案的具體實施方式進行更詳細的描述。根據下列描述和申請專利範圍,本案的優點和特徵將更清楚。需說明的是,圖式均採用非常簡化的形式且均使用非精準的比例,僅用以方便、明晰地輔助說明本案實施例的目的。
第一圖係依據本案之一實施例所提供之電腦系統之方塊示意圖。
如圖中所示,此電腦系統10包含一嵌入式控制器(embedded controller)12、一偵測器14以及一重啟電路16。
嵌入式控制器12具有一通用輸入輸出接腳(GPIO)122。一實施例中,此嵌入式控制器12是電腦系統10內之一微控制器,此微控制器可用以控制此電腦系統10之周邊裝置以及電源。
偵測器14係電性連接通用輸入輸出接腳122,偵測通用輸入輸出接腳122之電位變化以判斷嵌入式控制器12是否正常運作,並在異常時產生一異常訊號S1。此偵測器14可以是一偵測電路或是一偵測晶片。關於通用輸入輸出接腳122之電位變化以及偵測器14據以產生之異常訊號S1,在後續段落會有更詳細的說明。
請一併參照第二A至二C圖,第二A至二C圖顯示依據本案之一實施例所提供之通用輸入輸出接腳122之電位變化與異常訊號S1的對應關係。
第二A圖顯示嵌入式控制器12正常運作時,嵌入式控制器12之通用輸入輸出接腳122上之電位變化以及偵測器14的輸出訊號。圖中下方波型顯示通用輸入輸出接腳122上之電位變化,上方波型顯示偵測器14的輸出訊號。如圖中所示,當嵌入式控制器12正常運作時,嵌入式控制器12會產生一預設波型訊號於通用輸入輸出接腳122,通用輸入輸出接腳122上會呈現高低電位交替變化。
一實施例中,此預設波型訊號係一具有固定頻率之方波訊號。偵測器14偵測到此預設波型訊號即會產生高電位訊號表示電腦系統10(特別是其中的嵌入式控制器12)正常運作。
第二B與二C圖顯示嵌入式控制器12處於異常狀態時,嵌入式控制器12之通用輸入輸出接腳122上之電位變化以及偵測器14的輸出訊號。圖中下方波型顯示通用輸入輸出接腳122上之電位變化,上方波型顯示偵測器14的輸出訊號。
如圖中所示,當嵌入式控制器12處於異常狀態,嵌入式控制器12之通用輸入輸出接腳122不會具有如第二A圖所示之預設波型訊號的高低電位變化,而會呈現持續性的低電位(如第二B圖所示)或是持續性的高電位(如第二C圖所示)。
當偵測器14偵測到通用輸入輸出接腳122的電位變化不符合預設波型訊號時,例如呈現持續性的低電位或持續性的高電位時,偵測器14會產生低電位之訊號表示電腦系統10出現異常。此低電位訊號即為異常訊號S1。
具體來說,如第二B圖所示,偵測器14於偵測到通用輸入輸出接腳122之電位維持在低電位超過一第一預設時間T1後,產生低電位訊號表示電腦系統10出現異常;如第二C圖所示,偵測器14於偵測到通用輸入輸出接腳122之電位維持在低電位超過一第二預設時間T2後,產生低電位訊號表示電腦系統10出現異常。
一實施例中,前述第一預設時間T1可以等於第二預設時間T2。一實施例中,前述第一預設時間T1為10秒,或是相當於10個第二A圖所示之預設波型訊號之波型。不過亦不限於此,前述第一預設時間T1或是第二預設時間T2的長度,以及其所對應之預設波型訊號的週期數,均可依據實際需求進行調整。
重啟電路16係電性連接偵測器14,並在接收到異常訊號S1後重新啟動電腦系統10。此重啟電路16所執行的操作包括:將電腦系統10(包含嵌入式控制器12)強制關機、重新給電並執行上電時序、對電腦系統10(包含嵌入式控制器12)進行重置等。
一實施例中,如圖中所示,此電腦系統10更包括一記憶模組18。此記憶模組18電性連接偵測器14,且包含一緩衝區(buffer)182以及一儲存區184。緩衝區182係用於暫時性的存放資料,以提高記憶模組18的讀取速度。當重啟電路16接收到異常訊號S1,重啟電路16會在進行重啟動作前,通知記憶模組18將緩衝區182內之資料儲存至儲存區184進行保存,避免緩衝區182內的資料因為系統重啟而遺失。一實施例中,此記憶模組18係一固態硬碟。
第三圖係依據本案之另一實施例所提供之電腦系統20之方塊示意圖。
本實施例之電腦系統20還包含一開關元件25。此開關元件25係受控於嵌入式控制器12,用以控制偵測器14的電源VCC。嵌入式控制器12可依據其負載狀態,透過開關元件25選擇性地關閉偵測器14。
具體來說,當嵌入式控制器12處於高負載狀態或是正在執行重要且緊急的任務(例如更新韌體),嵌入式控制器12可控制開關元件25暫時性地關閉偵測器14,避免因為嵌入式控制器12未能順利產生預設波型訊號於通用輸入輸出接腳122而造成誤判。待嵌入式控制器12任務執行完成後,再控制開關元件25導通以啟動偵測器14。此開關元件25舉例來說可以是一半導體開關元件。
此電腦系統20之嵌入式控制器12、偵測器14以及重啟電路16之其他運作係類似於第一圖之實施例,在此不予贅述。
第四圖係依據本案之一實施例所提供之偵測器14之方塊示意圖。如圖中所示,此偵測器14包含一高電位偵測電路142以及一低電位偵測電路144。高電位偵測電路142係在偵測到通用輸入輸出接腳122處於高電位的時間超過一第一預設時間T1時,產生異常訊號S1,低電位偵測電路144係在偵測到通用輸入輸出接腳122處於低電位的時間超過一第二預設時間T2時,產生異常訊號S1。一實施例中,此偵測器14可以是一偵測晶片。
綜上所述,本案之電腦系統10, 20具有偵測器14,可透過偵測通用輸入輸出接腳122之高低電位變化判斷電腦系統10, 20是否出現異常,並在判斷異常時自動重新啟動電腦系統10, 20。如此,即可在電腦系統10, 20發生當機時自動進行重啟,毋須使用者介入操作,以減輕電腦系統10, 20當機對於使用者造成的干擾。
上述僅為本案較佳之實施例而已,並不對本案進行任何限制。任何所屬技術領域的技術人員,在不脫離本案的技術手段的範圍內,對本案揭露的技術手段和技術內容做任何形式的等同替換或修改等變動,均屬未脫離本案的技術手段的內容,仍屬於本案的保護範圍之內。
10,20:電腦系統
12:嵌入式控制器
122:通用輸入輸出接腳
14:偵測器
142:高電位偵測電路
144:低電位偵測電路
16:重啟電路
S1:異常訊號
T1:第一預設時間
T2:第二預設時間
18:記憶模組
182:緩衝區
184:儲存區
25:開關元件
VCC:電源
第一圖係依據本案之一實施例所提供之電腦系統之方塊示意圖;
第二A至二C圖顯示依據本案之一實施例所提供之通用輸入輸出接腳之電位變化與異常訊號的對應關係;
第三圖係依據本案之另一實施例所提供之電腦系統之方塊示意圖;以及
第四圖係依據本案之一實施例所提供之偵測器之方塊示意圖。
10:電腦系統
12:嵌入式控制器
122:通用輸入輸出接腳
14:偵測器
16:重啟電路
S1:異常訊號
18:記憶模組
182:緩衝區
184:儲存區
Claims (9)
- 一種電腦系統,包含: 一嵌入式控制器(embedded controller),具有一通用輸入輸出接腳(GPIO),其中,當該嵌入式控制器正常運作時,該嵌入式控制器產生一預設波型訊號於該通用輸入輸出接腳; 一偵測器,電性連接於該通用輸入輸出接腳,並偵測該通用輸入輸出接腳之一電位變化,當該電位變化不符合該預設波型訊號時,該偵測器產生一異常訊號;以及 一重啟電路,電性連接於該偵測器,並在接收到該異常訊號時,重新啟動該電腦系統。
- 如請求項1所述之電腦系統,更包括一記憶模組,電性連接該偵測器,且包含一緩衝區以及一儲存區,並在接收到該異常訊號時,將該緩衝區內之資料儲存至該儲存區。
- 如請求項2所述之電腦系統,其中,該記憶模組係在該重啟電路重新啟動該電腦系統前,將該緩衝區內之資料儲存至該儲存區。
- 如請求項2所述之電腦系統,其中,該記憶模組係一固態硬碟。
- 如請求項1所述之電腦系統,其中,該異常訊號係一低電位訊號或是一高電位訊號。
- 如請求項1所述之電腦系統,其中,該嵌入式控制器係依據其負載狀態選擇性地關閉該偵測器。
- 如請求項6所述之電腦系統,更包含一開關元件,該開關元件受控於該嵌入式控制器,該嵌入式控制器係透過該開關元件選擇性地關閉該偵測器。
- 如請求項1所述之電腦系統,其中,該偵測器包含一高電位偵測電路以及一低電位偵測電路,該高電位偵測電路係在該通用輸入輸出接腳之電位處於高電位的時間超過一第一預設時間時,產生該異常訊號,該低電位偵測電路係在該通用輸入輸出接腳之電位處於低電位的時間超過一第二預設時間時,產生該異常訊號。
- 如請求項1所述之電腦系統,其中,該偵測器係一偵測晶片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111201080U TWM626658U (zh) | 2022-01-26 | 2022-01-26 | 電腦系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111201080U TWM626658U (zh) | 2022-01-26 | 2022-01-26 | 電腦系統 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM626658U true TWM626658U (zh) | 2022-05-01 |
Family
ID=82559344
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111201080U TWM626658U (zh) | 2022-01-26 | 2022-01-26 | 電腦系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM626658U (zh) |
-
2022
- 2022-01-26 TW TW111201080U patent/TWM626658U/zh unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8468389B2 (en) | Firmware recovery system and method of baseboard management controller of computing device | |
US7447934B2 (en) | System and method for using hot plug configuration for PCI error recovery | |
CN107122321B (zh) | 硬件修复方法、硬件修复系统以及计算机可读取存储装置 | |
US8151130B2 (en) | Plural voltage level detection upon power drop for switching to standby mode with or without complete state saving interrupt processing | |
US20090150721A1 (en) | Utilizing A Potentially Unreliable Memory Module For Memory Mirroring In A Computing System | |
CN104636221B (zh) | 一种计算机系统故障处理方法和装置 | |
US20090271660A1 (en) | Motherboard, a method for recovering the bios thereof and a method for booting a computer | |
CN111459557B (zh) | 一种缩短服务器开机时间的方法及系统 | |
US20170147455A1 (en) | Information processing device, method for booting information processing device, and non-transitory recording medium | |
US10387260B2 (en) | Reboot system and reboot method | |
US20140195697A1 (en) | Apparatus and method for detecting functions of video card | |
WO2022059216A1 (ja) | ホスト装置およびメモリシステム | |
US20060236084A1 (en) | Method and system for providing an auxiliary bios code in an auxiliary bios memory utilizing time expiry control | |
TWI665606B (zh) | 資料儲存裝置之測試系統與資料儲存裝置之測試方法 | |
US8069309B1 (en) | Servicing memory in response to system failure | |
US10777296B2 (en) | Information handling system and method to dynamically detect and recover from thermally induced memory failures | |
US9575535B2 (en) | Integrated circuit and operation method thereof | |
US20130321944A1 (en) | Server and method for preventing the server from vibration damage | |
TWM626658U (zh) | 電腦系統 | |
US10423477B2 (en) | Control apparatus and control method for processor initialization | |
WO2014112039A1 (ja) | 情報処理装置、情報処理装置制御方法及び情報処理装置制御プログラム | |
US20110307731A1 (en) | Method capable of preventing erroneous data writing and computer system | |
TW201430702A (zh) | 韌體更新方法及系統 | |
US20040098527A1 (en) | Method and apparatus for an I/O controller to alert an external system management controller | |
JP3133492B2 (ja) | 情報処理装置 |