TWM528035U - 電位轉換器 - Google Patents
電位轉換器 Download PDFInfo
- Publication number
- TWM528035U TWM528035U TW104220970U TW104220970U TWM528035U TW M528035 U TWM528035 U TW M528035U TW 104220970 U TW104220970 U TW 104220970U TW 104220970 U TW104220970 U TW 104220970U TW M528035 U TWM528035 U TW M528035U
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- pmos transistor
- signal
- transistor
- potential
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
本創作係有關一電位轉換器,尤指利用一振幅轉換電路(1)以及一控制電晶體(2)所組成,可以快速且準確地將一第一信號轉換為一第二信號,並且能有效地減少功率的損耗之電子電路。
電位轉換器係一種用來溝通不同的積體電路(Integrated Circuit,簡稱IC)之間的信號傳遞之電子電路。在許多應用中,當應用系統需將信號從電壓位準較低的核心邏輯傳送到電壓位準較高的週邊裝置時,電位轉換器就負責將低電壓工作信號轉換成高電壓工作信號。
第1圖係顯示一先前技藝(prior art)之一閂鎖型電位轉換器電路,其係使用一第一PMOS(P-channel metal oxide semiconductor,P通道金屬氧化物半導體)電晶體(MP1)、一第二PMOS電晶體(MP2)、一第一NMOS(N-channel metal oxide semiconductor,N通道金屬氧化物半導體)電晶體(MN1)、一第二NMOS電晶體(MN2)及一反相器(INV)來構成一電位轉換器電路,其中,該反相器(INV)的偏壓是第二高電位電壓(VDDL)及地(GND),而輸入電壓(V(IN))的電位亦在地(GND)與第二高電位電壓(VDDL)之間。輸入電壓(V(IN))及經過反相器(INV)輸出的反相輸入電壓信號分別連接至第一NMOS電晶體(MN1)及第二NMOS電晶體(MN2)的閘極(gate)。因此,在同
一時間內,第一NMOS電晶體(MN1)及第二NMOS電晶體(MN2)之中只有一個會導通(ON)。此外,由於第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的交叉耦合(cross-coupled)方式,使得當電位轉換器的輸出(OUT)處於一個穩定的狀態時,閂鎖型的電位轉換器中沒有靜態電流(static current)產生。尤其,當第一NMOS電晶體(MN1)關閉(OFF)而第二NMOS電晶體(MN2)導通(ON)時,第一PMOS電晶體(MP1)的閘極電位被拉降(pull down)並使得第一PMOS電晶體(MP1)導通,以致拉升(pull up)第二PMOS電晶體(MP2)的閘極電位而關閉第二PMOS電晶體(MP2);再者,當第一NMOS電晶體(MN1)導通而第二NMOS電晶體(MN2)關閉時,第二PMOS電晶體(MP2)的閘極電位被拉降並使得第二PMOS電晶體(MP2)導通,以致拉升第一PMOS電晶體(MP1)的閘極電位而關閉第一PMOS電晶體(MP1)。因此,在第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)之間或第二PMOS電晶體(MP2)和第二NMOS電晶體(MN2)之間就不會存在一個電流路徑。
然而,上述習知電位轉換器在第二PMOS電晶體(MP2)趨近於導通(或關閉)與在第二NMOS電晶體(MN2)趨近於關閉(或導通)的過程中,對於輸出節點(OUT)上的電位之拉升及拉降有互相競爭(contention)的現象,因此輸出電壓信號(V(OUT))在轉變成低電位時速度較慢。此外,考慮當輸入電壓(V(IN))由0伏特改變至1.2伏特時,第一NMOS電晶體(MN1)導通,而第二PMOS電晶體(MP2)的閘極變為低電位,使得第二PMOS電晶體(MP2)導通。所以,輸出為一第一高電位電壓(VDDH)。但是,由於0伏特無法瞬間轉換至1.2伏特,因此,在轉換期間的較低輸入電壓(V(IN))可能無法
使第一PMOS電晶體(MP1)、第二PMOS電晶體(MP2)、第一NMOS電晶體(MN1)及第二NMOS電晶體(MN2)達到完全導通或完全關閉,如此會造成在第一高電位電壓(VDDH)與地(GND)之間存在一靜態電流(static current),此靜態電流會增加功率的損耗。
再者,閂鎖型的電位轉換器的性能是受到第一高電位電壓(VDDH)的影響,由於第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘-源極電壓為第一高電位電壓(VDDH),而第一NMOS電晶體(MN1)和第二NMOS電晶體(MN2)的閘-源極電壓是第二高電位電壓(VDDL)。因此,限制了可以使閂鎖型電位轉換器正常運作的第一高電位電壓(VDDH)的範圍。
第2圖係顯示另一先前技藝之一鏡像型電位轉換器電路,該電位轉換器藉由將第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘極連接在一起並連接到第一PMOS電晶體(MP1)的汲極,使得第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)形成電流鏡電路,第一PMOS電晶體(MP1)是處於飽和區,並且其閘極電壓使得飽和電流等於流入第一NMOS電晶體(MN1)之電流,而流經第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)之電流亦相等。由於鏡像型的電位轉換器的性能是由第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)的電流來決定,因此,即使輸出的第一高電位電壓(VDDH)改變,電位轉換器的性能也不會有太大的改變。因此,鏡像型的電位轉換器可以適用在各種輸出電壓電路。
然而,當第一NMOS電晶體(MN1)導通而第二NMOS電晶體(MN2)關閉時,第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘極電
位被拉降,使得第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)都導通。如此,在第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)之間會產生一個靜態電流路徑。
有鑑於此,本創作之主要目的係提出一種電位轉換器,其不但能精確且快速地將第一信號轉換為一第二信號,並且能有效地減少功率的損耗。
本創作提出一種新穎之電位轉換器,用以將一第一信號轉換為一第二信號,其係由一振幅轉換電路(1)以及一控制電晶體(2)所組成,其中,該振幅轉換電路(1)係用來做為電位轉換之用;該控制電晶體(2)係設計成可因應不同操作模式而控制該第三節點(N3)之電壓位準,亦即該控制電晶體(2)於對應之該控制信號(V(EN))為代表主動(active)模式時為邏輯低位準,而於待機(standby)模式時為邏輯高位準,俾藉此以於待機模式時,可有效減少功率的損耗;該第一電源電壓係用以提供該電位轉換器所需之第一高電位電壓(VDDH),而該第二電源電壓係用以提供該電位轉換器所需之第二高電位電壓(VDDL),該第二高電位電壓(VDDL)之位準係小於該第一高電位電壓(VDDH)之位準,該第一信號為介於0伏特及1.2伏特間的矩形波,而該第二信號則為介於0伏特及1.8伏特間的對應波形。
1‧‧‧振幅轉換電路
2‧‧‧控制電晶體
INV‧‧‧第一反相器
N1‧‧‧第一節點
N2‧‧‧第二節點
N3‧‧‧第三節點
IN‧‧‧第一輸入端
INB‧‧‧第二輸入端
EN‧‧‧致能輸入端
MP1‧‧‧第一PMOS電晶體
MP2‧‧‧第二PMOS電晶體
MP3‧‧‧第三PMOS電晶體
MP4‧‧‧第四PMOS電晶體
MP5‧‧‧第五PMOS電晶體
MN1‧‧‧第一NMOS電晶體
MN2‧‧‧第二NMOS電晶體
V(IN)‧‧‧第一信號
OUT‧‧‧輸出端
V(OUT)‧‧‧第二信號
VDDH‧‧‧第一高電位電壓
VDDL‧‧‧第二高電位電壓
GND‧‧‧地
V(EN)‧‧‧控制信號
第1圖 係顯示第一先前技藝中電位轉換器裝置之電路圖;
第2圖 係顯示第二先前技藝中電位轉換器裝置之電路圖;第3圖 係顯示本創作較佳實施例之電位轉換器裝置之電路圖;第4圖 係顯示本創作較佳實施例於主動模式時之輸入電壓信號及輸出電壓信號之暫態分析時序圖。
根據上述之目的,本創作提出一種新穎之電位轉換器,用以將一第一信號轉換為一第二信號,如第3圖所示,其係由一振幅轉換電路(1)以及一控制電晶體(2)所組成,其中,該振幅轉換電路(1)係用來做為電位轉換之用,其係由一第一PMOS電晶體(MP1)、一第二PMOS電晶體(MP2)、一第三PMOS電晶體(MP3)、一第四PMOS電晶體(MP4)、一第一NMOS電晶體(MN1)、一第二NMOS電晶體(MN2)以及一第一反相器(INV)所組成;該第一PMOS電晶體(MP1)的源極連接至第一高電位電壓(VDDH),其閘極連接至該第二節點(N2),而其汲極則與該第一節點(N1)相連接;該第二PMOS電晶體(MP2)的源極連接至第一高電位電壓(VDDH),其閘極連接至該第一節點(N1),而其汲極則與該第二節點(N2)相連接;該第三PMOS電晶體(MP3)的源極連接至該第三節點(N3),其閘極連接至該第一輸入端(IN),而其汲極則與該第一節點(N1)相連接;該第四PMOS電晶體(MP4)的源極連接至該第三節點(N3),其閘極連接至該第二輸入端(INB),而其汲極則與該第二節點(N2)相連接;該第一NMOS電晶體(MN1)的源極與該第二NMOS電晶體(MN2)
的源極相連接,並連接至地(GND),其閘極連接至該第二節點(N2),而其汲極則與該第一節點(N1)相連接;該第二NMOS電晶體(MN2)的源極與該第一NMOS電晶體(MN1)的源極相連接,並連接至地(GND),其閘極連接至該第一節點(N1),而其汲極則與該第二節點(N2)相連接;而該第一反相器(INV)係用以接受該輸入電壓(V(IN))信號,並提供一個與輸入電壓信號(V(IN))反相的信號;該控制電晶體(2)係由一第五PMOS電晶體(MP5)所組成,其源極連接至第一高電位電壓(VDDH),其閘極連接至該致能輸入端(EN),而其汲極則與該第三節點(N3)相連接。
請再參閱第3圖,茲依電位轉換器之工作模式說明圖3之工作原理如下:
(I)主動模式(Active mode)
該控制信號(V(EN))為邏輯低位準,使得該第五PMOS電晶體(MP5)呈導通(ON)狀態,於是該第三節點(N3)之電壓位準係等於該第一高電位電壓(VDDH)扣減該第五PMOS電晶體(MP5)臨界電壓之絕對值,亦即VDDH-|V TMP5|,其中|V TMP5|代表該第五PMOS電晶體(MP5)臨界電壓之絕對值。
現在考慮輸入電壓(V(IN))為低電位(0伏特)時,電位轉換器的穩態操作情形:第一輸入端(IN)上的低電位同時傳送到第一反相器(INV)的輸入端以及第三PMOS電晶體(MP3)的閘極,使得該第三PMOS電晶體(MP3)導通,而該第一反相器(INV)傳送第二高電位電壓(VDDL)到第四PMOS電晶體(MP4)
的閘極,使得第四PMOS電晶體(MP4)關閉,因此,第一節點(N1)的電位會被拉升至一高電位電壓(VDDH-|V TMP5|),再者,該第一節點(N1)上的高電位傳送到第二PMOS電晶體(MP2)以及第二NMOS電晶體(MN2)的閘極,使得第二PMOS電晶體(MP2)關閉,第二NMOS電晶體(MN2)導通,由於第二PMOS電晶體(MP2)關閉,第二NMOS電晶體(MN2)導通,此時,第二節點(N2)的電位會被拉降至一低電位(0伏特),該第二節點(N2)上的低電位傳送到第一PMOS電晶體(MP1)以及第一NMOS電晶體(MN1)的閘極,使得第一NMOS電晶體(MN1)關閉,第一PMOS電晶體(MP1)導通,由於第一PMOS電晶體(MP1)導通,第一NMOS電晶體(MN1)關閉,因此,第一節點(N1)的電位被拉升至第一高電位電壓(VDDH),而第二節點(N2)的電位將維持在低電位(0伏特),因此,輸出端(OUT)的電位會被拉降至一低電位(0伏特)的穩態值。質言之,輸入電壓(V(IN))為低電位(0伏特)時,經過電位轉換器轉換成具低電位(0伏特)的輸出信號,由輸出端(OUT)輸出。
再考慮輸入電壓(V(IN))為第二高電位電壓(1.2伏特)時,電位轉換器的穩態操作情形:第一輸入端(IN)上的第二高電位電壓(VDDL)同時傳送到第一反相器(INV)的輸入端以及第三PMOS電晶體(MP3)的閘極,使得該第三PMOS電晶體(MP3)關閉,而該第一反相器(INV)傳送第二高電位電壓(VDDL)到第四PMOS電晶體(MP4)的閘極,使得第四PMOS電晶體(MP4)導通,因此,第二節點(N2)的電位會被拉升至一高電位電壓(VDDH-|V TMP5|),再者,該第二節點(N2)上的高電位電壓(VDDH-|V TMP5|)傳送到第一PMOS電晶體(MP1)以及第一NMOS電晶體(MN1)的閘極,使得第一PMOS電晶體
(MP1)關閉,第一NMOS電晶體(MN1)導通,由於第一PMOS電晶體(MP1)關閉,第一NMOS電晶體(MN1)導通,此時,第一節點(N1)的電位會被拉降至一低電位(0伏特),該第一節點(N1)上的低電位(0伏特)傳送到第二PMOS電晶體(MP2)以及第二NMOS電晶體(MN2)的閘極,使得第二NMOS電晶體(MN2)關閉,第二PMOS電晶體(MP2)導通,由於第二PMOS電晶體(MP2)導通,第二NMOS電晶體(MN2)關閉,因此,第二節點(N2)的電位將被拉升至第一高電位電壓(VDDH),而第一節點(N1)的電位維持在低電位(0伏特),因此,輸出端(OUT)的電位會被拉升至一第一高電位電壓(VDDH)的穩態值。質言之,輸入電壓(V(IN))為第二高電位電壓(1.2伏特)時,經過電位轉換器轉換成具第一高電位電壓(1.8伏特)的輸出信號,由輸出端(OUT)輸出。
綜上所述,輸入電壓(V(IN))為低電位(0伏特)時,輸出電壓(V(OUT))亦為低電位(0伏特);而輸入電壓(V(IN))為第二高電位電壓(1.2伏特)時,輸出電壓(V(OUT))為第一高電位電壓(1.8伏特)。如此,電壓位準轉換的目的便實現。
(II)待機模式(Standby mode)
請再參考圖3。在待機模式下,該控制信號(V(EN))為邏輯高位準,第五PMOS電晶體(MP5)處於關閉狀態。因此,任何輸入電壓(V(IN))之值均不會影響到已被拴鎖住的輸出電壓(V(OUT))值。其工作原理相同於一拴鎖器,於此不再累述。
雖然本創作特別揭露並描述了所選之最佳實施例,但舉凡熟悉本技術之人士可明瞭任何形式或是細節上可能的變化均未脫離本創作的
精神與範圍。因此,所有相關技術範疇內之改變都包括在本創作之申請專利範圍內。
1‧‧‧振幅轉換電路
2‧‧‧控制電晶體
INV‧‧‧第一反相器
N1‧‧‧第一節點
N2‧‧‧第二節點
N3‧‧‧第三節點
IN‧‧‧第一輸入端
INB‧‧‧第二輸入端
EN‧‧‧致能輸入端
MP1‧‧‧第一PMOS電晶體
MP2‧‧‧第二PMOS電晶體
MP3‧‧‧第三PMOS電晶體
MP4‧‧‧第四PMOS電晶體
MP5‧‧‧第五PMOS電晶體
MN1‧‧‧第一NMOS電晶體
MN2‧‧‧第二NMOS電晶體
V(IN)‧‧‧第一信號
OUT‧‧‧輸出端
V(OUT)‧‧‧第二信號
VDDH‧‧‧第一高電位電壓
VDDL‧‧‧第二高電位電壓
GND‧‧‧地
V(EN)‧‧‧控制信號
Claims (6)
- 一種電位轉換器,用以將一第一信號(V(IN))轉換為一第二信號(V(OUT)),其包括:一第一輸入端(IN),耦接於該第三PMOS電晶體(MP3)的閘極,用以提供一第一信號(V(IN));一第二輸入端(INB),耦接於該第四PMOS電晶體(MP4)的閘極,用以提供該第一信號(V(IN))的反相信號;一致能輸入端(EN),耦接於該第五PMOS電晶體(MP5)的閘極,用以提供一控制信號(V(EN));一輸出端(OUT),耦接於該第二節點(N2),用以輸出該第二信號(V(OUT));一第一節點(N1),用以將一第一PMOS電晶體(MP1)的汲極、一第二PMOS電晶體(MP2)的閘極、一第一NMOS電晶體(MN1)的汲極、一第三PMOS電晶體(MP3)的汲極以及一第二NMOS電晶體(MN2)的閘極連接在一起;一第二節點(N2),用以將一第二PMOS電晶體(MP2)的汲極、一第一PMOS電晶體(MP1)的閘極、一第二NMOS電晶體(MN2)的汲極、一第四PMOS電晶體(MP4)的汲極以及一第一NMOS電晶體(MN1)的閘極連接在一起; 一第三節點(N3),用以將一第三PMOS電晶體(MP3)的汲極、一第四PMOS電晶體(MP4)的源極以及一第五PMOS電晶體(MP5)的汲極連接在一起;一第一電源電壓,用以提供電位轉換器所需之第一高電位電壓(VDDH);一第二電源電壓,用以提供電位轉換器所需之第二高電位電壓(VDDL),該第二高電位電壓(VDDL)之電位係小於該第一高電位電壓(VDDH)之電位;一第一反相器(INV),耦接於該第一輸入端(IN),用以接受該第一信號(V(IN)),並提供一個與第一信號(V(IN))反相的信號;一振幅轉換電路(1),耦接於該第三節點(N3)以及地(GND),用來做為電位轉換;以及一控制電晶體(2),用以控制該振幅轉換電路(1)之不同操作模式。
- 如申請專利範圍第1項所述的電位轉換器,其中該振幅轉換電路(1)包括:一第一PMOS電晶體(MP1),其源極連接至第一高電位電壓(VDDH),其閘極連接至該第二節點(N2),而其汲極則與該第一節點(N1)相連接;一第二PMOS電晶體(MP2),其源極連接至第一高電位電壓(VDDH),其閘極連接至該第一節點(N1),而其汲極則與該第二節點(N2)相連接; 一第三PMOS電晶體(MP3),其源極連接至該第三節點(N3),其閘極連接至該第一輸入端(IN),而其汲極則與該第一節點(N1)相連接;一第四PMOS電晶體(MP4),其源極連接至該第三節點(N3),其閘極連接至該第二輸入端(INB),而其汲極則與該第二節點(N2)相連接;一第一NMOS電晶體(MN1),其源極與該第二NMOS電晶體(MN2)的源極相連接,並連接至地(GND),其閘極連接至該第二節點(N2),而其汲極則與該第一節點(N1)相連接;一第二NMOS電晶體(MN2),其源極與該第一NMOS電晶體(MN1)的源極相連接,並連接至地(GND),其閘極連接至該第一節點(N1),而其汲極則與該第二節點(N2)相連接;以及一第一反相器(INV),用以接受該第一信號(V(IN)),並提供一個與第一信號(V(IN))反相的信號。
- 如申請專利範圍第2項所述的電位轉換器,其中該控制電晶體(2)係由一第五PMOS電晶體(MP5)所組成,其源極連接至第一高電位電壓(VDDH),其閘極連接至該致能輸入端(EN),而其汲極則與該第三節點(N3)相連接。
- 如申請專利範圍第1項所述的電位轉換器,其中該第一信號的振幅為0伏特至該第二高電位電壓(VDDL)之間。
- 如申請專利範圍第4項所述的電位轉換器,其中該第二信號的振幅為0伏特至該第一高電位電壓(VDDH)之間。
- 如申請專利範圍第5項所述的電位轉換器,其中該第一反相器(INV)的電壓源為該第二高電位電壓(VDDL)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104220970U TWM528035U (zh) | 2015-12-29 | 2015-12-29 | 電位轉換器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104220970U TWM528035U (zh) | 2015-12-29 | 2015-12-29 | 電位轉換器 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM528035U true TWM528035U (zh) | 2016-09-01 |
Family
ID=57443665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104220970U TWM528035U (zh) | 2015-12-29 | 2015-12-29 | 電位轉換器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM528035U (zh) |
-
2015
- 2015-12-29 TW TW104220970U patent/TWM528035U/zh not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWM616390U (zh) | 低功率電壓位準移位器 | |
TWM586017U (zh) | 低功率電位轉換器 | |
TWM565921U (zh) | 電壓位準移位器 | |
TWM598009U (zh) | 具輸出控制電路之電位轉換器 | |
TWM576366U (zh) | 具輔助電路之位準轉換電路 | |
TWM576365U (zh) | 低功率電壓位準轉換器 | |
TWM531694U (zh) | 電壓位準轉換器 | |
TWM517481U (zh) | 電壓位準轉換器 | |
TWM528035U (zh) | 電位轉換器 | |
TWM628475U (zh) | 低功耗高性能電位轉換電路 | |
TWM628446U (zh) | 用於數據接收電路之無競爭電位轉換電路 | |
TWM598007U (zh) | 高性能電壓位準轉換器 | |
TWM538183U (zh) | 電壓位準轉換器 | |
TWM625120U (zh) | 減少漏電流之電壓位準轉換器 | |
TWM639384U (zh) | 用於具有多個電源的積體電路之高速低功率電位轉換器電路 | |
TWM587403U (zh) | 低功率電壓位準轉換器 | |
TWM629696U (zh) | 高效能電位轉換電路 | |
TWM626417U (zh) | 高速低功耗電位轉換器電路 | |
TWM626307U (zh) | 減少競爭之電位轉換電路 | |
TWM626414U (zh) | 具電晶體堆疊結構之電壓位準轉換器 | |
TWM536758U (zh) | 電位轉換器 | |
TWM629687U (zh) | 高效能電壓位準移位器 | |
TWM643260U (zh) | 高效能電位轉換器電路 | |
TWM569528U (zh) | 電位轉換器 | |
TWM649184U (zh) | 具改進性能之電壓位準轉換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4K | Annulment or lapse of a utility model due to non-payment of fees |