TWM470325U - 線上同步備份裝置 - Google Patents

線上同步備份裝置 Download PDF

Info

Publication number
TWM470325U
TWM470325U TW102210703U TW102210703U TWM470325U TW M470325 U TWM470325 U TW M470325U TW 102210703 U TW102210703 U TW 102210703U TW 102210703 U TW102210703 U TW 102210703U TW M470325 U TWM470325 U TW M470325U
Authority
TW
Taiwan
Prior art keywords
memory module
memory
backup device
input
host
Prior art date
Application number
TW102210703U
Other languages
English (en)
Inventor
Kang-Wei Zhang
Lv-Ping Chen
Original Assignee
Caswell Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Caswell Inc filed Critical Caswell Inc
Priority to TW102210703U priority Critical patent/TWM470325U/zh
Publication of TWM470325U publication Critical patent/TWM470325U/zh

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Description

線上同步備份裝置
本創作係有關於一種備份系統構成,尤指一種可線上同步的(run-time synchronization)將主記憶體資料儲存到記憶體模組,並於復電時自動將主記憶體資料完成復原狀態之線上同步備份裝置。
按,現行電子產業蓬勃發展,各式電子裝置盛行,如桌上型電腦、筆記型電腦、平板電腦、行動電話、個人數位助理等等,已成為現代人工作、生活上不可或缺之工具,而由於此類電子裝置通常具有儲存設備,如記憶體、硬碟等,但對於正在處理中之資料,若系統發生不正常斷電時,儲存在主記憶體中的資料也將消失,常造成使用者之困擾。而為防止系統發生不正常斷電時主記憶體資料之遺失,雖可利用電池備援或不斷電系統(UPS),但其可維持資料的時間仍是有限,顯非理想之方式;再者,不斷電系統(UPS)需要較大之設備,同時其成本及耗電也較大,並不符經濟效益之需求,亦有一併加以改良之必要。因此,如何解決習知不正常斷電時之備份系統架構該等缺失問題,誠是業者應加以研發、突破之重點方向。
緣此,本創作人有鑑於習知備份系統處理構成之缺失問題及其結構設計上未臻理想之事實,本案創作人即著手研發構思其解決方案,希望能開發出一種更具便利性、安全性及經濟效益性之線上同步備份裝置,以服務社會大眾及促進此業之發展,遂經多時之構思而有本創作之產生。
本創作提供一種線上同步備份裝置,包括有:一第一記憶體模組,其係包括有至少一揮發性記憶體;一輸入輸出處理器,係電性連接該第一記憶體模組,該輸入輸出處理器係至少包括有一快取記憶體;一第 二記憶體模組,係電性連接該輸入輸出處理器,該第二記憶體模組係包括有至少一非揮發性記憶體;一蓄電池,係電性連接該第一記憶體模組、該輸入輸出處理器及該第二記憶體模組,用以提供電源。
本創作所產生的效益為,其能使處理中之主記憶體資料同時儲存於至少一預設裝置中,當電源不預期斷電時,將把該主記憶體資料寫入一非揮發性的儲存裝置,讓主記憶體資料可以永久保存,且使當電源供應恢復時,主記憶體資料可從該預設裝置回存至系統,使主記憶體資料完成復原狀態,讓系統接續正常工作。
茲為使 貴審查委員對本創作之技術特徵及所達成之功效更有進一步之了解與認識,謹佐以較佳之實施例圖及配合詳細之說明,說明如後:
1‧‧‧同步備份裝置
12‧‧‧第一記憶體模組
14‧‧‧輸入輸出處理器
16‧‧‧第二記憶體模組
18‧‧‧蓄電池
20‧‧‧傳輸介面
30‧‧‧主機
S101‧‧‧一主機將該主機之主記憶體資料通過一輸入輸出處理器(IOP)線上同步儲存到一第一記憶體模組
S102‧‧‧該主機電力中斷時,該輸入輸出處理器(IOP)令該第一記憶體模組將該主記憶體資料存入該輸入輸出處理器(IOP)
S103‧‧‧該輸入輸出處理器(IOP)將所存入之該主記憶體資料儲存到一第二記憶體模組
S104‧‧‧該主機電力恢復時,該輸入輸出處理器(IOP)令該第二記憶體模組將該主記憶體資料通過該輸入輸出處理器(IOP)儲存到該第一記憶體模組
S105‧‧‧將該第一記憶體模組所存入之該主記憶體資料儲存於該主機,使該主機上的該主記憶體資料產生復原
第1圖為本創作之構成示意圖。
第2圖為本創作之方法步驟流程示意圖。
請參閱第1圖,用以說明本創作線上同步備份裝置之構成,該同步備份裝置1係包括有一第一記憶體模組12、輸入輸出處理器14(IOP)、第二記憶體模組16及蓄電池18;該第一記憶體模組12係可包括有一DIMM模組(Dual In-line Memory Module,雙列直插式記憶體模組),該DIMM模組係用以設置至少一揮發性記憶體,該揮發性記憶體可為DRAM(Dynamic Random Access Memory/動態存取記憶體)、SDRAM(Synchronous Dynamic RAM/同步動態隨機存取記憶體)、DDR(DoubleDataRate/雙通道記憶體)、DDR2、DDR3等,換言之,該第一記憶體模組12係為一揮發性記憶體模組,在較佳之實施方式中,該第一記憶體模組12(揮發性記憶體)之記憶體容量係大於8GB。該輸入輸出處理器14(Input/Output processor/IOP)係電性連接該第一記憶體模組12,該輸入輸出處理器14(IOP)係至少包括有一快取記憶體(Cache RAM)及相關韌體(Firmware/未圖示),該輸入輸出處理器14(IOP)亦可包括一其他記憶體。該第二記憶體模組16係電性連接該輸入輸出處理器14(IOP),該第二記憶體模組16係包 括有至少一非揮發性記憶體,該非揮發性記憶體如SATA DOM(SATA Disk On Module,SATA介面固態硬碟)、SSD(Solid State Disk固態硬碟)等,在較佳實施方式中,該第二記憶體模組16(非揮發性記憶體)之記憶體容量係大於8GB。該蓄電池18係電性連接該第一記憶體模組12、輸入輸出處理器14(IOP)及第二記憶體模組16,用以提供電源;當該同步備份裝置1連接一主機(未圖示)時,該蓄電池18係通過該主機進行蓄電。
該同步備份裝置1係包括有一傳輸介面20,該傳輸介面20係電性連接該輸入輸出處理器14(IOP),該同步備份裝置1可內建於一主機30內,或外接於一主機30;當該同步備份裝置1係內建於一主機30內時,該同步備份裝置1係藉該傳輸介面20電性連接於該主機30之主機板(未圖式);當該同步備份裝置1係外接於一主機30時,該同步備份裝置1係藉該傳輸介面20連接於外部之該主機30;該主機30係設有DRAM記憶體(未圖式),用以儲存主記憶體資料。而該傳輸介面20係為一高速傳輸介面(內建或外接),如PCI-E(Peripheral Component Interconnect Express,快速外部控制器接口)、SAS(Serial Attached SCSI,串列SCSI接口)、FC(Fibre Channel,光纖通道)等傳輸介面。
請一併參閱第2圖,為了使本創作線上同步備份裝置更容易了解,以下進一步說明本創作線上同步備份系統的方法,其步驟係包括:
步驟一(S101):一主機將該主機之主記憶體資料通過一輸入輸出處理器(IOP)線上同步(run-time synchronization)儲存到一第一記憶體模組12;即該主機30於作業時,其所內建或外接之同步備份裝置1將同步產生運作,使得該主機30將主記憶體資料,通過該輸入輸出處理器14(IOP),線上同步(run-time synchronization)傳輸並儲存到該第一記憶體模組12所屬之揮發性記憶體上,如DRAM、SDRAM、DDR、DDR2或DDR3等上。其中,該主記憶體資料係經由一傳輸介面20,傳輸到該輸入輸出處理器14(IOP),然後再傳輸到該第一記憶體模組12並儲存。
步驟二(S102):該主機電力中斷時,該輸入輸出處理器14(IOP)令該第一記憶體模組12將該主記憶體資料存入該輸入輸出處理器14(IOP);即於電力中斷時,該輸入輸出處理器14(IOP)令該第一記憶體模組 12將該主記憶體資料存入該輸入輸出處理器14(IOP)所屬之快取記憶體(Cache RAM)或其他記憶體。
步驟三(S103):該輸入輸出處理器14(IOP)將所存入之該主記憶體資料儲存到一第二記憶體模組16;即該輸入輸出處理器14(IOP)繼將所存入之該主記憶體資料再傳輸儲存到該第二記憶體模組16,如此,藉該第二記憶體模組16所屬之非揮發性記憶體(如SATA DOM、SSD等)即可永久儲存該主記憶體資料。
步驟四(S104):該主機電力恢復時,該輸入輸出處理器14(IOP)令該第二記憶體模組16將主記憶體資料通過該輸入輸出處理器14(IOP)儲存到該第一記憶體模組12;即主機電力恢復時,該輸入輸出處理器14(IOP)令該第二記憶體模組16將該主記憶體資料通過該輸入輸出處理器14(IOP)再傳輸儲存到該第一記憶體模組12。
步驟五(S105):將該第一記憶體模組12所存入之該主記憶體資料儲存於該主機30,使該主機30上的該主記憶體資料產生復原;即繼將該第一記憶體模組12於電力恢復後所存入之該主記憶體資料再傳輸儲存於該主機30,該主機30通常係以DRAM記憶體儲存該主記憶體資料,使得電力恢復後,原先於該主機30上之主記憶體資料得以自動產生復原,而能接續先前作業,且不虞該主記憶體資料之遺失或消失。
再者,在前述構成及各步驟中,該同步備份裝置1之自動運作所需之電源係由該蓄電池18所提供,平時該蓄電池18係電性連接該主機30,用以進行充電,而當該主機30電力中斷時,該蓄電池18即可以提供該同步備份裝置1運作所需之電力。
緣是,本線上同步備份裝置,其能使處理中之主記憶體資料同時儲存於至少一揮發性記憶體儲存模組中,當電源不預期斷電時,將把該主記憶體資料寫入一非揮發性記憶體儲存模組,讓主記憶體資料可以永久保存,且當電源供應恢復時,主記憶體資料可從該非揮發性記憶體儲存模組、揮發性記憶體儲存模組回存至系統,使主記憶體資料完成復原狀態,讓系統接續正常工作。
綜上所述,本創作確實為一相當優異之創思,爰依法提出新 型專利申請;惟上述說明之內容,僅為本創作之較佳實施例而已,舉凡依本創作之技術手段所延伸之變化,理應落入本創作之專利申請範圍。
1‧‧‧同步備份裝置
12‧‧‧第一記憶體模組
14‧‧‧輸入輸出處理器
16‧‧‧第二記憶體模組
18‧‧‧蓄電池
20‧‧‧傳輸介面
30‧‧‧主機

Claims (7)

  1. 一種線上同步備份裝置,其包括有:一第一記憶體模組,其係包括有至少一揮發性記憶體;一輸入輸出處理器,係電性連接該第一記憶體模組,該輸入輸出處理器係至少包括有一快取記憶體;一第二記憶體模組,係電性連接該輸入輸出處理器,該第二記憶體模組係包括有至少一非揮發性記憶體;一蓄電池,係電性連接該第一記憶體模組、該輸入輸出處理器及該第二記憶體模組,用以提供電源。
  2. 如申請專利範圍第1項之線上同步備份裝置,其中該第一記憶體模組係包括有至少一用以設置該揮發性記憶體之DIMM模組(Dual In-line Memory Module),該揮發性記憶體係為DRAM、SDRAM、DDR、DDR2或DDR3,該第一記憶體模組之記憶體容量係大於8GB。
  3. 如申請專利範圍第1項之線上同步備份裝置,其中該輸入輸出處理器係包括有一韌體。
  4. 如申請專利範圍第1項之線上同步備份裝置,其中該第二記憶體模組之記憶體容量係大於8GB。
  5. 如申請專利範圍第1項之線上同步備份裝置,其中該非揮發性記憶體係為SATA DOM或SSD。
  6. 如申請專利範圍第1項之線上同步備份裝置,其中該同步備份裝置係包括有一傳輸介面,該傳輸介面係電性連接該第一記憶體模組,該傳輸介面係為一高速傳輸介面,該傳輸介面包括PCI-E、SAS、FC傳輸介面。
  7. 如申請專利範圍第1項之線上同步備份裝置,其中該同步備份裝置係內建於一主機內或外接於一主機,且該蓄電池係電性連接該主機並通過該主機進行蓄電。
TW102210703U 2013-06-07 2013-06-07 線上同步備份裝置 TWM470325U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW102210703U TWM470325U (zh) 2013-06-07 2013-06-07 線上同步備份裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102210703U TWM470325U (zh) 2013-06-07 2013-06-07 線上同步備份裝置

Publications (1)

Publication Number Publication Date
TWM470325U true TWM470325U (zh) 2014-01-11

Family

ID=50347778

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102210703U TWM470325U (zh) 2013-06-07 2013-06-07 線上同步備份裝置

Country Status (1)

Country Link
TW (1) TWM470325U (zh)

Similar Documents

Publication Publication Date Title
US9875036B2 (en) Concurrent upgrade and backup of non-volatile memory
US9507671B2 (en) Write cache protection in a purpose built backup appliance
TWI670601B (zh) 斷電保護方法及系統
CN104035893A (zh) 一种在计算机异常掉电时的数据保存方法
US10831657B2 (en) Debug data recovery after PLI event
US10929251B2 (en) Data loss prevention for integrated memory buffer of a self encrypting drive
WO2015160835A1 (en) Systems and methods for recovering from uncorrected dram bit errors
JP6460940B2 (ja) 記憶装置およびデータ退避方法
US10401935B2 (en) Storage device with a power source and persistent store that provides backup power to DRAM in a power loss event
JP2015049907A (ja) メモリをホットスワップできるマザーボード
US11055189B2 (en) Replaceable memory
TW201617766A (zh) 用於電腦系統中的休眠管理方法及休眠管理系統
CN114579055A (zh) 磁盘存储方法、装置、设备及介质
US20130036263A1 (en) Solid state storage device using volatile memory
TWI748081B (zh) 電腦裝置及其資料保護方法
US20130166852A1 (en) Method for hibernation mechanism and computer system therefor
CN203311406U (zh) 线上同步备份装置
US11809742B2 (en) Recovery from HMB loss
US10528275B2 (en) Storage system, storage control device, and method of controlling a storage system
TWM470325U (zh) 線上同步備份裝置
CN104239239A (zh) 在线同步备份系统方法及其装置
EP2581804A1 (en) Electronic apparatus using NAND flash and memory management method thereof
TW201447603A (zh) 線上同步備份系統方法及其裝置
US11893275B2 (en) DRAM-less SSD with recovery from HMB loss
TWM415338U (en) Solid-state storage device implemented by volatile memory

Legal Events

Date Code Title Description
MM4K Annulment or lapse of a utility model due to non-payment of fees