TWI749756B - 借助於合成器生成一系列訊框方法和裝置 - Google Patents

借助於合成器生成一系列訊框方法和裝置 Download PDF

Info

Publication number
TWI749756B
TWI749756B TW109130581A TW109130581A TWI749756B TW I749756 B TWI749756 B TW I749756B TW 109130581 A TW109130581 A TW 109130581A TW 109130581 A TW109130581 A TW 109130581A TW I749756 B TWI749756 B TW I749756B
Authority
TW
Taiwan
Prior art keywords
host processor
buffer
processing unit
metadata
frame
Prior art date
Application number
TW109130581A
Other languages
English (en)
Other versions
TW202121220A (zh
Inventor
陳泂甫
陳正哲
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW202121220A publication Critical patent/TW202121220A/zh
Application granted granted Critical
Publication of TWI749756B publication Critical patent/TWI749756B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/06Use of more than one graphics processor to process data before displaying to one or more screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/10Display system comprising arrangements, such as a coprocessor, specific for motion video images
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Computer Graphics (AREA)
  • General Engineering & Computer Science (AREA)
  • Image Generation (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

提供了一種用於借助合成器生成一系列訊框方法和裝置。該方法可以包括:利用GPU進行全渲染以在彩色緩衝器中生成第一訊框,以輸出到顯示面板並顯示在顯示面板上。利用GPU在中繼資料緩衝器中生成至少一個後續訊框的一組中繼資料;利用合成器,根據先前訊框資訊和至少一個後續訊框的一組中繼資料,合成至少一個後續訊框,以在彩色緩衝器中生成至少一個後續訊框,並輸出至顯示面板並顯示在顯示面板上。

Description

借助於合成器生成一系列訊框方法和裝置
本發明要求於2019年11月28日提交的申請號為16/698,977的美國專利申請的權益,並且透過引用將其包含在本申請中。
本發明涉及圖像顯示,並且更具體地,涉及用於借助於合成器生成一系列訊框以減輕電子設備內的圖形處理單元(graphics processing unit,GPU)渲染負擔的方法和裝置,其中該裝置可以包括電子設備的至少一部分(例如一部分或全部),例如電子設備內的主機處理器、處理電路等。
現代遊戲通常需要GPU強大的GPU計算能力才能實現美觀、完整的場景渲染。更具體地,由於GPU上的某些類型的渲染任務,例如關於片段著色器的每圖元處理的渲染任務,可能引入GPU的沉重負擔。例如,可以實現目標訊框率以進行平滑的圖像顯示,但是整個系統可能遭受高功耗的困擾。對於另一示例,目標訊框率可能無法實現,並且圖像不能被平滑地顯示,從而導致使用者體驗下降。因此,需要一種新穎的方法和相關的架構來增強電子設備的整體顯示性能。
本發明的目的是提供一種用於借助合成器生成一系列訊框以減輕電子設備內的GPU渲染的負擔的方法,並提供諸如電子設備或電子設備內的主機處理器、處理電路等之類的相關裝置,以解決上述問題。
本發明的另一個目的是提供一種用於借助合成器生成一系列訊框以減輕電子設備內的GPU渲染負擔的方法,並提供諸如電子設備或主機處理器之類的相關設備,電子設備內的處理電路等,以增強電子設備的整體性能。
本發明的至少一個實施例提供了一種用於借助於合成器生成一系列訊框以減輕電子設備內的GPU渲染負擔的方法。該方法可以包括:利用GPU執行全渲染以在彩色緩衝器中生成第一訊框,以輸出到顯示面板並顯示在顯示面板上,其中,GPU、彩色緩衝器和顯示面板位於電子設備中;利用GPU在中繼資料緩衝器中生成至少一個後續訊框的一組中繼資料,其中,中繼資料緩衝器位於電子設備中;利用合成器,根據先前訊框資訊和至少一個後續訊框的一組中繼資料,合成至少一個後續訊框,以在所述彩色緩衝器中生成至少一個後續訊框,並輸出至顯示面板並顯示在顯示面板上。
本發明的至少一個實施例提供了一種主機處理器,其中該主機處理器適用於借助合成器生成一系列訊框,以減輕電子設備內的GPU渲染的負擔。主機處理器可以包括核心電路,並且包括耦接於核心電路的顯示介面電路和匯流排界面電路。核心電路可以被佈置為控制主機處理器,以控制電子設備的操作,其中,在核心電路的控制下,主機處理器執行電子設備的顯示控制,以借助於合成器生成一系列訊框以減輕GPU渲染的負擔。另外,顯示介面電路可以被佈置為將顯示面板耦接於主機處理器,並且匯流排界面電路可以被佈置為透過匯流排將至少一個元件耦接於主機處理器,其中,所述至少一個元件包括:GPU。例如,主機處理器利用GPU進行全渲染,以在彩色緩衝器中生成第一訊框,以輸出到顯示面板並顯示在顯示面板上,其中,GPU、彩色緩衝器和顯示面板位於電子設備中;主機處理器利用GPU在中繼資料緩衝器中生成至少一個後續訊框的一組中繼資料,其中,中繼資料緩衝器位於電子設備中;主機處理器利用合成器根據先前訊框資訊和至少一個後續訊框的一組中繼資料合成至少 一個後續訊框,以在彩色緩衝器中生成至少一個後續訊框,並輸出至顯示面板並顯示在顯示面板上。
根據一些實施例,本發明還提供了一種處理電路,包括上述主機處理器,其中該處理電路還可以包括彩色緩衝器、中繼資料緩衝器和GPU。例如,彩色緩衝器可以被佈置為緩衝訊框資訊,並且中繼資料緩衝器可以被佈置為緩衝中繼資料。另外,GPU可以耦接於主機處理器、彩色緩衝器和中繼資料緩衝器,並且可以被佈置為在主機處理器的控制下操作。更具體地,處理電路可以包括被佈置為存儲用於電子設備的資訊的隨機存取記憶體(random access memory,RAM),其中彩色緩衝器和中繼資料緩衝器可以在RAM中以不同的緩衝器區域來實現。
根據一些實施例,本發明還提供了一種包括上述主機處理器的電子設備,其中該電子設備可以包括處理電路和顯示面板,並且該處理電路可以包括主機處理器、彩色緩衝器、中繼資料緩衝器和GPU。例如,主機處理器可以被佈置為控制電子設備的操作,彩色緩衝器可以被佈置為緩衝訊框資訊,並且中繼資料緩衝器可以被佈置為緩衝中繼資料。另外,GPU可以耦接於主機處理器、彩色緩衝器和中繼資料緩衝器,並且可以被佈置為在主機處理器的控制下操作。另外,顯示面板可以耦接於主機處理器,並且可以被佈置為顯示資訊。更具體地,處理電路可以包括被佈置為存儲用於電子設備的資訊的RAM,其中彩色緩衝器和中繼資料緩衝器可以用RAM中的不同緩衝器區域來實現。
本發明的方法和相關聯的裝置(例如,電子設備內的主機處理器、處理電路等)可以適當地控制電子設備的操作,並且更具體地,可以將一些渲染任務從GPU卸載到合成器,以增強電子設備的整體性能。例如,電子設備可以增加訊框率(可以以每秒訊框數(frame per second,FPS)為單位進行測量)以實現更好的顯示性能。對於另一個示例,電子設備可以以較少的功率操作, 而無需降低訊框率。另外,實現本發明的實施例將不會大大增加額外的成本,同時解決了相關技術的問題。與常規架構相比,本發明可以實現電子設備的最佳性能,而不會引起任何副作用,或者以不太可能引起副作用的方式。
在閱讀了以下在各個附圖和圖式中示出的優選實施例的詳細說明之後,本發明的這些和其他目的無疑對於所屬技術領域具有通常知識者將變得顯而易見。
100:電子設備
105:處理電路
110:主機處理器
112:核心電路
112P:程式碼
114:顯示介面電路
116:匯流排介面電路
105B:匯流排
120:GPU
130:DRAM
132:彩色緩衝器
134:中繼資料緩衝器
140:合成器
150:顯示面板
152:顯示介面電路
154:顯示控制器
156:液晶顯示器模組
S10,S20,S21,S22,S23,S24,S30,S31,S32,S33,S34,S40:步驟
200:電子設備
205:處理電路
240:合成器
第1圖是根據本發明的第一實施例的電子設備的圖。
第2圖是根據本發明的實施例的用於借助合成器生成一系列訊框以減輕電子設備內的GPU渲染負擔的方法的工作流。
第3圖示出了根據本發明的實施例的第2圖所示的方法的架構圖。
第4圖示出了根據本發明的實施例的第2圖所示的方法的時序流程圖。
第5圖出了根據本發明的實施例的第2圖所示的方法的低功率控制方案。
第6圖出了根據本發明的實施例的第2圖所示的方法的高性能控制方案。
第7圖示出了根據本發明的實施例的第2圖所示的方法所涉及的延遲著色。
第8圖示出了根據本發明的實施例的第2圖所示的所涉及的運動模糊渲染。
第9圖是根據本發明另一實施例的電子設備的圖。
在下面的說明書和請求項中使用某些術語,用以指代特定的元件。如所屬技術領域具有通常知識者將理解的,電子設備製造商可以用不同的名稱來指代元件。本發明無意區分名稱不同但功能相同的組件。在以下描述和請求 項中,術語「包括(include)」和「包含(comprise)」以開放式方式使用,因此應解釋為表示「包括但不限於...」。同樣,術語「耦接」旨在表示間接或直接的電連接。因此,如果一個設備耦接於另一設備,則該連接可以是透過直接電連接,或者是透過經由其他設備和連接的間接電連接。
第1圖是根據本發明的第一實施例的電子設備100的圖。電子設備的示例可以包括但不限於多功能行動電話、平板電腦、可穿戴設備、多合一電腦和膝上型電腦。如第1圖所示,電子設備100可以包括處理電路105和耦接於處理電路105的顯示面板150,並且處理電路105可以包括匯流排105B、主機處理器110(例如中央處理單元(central processing unit,CPU))、GPU 120,隨機存取記憶體(random access memory,RAM)(例如動態RAM(dynamic RAM,DRAM)130)和合成器140,更具體地,主機處理器110可以包括核心電路112、顯示介面電路114和匯流排界面電路116,並且顯示面板150可以包括顯示介面電路152、顯示控制器154和顯示模組(例如液晶顯示器(liquid crystal display,LCD)模組)156,其中主機處理器110、GPU 120、DRAM 130和合成器140可以透過匯流排105B彼此耦接,並且顯示介面電路114和匯流排界面電路116可以以第1圖所示的方式耦接於核心電路112,但是本發明不限於此。根據一些實施例,第1圖中所示的架構可以改變。例如,諸如LCD模組156的顯示模組和觸敏模組(未示出)可以被集成到同一模組中以形成觸敏顯示裝置(例如,觸控式螢幕),並且觸敏顯示裝置可以包括觸摸控制器,該觸摸控制器用於經由觸敏模組執行觸摸控制以檢測複數個使用者輸入。
處理電路105(例如主機處理器110)和顯示面板150可以透過顯示介面電路114和顯示介面電路152彼此耦接,並且顯示介面電路114和顯示介面電路152可以用符合特定規範的介面電路實現。例如,特定規範可以是行動工業處理器介面(Mobile Industry Processor Interface,MIPI)顯示序列介面(Display Serial Interface,DSI)規範,並且顯示介面電路114和顯示介面電路152可以實現為DSI電路。結果,主機處理器110(例如其中的核心電路112)可以與顯示面板150通訊,以執行對電子設備100的相關控制。此外,電子設備100可以進一步包括諸如電源管理電路、無線通訊電路、存儲介面電路等(未示出)的附加電路,以向電子設備100提供執行諸如電源管理、無線通訊、存儲介面等的相關操作的能力。另外,主機處理器110(例如,其中的核心電路112)可以控制電子設備100的各種操作。例如,在主機處理器110(例如,核心電路112)上運行的某些程式碼112P可以控制電子設備100,以使電子設備100具備各種功能。程式碼112P的示例可以包括但不限於作業系統(operating system,OS)、一個或複數個驅動器以及一個或複數個應用。
根據該實施例,主機處理器110適用於電子設備100的顯示控制。更具體地,核心電路112可以被佈置為控制主機處理器110,以控制電子設備100的操作。在核心電路112的控制下,主機處理器110可以執行電子設備100的顯示控制。例如,主機處理器110(例如,核心電路112)可以將顯示介面電路114的刷新率提前設置為目標刷新率,用於預設控制主機處理器110根據目標刷新率將圖像輸出到顯示面板150,並且可以在需要時動態地進行刷新率調整,其中顯示介面電路114可以被佈置為控制從訊框緩衝器向顯示面板150輸出圖像的圖像資料的定時,但是本發明不限於此。另外,顯示介面電路114和顯示介面電路152可以被佈置為將顯示面板150耦接於主機處理器110,並且將一個或複數個命令和圖像資料從主機處理器110發送到顯示面板150。顯示面板150可以顯示用於電子設備100的資訊(例如,圖像資料)。
如第1圖所示,顯示介面電路114可以被佈置為將顯示面板150耦接於主機處理器110,並且匯流排界面電路116可以被佈置為透過匯流排105B將至少一個元件耦接於主機處理器110,其中前述至少一個元件可以包括GPU 120、 DRAM 130和合成器140,但是本發明不限於此。根據一些實施例,合成器140可以被集成到主機處理器110中,並且更具體地,可以透過在主機處理器110上運行的程式模組來實現。此外,匯流排界面電路116可以符合特定的通訊規範,以允許主機處理器110與上述至少一個元件(例如GPU 120和DRAM 130;以及合成器140,如果合成器140由位於如第1圖所示的主機處理器110的硬體電路實現)中的任何一個進行通訊。例如,GPU 120、DRAM 130和合成器140可以分別在主機處理器110的控制下操作。另外,諸如DRAM 130的RAM可以包括彩色緩衝器132和中繼資料(metadata)緩衝器134,其中可以利用諸如DRAM 130的RAM中的不同緩衝器區域來實現彩色緩衝器132和中繼資料緩衝器134。例如,彩色緩衝器132可以被佈置為緩衝訊框資訊,並且中繼資料緩衝器134可以被佈置為緩衝中繼資料。
根據一些實施例,當存在需要時,第1圖中所示的主機處理器110中的電路可以改變。例如,顯示介面電路114和匯流排界面電路116可以透過直接連接彼此耦接。又例如,在主機處理器110內,可以在顯示介面電路114和匯流排界面電路116之間插入一個或複數個其他元件(例如,用於臨時存儲要輸出到顯示面板150的圖像資料的訊框緩衝器),顯示介面電路114和匯流排界面電路116可以透過一個或複數個其他元件彼此耦接。
第2圖是根據本發明的實施例的用於借助合成器生成一系列訊框以減輕電子設備內的GPU渲染負擔的方法的工作流。該方法可以應用於第1圖所示的電子設備100,更具體地,可以應用於第1圖所示的架構中的主機處理器110(例如,運行程式碼112P的核心電路112)和相關聯的元件(例如,GPU 120、DRAM 130和合成器140)。在核心電路112的控制下,主機處理器110可以借助於合成器140執行電子設備100的顯示控制以生成一系列訊框,從而減輕GPU 120的GPU渲染的負擔。
在步驟S10中,主機處理器110可以利用GPU 120執行全渲染以在彩色緩衝器132中生成第一訊框F(N)(例如,符號「N」可以表示整數),以便輸出到顯示面板150並顯示在顯示面板150上,其中,可以將彩色緩衝器132(例如,用於緩衝彩色圖像的圖像資料的緩衝器)用作第1圖所示實施例中提到的訊框緩衝器的示例。
在步驟S20中,主機處理器110可以利用GPU 120在中繼資料緩衝器134中生成至少一個後續訊框(例如,一個或複數個後續訊框,例如一個後續訊框F(N+1)或複數個後續訊框(F(N+1),…,F(N+m))的一組中繼資料,其中符號「m」可以表示正整數)。例如,上述至少一個後續訊框的一組中繼資料可以包含有關延遲著色(deferred shading)的深度資訊、有關延遲著色的法線(normal)資訊(例如一個或複數個法線向量)、有關延遲著色的漫反射色(diffuse color)資訊,以及有關運動模糊渲染的運動向量資訊(例如一個或複數個運動向量,更具體地,運動模糊渲染向量)中的一個或其組合,例如以上資訊的至少一部分(例如一部分或全部)。根據該實施例,步驟S20可以包括一些子步驟,例如步驟S21-S24,但是本發明不限於此。
在步驟S21中,主機處理器110可以將索引i的初始值設置為等於1(為簡便起見,在第2圖中標記為「i=1」)。
在步驟S22中,主機處理器110可以利用GPU 120在中繼資料緩衝器134中生成後續訊框F(N+i)的中繼資料。
在步驟S23中,主機處理器110可以以諸如1的增量來增加索引i(為簡便起見在第2圖中標記為「i++」)。
在步驟S24中,主機處理器110可以檢查索引i是否大於諸如m的預定門檻。如果是,則進入步驟S30。如果否,則進入步驟S22。
在步驟S30中,主機處理器110可利用合成器140根據先前訊框資訊和 前述至少一個後續訊框的一組中繼資料合成前述的至少一個後續訊框,以在彩色緩衝器132中生成前述的至少一個後續訊框,用於輸出到顯示面板150並顯示在顯示面板150上。例如,前述至少一個後續訊框的先前訊框資訊可以包括一系列訊框中的前述至少一個後續訊框之前的先前訊框的訊框資訊,例如步驟S10中提到的第一訊框F(N)的訊框資訊(例如圖像資料)。根據該實施例,步驟S30可以包括一些子步驟,例如步驟S31-S34,但是本發明不限於此。
在步驟S31中,主機處理器110可以將索引j的初始值設置為等於1(為簡便起見在第2圖中標記為「j=1」)。
在步驟S32中,主機處理器110可以利用合成器140在彩色緩衝器132中合成後續訊框F(N+j),並且更具體地,根據先前訊框資訊的至少一部分(例如,一部分或全部)和後續訊框F(N+j)的中繼資料合成後續訊框F(N+j),以在彩色緩衝器132中生成後續訊框F(N+j)。
在步驟S33中,主機處理器110可以以諸如1的增量來增加索引j(為簡便起見在第2圖中標記為「j++」)。
在步驟S34中,主機處理器110可以檢查索引j是否大於諸如m的預定門檻。如果是,則進入步驟S40。如果否,則進入步驟S32。
在步驟S40中,主機處理器110可以以諸如(m+1)的增量增加訊框索引N(為簡便起見,在第2圖中標記為「N+=(m+1)」),以更新訊框索引N。結果,主機處理器110可以在另一次進入步驟S10之後執行類似的操作。
基於第2圖中所示的工作流,主機處理器110可以利用GPU 120執行全渲染以在彩色緩衝器132中生成另一第一訊框,以輸出到顯示面板150並顯示在顯示面板150上,並且可以利用GPU 120在中繼資料緩衝器134中生成至少一個其他後續訊框(例如,在另一第一訊框之後的一個或複數個其他後續訊框)的一組中繼資料,並且可以進一步利用合成器140根據先前的訊框資訊(例如,另一 第一訊框的訊框資訊)和前述至少一個其他後續訊框的一組中繼資料合成上述至少一個其他後續訊框,以在彩色緩衝器132中生成前述至少一個其他後續訊框,用於輸出到顯示面板150並顯示在顯示面板150上。為更好的理解,假設主機處理器110可以在第2圖所示的工作流中首次進入步驟S10之前將N的初始值設置為零,因此對於主迴圈(例如,包括步驟S10-S40的迴圈)中的步驟S10、S20和S30的第一次執行,N=0;對於主迴圈中的步驟S10、S20和S30的第二次執行,N=(1*(m+1));對於主迴圈中的步驟S10、S20和S30的第三次執行步驟S10,S20和S30,N=(2*(m+1)),並且可以透過類推推導重置,但是本發明不限於此。例如,在開始執行第2圖所示的工作流時,在執行步驟S40的操作之前,第一訊框F(N)和後續訊框{F(N+1),…,F(N+m)}可以表示訊框{F(0),F(1),…,F(m)};在步驟S40的操作執行一次之後,第一訊框F(N)和後續訊框{F(N+1),…,F(N+m)}可以表示訊框{F(m+1),F(m+2),…,F((2*m+1)};在執行了兩次步驟S40的操作之後,第一訊框F(N)和後續訊框{F(N+1),…,F(N+m)}可以表示訊框{F((2*m)+2),F((2*m)+3),…,F((3*m)+2)};並且可以透過類推推導重置。
為了更好地理解,該方法可以用第2圖所示的工作流來說明,但是本發明不限於此。根據一些實施例,可以在第2圖所示的工作流中添加、刪除或改變一個或複數個步驟。
根據一些實施例,可以同時執行步驟S10、S20和S30的操作的至少一部分(例如,一部分或全部)。例如,可以在已經從步驟S22的操作獲得了該後續訊框F(N+j)的中繼資料之後執行關於合成後續訊框F(N+j)的步驟S32的操作,並且可以同時執行關於合成後續訊框F(N+j)的步驟S32和關於生成該後續訊框F(N+j)的下一訊框F(N+j+1)的中繼資料的步驟S22的操作。又例如,可以同時執行關於生成第一訊框F(N+m+1)的步驟S10的操作和關於合成後續 訊框{F(N+1),…,F(N+m)}的步驟S32的操作。為簡潔起見,在此不再詳細重複對這些實施例的類似描述。
另外,在第2圖所示的工作流中,當需要時,主機處理器110可以將N的初始值設置為零,但是本發明不限於此。根據一些實施例,主機處理器110可以將N的初始值設置為一些其他值中的任何一個。為簡潔起見,在此不再詳細重複對這些實施例的類似描述。
第3圖示出了根據本發明的實施例的第2圖所示的方法的架構圖。為了更好的理解,假定可以暫時禁用將一些渲染任務從GPU 120卸載到合成器140的功能,並且如第3圖的左側所示,對於繁重的渲染場景,GPU負載很高,但是本發明不限於此。例如,當CPU向GPU 120發送一個或複數個命令時,GPU 120可以執行全渲染以在彩色緩衝器132中生成一系列訊框中的任何訊框的圖像資料,並且顯示介面電路114可以獲得來自彩色緩衝器132的圖像資料並將該圖像資料發送到顯示面板150。如第3圖的右側所示,在配備有將一些渲染任務從GPU 120卸載到合成器140的功能的架構中,GPU 120上的一些任務已經被卸載到合成器140。例如,當CPU向GPU 120發送一個或複數個命令時,GPU 120可以執行全渲染以在彩色緩衝器13中生成一系列訊框的一部分的圖像資料,以及包括合成器140、顯示介面電路114和存儲額外資訊(為簡便起見,在第2圖中標記為「額外資訊」)的記憶體單元(例如存儲中繼資料的中繼資料緩衝器134)的顯示子系統可以執行在彩色緩衝器132中生成一系列訊框的剩餘部分的相關操作。因此,顯示介面電路114可以從彩色緩衝器132獲得一系列訊框中的任何訊框的圖像資料,並將該圖像資料發送到顯示面板150。為簡便起見,在此不再贅述該實施例的類似描述。
第4圖示出了根據本發明的實施例的第2圖所示的方法的時序流程圖。為了更好的理解,假定可以暫時禁用將一些渲染任務從GPU 120卸載到合成 器140的功能,如第4圖的左側所示,GPU 120可以對諸如訊框F0、F1、F2等的一系列訊框執行全渲染,以分別在彩色緩衝器132中生成訊框F0、F1、F2等的圖像資料C0、C1、C2等,但是本發明不限於此。如第4圖的右側所示,在配備有將一些渲染任務從GPU 120卸載到合成器140的功能的架構中,主機處理器110可以利用GPU 120來執行關於一系列訊框的一部分(例如偶數訊框F0、F2等)的全渲染,以分別在彩色緩衝器132中生成偶數訊框F0、F2等的圖像資料C0、C2等。另外,主機處理器110可以利用合成器140根據偶數訊框F0、F2的圖像資料C0、C2等以及奇數訊框F1等的中繼資料M1等來合成一系列訊框的剩餘部分(例如奇數訊框F1等),以分別在彩色緩衝器132中生成奇數訊框F1等的圖像資料C1等,其中主機處理器110可以利用GPU 120在合成奇數訊框F1等的操作之前生成奇數訊框F1等的中繼資料M1等。結果,當主機處理器110執行電子設備100的顯示控制以生成諸如訊框F0、F1、F2等的一系列訊框用以顯示在顯示面板150上時,相對於時間,關於奇數訊框F1等的GPU渲染可以減少。為了簡潔起見,在此不再贅述該實施例的類似描述。
為了更好地理解,可以將偶數訊框F0、F2等作為步驟S10中提到的第一訊框F(N)的示例,並且將奇數訊框F1等作為前述至少一個後續訊框的示例,並且也可將奇數訊框F1等作為當m=1時的後續訊框{F(N+1),…,F(N+m)}的示例,但是本發明不限於此。根據一些實施例,當m>1時,與第4圖所示的實施例相比,主機處理器110可以利用合成器140來合成的一系列訊框的更多訊框。
第5圖示出了根據本發明的實施例的第2圖所示的方法的低功率控制方案。例如,如由顯示控制訊號(例如垂直同步(vertical synchronization,v-sync)訊號)指示的,一系列垂直線(例如標記為v0、v1、v2、v3、v4、v5、v6等)可以表示顯示週期的各個開始時間點,以及標有訊框索引(例如N、N+1等)的插圖行可以根據圖例指示與訊框索引相對應的關聯資訊(例如,訊框、中繼 資料等),但是本發明不限於此。根據該實施例,主機處理器110可以利用GPU 120透過全渲染以每秒30訊框每秒(frame per second,FPS)的訊框率生成訊框F(N)、F(N+2)、F(N+4)、F(N+6)等,並以30FPS的訊框率生成訊框F(N+1)、F(N+3)、F(N+5)等的中繼資料(為簡便起見,在第5圖中標記為「GPU:30+30」),並且可以利用合成器140以30FPS的訊框率合成訊框F(N+1),F(N+3),F(N+5)等(為簡便起見,在第5圖中標記為「合成器:30」),並且可以進一步利用顯示介面電路114以60FPS的訊框率輸出一系列訊框至顯示面板150,例如訊框{F(N),F(N+1),F(N+2),F(N+3),F(N+4),F(N+5),F(N+6),…}(例如GPU全渲染訊框F(N)、F(N+2)、F(N+4)、F(N+6)等,以及合成訊框F(N+1)、F(N+3)、F(N+5)等)(為簡便起見,在第5圖中標記為「DISP:60」),以在顯示面板150上顯示。為簡潔起見,在此不再贅述該實施例的類似描述。
為了更好地理解,可以將GPU 120透過全渲染生成的訊框F(N)、F(N+2)、F(N+4)、F(N+6)等作為在步驟S10中提到的第一訊框F(N)中的示例,以及由合成器140合成的訊框F(N+1)、F(N+3)、F(N+5)等可以作為當m=1時的後續訊框{F(N+1),…,F(N+m)}的示例,但是本發明不限於此。根據一些實施例,當m>1時,與第5圖所示的實施例相比,主機處理器110可以利用合成器140來合成一系列訊框中的更多訊框。
根據一些實施例,主機處理器110可以觸發在GPU 120上運行的執行緒,以利用GPU 120在運行在GPU 120上的執行緒的控制下執行全渲染,以在彩色緩衝器132中生成第一訊框F(N)。另外,主機處理器110可以觸發在GPU 120上運行的另一執行緒,以利用GPU 120在運行在GPU 120上的另一執行緒的控制下在中繼資料緩衝器134中生成前述至少一個後續訊框的一系列中繼資料。例如,主機處理器110可以將彩色緩衝器132用作在管道(pipeline)內運行執行緒 的GPU 120的下一個階段,並且可以將中繼資料緩衝器134用作另一個管道中運行另一個執行緒的GPU 120的下一個階段。
第6圖出了根據本發明的實施例的第2圖所示的方法的高性能控制方案。例如,如由顯示控制訊號(例如v-sync訊號)指示的,一系列垂直線(例如標記為v0、v1、v2、v3、v4、v5、v6等)可以表示顯示週期的各個開始時間點,以及標有訊框索引(例如N、N+1等)的插圖行可以根據圖例指示與訊框索引相對應的關聯資訊(例如命令、訊框、中繼資料等),但是本發明不限於此。根據該實施例,主機處理器110(例如CPU)可以透過全渲染向GPU 120上運行的執行緒發送關於以60FPS訊框率生成訊框F(N)、F(N+2)等的命令,並向GPU 120上運行另一個執行緒發送關於以60FPS的訊框率生成訊框F(N+1)、F(N+3)等的中繼資料的命令(為簡潔起見,在第6圖中標記為「CPU:60」))。例如,主機處理器110可以利用GPU 120透過全渲染以60FPS的訊框率生成訊框F(N)、F(N+2)、F(N+4)、F(N+6)等,並以60FPS的訊框率生成訊框F(N+1)、F(N+3)、F(N+5)等的中繼資料(為了簡潔起見,在第6圖中分別標記為「GPU:60」),並且可以利用合成器140以60FPS的訊框率來合成訊框F(N+1)、F(N+3)、F(N+5)等。(為簡便起見,在第6圖中標記為「合成器:60」),並且可以進一步利用顯示介面電路114以120FPS的訊框率輸出一系列訊框至顯示面板150,例如訊框{F(N),F(N+1),F(N+2),F(N+3),F(N+4),F(N+5),F(N+6),…}(例如GPU全渲染訊框F(N)、F(N+2)、F(N+4)、F(N+6)等,以及合成訊框F(N+1)、F(N+3)、F(N+5)等)(為簡便起見,在第6圖中標記為「DISP:120」),以在顯示面板150上顯示。為簡潔起見,在此不再贅述該實施例的類似描述。
根據一些實施例,合成器140可以執行一種或多種類型的處理。例如,合成器140可以同時執行模糊或解塊(de-blocking)以避免偽像。對於另一 個示例,合成器140可以將人工智慧(artificial intelligence,AI)演算法(AI algorithm,ALGO)用於輸出訊框預測。對於又一個示例,合成器140可以將來自網路流的中繼資料用於雲遊戲。為簡潔起見,為簡潔起見,在此不再贅述這些實施例的類似描述。
第7圖示出了根據本發明的實施例的第2圖所示的方法所涉及的延遲著色。例如,前述至少一個後續訊框的一組中繼資料可以包括關於延遲著色的深度資訊、關於延遲著色的法線資訊(例如一個或複數個法向向量)、關於延遲著色的漫反射色資訊等,並且中繼資料緩衝器134可以包括被佈置為分別存儲該組中繼資料的複數個輔助緩衝器,例如深度緩衝器、法線緩衝器、漫反射色緩衝器等,其佈置為存儲關於延遲著色的深度資訊、關於延遲著色的法線資訊(例如一個或複數個法線向量)、關於延遲著色的漫反射色資訊等。
根據該實施例,主機處理器110可以利用合成器140根據例如第一訊框F(N)的鏡面反射強度或鏡面反射功率(為簡便起見,在第7圖中標記為「鏡面反射強度/功率」)的先前訊框資訊以及例如分別存儲在深度緩衝器、法線緩衝器、漫反射色緩衝器等中的有關延遲著色的深度資訊、有關延遲著色的法線資訊(例如一個或複數個法向向量)、有關延遲著色的漫反射色資訊等的一組中繼資料來合成上述至少一個後續訊框,例如,透過在例如彩色緩衝器132和中繼資料緩衝器134的緩衝器中編碼幾何和照明資訊,生成延遲的照明結果,以用作彩色緩衝器132中的前述至少一個後續訊框(例如後續訊框F(N+i)),輸出到顯示面板150並顯示在顯示面板150上。為簡潔起見,在此不再贅述這些實施例的類似描述。
第8圖示出了根據本發明的實施例的第2圖所示的所涉及的運動模糊渲染。例如,除了關於延遲著色的深度資訊、關於延遲著色的法線資訊(例如一個或複數個法線向量)以及關於延遲著色的漫反射色資訊之外,前述至少一 個後續訊框的一組中繼資料可以進一步包括關於運動模糊渲染的運動向量資訊(例如,一個或複數個運動向量,並且更具體地,運動模糊渲染向量),並且中繼資料緩衝器134的複數個輔助緩衝器可以進一步包括用於存儲有關運動模糊渲染的運動向量資訊的運動模糊渲染緩衝器。
根據該實施例,主機處理器110可以利用合成器140根據諸如鏡面反射強度或鏡面反射率的先前訊框資訊以及分別在深度緩衝器、法線緩衝器、漫反射色緩衝器、運動模糊渲染緩衝器中的有關延遲著色的深度資訊、有關延遲著色的法線資訊(例如一個或複數個法向向量)、有關延遲著色的漫反射色資訊和有關運動模糊渲染的運動向量資訊來合成上述至少一個後續訊框,例如,透過在例如彩色緩衝器132和中繼資料緩衝器134的緩衝器中編碼幾何和照明資訊及運動向量資訊,生成延遲的照明結果,以用作彩色緩衝器132中的前述至少一個後續訊框(例如後續訊框F(N+i)),輸出到顯示面板150並顯示在顯示面板150上。為簡潔起見,在此不再贅述這些實施例的類似描述。
根據一些實施例,諸如合成器140的專用硬體電路可以執行運動模糊渲染,以減輕GPU 120上的某些任務的負擔,但是本發明不限於此。為簡潔起見,在此不再贅述這些實施例的類似描述。
根據一些實施例,諸如深度緩衝器、法線緩衝器、漫反射色緩衝器和運動模糊渲染緩衝器之類的複數個輔助緩衝器可以利用諸如DRAM 130之類的RAM中的複數個緩衝器區域來實現,並且可以被視為用於在DRAM 130中實現中繼資料緩衝器134的緩衝器的複數個子集,但是本發明不限於此。為簡潔起見,在此不再詳細重複對這些實施例的類似描述。
第9圖是根據本發明另一實施例的電子設備200的圖。與第1圖所示的架構相比,上述合成器140可以集成到主機處理器110中,並且更具體地,可以利用運行在主機處理器110上的程式模組,例如合成器240來實現。回應於體系 結構的改變,一些編號可以相應地改變。例如,上述合成器140、處理電路105和電子設備100可以分別由合成器240、處理電路205和電子設備200代替。為簡潔起見,在此不再贅述這些實施例的類似描述。
所屬技術領域具有通常知識者將容易地觀察到,在保持本發明的教導的同時,可以對裝置和方法進行多種修改和變更。因此,以上公開內容應被解釋為僅受所附申請專利範圍的限制。以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
S10,S20,S21,S22,S23,S24,S30,S31,S32,S33,S34,S40:步驟

Claims (9)

  1. 一種用於借助合成器生成一系列訊框方法,該方法包括:利用圖形處理單元執行全渲染以在彩色緩衝器中生成第一訊框,以輸出到顯示面板並顯示在所述顯示面板上,觸發在所述圖形處理單元上運行的執行緒,以利用所述圖形處理單元在運行在所述圖形處理單元上的所述執行緒的控制下執行所述全渲染,以在所述彩色緩衝器中生成第一訊框,其中,圖形處理單元、彩色緩衝器和所述顯示面板位於電子設備中;利用所述圖形處理單元在中繼資料緩衝器中生成至少一個後續訊框的一組中繼資料,觸發在所述圖形處理單元上運行的另一個執行緒,以利用所述圖形處理單元在運行在所述圖形處理單元上的所述另一個執行緒的控制下,在所述中繼資料緩衝器中生成所述至少一個後續訊框的所述一組中繼資料,其中,所述中繼資料緩衝器位於所述電子設備中;以及利用所述合成器,根據先前訊框資訊和所述至少一個後續訊框的所述一組中繼資料,合成所述至少一個後續訊框,以在所述彩色緩衝器中生成所述至少一個後續訊框,並輸出至所述顯示面板並顯示在所述顯示面板上。
  2. 如請求項1之方法,其中,所述至少一個後續訊框的所述一組中繼資料包括關於延遲著色的深度資訊、關於所述延遲著色的法線資訊、關於所述延遲著色的漫反射色資訊和關於運動模糊渲染的運動向量資訊中的一個或組合。
  3. 如請求項1之方法,其中,所述至少一個後續訊框的所述先前訊框信息包括所述一系列訊框內的在所述至少一個後續訊框之前的先前訊框的訊框資訊。
  4. 如請求項1之方法,其中,所述至少一個後續訊框包括複數個後續訊框。
  5. 如請求項1之方法,其中,所述合成器由在主機處理器上運行的程式模組實現,其中,所述主機處理器和所述圖形處理單元位於所述電子設備內的處理電路中;或者,所述合成器由位於所述主機處理器外部的硬體電路實現,其中,所述合成器、所述主機處理器和所述圖形處理單元位於所述電子設備內的處理電路中。
  6. 如請求項1之方法,其中,還包括:利用所述圖形處理單元執行全渲染,以在所述彩色緩衝器中生成另一第一訊框,並輸出至所述顯示面板並顯示在所述顯示面板上;利用所述圖形處理單元在所述中繼資料緩衝器中生成至少一個其他後續訊框的一組中繼資料;以及利用所述合成器根據先前訊框資訊和所述至少一個其他後續訊框的所述一組中繼資料合成所述至少一個其他後續訊框,以在所述彩色緩衝器中生成所述至少一個其他後續訊框,以輸出至所述顯示面板並顯示在所述顯示面板上。
  7. 一種主機處理器,適用於借助合成器生成一系列訊框,以減輕電子設備內的圖形處理單元渲染的負擔,所述主機處理器包括:核心電路,用於控制所述主機處理器,以控制所述電子設備的操作,其中,在所述核心電路的控制下,所述主機處理器對所述電子設備執行顯示控制,以借助所述合成器生成所述一系列訊框以減輕所述圖形處理單元渲染的負擔;顯示介面電路,耦接於所述核心電路,用於將顯示面板耦接於主機處理器;以及匯流排界面電路,耦接於所述核心電路,用於透過匯流排將至少一個元件耦接於所述主機處理器,其中,所述至少一個元件包括圖形處理單元;其中:所述主機處理器利用所述圖形處理單元執行全渲染以在彩色緩衝器中生成 第一訊框,以輸出到顯示面板並顯示在所述顯示面板上,觸發在所述圖形處理單元上運行的執行緒,以利用所述圖形處理單元在運行在所述圖形處理單元上的所述執行緒的控制下執行全渲染,以在所述彩色緩衝器中生成第一訊框,其中圖形處理單元、彩色緩衝器和所述顯示面板位於電子設備中;所述主機處理器利用所述圖形處理單元在中繼資料緩衝器中生成至少一個後續訊框的一組中繼資料,觸發在所述圖形處理單元上運行的另一個執行緒,以利用所述圖形處理單元在運行在所述圖形處理單元上的所述另一個執行緒的控制下,在所述中繼資料緩衝器中生成所述至少一個後續訊框的所述一組中繼資料,其中所述中繼資料緩衝器位於所述電子設備中;以及所述主機處理器利用所述合成器根據先前訊框資訊和所述至少一個後續訊框的一組中繼資料合成所述至少一個後續訊框,以在所述彩色緩衝器中生成所述至少一個後續訊框,並輸出至所述顯示面板並顯示在所述顯示面板。
  8. 一種處理電路,包括如請求項7之主機處理器,還包括:所述彩色緩衝器,用於緩衝訊框資訊;所述中繼資料緩衝器,用於緩衝中繼資料;以及與所述主機處理器、所述彩色緩衝器和所述中繼資料緩衝器耦接的所述圖形處理單元用於在所述主機處理器的控制下操作。
  9. 一種電子設備,包括如請求項7之主機處理器,其中,所述電子設備包括:處理電路,包括:所述主機處理器,用於控制所述電子設備的所述操作;所述彩色緩衝器,用於緩衝訊框資訊;所述中繼資料緩衝器,用於緩衝中繼資料;以及所述圖形處理單元,耦接於所述主機處理器、所述彩色緩衝器和所述中繼資 料緩衝器,用於在所述主機處理器的控制下進行操作;以及所述顯示面板,耦接於所述主機處理器,用於顯示資訊。
TW109130581A 2018-11-30 2020-09-07 借助於合成器生成一系列訊框方法和裝置 TWI749756B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201862773219P 2018-11-30 2018-11-30
US16/698,977 US11200636B2 (en) 2018-11-30 2019-11-28 Method and apparatus for generating a series of frames with aid of synthesizer to offload graphics processing unit rendering in electronic device
US16/698,977 2019-11-28

Publications (2)

Publication Number Publication Date
TW202121220A TW202121220A (zh) 2021-06-01
TWI749756B true TWI749756B (zh) 2021-12-11

Family

ID=70849238

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109130581A TWI749756B (zh) 2018-11-30 2020-09-07 借助於合成器生成一系列訊框方法和裝置

Country Status (3)

Country Link
US (1) US11200636B2 (zh)
CN (1) CN112862659B (zh)
TW (1) TWI749756B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4107719A4 (en) * 2020-02-21 2023-10-11 Qualcomm Incorporated REDUCED DISPLAY PROCESSING UNIT TRANSFER TIME TO COMPENSATE FOR GRAPHICS PROCESSING UNIT RENDERING DELAY
CN112230931B (zh) * 2020-10-22 2021-11-02 上海壁仞智能科技有限公司 适用于图形处理器的二次卸载的编译方法、装置和介质
CN114579076B (zh) * 2022-01-30 2023-04-11 荣耀终端有限公司 数据处理方法和相关装置
CN118038780A (zh) * 2022-11-01 2024-05-14 联发科技(新加坡)私人有限公司 改善图形性能的方法及其装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201344465A (zh) * 2011-12-30 2013-11-01 Intel Corp 視訊播放系統中的選擇性硬體加速
TW201532029A (zh) * 2014-02-07 2015-08-16 Advanced Risc Mach Ltd 產生用於顯示器的過驅動圖框的方法和裝置
US20170032764A1 (en) * 2015-07-29 2017-02-02 Qualcomm Incorporated Updating image regions during composition
CN107251133A (zh) * 2015-02-20 2017-10-13 高通股份有限公司 用于使用低质量块来减少存储器带宽的系统和方法
US20190222855A1 (en) * 2018-01-17 2019-07-18 Qualcomm Incorporated Composition based dynamic panel mode switch

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8310494B2 (en) * 2008-09-30 2012-11-13 Apple Inc. Method for reducing graphics rendering failures
JP4623199B2 (ja) * 2008-10-27 2011-02-02 ソニー株式会社 画像処理装置、画像処理方法およびプログラム
US8963799B2 (en) * 2011-01-11 2015-02-24 Apple Inc. Mirroring graphics content to an external display
US9767595B2 (en) * 2013-05-02 2017-09-19 Arm Limited Graphics processing systems
US9407896B2 (en) * 2014-03-24 2016-08-02 Hong Kong Applied Science and Technology Research Institute Company, Limited Multi-view synthesis in real-time with fallback to 2D from 3D to reduce flicker in low or unstable stereo-matching image regions
KR102210993B1 (ko) * 2016-08-26 2021-02-02 매직 립, 인코포레이티드 가상 및 증강 현실 디스플레이 시스템들 및 방법들을 위한 연속 시간 와핑 및 양안 시간 와핑
US10445902B2 (en) * 2016-12-13 2019-10-15 Qualcomm Incorporated Fetch reduction for fixed color and pattern sub-frames
US10475150B2 (en) * 2017-09-29 2019-11-12 Intel Corporation GPU minimum latency dispatch for short-duration tasks

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201344465A (zh) * 2011-12-30 2013-11-01 Intel Corp 視訊播放系統中的選擇性硬體加速
TW201532029A (zh) * 2014-02-07 2015-08-16 Advanced Risc Mach Ltd 產生用於顯示器的過驅動圖框的方法和裝置
CN107251133A (zh) * 2015-02-20 2017-10-13 高通股份有限公司 用于使用低质量块来减少存储器带宽的系统和方法
US20170032764A1 (en) * 2015-07-29 2017-02-02 Qualcomm Incorporated Updating image regions during composition
US20190222855A1 (en) * 2018-01-17 2019-07-18 Qualcomm Incorporated Composition based dynamic panel mode switch

Also Published As

Publication number Publication date
TW202121220A (zh) 2021-06-01
CN112862659A (zh) 2021-05-28
US20200175644A1 (en) 2020-06-04
CN112862659B (zh) 2024-07-12
US11200636B2 (en) 2021-12-14

Similar Documents

Publication Publication Date Title
TWI749756B (zh) 借助於合成器生成一系列訊框方法和裝置
US10049642B2 (en) Sending frames using adjustable vertical blanking intervals
US8687007B2 (en) Seamless display migration
US8947432B2 (en) Accelerated rendering with temporally interleaved details
CN103714559A (zh) 用于提供动态显示刷新的系统、方法和计算机程序产品
JP2014160469A (ja) グラフィックコンテンツの外部ディスプレイへのミラーリング
KR102617564B1 (ko) 표시 장치 및 이의 동작 방법
JP2008506295A (ja) 一連のイメージ・フレームを表示する方法及びシステム
US10504278B1 (en) Blending neighboring bins
US5880741A (en) Method and apparatus for transferring video data using mask data
US10672367B2 (en) Providing data to a display in data processing systems
TWI575495B (zh) 用於要顯示的影像資料之遞色
US10068549B2 (en) Cursor handling in a variable refresh rate environment
TW201419210A (zh) 圖形驅動程式層級解耦顯像以及顯示的方法
CN116635929A (zh) 在多显示器系统上执行异步存储器时钟改变
KR20210032857A (ko) 전자 장치 및 그 제어 방법
US12062163B2 (en) High dynamic range post-processing device, and display device including the same
TWI566205B (zh) 圖形驅動程式在顯像圖框中近似動態模糊的方法
US7382376B2 (en) System and method for effectively utilizing a memory device in a compressed domain
US11169683B2 (en) System and method for efficient scrolling
US9892707B2 (en) Decompressing stored display data every frame refresh
JP2015109592A (ja) 画像合成装置及び画像合成プログラム
US20230237947A1 (en) Display device and method of driving the same
KR102077146B1 (ko) 그래픽 처리 방법 및 장치
US20240143260A1 (en) Display apparatus and controlling method thereof