TWI714824B - 通訊方法和裝置 - Google Patents

通訊方法和裝置 Download PDF

Info

Publication number
TWI714824B
TWI714824B TW107104238A TW107104238A TWI714824B TW I714824 B TWI714824 B TW I714824B TW 107104238 A TW107104238 A TW 107104238A TW 107104238 A TW107104238 A TW 107104238A TW I714824 B TWI714824 B TW I714824B
Authority
TW
Taiwan
Prior art keywords
processing circuit
redundancy version
circular buffer
transmission
redundancy
Prior art date
Application number
TW107104238A
Other languages
English (en)
Other versions
TW201836307A (zh
Inventor
李重佑
徐誠羿
邱茂清
傑費斯 提摩西 培林 費雪
陳儒雅
張晏碩
陳威任
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW201836307A publication Critical patent/TW201836307A/zh
Application granted granted Critical
Publication of TWI714824B publication Critical patent/TWI714824B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1108Hard decision decoding, e.g. bit flipping, modified or weighted bit flipping
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1111Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/35Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
    • H03M13/356Unequal error protection [UEP]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/3723Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 using means or methods for the initialisation of the decoder
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/61Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
    • H03M13/612Aspects specific to channel or signal-to-noise ratio estimation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6306Error control coding in combination with Automatic Repeat reQuest [ARQ] and diversity transmission, e.g. coding schemes for the multiple transmission of the same information or the transmission of incremental redundancy
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6325Error control coding in combination with demodulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • H04L1/1819Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy

Abstract

本發明各個方面提供了一種包括發送電路和處理電路之裝置。所述發送電路被配置成發送無線訊號。所述處理電路被配置成,利用被配置用於增量冗餘之代碼對資訊位元組進行編碼,以生成包括所述資訊位元和奇偶校驗位元之碼字,在循環緩衝區中緩衝所述碼字,基於從依據與所述資訊位元組相關聯之先前發送之場景評估之複數個冗餘版本中所選擇冗餘版本,確定所述循環緩衝區中之開始位置,以及經由所述發送電路從所述開始位置發送所述碼字之選定部分。

Description

通訊方法和裝置 【交叉引用】
本發明要求如下優先權:2017年2月6日提交之編號為62/455057之“NR LDPC Redundancy Version Design”之美國臨時專利申請。上述美國臨時專利申請在此一併作為參考。
本發明係有關於一種無線通訊技術。更具體地,本發明涉及無線通訊技術中之改錯碼(error correcting code)。
本文所提供之背景描述是為了總體上呈現本發明之背景。目前提到之發明人之工作(就本背景部分中描述之工作而言),以及描述中在提交時可能不符合先前技術方面之內容既不明確地也不隱含地被承認為針對本發明之先前技術。
在無線通訊中,電磁訊號被用於傳送數位資料。數位資料因各種原因而可能被錯誤地遞送。在一示例中,例如因雜訊、訊號失真、干擾等,數位資料中之一些位元可能被破壞。在無線通訊技術中可以使用改錯碼來控制透過不可靠或有雜訊之通訊通道之資料傳送中之錯誤。
本發明各個方面提供了一種包括發送電路和處理電路之裝置。所述發送電路被配置成發送無線訊號。所述處理電路被配置成,利用被配置用於增量冗餘之代碼對資訊位元組進行編碼,以生成包括所述資訊位元和奇偶校驗位元之碼字。而且,所述處理電路被配置成,在循環緩衝區中緩衝所述碼字,基於從依據與所述資訊位元組相關聯之先前發送之場景評估之複數個冗餘版本中所選擇冗餘版本,確定所述循環緩衝區中之開始位置,以及經由所述發送電路從所述開始位置發送所述碼字之選定部分。
在一示例中,所述處理電路被配置成,從所述碼字中對一部分所述資訊位元打孔(puncture),並且在所述循環緩衝區中緩衝所述經打孔碼字。
依據本發明之一方面,所述處理電路被配置成,利用被配置用於增量冗餘之低密度奇偶校驗(LDPC)碼對所述資訊位元組進行編碼。
在一示例中,所述裝置包括接收電路,該接收電路被配置成,接收由另一裝置選擇之所述冗餘版本。
在一實施方式中,所述處理電路被配置成,基於指示追加合併方案(chase combining scheme)之所述冗餘版本來確定所述開始位置。在另一實施方式中,所述處理電路被配置成,基於指示從最後發送延續之所述冗餘版本來確定所述開始位置。
在一些示例中,所述處理電路被配置成,基於對所述循環緩衝區中位置之冗餘版本之預定義關係來確定所述 開始位置。在一示例中,所述處理電路被配置成,確定作為與所選擇之冗餘版本相關聯之預定固定值之所述開始位置。在另一示例中,所述處理電路被配置成,基於所述資訊位元之大小和所述碼字之大小中之至少一個,以及與所選擇冗餘版本相關聯之預定義比率來確定所述開始位置。在另一示例中,所述處理電路被配置成,基於與所選擇冗餘版本相關聯之預定義整數,以及被用於構造所述LDPC碼之提升因數,來確定所述開始位置。
本發明各方面提供了一種通訊方法。該方法包括以下步驟:透過裝置之處理電路,利用被配置用於增量冗餘之代碼對資訊位元組進行編碼來生成包括所述資訊位元和奇偶校驗位元之碼字;在循環緩衝區中緩衝所述碼字;基於從依據與所述資訊位元組相關聯之先前發送之場景評估之複數個冗餘版本中所選擇冗餘版本,確定所述循環緩衝區中之開始位置;以及經由所述裝置之發送電路從所述開始位置發送所述碼字之選定部分。
100:通訊系統
110:第一電子裝置
120:第一基帶處理電路
160:第二電子裝置
170:第二基帶處理電路
130、195:發送處理電路
140、190:控制電路
145、180:接收處理電路
142:混合RV控制模組
111、161:處理器
112、162:記憶體
114、164:天線
115、165:發送電路
TX;116、166:接收電路RX
113:第一收發器
163:第二收發器
151:第一發送
152:無線訊號
153:第二發送
200:圖
210:編碼塊
220:循環緩衝區
211:碼塊
212:奇偶校驗位元
215:打孔位元
217:剩餘位元
221、222、223、231、233:開始位置
320:基帶處理電路
330:發送處理電路
340:控制電路
331:傳輸塊解多工器
332:碼塊編碼器
333:LDPC編碼器
334:循環緩衝模組
335:映射器
336:調製器
341:打孔模式控制器
342:混合RV控制器
470:基帶處理電路
480:接收處理電路
490:控制電路
481:解調制器
482:解映射器
484:解碼器
492:ACK/NACK生成器
495:發送處理電路
500、600:進程
S501、S510、S520、S530、S540、S550、S560、S570、S599、 S601、S610、S620、S630、S640、S650、S660、S670、S699:步驟
下面參照下列圖,對提出作為示例之本發明各種實施例進行詳細描述,其中,相同數字表示相同部件,並且其中:第1圖示出了依據本發明實施方式之示例性通訊系統100之框圖;第2圖示出了依據本發明實施方式之混合冗餘版本設計之圖; 第3圖示出了依據本發明實施方式之基帶處理電路320之框圖;第4圖示出了依據本發明實施方式之基帶處理電路470之框圖;第5圖示出了概述依據本發明實施方式之示例進程500之流程圖;以及第6圖示出了概述依據本發明實施方式之示例進程600之流程圖。
在無線通訊中使用重發來提供可靠通訊。增量冗餘(Incremental Redundancy,IR)方案是用於重發以進一步改進性能之方案之一。增量冗餘方案可以在每次重發中發送附加冗餘資訊。附加冗餘資訊之選擇可以由冗餘版本(Redundancy Version,RV)來指示。本發明各個方面提供了一種混合冗餘版本設計,其定義適合於不同重發場景之複數個冗餘版本,例如資料解碼失敗場景、控制解碼失敗場景、確認失敗場景、佔先場景等。在重發之前,確定當前重發場景,並相應地選擇適合當前重發場景之冗餘版本。基於確定之冗餘版本,然後執行重發。
第1圖示出了依據本發明實施方式之示例性通訊系統100之框圖。通訊系統100包括進行無線通訊之第一電子裝置110和第二電子裝置160。第一電子裝置110和第二電子裝置160被配置成發送攜帶數位資料之無線訊號並回應於接收失敗而執行重發。在一些實施方式中,數位資料被編碼,並且編碼資料被配置成依據混合冗餘版本設計形成複數個冗餘版本。所述複數個冗餘版本可以被選擇用於數位資料之初始發送或重發。對於重發場景,檢測重發之原因。基於該重發原因,從所述複數個冗餘版本中選擇一個冗餘版本。然後,基於所選冗餘版本執行重發。
通訊系統100可以是使用合適之無線通訊技術之任何合適之無線通訊系統,如第二代(2G)行動網路技術、第三代(3G)行動網路技術、第四代(4G)行動網路技術、第五代(5G)行動網路技術、全球行動通訊系統(GSM)、長期演進(LTE)、新無線電(NR)接入技術、無線局域網(WLAN)等。
在一示例中,第一電子裝置110和第二電子裝置160中之一個是電信服務提供者之介面節點,而另一電子裝置是終端裝置。例如,第一電子裝置110是介面節點,而第二電子裝置160是終端裝置,或者第一電子裝置110是終端裝置,而第二電子裝置160是介面節點。
在一示例中,介面節點(如基站收發台、Node B、演進Node B(eNB)、下一代Node B(gNB)等)包括硬體元件和軟體元件,該硬體元件和軟體元件被配置成,能夠實現介面節點與已經預訂了電信服務提供者之服務之電子裝置之間之無線通訊。介面節點適當地與電信服務提供者之其它節點(如核心節點、其它介面節點等)耦接。
在一示例中,終端裝置是終端使用者用於行動通訊之使用者設備,如蜂窩電話、智慧型電話、平板電腦、膝上 型電腦、可佩戴裝置等。在另一示例中,終端裝置是固定裝置,如臺式電腦。在另一實施例中,終端裝置是機器型通訊裝置,如無線感測器、物聯網(IoT)裝置等。
在一些示例中,第一電子裝置110需要向第二電子裝置160發送資料單元,如具有資訊位元組之碼塊。第一電子裝置110對該資料單元進行編碼以生成編碼資料單元。在一示例中,編碼資料單元包括該資料單元中之資訊位元,並且包括攜帶用於糾錯之冗餘資訊之奇偶校驗位元。
依據本發明一方面,第一電子裝置110使用混合冗餘版本設計來在編碼資料單元中定義複數個冗餘版本。
第2圖示出了依據本發明實施方式之混合冗餘版本設計之圖200。圖200示出了具有資訊位元組之碼塊211。碼塊211被編碼以生成編碼塊210。編碼塊210包括該資訊位元組和奇偶校驗位元212。在一示例中,編碼塊210之一部分(舉例來說,如由打孔位元215所示之一部分資訊位元)被打孔,並且將編碼塊210之其餘部分(如剩餘位元217所示)緩衝在循環緩衝區220中。在一示例中,透過在記憶體裝置中分配存儲空間以形成循環緩衝區來實現循環緩衝區220。在一些示例中,循環緩衝區220被稱為虛擬循環緩衝區。
在第2圖之示例中,依據混合冗餘版本設計來配置循環緩衝區220中之編碼塊,以形成複數個冗餘版本RV0-RV4。在第2圖之示例中,冗餘版本RV0-RV2是具有預定索引之冗餘版本,並且冗餘版本RV3和RV4取決於最後發送(或最後重發)之冗餘版本。
在一示例中,冗餘版本RV0-RV2依據開始位置進行定義。在第2圖之示例中,冗餘版本RV0由221(開始位置)所示之開始位置進行定義,冗餘版本RV1由222(開始位置)所示之開始位置來定義,而冗餘版本RV2由223(開始位置)所示之開始位置來定義。在一實施方式中,該開始位置由固定值指示。在一示例中,該固定值指示循環緩衝區220中之冗餘版本RV0-RV2之開始位置。
在另一示例中,開始位置基於針對總大小之比率來定義。在一示例中,總大小可以是碼塊211之大小、編碼塊210之大小、或者循環緩衝區220之大小。
在另一示例中,資訊位元基於LDPC碼來編碼。在一些示例中,使用從範本構造之特定類別之LDPC碼,該範本被稱為原型圖(protograph),並且該特定類別之LDPC碼被稱為原型LDPC碼。原型圖用作構造大小不同之LDPC碼之藍圖。可以基於提升因數(Z)生成原型LDPC碼,並且可以將提升因數用於指示原型圖之大小。冗餘版本RV0-RV2之開始位置被定義為與提升因數成比例。在一示例中,冗餘版本之開始位置由整數個提升因數標識。
而且,在第2圖之示例中,冗餘版本RV3被定義接續針對碼塊之最後發送之冗餘版本。例如,當最後發送具有冗餘版本RV0,並且冗餘版本RV3被用於下一次重發時,如231(開始位置)所示,下一次重發(對應於冗餘版本RV3)在冗餘版本RV0之最後位元之後開始。當最後發送具有冗餘版本RV2並且冗餘版本RV3被用於下一次重發時,如233(開始 位置)所示,下一次重發(對應於冗餘版本RV3)在冗餘版本RV2之最後位元之後開始。
而且,在第2圖之示例中,冗餘版本RV4被定義為重複針對碼塊之最後發送之冗餘版本。例如,當最後之發送具有冗餘版本RV0並且冗餘版本RV4被用於下一次重發時,下一次重發(對應於冗餘版本RV4)具有與冗餘版本RV0相同之冗餘版本,並且在與冗餘版本RV0相同之開始位置221處開始。當最後發送具有冗餘版本RV2並且冗餘版本RV4被用於下一次重發時,下一次重發(對應於冗餘版本RV4)具有與冗餘版本RV2相同之冗餘版本,並且在與冗餘版本RV2相同之開始位置223處開始。
返回參照第1圖之示例,第一電子裝置110進行具有初始冗餘版本(RV0)之第一發送151。在一示例中,初始冗餘版本包括資料單元之資訊位元和一部分奇偶校驗位元。第一發送151發送攜帶初始冗餘版本之無線訊號。第二電子裝置160接收攜帶初始冗餘版本之無線訊號。所接收無線訊號可能例如因雜訊、訊號失真、干擾等而被破壞。第二電子裝置160對所接收訊號進行解碼,並且基於該部分奇偶校驗位元來執行糾錯。在一示例中,當第二電子裝置160成功糾正所有錯誤時,第二電子裝置160發送攜帶確認訊號(ACK)之無線訊號152以指示解碼成功。然而,當第二電子裝置160未能糾正所有錯誤時,第二電子裝置160發送攜帶否認訊號(NACK)之無線訊號152以指示解碼失敗。
在一些實施方式中,第一電子裝置110被配置成 檢測重發場景,並確定重發場景之原因。在一示例中,第一電子裝置110回應於編碼資料單元之冗餘版本之先前發送/重發來接收無線訊號152,並且檢測由無線訊號152攜帶之NACK。第一電子裝置110可確定第二電子裝置160未能對資料單元進行解碼(稱為資料解碼失敗場景),且需要重發。
在另一示例中,第一電子裝置110接收在發送期間被破壞之無線訊號152。第一電子裝置110識別被損壞之無線訊號152攜帶回饋資訊,但未能確定被損壞之無線訊號152是否攜帶ACK或NACK。第一電子裝置110確定確認失敗場景,並且需要重發。
在另一示例中,第一電子裝置110未接收回應於第一發送151之、攜帶ACK或NACK之無線訊號152。例如,第一電子裝置110是gNB,並且第一發送151包括具有編碼資料單元之初始冗餘版本之控制資訊(例如,下行鏈路控制資訊)。該控制資訊指示第一發送151向第二電子裝置160運送資料。第二電子裝置160未能對控制資訊進行解碼,並且未識別第一發送151攜帶之目的地為第二電子裝置160之資料。因此,第二電子裝置160未回應第一發送151。在該示例中,當第一電子裝置110未接收到回應於第一發送151之任何回請訊號時,第一電子裝置110檢測到控制解碼失敗場景,並且需要重發。
在另一示例中,第一電子裝置110檢測到可能導致接收失敗之佔先場景(pre-emption scenario),並且需要重發。在一示例中,第一電子裝置110是gNB,並且需要將資訊 發送至安裝在車輛上之電子裝置(未示出),並且針對車輛上之電子裝置之發送被分類為超可靠且低延遲(URLLC)發送。第一電子裝置110然後重寫第一發送151中之一些無線電資源所攜帶之資訊以確保URLLC發送。因此,第一電子裝置110檢測可能導致接收失敗之佔先場景,並且需要重發。
依據本發明之一方面,第一電子裝置110基於重發原因選擇冗餘版本,並且依據所選冗餘版本進行第二發送153。
在一示例中,當第一電子裝置110檢測到資料解碼失敗場景時,第一電子裝置110選擇冗餘版本RV3。當第一電子裝置110檢測到確認失敗場景時,第一電子裝置110選擇冗餘版本RV0-RV2中之一個。當第一電子裝置110檢測到控制解碼失敗場景時,第一電子裝置110選擇冗餘版本RV4。當第一電子裝置110檢測到佔先場景時,第一電子裝置110選擇冗餘版本RV4。
應注意到,在一些實施方式中,第二電子裝置160檢測重發場景,確定重發原因並相應地選擇冗餘版本。第二電子裝置160可以向第一電子裝置110發送指示所選冗餘版本之訊號。因此,第一電子裝置110可以依據所選冗餘版本來執行重發。
在第1圖之示例中,第一電子裝置110發送資料單元,並且第二電子裝置160接收資料單元。應注意到,第二電子裝置160可以被配置成發送資料單元,並且第一電子裝置110可以被配置成在該示例中以相同或相似方式接收資料單元。
具體而言,在第1圖之示例中,第一電子裝置110包括耦接在一起之第一收發器113和第一基帶處理電路120。第一電子裝置110包括其它合適之元件,例如處理器111、記憶體112等。在第1圖之示例中,這些元件透過匯流排架構耦接在一起。應注意到,可以使用其它合適之互連技術。
第二電子裝置160包括耦接在一起之第二收發器163和第二基帶處理電路170。第二電子裝置160包括其它合適之元件,例如處理器161、記憶體162等。在第1圖之示例中,這些元件透過匯流排架構耦接在一起。應注意到,可以使用其它合適之互連技術。
而且,在該示例中,第一基帶處理電路120包括耦接在一起之發送處理電路130、接收處理電路145以及控制電路140。控制電路140包括混合RV控制模組142,該混合RV控制模組被配置成,檢測重發場景,確定重發原因,並在用於重發之混合冗餘設計中選擇一個冗餘版本。
第二基帶處理電路170包括耦接在一起之接收處理電路180、發送處理電路195以及控制電路190。
第一收發器113被配置成接收和發送無線訊號。在一示例中,第一收發器113包括接收電路RX 116和發送電路TX 115。接收電路RX 116被配置成響應於天線114捕獲之電磁波而生成電訊號,並處理該電訊號以從該電訊號提取數位採樣。例如,接收電路RX 116可以濾波、放大、下變頻、以及數位化電訊號以生成數位採樣。接收電路RX 116可以將數 位採樣提供給第一基帶處理電路120以供進一步處理。
在一示例中,發送電路TX 115被配置成從第一基帶處理電路120接收數位流(例如,輸出採樣),處理該數位流以生成射頻(RF)訊號,並使天線114在空中發射電磁波以運送數字流。在一示例中,發送電路TX 115可以將數位流轉換成類比訊號,並且將類比訊號放大、濾波以及上變頻以生成RF訊號。
在一些實施方式中,發送處理電路130被配置成接收傳輸塊(例如,資料包),並且生成與傳輸塊對應之數位流。在一示例中,處理器111執行軟體指令以形成協定堆疊之上層(例如,資料連結層、網路層、傳輸層、應用層等),並且處理器111在協議堆疊之後生成傳輸塊。在一示例中,協議堆疊上層之底部是資料連結層,資料連結層輸出傳輸塊,並且處理器111將傳輸塊提供給第一基帶處理電路120。在一示例中,第一基帶處理電路120形成協定堆疊之實體層。發送處理電路130接收傳輸塊並處理傳輸塊以生成數位流,並將數位流提供給發送電路TX 115以供發送。
接收處理電路145被配置成從接收電路116接收數位採樣並處理所接收之數位採樣。
在一示例中,發送處理電路130將傳輸塊分割成複數個碼塊。發送處理電路130然後依據適當之編碼和調製方案來處理碼塊。例如,碼塊可以例如利用合適之通道編碼技術來編碼,例如,錯誤檢測編碼技術、速率匹配編碼技術、低密度奇偶校驗(LDPC)編碼技術、極化編碼技術等。經處理之 碼塊被適當地調製和多工以生成數位流。例如,碼塊可以利用合適之調製技術來調製,如正交相移鍵控(QPSK)、正交幅度調製(QAM)、16QAM、64QAM、256QAM,並且可以利用合適之多工技術進行多工,如頻分多工(FDM)、時分多工(TDM)、FDM和TDM之組合等等。
另外,在第1圖之示例中,發送處理電路130被配置成基於來自控制電路140之控制訊號來生成數位流。在一示例中,將碼塊編碼並將經編碼之碼塊例如在形成在記憶體112中之循環緩衝區中加以緩衝。經編碼之碼塊依據混合冗餘版本設計(如第2圖所示之混合冗餘版本設計)形成複數個冗餘版本。控制電路140可以確定一個冗餘版本,並將該冗餘版本提供給發送處理電路130。然後,發送處理電路130可以基於該冗餘版本來生成數位流。
具體來說,在一示例中,在發送編碼塊之冗餘版本之後,控制電路140監視接收處理電路145針對響應於該發送之確認訊號和/或否定訊號。當控制電路140檢測到NACK時,控制電路140檢測到資料解碼失敗場景,並相應地選擇冗餘版本。當控制電路140檢測到回饋訊號但不確信該回饋訊號是否攜帶ACK或NACK時,控制電路140檢測到確認失敗場景,並相應地選擇冗餘版本。當控制電路140未檢測到回應於該發送之任何回饋訊號時,控制電路140檢測到控制解碼失敗場景,並相應地選擇冗餘版本。控制電路140可以將控制訊號提供給發送處理電路130,使得發送處理電路130可以基於所選冗餘版本從循環緩衝區中選擇編碼塊之一部分,並且處理所 選部分以供下一次發送。
類似地,第二收發器163被配置成接收和發送無線訊號。在一示例中,第二收發器163包括接收電路RX 166和發送電路TX 165。接收電路RX 166被配置成響應於天線164捕獲之電磁波而生成電訊號,並處理該電訊號以從該電訊號提取數位採樣。例如,接收電路RX 166可以將電訊號濾波、放大、下變頻以及數位化,以生成數位採樣。接收電路RX 166可以將數位採樣提供給第二基帶處理電路170以供進一步處理。
在一示例中,發送電路TX 165被配置成從第二基帶處理電路170接收數位流(例如,輸出採樣),處理該數位流以生成射頻(RF)訊號,並使天線164在空中發射電磁波以運送數字流。在一示例中,發送電路TX 165可以將數位流轉換成類比訊號,並且將類比訊號放大、濾波以及上變頻,以生成RF訊號。
在第1圖之示例中,第二基帶處理電路170被配置成,接收並處理從接收電路RX 166接收之數位採樣並將數位流提供給發送電路TX 165。在一實施方式中,在第二基帶處理電路170中,接收處理電路180被配置成接收數位採樣,處理該數位採樣以生成解碼資料單元,並將該解碼資料單元提供給處理器161以供進一步處理。在一示例中,處理器161執行軟體指令以形成協定堆疊之上層,並且處理器161可以在協議堆疊之後處理解碼之資料單元。在一示例中,第二基帶處理電路170形成協定堆疊之實體層,由處理器161形成之上層之底部是資料連結層。實體層可以以傳輸塊之形式輸出資料單元並將傳輸塊提供給資料連結層以供進一步處理。
在一實施方式中,接收處理電路180接收初始發送之第一數位採樣,解多工並解調制第一數字採樣以生成第一接收碼塊,並且解碼第一接收碼塊。在一示例中,當碼塊被成功接收時,第一個接收碼塊被無誤地解碼,接著第二電子裝置160發送ACK以通知第一電子裝置110。然而,當碼塊被錯誤解碼時,第二電子裝置160發送NACK以指示接收錯誤。
應注意到,第一基帶處理電路120和第二基帶處理電路170可以分別利用各種技術來實現。在一示例中,基帶處理電路被實現為積體電路。在另一示例中,基帶處理電路被實現為執行軟體指令之一個或更複數個處理器。
還應注意到,雖然在第1圖之實施例中使用了每裝置之單個天線,但通訊系統100可以被適當地修改成使用多輸入多輸出(MIMO)天線技術。
第3圖示出了依據本發明實施方式之示例性基帶處理電路320之框圖。在一示例中,基帶處理電路320被用在第一電子裝置110中之第一基帶處理電路120之位置上。
如第3圖所示,基帶處理電路320包括耦接在一起之發送處理電路330和控制電路340。發送處理電路330包括耦接在一起之傳輸塊解多工器(DEMUX)331、碼塊編碼器332、低密度奇偶校驗(LDPC)編碼器333、循環緩衝模組334、映射器335以及調製器336。控制電路340包括用於配置和控制基帶處理電路320之操作之各種控制模組。在第3圖之實施 例中,控制電路340包括打孔模式控制器341、混合RV控制器342等。
傳輸塊DEMUX 331被配置成接收資料分組之傳輸塊,對傳輸塊進行編碼用於傳輸塊級錯誤檢測,並對編碼傳輸塊進行分割以輸出複數個碼塊。在一示例中,傳輸塊DEMUX 331被配置成基於傳輸塊來計算循環冗餘校驗(CRC)位元,並且將CRC位元添加到傳輸塊中以生成編碼傳輸塊。而且,傳輸塊DEMUX 331被配置成將編碼傳輸塊分割成複數個碼塊。在一示例中,所述複數個碼塊分別由碼塊編碼器332、LDPC編碼器333、循環緩衝模組334以及映射器335進行處理。
應注意到,在另一示例中,碼塊編碼器332、LDPC編碼器333、循環緩衝模組334以及映射器335形成碼塊處理路徑。基帶處理電路320包括被配置成並行處理所述複數個碼塊之複數個碼塊處理路徑。然後,調製器336可以多工來自複數個碼塊處理路徑之輸出。
在一示例中,碼塊編碼器332被配置成接收碼塊,編碼用於碼塊級錯誤檢測之碼塊以生成CRC碼塊。在一示例中,碼塊編碼器332被配置成基於碼塊來計算循環冗餘校驗(CRC)位元,並且將CRC位元添加到碼塊中以生成CRC碼塊。在一示例中,CRC碼塊中之位元被稱為資訊位元。
LDPC編碼器333被配置成利用LDPC碼對CRC碼塊進行操作以啟用糾錯。在一示例中,LDPC碼由包括組元0和1之奇偶校驗矩陣定義。在一示例中,LDPC碼是包括M列和N行之M×N矩陣,其中M和N是正整數。LDPC編碼器333接收具有位元長度K=N-M之資訊位元(編碼塊),並且基於LDPC碼對資訊位元進行編碼以生成具有位元長度N之碼字(編碼資訊位元)。在一示例中,碼字中之前K個位元是資訊位元,而其餘位元是奇偶校驗位元。
依據本發明之一方面,LDPC碼是作為原型LDPC碼之子類之准循環LDPC(QC-LDPC)碼。QC-LDPC碼可以由基礎矩陣(範本)和一個或複數個移位係數表(shift-coefficient table)構成。在一示例中,基礎矩陣是相對較小之二元值矩陣。在基礎矩陣之一位置處之二元值“1”表示可以在形成LDPC碼之位置處構造准循環(QC)矩陣,而在基礎矩陣之一位置處之二元值“0”指示可以在形成LDPC碼之位置處構造零值矩陣。移位係數表包括基礎矩陣中之用於構造QC矩陣之位置之行移位值。例如,如果移位係數表包括針對基礎矩陣中之一位置之“0”,那麼針對該位置之QC矩陣可以透過在單位矩陣中將行循環移位“0”行來構造。類似地,如果移位係數表包括針對基礎矩陣中之一位置之“2”,那麼針對該位置之QC矩陣可以透過在單位矩陣中將行循環移位“2”行來構造。
QC矩陣之大小可以依據資訊位元之長度進行調節。QC矩陣之大小被稱為提升因數。
循環緩衝模組334被配置成將碼字緩衝在循環緩衝區中,並且基於冗餘版本輸出所緩衝之碼字之選定部分。在一示例中,循環緩衝區形成在諸如記憶體112之記憶體中。在一示例中,分配記憶體112中之記憶體空間以形成循環緩衝區。在一些示例中,循環緩衝區被稱為虛擬循環緩衝區。
在一些實施方式中,碼字被打孔,並且經打孔碼字被緩衝在循環緩衝區中。在一示例中,兩列資訊位元值在緩衝之前被打孔。資訊位元之打孔可以提供性能優勢。
符號之映射器335依據合適之調製方案將碼塊之所選部分(對應於所選冗餘版本)映射至資料符號。接著,調製器336對該資料符號執行調製並生成輸出採樣。
控制電路340可以將控制訊號提供給發送處理電路330。例如,控制電路340向循環緩衝區模組334提供控制訊號,以基於冗餘版本來選擇所緩衝碼字之一部分。
在一示例中,控制電路340接收從接收訊號提取之冗餘版本。在另一示例中,控制電路340檢測重發場景,確定重發原因,並相應地選擇冗餘版本。
應注意到,基帶處理電路320可以利用各種技術來實現。在一示例中,基帶處理電路320被實現為積體電路。在另一實施例中,基帶處理電路320被實現為執行軟體指令之一個或更複數個處理器。
第4圖示出了依據本發明實施方式之示例性基帶處理電路470之框圖。在一實施例中,基帶處理電路470被用在第二電子裝置160中之第二基帶處理電路170之位置上。
如第4圖所示,基帶處理電路470包括耦接在一起之接收處理電路480、發送處理電路495以及控制電路490。如第4圖所示,接收處理電路480還包括耦接在一起之解調制器481、解映射器482、解碼器484。控制電路490包括ACK/NACK生成器492。
在一實施方式中,基帶處理電路470接收對應於碼塊之冗餘版本之初始發送之第一數位採樣,並且處理第一數位採樣以生成第一解碼碼塊。例如,解調制器481被配置成接收第一數位採樣,對第一數位採樣執行解調制以在每個符號週期期間生成資料符號。解映射器482在每個符號週期期間分離用於子載波之資料符號,並分別確定用於該碼塊之資料符號,並將與該碼塊相對應之資料符號提供給解碼器484。
解碼器484處理針對該碼塊之資料符號以解碼該碼塊。例如,解碼器484可以對所接收資料符號執行統計計算(如對數似然比計算),並且在一示例中基於該統計計算來對碼塊進行解碼。解碼器484還可以例如基於碼塊級之錯誤檢測來檢查碼塊之解碼是否成功。
在第4圖之實施例中,錯誤檢測結果被提供給ACK/NACK生成器492以生成ACK或NACK。發送處理電路495可以生成響應於ACK或NACK之數位採樣。
此外,解碼器484被配置成組合來自相同或不同冗餘版本之複數個發送之所接收資料符號,並且基於所組合資料符號對碼塊進行解碼。
應注意到,基帶處理電路470可以利用各種技術來實現。在一示例中,基帶處理電路470被實現為積體電路。在另一示例中,基帶處理電路470被實現為執行軟體指令之一個或更複數個處理器。
第5圖示出了依據本發明實施方式之進程500之流程圖。在一示例中,進程500由電子裝置執行,例如第1圖 之示例中之第一電子裝置110。該進程在步驟S501開始並且進行至步驟S510。
在步驟S510,基於LDPC碼對碼塊進行編碼以生成碼字。在第1圖之示例中,傳輸塊被編碼以添加CRC位元。經編碼之傳輸塊被分割成複數個碼塊。針對每個碼塊,第一電子裝置110在碼塊中添加CRC位元以生成CRC碼塊。CRC碼塊中之位元被稱為資訊位元。基於LDPC碼對CRC碼塊進行編碼以生成碼字。該碼字包括資訊位元和奇偶校驗位元。
在步驟S520,將該碼字打孔。在一示例中,兩列資訊位元被打孔以提高碼率。
在步驟5530,緩衝經打孔碼字。在一示例中,經打孔碼字被緩衝在循環緩衝區中。經打孔碼字被配置成,依據混合冗餘版本設計形成複數個冗餘版本,例如第2圖所示之混合冗餘版本設計。
在步驟S540,選擇一個冗餘版本。針對初始發送,選擇初始冗餘版本,例如RV0。
在步驟S550,發送所選冗餘版本。
在步驟S560,第一電子裝置110確定是否需要重發。如果需要重發,則該進程進行至步驟S570;否則,該進程進行至步驟S599並終止。
在步驟S570,確定重發原因(重發場景),並且進程返回至步驟S540,以基於該重發場景來選擇冗餘版本。
第6圖示出了依據本發明實施方式之進程600之流程圖。在一示例中,進程600由電子裝置執行,例如第1圖 之示例中之第二電子裝置160。該進程在步驟S601開始並且進行至步驟S610。
在步驟S610,接收發送用於碼塊之冗餘版本之無線訊號。
在步驟S620,處理該無線訊號,並且將碼塊解碼。
在步驟S630,電子裝置檢測碼塊是否被成功解碼。在一示例中,該碼塊包括CRC位元,並且電子裝置基於CRC位元來檢測錯誤。如果檢測到錯誤,則該進程進行至步驟S640;否則,該進程進行至步驟S670。
在步驟S640,發送否認訊號。
在步驟S650,接收重發用於該碼塊之另一冗餘版本之無線訊號。
在步驟S660,結合先前發送和重發以形成重發。基於所組合發送來解碼該碼塊。接著,該進程返回至步驟S630。
在步驟S670,發送確認訊號,接著進程進行至步驟S699並終止。
當按硬體實現本發明時,該硬體可以包括分立元件、積體電路、專用積體電路(ASIC)等中之一個或複數個。
雖然已經結合本發明之作為示例提出之具體實施方式對本發明之各個方面進行了描述,但可以實施針對這些實施例之另選例、修改例和改變例。因此,本文所闡述之實施方式旨在例示而非限制。在不脫離下面闡述之申請專利範圍之範圍情況下,存在各種執行之改變。
200‧‧‧圖
210‧‧‧編碼塊
220‧‧‧循環緩衝區
211‧‧‧碼塊
212‧‧‧奇偶校驗位元
215‧‧‧打孔位元
217‧‧‧剩餘位元
221、222、223、231、233‧‧‧開始位置

Claims (10)

  1. 一種用於控制無線訊號發送之裝置,該裝置包括:發送電路,配置該發送電路以發送無線訊號;以及處理電路,配置該處理電路執行下列操作:利用被配置用於增量冗餘之代碼對資訊位元組進行編碼,以生成包括所述資訊位元和奇偶校驗位元之碼字;在循環緩衝區中緩衝所述碼字;基於冗餘版本,確定所述循環緩衝區中之開始位置,其中,所述冗餘版本是基於與所述資訊位元組相關聯之先前發送之場景評估,從複數個冗餘版本中選擇出來的,其中,所述場景包含資料解碼失敗場景、控制解碼失敗場景、確認失敗場景、佔先場景;以及經由所述發送電路從所述開始位置發送所述碼字之選定部分。
  2. 如申請專利範圍第1項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:從所述碼字中對一部分所述資訊位元進行打孔;以及在所述循環緩衝區中緩衝經打孔之所述碼字。
  3. 如申請專利範圍第1項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:利用被配置用於增量冗餘之低密度奇偶校驗(LDPC)碼對所述資訊位元組進行編碼。
  4. 如申請專利範圍第1項所述之用於控制無線訊號發送之裝置,所述裝置還包括: 接收電路,該接收電路被配置成接收由另一裝置選擇之所述冗餘版本。
  5. 如申請專利範圍第1項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:基於指示追加合併方案之所述冗餘版本、基於指示從最後發送延續之所述冗餘版本、基於對所述循環緩衝區中位置之冗餘版本之預定義關係、或者基於所述資訊位元之大小和所述碼字之大小中之至少一個以及與所選擇之冗餘版本相關聯之預定義比率,確定所述開始位置。
  6. 如申請專利範圍第5項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:確定作為與所選擇之冗餘版本相關聯之預定固定值之所述開始位置。
  7. 如申請專利範圍第3項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:基於與所選擇之冗餘版本相關聯之預定義整數以及用於構造所述低密度奇偶校驗碼之提升因數,確定所述開始位置。
  8. 如申請專利範圍第1項所述之用於控制無線訊號發送之裝置,其中,所述處理電路被配置成:確定控制通道解碼場景;以及基於所述控制通道解碼場景來選擇所述冗餘版本。
  9. 一種通訊方法,用於控制無線訊號發送,該方法包括以下步驟:透過裝置之處理電路,利用被配置用於增量冗餘之代碼對 資訊位元組進行編碼,以生成包括所述資訊位元和奇偶校驗位元之碼字;在循環緩衝區中緩衝所述碼字;基於冗餘版本,確定所述循環緩衝區中之開始位置,其中,所述冗餘版本是基於與所述資訊位元組相關聯之先前發送之場景評估,從複數個冗餘版本中選擇出來的,其中,所述場景包含資料解碼失敗場景、控制解碼失敗場景、確認失敗場景、佔先場景;以及經由所述裝置之發送電路,從所述開始位置發送所述碼字之選定部分。
  10. 如申請專利範圍第9項所述之通訊方法,其中,在所述循環緩衝區中緩衝所述碼字之步驟還包括以下步驟:從所述碼字中對一部分所述資訊位元進行打孔;以及在所述循環緩衝區中緩衝經打孔之所述碼字。
TW107104238A 2017-02-06 2018-02-05 通訊方法和裝置 TWI714824B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762455057P 2017-02-06 2017-02-06
US62/455,057 2017-02-06

Publications (2)

Publication Number Publication Date
TW201836307A TW201836307A (zh) 2018-10-01
TWI714824B true TWI714824B (zh) 2021-01-01

Family

ID=63038370

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107104238A TWI714824B (zh) 2017-02-06 2018-02-05 通訊方法和裝置

Country Status (5)

Country Link
US (2) US10601544B2 (zh)
EP (1) EP3566351B1 (zh)
CN (1) CN108886432B (zh)
TW (1) TWI714824B (zh)
WO (1) WO2018141293A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019165269A (ja) * 2016-07-28 2019-09-26 シャープ株式会社 基地局装置、端末装置および通信方法
US10601544B2 (en) * 2017-02-06 2020-03-24 Mediatek Inc. Method and apparatus for communication
WO2018174569A1 (en) * 2017-03-22 2018-09-27 Samsung Electronics Co., Ltd. Apparatus and method of transmission using harq in communication or broadcasting system
US11258536B2 (en) * 2017-08-10 2022-02-22 Samsung Electronics Co., Ltd. Method and apparatus for encoding/decoding channel in communication or broadcasting system
AU2017426621B2 (en) * 2017-08-10 2021-09-23 Nokia Technologies Oy Method and apparatus
WO2019095362A1 (en) * 2017-11-20 2019-05-23 Qualcomm Incorporated Techniques and apparatuses for hybrid automatic repeat request design of polar codes for ultra-reliable low latency communications
ES2923511T3 (es) * 2018-08-24 2022-09-28 Ericsson Telefon Ab L M Mejoras a la coincidencia limitada de tasas de memoria intermedia
WO2021253158A1 (en) * 2020-06-15 2021-12-23 Zte Corporation Wireless data transmissions using parity blocks
US11909533B2 (en) 2022-01-07 2024-02-20 Qualcomm Incorporated Reporting redundancy version with feedback information

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101183875A (zh) * 2007-12-07 2008-05-21 中兴通讯股份有限公司 一种Turbo码的有限长度循环缓存的速率匹配方法
CN101188428A (zh) * 2007-12-10 2008-05-28 中兴通讯股份有限公司 一种ldpc码的有限长度循环缓存的速率匹配方法
US20090100309A1 (en) * 2007-10-12 2009-04-16 Industrial Technology Research Institute Methods and devices for encoding data in communication systems
WO2009053846A2 (en) * 2007-07-30 2009-04-30 Marvell Israel (Misl) Ltd. Rate matching for a wireless communications system
WO2009057922A1 (en) * 2007-10-29 2009-05-07 Lg Electronics Inc. Method of data transmission using harq
CN101889398A (zh) * 2007-12-06 2010-11-17 三星电子株式会社 在使用低密度奇偶校验码的通信系统中编码和解码信道的方法和装置
TW201251368A (en) * 2011-05-09 2012-12-16 Sony Corp Encoder and encoding method providing incremental redundancy
US8527832B2 (en) * 2009-12-09 2013-09-03 Commissariat A L'energie Atomique Et Aux Energies Alternatives LDPC coding process with incremental redundancy
US20140050148A1 (en) * 2009-09-29 2014-02-20 Apple Inc. Methods and Apparatus for Error Correction for Coordinated Wireless Base Stations
US20150341146A1 (en) * 2012-02-25 2015-11-26 Telefonaktiebolaget L M Ericsson (Publ) Hybrid automatic repeat request with feedback dependent bit selection

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101153875B (zh) 2006-09-27 2011-11-30 勤立生物科技股份有限公司 用于检测血液样本总胆固醇的感测件
US8416794B2 (en) * 2007-06-13 2013-04-09 Lg Electronics Inc. Method for sub-packet generation with adaptive bit index
US7890834B2 (en) * 2007-06-20 2011-02-15 Motorola Mobility, Inc. Apparatus comprising a circular buffer and method for assigning redundancy versions to a circular buffer
US8555148B2 (en) * 2007-09-18 2013-10-08 Samsung Electronics Co., Ltd. Methods and apparatus to generate multiple CRCs
KR20090043414A (ko) * 2007-10-29 2009-05-06 엘지전자 주식회사 Harq를 이용한 데이터 전송방법
US9071402B2 (en) * 2008-03-24 2015-06-30 Telefonaktiebolaget L M Ericsson (Publ) Selection of retransmission settings for HARQ in WCDMA and LTE networks
US8787384B2 (en) * 2008-05-05 2014-07-22 Qualcomm Incorporated Pre-emptive acknowledgement for data transmission in a communication system
US20090276675A1 (en) * 2008-05-05 2009-11-05 Jussi Ojala Signaling of redundancy version and new data indication
CN101867443B (zh) * 2009-04-14 2015-05-20 中兴通讯股份有限公司 速率匹配方法和装置
TW201519596A (zh) * 2013-07-11 2015-05-16 Interdigital Patent Holdings 智慧HARQ WiFi系統及方法
CN108173621B (zh) * 2016-12-07 2022-06-14 华为技术有限公司 数据传输的方法、发送设备、接收设备和通信系统
US10601544B2 (en) * 2017-02-06 2020-03-24 Mediatek Inc. Method and apparatus for communication

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009053846A2 (en) * 2007-07-30 2009-04-30 Marvell Israel (Misl) Ltd. Rate matching for a wireless communications system
US20090100309A1 (en) * 2007-10-12 2009-04-16 Industrial Technology Research Institute Methods and devices for encoding data in communication systems
WO2009057922A1 (en) * 2007-10-29 2009-05-07 Lg Electronics Inc. Method of data transmission using harq
CN101889398A (zh) * 2007-12-06 2010-11-17 三星电子株式会社 在使用低密度奇偶校验码的通信系统中编码和解码信道的方法和装置
CN101183875A (zh) * 2007-12-07 2008-05-21 中兴通讯股份有限公司 一种Turbo码的有限长度循环缓存的速率匹配方法
CN101188428A (zh) * 2007-12-10 2008-05-28 中兴通讯股份有限公司 一种ldpc码的有限长度循环缓存的速率匹配方法
US20140050148A1 (en) * 2009-09-29 2014-02-20 Apple Inc. Methods and Apparatus for Error Correction for Coordinated Wireless Base Stations
US8527832B2 (en) * 2009-12-09 2013-09-03 Commissariat A L'energie Atomique Et Aux Energies Alternatives LDPC coding process with incremental redundancy
TW201251368A (en) * 2011-05-09 2012-12-16 Sony Corp Encoder and encoding method providing incremental redundancy
US20150341146A1 (en) * 2012-02-25 2015-11-26 Telefonaktiebolaget L M Ericsson (Publ) Hybrid automatic repeat request with feedback dependent bit selection

Also Published As

Publication number Publication date
US20180227077A1 (en) 2018-08-09
CN108886432A (zh) 2018-11-23
TW201836307A (zh) 2018-10-01
US10601544B2 (en) 2020-03-24
EP3566351B1 (en) 2024-04-03
WO2018141293A1 (en) 2018-08-09
CN108886432B (zh) 2021-05-25
EP3566351A1 (en) 2019-11-13
EP3566351A4 (en) 2020-04-08
US11296821B2 (en) 2022-04-05
US20200204295A1 (en) 2020-06-25

Similar Documents

Publication Publication Date Title
TWI714824B (zh) 通訊方法和裝置
US20190132087A1 (en) Method and apparatus for data transmission
JP4648302B2 (ja) 効果的な自動反復要求の方法および装置
US11664934B2 (en) Adaptive transmission method for satellite communication, apparatus, and system
US10972228B2 (en) Base station device, user equipment, wireless communication system, and communication method
TWI691173B (zh) 通訊用錯誤更正編碼方法和裝置
CN109792254A (zh) 与harq相结合的基于原型图的低密度奇偶校验(ldpc)编码
US20200358557A1 (en) Method and apparatus for data transmission in wireless communication system
US11044047B2 (en) Method and apparatus for using at least one redundancy version for transmission of a data unit
US8195999B2 (en) Apparatus and method for supporting hybrid automatic repeat request in wireless communication system
EP3895351B1 (en) New radio code block transmission based on dci extension
WO2020224532A1 (zh) 一种重传数据的发送方法、接收方法及装置
CN113491091B (zh) 通信设备及方法、信息处理设备、其控制方法和存储介质
US20230327800A1 (en) Information processing device and decoding method
US20230208555A1 (en) Permutated extension and shortened low density parity check codes for hybrid automatic repeat request
US20230327801A1 (en) Information processing device and information processing method
WO2023206068A1 (en) Method and apparatus for network coding-based harq in multiple mimo layers