TWI582751B - 避免發送未改變區域至顯示器之技術 - Google Patents

避免發送未改變區域至顯示器之技術 Download PDF

Info

Publication number
TWI582751B
TWI582751B TW104103898A TW104103898A TWI582751B TW I582751 B TWI582751 B TW I582751B TW 104103898 A TW104103898 A TW 104103898A TW 104103898 A TW104103898 A TW 104103898A TW I582751 B TWI582751 B TW I582751B
Authority
TW
Taiwan
Prior art keywords
cache
hashes
tile
tiles
processor
Prior art date
Application number
TW104103898A
Other languages
English (en)
Other versions
TW201537555A (zh
Inventor
穆勒 托瑪斯G 亞肯尼
Original Assignee
英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾公司 filed Critical 英特爾公司
Publication of TW201537555A publication Critical patent/TW201537555A/zh
Application granted granted Critical
Publication of TWI582751B publication Critical patent/TWI582751B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/005General purpose rendering architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2210/00Indexing scheme for image generation or computer graphics
    • G06T2210/08Bandwidth reduction

Description

避免發送未改變區域至顯示器之技術
本發明係有關於圖形處理。
圖形系統及其圖形處理器理想上地須儘可能地減少電力的使用。於該擴充顯示埠規格(eDP)版本1.0/1.5中,可授權螢幕顯示之部分更新。表示若部分螢幕尚未自一個圖框改變成另一個,則部分無需發送至該顯示器。其它標準及作業系統(例如,於行動裝置上)可具有類似特徵。此等型別之技術減少了用以轉移至顯示器的頻寬,因而也減低了功耗。問題在於可能不容易哪些區域為常數或由一框至次一框未改變。雖然某些型別系統中有些技術可達成此項目的,但於其它型別系統稱作後排序(sort last)中,目前並無此種技術。
排序係指將基元排序至該螢幕因而可擷取及探勘相似度。該等基元可為表示欲顯示物體之部分的三角形或四邊形。此種排序可於習知圖形管線期間出現在許多不同位置。於後排序中,在該等基元光柵化成像素、樣本或像素片段之後出現排序。
依據本發明之一實施例,係特地提出一種方法, 該方法包含:使用一圖形處理器以將一圖框分割成多個拼貼塊(tiles);針對該等拼貼塊中之各者決定一雜湊;比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之相同的該等拼貼塊之雜湊;以及若該等雜湊為不相同,則只發送一拼貼塊至一顯示器。
10‧‧‧實體層介面
12‧‧‧來源顯示裝置
14‧‧‧匯集顯示裝置或面板
16‧‧‧顯示引擎
18‧‧‧來源實體層(PHY)
20‧‧‧匯集PHY
22‧‧‧面板電子裝置及像素螢幕
24‧‧‧主鏈路
26‧‧‧旁通道或輔助通道
28‧‧‧熱插拔檢測(HPD)
30‧‧‧直接3D 10管線
32‧‧‧輸入組合器階段
34‧‧‧頂點著色器階段
36‧‧‧幾何著色器
38‧‧‧串流輸出階段
40‧‧‧光柵化器
42‧‧‧記憶體
44‧‧‧排序
46‧‧‧像素著色器
50‧‧‧像素後端或輸出合併器階段
60‧‧‧圖形處理器
62‧‧‧紋理及片段處理單元
66‧‧‧記憶體分割
68‧‧‧紋理快取記憶體
70‧‧‧紋理解壓縮模組
72‧‧‧深度比較及摻混單元
74‧‧‧深度緩衝器快取記憶體
76‧‧‧深度緩衝器編解碼器
78、80、82、84‧‧‧動態隨機存取記憶體(DRAM)
86‧‧‧顏色緩衝器編解碼器
88‧‧‧顏色緩衝器快取記憶體
90‧‧‧順序
92-116‧‧‧方塊
700‧‧‧系統
702‧‧‧平台
705‧‧‧晶片組
710‧‧‧處理器
712‧‧‧記憶體
714‧‧‧儲存器
715‧‧‧圖形子系統
716‧‧‧應用程式、軟體應用程式
718‧‧‧無線電
720‧‧‧顯示器
721‧‧‧全球定位系統(GPS)
722‧‧‧使用者介面
723‧‧‧相機
730‧‧‧內容服務裝置
740‧‧‧內容傳遞裝置
750‧‧‧導航控制器
760‧‧‧網路
770‧‧‧作業系統
772‧‧‧處理器介面
780‧‧‧電池
790‧‧‧韌體
792‧‧‧韌體更新模組
800‧‧‧裝置
802‧‧‧機殼
804‧‧‧顯示器
806‧‧‧輸入/輸出(I/O)裝置
808‧‧‧天線
810‧‧‧螢幕
812‧‧‧導航特性件
若干實施例係就下列圖式描述:圖1為依據一個實施例一擴充顯示埠依從系統之描述;圖2為依據一個實施例一圖形管線之描述;圖3為依據一個實施例一顏色緩衝器系統之描述;圖4為針對一個實施例之流程圖;圖5為針對一個實施例一系統之描述;及圖6為一個實施例之前視平面圖。
較佳實施例之詳細說明
依據若干實施例,於一後排序架構中,決定一螢幕顯示之多個部分各自從一框至次一框為常數。於一個實施例中,一圖框可分割成稱作拼貼塊之部分,其可約束在一封閉區域內。於一個實施例中,該拼貼塊可為矩形,及於一個特定實施例中,其含有32x32像素。
針對各個拼貼塊,儲存一雜湊。一雜湊函式為對映任意長度之資料至定長資料之演算法。雜湊為由該雜湊函式回送之值。於一個實施例中,使用32x32像素之拼貼塊,該雜湊可為64-位元數目。
參考圖1,於根據擴充顯示埠(eDP)標準版本1.0/1.5(2008/2013)之一個實施例中,一實體層介面10包括一來源顯示裝置12,諸如單晶片系統(SOC)透過該介面與一匯集顯示裝置或面板14通訊。該來源顯示裝置12包括顯示引擎16及來源實體層或PHY 18。連結至該匯集顯示裝置係透過一介面,該介面包括含四個同步串流之一主鏈路24,用於一鏈路及裝置管理之一旁通道或輔助通道26,及包括插拔態及中斷要求的一熱插拔檢測(HPD)28。於若干實施例中,該匯集顯示裝置或面板14包括一匯集PHY 20及該面板電子電路及像素螢幕22。
參考圖2,依據一個實施例例示一直接3D 10管線30。直接3D可規劃管線以外之管線也可使用,諸如DirectX及OpenGL,述及兩個實施例。例如,本管線係設計用以產生圖形用於即時遊戲應用。該輸入組合器階段32係負責提取資料至該管線。該頂點著色器階段34藉執行諸如變換、剝皮及點亮等操作而處理該等頂點。該幾何著色器36處理整個基元,及甚至可產生新基元其朝管線下游發送。該串流輸出階段38在至光柵化器之路途中將基元資料自該管線串流化至該記憶體42。該資料可被串流出及/或發送至光柵化器40。串流化至該記憶體之資料可重新循環回該管線作為輸入資料,或自一中央處理單元(圖中未顯示)回讀。
該光柵化器階段負責剪輯基元,及決定哪些樣本係在被渲染的該基元內部,及該像素著色器46為此而被調用。於一後排序架構中,排序44出現在光柵化之後。該像 素後端或輸出合併器階段50組合各型輸出資料,諸如,像素著色器值、深度及模板資訊與該被渲染目標之內容及該等深度/模板緩衝器以產生最終管線結果。
於圖3中,一圖形處理器60可包括一光柵化管線包括一光柵化器40、一紋理及片段處理單元62、及一深度或Z比較及摻混單元72。於若干實施例中,此等單元各自可全部或部分地藉軟體或硬體具現。
該紋理及片段處理單元62係耦接至一紋理快取記憶體68。該紋理快取記憶體68轉而經由一紋理解壓縮模組70耦接至一記憶體分割66。如此,儲存於該紋理快取記憶體68之紋理資訊可在該記憶體分割與該紋理快取記憶體68間解壓縮。
該深度比較及摻混單元72係耦接至一深度(z)緩衝器快取記憶體74、一顏色(c)緩衝器快取記憶體88及一拼貼塊表快取記憶體74。該深度緩衝器快取記憶體74係透過該深度緩衝器編碼器/解碼器(編解碼器)76耦接至該記憶體分割66。同理,該顏色緩衝器快取記憶體88透過該顏色緩衝器編碼器/解碼器(編解碼器)86耦接至該記憶體分割66。該記憶體分割66可耦接至動態隨機存取記憶體(DRAM)78、80、82及84其可為系統記憶體部分。於若干實施例中,可使用統一快取記憶體其包括紋理快取記憶體、深度緩衝器快取記憶體及顏色緩衝器快取記憶體。
於若干實施例中,統一編解碼器可替代單元70、76、及86。各種組態以進一步細節描述於文章,於統一編 解碼器架構中浮點緩衝器壓縮,作者Strom等人,圖形硬體(2008)。
全部深度緩衝器存取通常通過該顏色緩衝器編解碼器以節省頻寬。例如針對一16x16拼貼塊,需要數個快取列以將該等顏色儲存於此一拼貼塊。累積至雜湊可以不同方式進行。
於一個實施例中,相對應於某個拼貼塊之快取列之顏色內容可累積成該拼貼塊的雜湊全部寫至該等快取列。如此表示即便後來可能被遮蔽的物體顏色將累積其內容至該快取記憶體。可完成此點原因在於在一後排序片段架構(也稱即刻渲染器)中,無從知曉何時該圖框針對某個拼貼塊完成渲染之故。寫至一快取列的值可累積成一相對應雜湊,該雜湊屬於該快取列所屬的一拼貼塊。
該雜湊也需被儲存。例如,針對具有32x32拼貼塊的一1920x1080顯示器,1920x1080/(32x32)*64位元等於16k位元組。因可儲存該目前雜湊及該前一雜湊兩者,故如此將記憶體使用加倍成32k位元組。此等雜湊可透過一快取記憶體存取,以及儲存於一晶片上記憶體。如此使得相當少量記憶體可被直接儲存於固定量快速記憶體(例如SRAM)或透過一甚至更小型快取記憶體存取。使用一快取記憶體乃最實際選項,原因在於可並列地處理數個渲染目標。
雜湊函式可為密碼雜湊函式(諸如SHA-1),或透過非線性表查詢,或透過檢查和函式,或透過其它方法完成。只要其極少產生碰撞,及理想上,若該輸入資料中之 一個位元改變,則所得雜湊中之許多位元皆被改變。
於一個實施例中,於渲染之後,檢查在該顏色緩衝器快取中的目前內容。當該圖框結束時,該快取內容可共同被刷新。針對該快取中之全部資料,該雜湊可如常累積,若非已經完成,及然後與自前一圖框之該等雜湊作比較。若該等雜湊為相同,則無需將該快取刷新回記憶體。避免刷新,節省了頻寬及減少了功耗。
此外,該雜湊也可以不同方式使用。假設發明人已經結束渲染至一渲染目標,標示為R,及針對該渲染目標之全部雜湊皆已計算。現在,假設正在渲染下個圖框,及R目前正在被渲染。替代清除該渲染目標,發明人可保有自該前一圖框之內容,而只將全部拼貼塊標記為清除。現在,當發明人渲染在該渲染目標中之一拼貼塊時,某些快取列須在某一點自該顏色快取逐出。若針對相對應於該等快取列之該拼貼塊的該目前圖框之該渲染目標之該雜湊係同前一圖框,則發明人只是跳過自該快取逐出該資料,原因在於其於該主記憶體為正確之故。因此該等相對應快取列可即刻用於其它資料。
在一圖框已結束渲染之後,該演算法可跑該影像之各個拼貼塊之雜湊,注視同一拼貼塊的目前雜湊及前一雜湊。若該等雜湊為相同,則該顏色內容無需被發送至該顯示器。於一擴充顯示埠依從系統(或於具有相似特性件之另一系統)中,一部分圖框更新可被發送至該顯示器。其雜湊為自一個圖框至另一圖框為常數的該等拼貼塊不被發送 至該顯示器。
此外,若該等表面經多重採樣,則在顏色被發送至顯示器之前通過一解析。於若干實施例中,但若該等雜湊為相同,則可避免使用頻寬及計算週期的通過該解析,及可進一步節省頻寬及計算週期。如此又轉而節省能源。
依據若干實施例,圖4顯示之用以具現一後排序架構具有選擇性發送拼貼塊給顯示器之一順序90可於軟體、韌體及/或硬體具現。於軟體及韌體實施例中,可藉儲存於一或多個非過渡電腦可讀取媒體諸如,磁性、光學或半導體儲存器的電腦執行指令具現。於一個實施例中,指令可儲存於記憶體42。
圖4顯示之順序90始於渲染一基元,如於方塊92指示。針對在該顏色快取中該等基元寫入的各個快取列,累積該新資料至屬於該快取列之該拼貼塊的相對應雜湊,如於方塊94指示。任何雜湊函式皆可用於此項目的。在菱形96之檢查決定是否為最末基元。若是,則跑過該快取的全部快取列,及比較其相對應拼貼塊的雜湊,如於方塊98指示。
若該拼貼塊的雜湊為相同(菱形100),則避免了相對應快取列自快取記憶體刷新回主記憶體,如於方塊114指示。
另一方面,若該拼貼塊的雜湊非為相同,則刷新回主記憶體,如於方塊108指示。
於任一種情況下,無論該等雜湊為相同與否,針 對該目前圖框之雜湊係比較針對該前一圖框之相對應雜湊,如於方塊102指示。此點係針對整個渲染目標、影像、或圖框緩衝器達成。若其為相同(菱形104)及此乃多重採樣抗鋸齒(MSAA)實施例,則也可避免通過解析,如於方塊106指示。然後該拼貼塊不被發送至顯示器,如於方塊110指示。若其非為相同(菱形104)及使用多重採樣抗鋸齒(MSAA),則此種情況也可使用通過解析,如於方塊112指示。然後,每個拼貼塊之顏色緩衝器被發送至顯示器,如於方塊116指示。
圖5例示一系統700之一實施例。於實施例中,系統700可為媒體系統,但系統700不限於此一情境。舉例言之,系統700可結合入個人電腦(PC)、膝上型電腦、超膝上型電腦、平板電腦、接觸板、可攜式電腦、手持式電腦、掌上型電腦、個人數位助理器(PDA)、小區式電話、小區式電話/PDA組合、電視、智慧型裝置(例如,智慧型電話、智慧型平板或智慧型電視)、行動網際網路裝置(MID)、傳訊裝置、資料通訊裝置等。
於實施例中,系統700包含耦接至一顯示器720之一平台702。平台702可自一內容裝置,諸如內容服務裝置730或內容傳遞裝置740或其它類似內容來源接收內容。包含一或多個導航特性件之一導航控制器750可用來與例如平台702及/或顯示器720互動。此等組件各自容後詳述。
於實施例中,平台702可包含晶片組705、處理器710、記憶體712、儲存器714、圖形子系統715、應用程式 716及/或無線電718之任一種組合。晶片組705可提供處理器710、記憶體712、儲存器714、圖形子系統715、應用程式716及/或無線電718間之交互通訊。舉例言之,晶片組705可包括能夠提供與儲存器714交互通訊之一儲存配接器(圖中未顯示)。
處理器710可具現為複雜指令集電腦(CISC)處理器或精簡指令集電腦(RISC)處理器、x86指令集可相容處理器、多核心、或任何其它微處理器或中央處理單元(CPU)。於實施例中,處理器710可包括雙核心處理器、雙核心行動處理器等。該處理器與記憶體712一起可具現圖4之順序。
記憶體712可具現為依電性記憶體,諸如但非僅限於,隨機存取記憶體(RAM)、動態隨機存取記憶體(DRAM)、或靜態RAM(SRAM)。
儲存器714可具現為非依電性儲存裝置,諸如但非僅限於磁碟驅動裝置、光碟驅動裝置、磁帶驅動裝置、內部儲存裝置、外接式儲存裝置、快閃記憶體、電池後備SDRAM(同步DRAM)、及/或網路可接取儲存裝置。於實施例中,儲存器714可包含技術以當包括例如多個硬碟驅動裝置時增加儲存效能,提升對有價值之數位媒體的保護。
圖形子系統715可執行影像諸如靜像或視訊之處理用於顯示。圖形子系統715可為例如圖形處理單元或視覺處理單元(VPU)。類比或數位介面可用以通訊式耦接圖形子系統715及顯示器720。舉例言之,該介面可為高畫質多媒體介面(HDMI)、顯示器埠、無線HDMI、及/或無線HD依從 性技術中之任一者。圖形子系統715可整合入處理器710或晶片組705。圖形子系統715可為通訊式耦接至晶片組705之一孤立卡片。
此處描述之圖形及/或視訊處理技術可於各種硬體架構具現。舉例言之,圖形及/或視訊功能可整合於一晶片組。另外,可使用分開的圖形及/或視訊處理器。至於又另一實施例,該等圖形及/或視訊功能可由一通用處理器,包括多核心處理器具現。於又一個實施例中,該等功能可於一消費性電子裝置具現。
無線電718可包括能夠使用多種合宜無線通訊技術發射及接收信號之一或多個無線電。此等技術可涉及橫跨一或多個無線網路通訊。無線網路之實施例包括,但非限制性,無線區域網路(WLAN)、無線個人區域網路(WPAN)、無線都會區域網路(WMAN)、小區式網路、及衛星網路。橫跨此等網路通訊中,無線電718可以任何版本根據一或多個適用標準操作。
於實施例中,顯示器720可包含任何電視型監視器或顯示器。顯示器720可包含例如電腦顯示器螢幕、觸控螢幕顯示、視訊監視器、電視狀裝置、及/或電視。顯示器720可為數位及/或類比。於實施例中,顯示器720可為全像顯示器。又,顯示器720可為接收視覺投影之一透明或不透明表面。此等投影可傳遞各種形式之資訊、影像、及/或物體。舉例言之,此等投影可為行動增強實境(MAR)應用程式之一視覺疊加。於一或多個軟體應用程式716之控制之 下,平台702可在顯示器720上顯示使用者介面722。
於實施例中,內容服務裝置730可藉任何國家、國際及/或獨立服務主持,及如此例如透過網際網路可存取平台702。內容服務裝置730可耦接至平台702及/或顯示器720。平台702及/或內容服務裝置730可耦接至一網路760以通訊(例如發送及/或接收)媒體資訊至及自網路760。內容傳遞裝置740也可耦接至平台702及/或顯示器720。
於實施例中,內容服務裝置730可包含有線電視盒、個人電腦、網路、電話、能夠傳遞數位資訊及/或內容之網際網路致動裝置或設施、及能夠透過網路760或直接地在內容提供者與平台702及顯示器720間單向或雙向通訊內容的任何其它類似裝置。須瞭解內容可透過網路760單向及/或雙向地至及自系統700中之組件中之任一者及一內容提供者通訊。內容之實施例可包括任何媒體資訊,包括例如視訊、音樂、醫療及遊戲資訊等。
內容服務裝置730接收內容,諸如有線電視節目,包括媒體資訊、數位資訊、及/或其它內容。內容提供者之實施例可包括任何有線或衛星電視或無線電或網際網路內容提供者。所提供之實例絕非意圖限制實施例。
於實施例中,平台702可自具有一或多個導航特性件之導航控制器750接收控制信號。控制器750之導航特性件例如可用以介接使用者介面722。於實施例中,導航控制器750可為一指標裝置,其可為一電腦硬體組件(特別人機介面裝置)其許可一使用者將空間(例如連續及多維)資料 輸入一電腦。許多系統諸如圖形使用者介面(GUI)、及電視及監視器允許該使用者使用實體手勢以控制及提供資料給該電腦或電視。
控制器750之導航特性件之移動可藉指標器、游標、調焦環、或顯示在顯示器上之其它視覺指示器而回響重複在一顯示器(例如顯示器720)上。舉例言之,於軟體應用程式716之控制之下,位在導航控制器750上之導航特性件例如可對映至顯示在使用者介面722上的虛擬導航特性件。於實施例中,控制器750可非一分開組件,反而係整合入平台702及/或顯示器720。但實施例絕非僅限於此處顯示的或描述的元件或情境。
於實施例中,驅動裝置(圖中未顯示)可包括在初始啟動之後,技術許可使用者當致動時,類似電視機藉觸摸一鈕而即時開關平台702。當該平台被「關閉」時,程式邏輯許可平台702串流化內容至媒體配接器或其它內容服務裝置730或內容傳遞裝置740。此外,晶片組705可包含例如支援5.1環繞音效音訊及/或高畫質7.1環繞音效音訊之硬體及/或軟體支援。驅動裝置可包括用於整合圖形平台之圖形驅動裝置。於實施例中,該圖形驅動裝置可包含一週邊組件互連(PCI)快速圖形卡。
於各種實施例中,系統700中顯示之組件中之任一者或多者可經整合。舉例言之,平台702及內容服務裝置730可經整合,平台702及內容傳遞裝置740可經整合,或平台702、內容服務裝置730及內容傳遞裝置740可經整合。於 各種實施例中,平台702及顯示器720可為一整合單元。例如,顯示器720及內容服務裝置730可經整合,或顯示器720及內容傳遞裝置740可經整合。此等實施例絕非限制其範圍。
於各種實施例中,系統700可具現為無線系統、有線系統、或兩者的組合。當具現為無線系統時,系統700可包括適用於透過無線分享媒體,諸如一或多個天線、發射器、接收器、收發器、放大器、濾波器、控制邏輯等通訊之組件及介面。無線分享媒體之一實施例可包括無線頻譜諸如RF頻譜等之一部分。當具現為有線系統時,系統700可包括適用於透過有線通訊媒體,諸如輸入/輸出(I/O)配接器、連結該I/O配接器與一相對應有線通訊媒體之實體連接器、網路介面卡(NIC)、碟片控制器、視訊控制器、音訊控制器等通訊之組件及介面。有線通訊媒體之實施例可包括導線、纜線、金屬引線、印刷電路板(PCB)、背板、開關組織結構、半導體材料、雙絞線、同軸纜線、光纖等。
平台702可建立一或多個邏輯或實體通道以通訊資訊。該資訊可包括媒體資訊及控制資訊。媒體資訊可指表示對一使用者有意義的內容之任何資料。內容之實施例可包括例如,得自語音對話之資料、視訊會議、串流化視訊、電子郵件(「email」)訊息、語音郵件訊息、文數符號、圖形、影像、視訊、文字等。得自語音對話之資料例如可為口語資訊、無聲週期、背景雜訊、舒適噪音、語調等。控制資訊可指表示對一自動化系統有意義的命令、指令或 控制字眼之任何資料。舉例言之,控制資訊可用以經由一系統路徑安排媒體資訊,或指示一節點以一預定方式處理該媒體資訊。但實施例絕非限於圖5中顯示的或描述的元件或情境。
如前文描述,系統700可以各種實體風格或形狀因數實施。圖6例示其中可具體實施系統700之小型形狀因數裝置800。於實施例中,例如裝置800可具現為具有無線能力之一行動計算裝置。一行動計算裝置可指具有處理系統及行動電源或電源供應器諸如一或多個電池之任何裝置。
如前文描述,一行動計算裝置之實施例可包括一個人電腦、膝上型電腦、超膝上型電腦、平板、觸控板、可攜式電腦、手持式電腦、掌上型電腦、個人數位助理器(PDA)、小區式電話、小區式電話與PDA之組合、電視、智慧型裝置(例如智慧型電話、智慧型平板或智慧型電視)、行動網際網路裝置(MID)、傳訊裝置、資料通訊裝置等。
一行動計算裝置之實施例也可包括配置以由個人穿戴的電腦,諸如手腕電腦、手指電腦、指環電腦、眼鏡電腦、皮帶夾電腦、臂帶電腦、鞋電腦、衣著電腦、及其它可穿戴電腦。於實施例中,例如行動計算裝置可具現為能夠執行電腦應用程式以及語音通訊及/或資料通訊的智慧型電話。雖然若干實施例係以具現為智慧型電話的行動計算裝置舉例描述,但須瞭解其它實施例也可使用其它有線或無線行動運算裝置具現。該等實施例並非限於此一 情境。
於若干實施例中,處理器710可與一相機722及一全球定位系統感測器720通訊。耦接至該處理器710之一記憶體712可儲存於軟體及/或韌體實施例用於具現圖4顯示的該等順序的電腦可讀取指令。
如圖6顯示,裝置800可包括一殼體802、一顯示器804、一輸入/輸出(I/O)裝置806、及一天線808。裝置800也可包括導航特性件812。顯示器804可包含適用於行動計算裝置顯示資訊的任何適當顯示器單元。I/O裝置806可包括將資訊載入一行動計算裝置的任何合宜I/O裝置。I/O裝置806之實施例可包括文數鍵盤、數字小鍵盤、觸控板、輸入鍵、按鈕、開關、翹板開關、麥克風、揚聲器、語音辨識裝置及軟體等。資訊也可藉麥克風載入裝置800。此種資訊可藉一語音辨識裝置數位化。該等實施例並非限於此一情境。
各種實施例可使用硬體元件、軟體元件、或兩者之組合具現。硬體元件之實施例可包括處理器、微處理器、電路、電路元件(例如電晶體、電阻器、電容器、電感器等)、積體電路、特定應用積體電路(ASIC)、可規劃邏輯裝置(PLD)、數位信號處理器(DSP)、可現場程式規劃閘陣列(FPGA)、邏輯閘、暫存器、半導體裝置、晶片、微晶片、晶片組等。軟體之實施例可包括軟體組件、程式、應用程式、電腦程式、應用程式、系統程式、機器程式、作業系統軟體、中介軟體、韌體、軟體模組、常式、次常式、函 式、方法、程序、軟體介面、應用程式規劃介面(API)、指令集、計算碼、電腦碼、碼節段、電腦碼節段、字組、值、符號、或其任何組合。決定一實施例是否使用硬體元件及/或軟體元件具現可根據任何數目之因素改變,諸如期望計算速率、功率位準、耐熱性、處理週期預算、輸入資料率、輸出資料率、記憶體資源、資料匯流排速度及其它設計或效能限制。
下列條款及/或實施例係有關於進一步實施例:一個具體實施例可為一種方法包含使用一圖形處理器用以分割一圖框成多個拼貼塊;針對該等拼貼塊中之各者決定一雜湊;比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之該等相同拼貼塊之雜湊;及唯有若該等雜湊為不相同才發送一拼貼塊至一顯示器。該方法也可包括其中唯有該等雜湊為不相同,才發送一拼貼塊之該內容至該顯示器。該方法也可包括若該等雜湊為不相同,則只針對各個拼貼塊完成一多重採樣抗鋸齒解析。該方法也可包括其中若該等雜湊相同,則避免刷新於該顏色快取中之該等相對應快取列回主記憶體。該方法也可包括於該顏色快取中,避免刷新快取列其相對應雜湊係與針對該前一圖框之該雜湊相同者。該方法也可包括將寫至一快取列之該等值累積成屬於該快取列所取一拼貼塊的一相對應雜湊。該方法也可包括具現一擴充顯示埠部分螢幕更新。該方法也可包括使用一後排序架構。該方法也可包括使用一密碼雜湊函式決定該雜湊。該方法也可包括使用一非線性表查詢或 檢查和函式決定該雜湊。
於另一個實施例中可為一種儲存指令之一或多個非過渡電腦可讀取媒體,該等指令可由一處理器執行以執行一順序包含分割一圖框成多個拼貼塊;針對該等拼貼塊中之各者決定一雜湊;比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之該等相同拼貼塊之雜湊;及唯有若該等雜湊為不相同才發送一拼貼塊至一顯示器。該媒體也可包括其中唯有該等雜湊為不相同,才發送一拼貼塊之該內容至該顯示器。該媒體也可包括若該等雜湊為不相同,則只針對各個拼貼塊完成一多重採樣抗鋸齒解析。該媒體也可包括其中若該等雜湊相同,則避免刷新於該顏色快取中之該等相對應快取列回主記憶體。該媒體也可包括於該顏色快取中,避免刷新快取列其相對應雜湊係與針對該前一圖框之該雜湊相同者。該媒體也可包括將寫至一快取列之該等值累積成屬於該快取列所取一拼貼塊的一相對應雜湊。該媒體也可包括具現一擴充顯示埠部分螢幕更新。
另一個具體實施例可為一種設備包含:一處理器用以分割一圖框成多個拼貼塊,針對該等拼貼塊中之各者決定一雜湊,比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之該等相同拼貼塊之雜湊,及唯有若該等雜湊為不相同才發送一拼貼塊至一顯示器;及耦接至該處理器之一儲存器。該設備可包括其中唯有該等雜湊為不相同,該處理器才發送一拼貼塊之該內容至該顯示器。該設備可包括若該等雜湊為不相同,則該處理器用以只針對各個拼 貼塊完成一多重採樣抗鋸齒解析。該設備可包括若該等雜湊相同,則該處理器用以避免刷新於該顏色快取中之該等相對應快取列回主記憶體。該設備可包括於該顏色快取中,其相對應雜湊係與針對該前一圖框之該雜湊相同者,該處理器用以避免刷新快取列。該設備可包括該處理器用以將寫至一快取列之該等值累積成屬於該快取列所取一拼貼塊的一相對應雜湊。該設備可包括該處理器用以具現一擴充顯示埠部分螢幕更新。該設備可包括該處理器具有一後排序架構。該設備可包括該處理器用以使用一密碼雜湊函式決定該雜湊。該設備可包括該處理器用以使用一非線性表查詢或檢查和函式決定該雜湊。該設備可包括通訊式耦接至該處理器之一顯示器。該設備可包括耦接至該處理器之一電池。該設備可包括韌體及用以更新該韌體之一模組。
此處描述之圖形處理技術可於各種硬體架構具現。舉例言之,圖形功能可整合於一晶片組內。另外,可使用一分開圖形處理器。至於又另一實施例,圖形功能可由一通用處理器包括一多核心處理器具現。
本說明書全文中述及「一個實施例」或「一實施例」表示連結一實施例描述之一特定特性件、結構、或特點係含括於本文揭示內部涵蓋之至少一個具現中。如此,「一個實施例」或「於一實施例中」等術語的出現並非必要指同一個實施例。又復,該等特定特性件、結構、或特點可以例示之特定實施例以外之其它合宜形式建立,全部 此等形式可涵蓋於本案之申請專利範圍各項之範圍內。
雖然已經描述有限數目之實施例,但熟諳技藝人士將瞭解自其中做出無數修改及變化。預期隨附之申請專利範圍各項涵蓋落入於本文揭示之精髓及範圍內之全部此等修改及變化。
90‧‧‧順序
92-116‧‧‧方塊

Claims (30)

  1. 一種用於圖形處理之方法,該方法包含:使用一圖形處理器以將一圖框分割成多個拼貼塊(tiles);針對該等拼貼塊中之各者決定一雜湊;比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之相同的該等拼貼塊之雜湊;以及若該等雜湊為不相同,則針對各個拼貼塊做一多重採樣抗鋸齒解析。
  2. 如請求項1之方法,其中唯若該等雜湊為不相同,才發送一拼貼塊之內容至該顯示器。
  3. 如請求項1之方法,其包括若該等雜湊為不相同,則只發送一拼貼塊至一顯示器。
  4. 如請求項1之方法,其中若該等雜湊相同,則避免將來自一快取針對各個拼貼塊之快取列刷新回主記憶體。
  5. 如請求項1之方法,其包括於一顏色快取中,避免刷新快取列之相對應雜湊係與針對該前一圖框之該雜湊相同之該快取列。
  6. 如請求項1之方法,其包括將寫入至一快取列之值累積成屬於該快取列所屬之一拼貼塊的一相對應雜湊。
  7. 如請求項1之方法,其包括實施一擴充顯示埠部分螢幕更新。
  8. 如請求項1之方法,其包括使用一後排序架構。
  9. 如請求項1之方法,其包括使用一密碼雜湊函式來針對該等拼貼塊之各者決定該雜湊。
  10. 如請求項1之方法,其包括使用一非線性表查詢或檢查和函式來針對該等拼貼塊之各者決定該雜湊。
  11. 一種儲存可由一處理器執行以施行一順序的指令之一或多個非過渡電腦可讀取媒體,該順序包含:將一圖框分割成多個拼貼塊;針對該等拼貼塊中之各者決定一雜湊;比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之相同的該等拼貼塊之雜湊;以及若該等雜湊為不相同,則針對各個拼貼塊做一多重採樣抗鋸齒解析。
  12. 如請求項11之媒體,其中唯若該等雜湊為不相同,才發送一拼貼塊之內容至該顯示器。
  13. 如請求項11之媒體,其包括若該等雜湊為不相同,則只針對各個拼貼塊做一多重採樣抗鋸齒解析。
  14. 如請求項11之媒體,其中若該等雜湊相同,則避免將來自一快取針對各個拼貼塊之快取列刷新回主記憶體。
  15. 如請求項11之媒體,其包括於一顏色快取中,避免刷新快取列之相對應雜湊係與針對該前一圖框之該雜湊相同之該快取列。
  16. 如請求項11之媒體,其包括將寫入至一快取列之值累積成屬於該快取列所屬之一拼貼塊的一相對應雜湊。
  17. 如請求項11之媒體,其包括實施一擴充顯示埠部分螢幕 更新。
  18. 一種用於圖形處理之設備,其包含:一處理器,其用以將一圖框分割成多個拼貼塊,針對該等拼貼塊中之各者決定一雜湊,比較針對各個拼貼塊之該等雜湊與針對於一前一圖框中之相同的該等拼貼塊之雜湊,及若該等雜湊為不相同,則針對各個拼貼塊做一多重採樣抗鋸齒解析;以及耦接至該處理器之一儲存器。
  19. 如請求項18之設備,其中唯若該等雜湊為不相同,該處理器才發送一拼貼塊之內容至該顯示器。
  20. 如請求項18之設備,若該等雜湊為不相同,則該處理器用以只針對各個拼貼塊做一多重採樣抗鋸齒解析。
  21. 如請求項18之設備,若該等雜湊相同,則該處理器用以避免將來自一快取針對各個拼貼塊之快取列刷新回主記憶體。
  22. 如請求項18之設備,於一顏色快取中,該處理器用以避免刷新快取列之相對應雜湊係與針對該前一圖框之該雜湊相同之該快取列。
  23. 如請求項18之設備,該處理器用以將寫入至一快取列之值累積成屬於該快取列所屬之一拼貼塊的一相對應雜湊。
  24. 如請求項18之設備,該處理器用以實施一擴充顯示埠部分螢幕更新。
  25. 如請求項18之設備,該處理器具有一後排序架構。
  26. 如請求項18之設備,該處理器用以使用一密碼雜湊函式來針對該等拼貼塊之各者決定該雜湊。
  27. 如請求項18之設備,該處理器用以使用一非線性表查詢或檢查和函式來針對該等拼貼塊之各者決定該雜湊。
  28. 如請求項18之設備,若針對一拼貼塊的一目前圖框之一渲染目標的一雜湊係與針對該前一圖框之一雜湊相同,則該處理器用以儲存自一前一圖框之內容,標記該內容為已清除,及避免自該快取記憶體逐出資料至記憶體而只是釋出該(等)相對應快取列。
  29. 如請求項18之設備,其包括耦接至該處理器之一電池。
  30. 如請求項18之設備,其包括韌體及用以更新該韌體之一模組。
TW104103898A 2014-03-27 2015-02-05 避免發送未改變區域至顯示器之技術 TWI582751B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14/227,228 US20150278981A1 (en) 2014-03-27 2014-03-27 Avoiding Sending Unchanged Regions to Display

Publications (2)

Publication Number Publication Date
TW201537555A TW201537555A (zh) 2015-10-01
TWI582751B true TWI582751B (zh) 2017-05-11

Family

ID=54066878

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104103898A TWI582751B (zh) 2014-03-27 2015-02-05 避免發送未改變區域至顯示器之技術

Country Status (4)

Country Link
US (1) US20150278981A1 (zh)
CN (1) CN104951263B (zh)
DE (1) DE102015002218B4 (zh)
TW (1) TWI582751B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9817627B2 (en) 2014-08-04 2017-11-14 At&T Intellectual Property I, L.P. Method and apparatus for presentation of media content
KR102245137B1 (ko) * 2014-09-17 2021-04-28 삼성전자 주식회사 렌더링 데이터의 압축을 해제하는 장치, 방법 및 기록매체
GB2531358B (en) * 2014-10-17 2019-03-27 Advanced Risc Mach Ltd Method of and apparatus for processing a frame
GR20140100528A (el) * 2014-10-20 2016-06-01 Arm Limited Ενας βασισμενος σε πλακιδια επεξεργαστης γραφικων και μια μεθοδος επεξεργασιας γραφικων σε ενα βασισμενο σε πλακιδια επεξεργαστη
US10140033B2 (en) * 2015-06-15 2018-11-27 Xitore, Inc. Apparatus, system, and method for searching compressed data
US10621690B2 (en) 2015-09-17 2020-04-14 Qualcomm Incorporated Storing bandwidth-compressed graphics data
GB2543064B (en) 2015-10-06 2018-08-22 Displaylink Uk Ltd Managing display data
CN106250436A (zh) * 2016-07-26 2016-12-21 东软集团股份有限公司 管理表单数据的方法及装置
US20180285272A1 (en) * 2017-04-01 2018-10-04 Intel Corporation Managing image writes
US20180286006A1 (en) * 2017-04-03 2018-10-04 Intel Corporation Tile reuse in imaging
CN108170393A (zh) * 2017-12-29 2018-06-15 佛山市幻云科技有限公司 一种基于单片机的显示方法与系统
US11849243B2 (en) 2018-03-13 2023-12-19 Sharp Nec Display Solutions, Ltd. Video control apparatus and video control method
GB2580179B (en) * 2018-12-21 2021-08-18 Imagination Tech Ltd Tile-based scheduling
US11107393B1 (en) * 2020-08-31 2021-08-31 National Yunlin University Of Science And Technology LED panel controlling method and LED panel controlling system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200607361A (en) * 2004-04-27 2006-02-16 Koninkl Philips Electronics Nv Watermarking a compressed information signal
TWI341135B (zh) * 2007-01-26 2011-04-21 Nat Univ Dong Hwa
CN103065606A (zh) * 2012-12-20 2013-04-24 苏州佳世达电通有限公司 显示画面的特定区域的遮挡方法及遮挡系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8330763B2 (en) * 2007-11-28 2012-12-11 Siemens Aktiengesellschaft Apparatus and method for volume rendering on multiple graphics processing units (GPUs)
CN101217655A (zh) * 2008-01-04 2008-07-09 广东威创视讯科技股份有限公司 一种数据压缩处理方法
US20100217937A1 (en) * 2009-02-20 2010-08-26 Arm Limited Data processing apparatus and method
GB0916924D0 (en) 2009-09-25 2009-11-11 Advanced Risc Mach Ltd Graphics processing systems
GB2474114B (en) * 2009-09-25 2012-02-15 Advanced Risc Mach Ltd Graphics processing systems
CN101901126B (zh) * 2010-07-12 2012-01-04 东北大学 组合式大屏幕流媒体播放的计算机控制方法
CN101923455B (zh) * 2010-09-01 2012-02-08 武汉大学 一种yuv格式的数字图像显示和分析方法
US8723889B2 (en) 2011-01-25 2014-05-13 Freescale Semiconductor, Inc. Method and apparatus for processing temporal and spatial overlapping updates for an electronic display
KR101861772B1 (ko) 2012-02-07 2018-05-28 삼성전자주식회사 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩을 포함하는 모바일 장치
US20140152891A1 (en) 2012-12-05 2014-06-05 Silicon Image, Inc. Method and Apparatus for Reducing Digital Video Image Data

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200607361A (en) * 2004-04-27 2006-02-16 Koninkl Philips Electronics Nv Watermarking a compressed information signal
TWI341135B (zh) * 2007-01-26 2011-04-21 Nat Univ Dong Hwa
CN103065606A (zh) * 2012-12-20 2013-04-24 苏州佳世达电通有限公司 显示画面的特定区域的遮挡方法及遮挡系统

Also Published As

Publication number Publication date
DE102015002218B4 (de) 2021-07-08
CN104951263B (zh) 2019-05-14
TW201537555A (zh) 2015-10-01
DE102015002218A1 (de) 2015-10-01
CN104951263A (zh) 2015-09-30
US20150278981A1 (en) 2015-10-01

Similar Documents

Publication Publication Date Title
TWI582751B (zh) 避免發送未改變區域至顯示器之技術
KR102154456B1 (ko) 중간-분류 아키텍처에서 프레임 대 프레임 일관성의 활용
US10164459B2 (en) Selective rasterization
TWI559256B (zh) 藉由合倂自相鄰圖元之片段以減少著色之技術
US20130265305A1 (en) Compressed Depth Cache
TWI535277B (zh) 用於深度緩衝之方法、設備及系統
US9251731B2 (en) Multi-sampling anti-aliasing compression by use of unreachable bit combinations
CN104933750B (zh) 一种紧凑深度平面表示的方法、装置及介质
JP6182225B2 (ja) カラーバッファ圧縮
US9741154B2 (en) Recording the results of visibility tests at the input geometry object granularity
US9336561B2 (en) Color buffer caching
US9262841B2 (en) Front to back compositing
US20230298123A1 (en) Compatible compression for different types of image views