TWI564717B - 資料緩衝調整裝置及其方法 - Google Patents
資料緩衝調整裝置及其方法 Download PDFInfo
- Publication number
- TWI564717B TWI564717B TW104140260A TW104140260A TWI564717B TW I564717 B TWI564717 B TW I564717B TW 104140260 A TW104140260 A TW 104140260A TW 104140260 A TW104140260 A TW 104140260A TW I564717 B TWI564717 B TW I564717B
- Authority
- TW
- Taiwan
- Prior art keywords
- unit
- power
- source module
- power source
- access
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0631—Configuration or reconfiguration of storage systems by allocating resources to storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0653—Monitoring storage devices or systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0685—Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0893—Caches characterised by their organisation or structure
- G06F12/0895—Caches characterised by their organisation or structure of parts of caches, e.g. directory or tag array
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/70—Details relating to dynamic memory management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Power Sources (AREA)
Description
本發明是有關於一種資料緩衝調整裝置,特別是有關於一種可避免因為電力不足,而導致資料無法從快取區域寫回至NAND快閃記憶體之資料緩衝調整裝置以及使用此技術特徵之調整方法。
固態硬碟(SSD,Solid-State Drive)是最近幾年來興起的儲存裝置,其性能方面大大的超越傳統硬碟。因SSD內部是由許多Flash Memory所組成,故傳輸速度方面比起機械裝置的傳統硬碟來的優秀許多。在固態硬碟內的許多電子元件中有兩樣是組成的關鍵。第一是負責存放資料的NAND快閃記憶體,第二則是控制固態硬碟的控制器。這兩種元件關係緊密相關,負責整個固態硬碟的儲存、傳輸、運作…等。
此外,在固態硬碟中,亦可以包含一動態隨機存取記憶體以作為快取使用,在將資料寫入至NAND快閃記憶體之前,控制器可以先把此資料置入動態隨機存取記憶體所規劃的快取區域以增加一電腦主機存取此固態硬碟之存取速度,待一定時間之後,再將此資料寫回至NAND快閃記憶體以保持資料一致性。
為了解決無法預期斷電所造成NAND Flash寫入資料錯誤,一般而言,在固態硬碟中將會置入一備用電源裝置(如:鋰電池),當此固態硬碟遭遇不正常斷電之情形時,便由此備用電源裝置供應電力至控制器,確保控制器可將快取區域內之資料完整地寫入至NAND快閃記憶體內。然而在上述之架構中可能存在以下問題。
(1)當備用電源裝置之蓄電量係隨其之剩餘使用壽命成一正比之關係,以鋰電池為例,若是此鋰電池之剩餘使用壽命即將終止時,其低電量將導致控制器無法完整地將快取區域內之資料寫回至NAND快閃記憶體中。
(2)若此固態硬碟以鋰電池作為備用電源裝置且此固態硬碟遭遇不正常斷電之頻率過高時,此鋰電池將反覆進行充電及放電之行為,並可能因為充電不及而導至其蓄電量過低,使得控制器無法完整地將快取區域內之資料寫回至NAND快閃記憶體中。
綜觀前所述,本發明之發明人思索並設計一種資料緩衝調整裝置及其方法,以期針對習知技術之缺失加以改善,進而增進產業上之實施利用。
有鑑於上述習知技藝之問題,本發明之目的就是在提供一種資料緩衝調整裝置及其方法,以解決習知技術所存在之問題。
基於上述目的,本發明係提供一種資料緩衝調整方法,其適用於一固態硬碟,此固態硬碟包含一電力供應單元、一監控單元、一控制單元、一快取單元以及一儲存單元,電力供應單元係由一第一電力來源模組或一第二電力來源模組提供一存取電力,存取電力係提供將一存取資料從快取單元寫入至儲存單元之所需電力,此資料緩衝調整方法包含下列步驟。利用監控單元監控第二電力來源模組之蓄電量大小。根據蓄電量之大小以動態調整快取單元之暫存空間之大小。根據暫存空間之大小以決定存取資料之資料量。
較佳地,本發明之資料緩衝調整方法更包含由電力供應單元對第二電力來源模組進行充電。
較佳地,本發明之資料緩衝調整方法更包含當第一電力來源模組停止提供存取電力時,由第二電力來源模組提供存取電力。
較佳地,第一電力來源模組可為一電源供應器,第二電力來源模組可為一鋰電池、一電容或是一儲能電池。
較佳地,監控單元可為一電池容量計算晶片。
較佳地,快取單元可為一動態隨機存取記憶體,儲存單元可為一NAND快閃記憶體。
基於上述目的,本發明再提供一種資料緩衝調整裝置,其包含一儲存單元、一快取單元、一控制單元、一電力供應單元以及一監控單元。儲存單元可用以儲存一存取資料。快取單元可包含暫存空間以暫存一存取資料。控制單元可將存取資料從快取單元寫入至儲存單元,或是將存取資料從儲存單元寫入至快取單元。電力供應單元係提供控制單元作動時所需之一存取電力,存取電力係由第一電力來源模組或第二電力來源模組所提供。監控單元係監控第二電力來源模組之一蓄電量並傳送此蓄電量之大小至控制單元。控制單元根據此蓄電量之大小以動態調整暫存空間之大小,並根據暫存空間之大小以調整寫入存取資料之資料量。
較佳地,第一電力來源模組可為一電源供應器,第二電力來源模組可為一鋰電池、一電容或是一儲能電池。
較佳地,監控單元可為一電池容量計算晶片。
較佳地,快取單元可為一動態隨機存取記憶體,儲存單元可為一NAND快閃記憶體。
較佳地,當第一電力來源模組停止提供存取電力時,存取電力係由第二電力來源模組提供。
承上所述,依據本發明之資料緩衝調整裝置及其方法,可具有下述優點:
(1)透過即時監控第二電力來源模組之電量,控制單元可以隨著此電量而調整快取單元內之暫存空間之大小,如此一來,無論存取電力是由第一電力來源模組或是由第二電力來源模組提供,控制器均可以將快取單元內之存取資料寫入至儲存單元。也就是說,控制器在任何情形下均可以將快取內所儲存之存取資料寫回至NAND快閃記憶體,以確保達到資料一致性。
為利 貴審查員瞭解本發明之技術特徵、內容與優點及其所能達成之功效,茲將本發明配合附圖,並以實施例之表達形式詳細說明如下,而其中所使用之圖式,其主旨僅為示意及輔助說明書之用,未必為本發明實施後之真實比例與精準配置,故不應就所附之圖式的比例與配置關係侷限本發明於實際實施上的專利範圍,合先敘明。
請參閱第1圖,係為本發明之資料緩衝調整裝置之方塊圖。如圖所示,資料緩衝調整裝置100可包含一儲存單元10、一快取單元20、一控制單元30、一電力供應單元40以及一監控單元50。此儲存單元10可以為複數個NAND快閃記憶體,快取單元20可以為一動態隨機存取記憶體內所劃分出來之一快取,監控單元50可為一電池容量計算晶片,控制單元30可以為一控制器,且此控制單元30係電性連接至儲存單元10、快取單元20、電力供應單元40以及監控單元50。
較佳的情況是,此資料緩衝調整裝置100可以以一固態硬碟來舉例實施,其可以透過一資料傳輸線以連接至一電腦主機,並由電腦主機傳送並寫入一存取資料11至此資料緩衝調整裝置100。
詳細地說,快取單元20可包含一暫存空間21以暫時儲存此存取資料11,當經過一般時間之後,控制單元30可將存取資料11從快取單元20寫入至儲存單元10,並由此儲存單元10儲存此存取資料11。或者,另一方面,此控制單元30也可將存取資料11從儲存單元10寫入至快取單元20,使得電腦主機可直接對此快取單元20上之存取資料11進行存取。
電力供應單元40係提供控制單元30作動時所需之一存取電力41,此作動包含整個資料緩衝調整裝置100的儲存、傳輸、運作等,舉例來說,控制單元30係控制存取資料11在儲存單元10及快取單元20之間的搬移作動,而存取電力41則用以確保控制單元30完成每一次存取資料11的搬移作動。此外,此存取電力41係由第一電力來源模組42或第二電力來源模組43所提供,其中此第一電力來源模組42可為電腦主機上之一電源供應器,第二電力來源模組43可為一備用電源,例如一鋰電池、一電容或是一儲能電池。
詳細地說,此第一電力來源模組42及第二電力來源模組43係分別為此資料緩衝調整裝置100之主要供電來源以及次要供電來源。在正常情形下,第一電力來源模組42係提供存取電力41給控制單元30,同時亦提供一電力給第二電力來源模組43以進行充電。而當第一電力來源模組42停止提供存取電力41時,存取電力41便由第二電力來源模組43提供。
監控單元50係定時監控此第二電力來源模組43之一蓄電量51之大小,並傳送此蓄電量51之資訊至控制單元30。控制單元30可根據此蓄電量51之數值以動態調整快取單元20之暫存空間21之大小,並根據暫存空間21之大小以調整寫入存取資料11之資料量。
請參閱第2A圖及第2B圖,其係為本發明之資料緩衝調整裝置之第一實施例之第一示意圖及第二示意圖,同時請參閱第1圖之文字及符號說明。在本實施例中,資料緩衝調整裝置100係以一固態硬碟101來舉例實施,在此固態硬碟101之儲存單元10、快取單元20、控制單元30以及監控單元50係分別以NAND快閃記憶體、動態隨機存取記憶體、控制器及電池容量計算晶片來舉例實施,其中此控制單元30係電性連接至儲存單元10、快取單元20、監控單元50以及電力提供單元40。此外,在此實施例中,資料緩衝調整裝置100也包含一鋰電池431以作為第二電力來源模組43,同時也包含一充放電控制單元61以控制第二電力來源模組43與電力提供單元40之間的充電及放電管理機制。
當此固態硬碟101電性連接至一電腦主機時,電力提供單元40之電力來源係由第一電力來源模組42所提供,在本實施例中係以電腦主機之電源供應器來舉例實施,且此電力來源透過一電源排線421以傳送到電力供應單元40。控制單元30可利用此電力來源以進行資料的儲存、傳輸以及運作等,在此同時,電力供應單元40亦可透過充放電控制單元61來對鋰電池431進行充電。
在本實施例中,監控單元50將定時地監測鋰電池431之蓄電量51,值得一提的是,此鋰電池431之蓄電量51可能因為壽命或是遭受到反覆充放電而導致其有不同的蓄電量百分比,而監控單元50可回報或通知此蓄電量百分比給控制單元30,再由控制單元30依據此蓄電量百分比調整快取單元20的暫存空間21大小。
舉例來說,此固態硬碟101可預設快取單元20之暫存空間21之大小為16MB,控制單元30可以依據一比例以調整暫存空間21之大小。如第2B所示,當監控單元50監測此蓄電量51為80%時,則控制單元30可將暫存空間21更改為8MB,而當此蓄電量51為40%時,此暫存空間21可被更改為2MB,上述之比例僅為舉例實施,並不以此為限,只要此蓄電量51足夠使控制單元30將存放在暫存空間21 內的存取資料11完整地搬移至儲存單元10內即可。
詳細地說明,控制單元30調整暫存空間21之大小以及搬移存取資料11之作動可由控制單元30上之一韌體負責,同時,此韌體也包含有效率地讓NAND快閃記憶體上的頁(Page)平均地被寫入,以防此同一個頁被頻繁地讀寫而導致固態硬碟之壽命縮減。在此,韌體之實作方式可因不同廠商而有所不同,且韌體之技術亦為電腦軟體領域中具有通常知識者所熟知之習知技藝,故在此不進行贅述。
請參閱第3圖,其係為本發明之資料緩衝調整方法之步驟流程圖。此資料緩衝調整方法適用於一固態硬碟,其中此固態硬碟包含一電力供應單元、一監控單元、一控制單元、一快取單元以及一儲存單元,此控制單元係電性連接此電力供應單元、監控單元、快取單元以及儲存單元,此電力供應單元係由一第一電力來源模組或一第二電力來源模組提供一存取電力,控制單元可將一存取資料從快取單元寫入至儲存單元,而存取電力可提供控制單元作動時所需要之一電力,此資料緩衝調整方法包含以下步驟。
步驟S11利用監控單元監控一第二電力來源模組之一蓄電量。
步驟S12根據蓄電量之大小以動態調整快取單元之一暫存空間之大小。
步驟S13根據暫存空間之大小以決定存取資料之資料量。
在本實施例之資料緩衝調整方法,更包含由電力供應單元來對第二電力來源模組進行充電,當第一電力來源模組停止提供存取電力時,由第二電力來源模組提供存取電力,其中此第一電力來源模組可為一電源供應器,第二電力來源模組可為一鋰電池、一電容或是一儲能電池。而由於暫存空間之大小係根據蓄電量之大小而進行調整,因此由第二電力來源模組所提供之存取電力可以確保控制單元將快取單元上之存取資料寫回至儲存單元。
較佳的情況是,監控單元可為一電池容量計算晶片。快取單元可為一動態隨機存取記憶體,儲存單元可為一NAND快閃記憶體。
由以上可以得知,本發明之資料緩衝調整裝置及其方法可以根據第二電力來源模組之一蓄電量以調整快取單元內暫存空間之大小,以確保控制單元在足夠的電力下能把暫存空間內之存取資料寫回至儲存單元內,可有效地防止在儲存單元上的存取資料出現不一致的情形。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
100‧‧‧資料緩衝調整裝置
101‧‧‧固態硬碟
10‧‧‧儲存單元
11‧‧‧存取資料
20‧‧‧快取單元
21‧‧‧暫存空間
30‧‧‧控制單元
40‧‧‧電力供應單元
41‧‧‧存取電力
42‧‧‧第一電力來源模組
421‧‧‧電源排線
43‧‧‧第二電力來源模組
431‧‧‧鋰電池
50‧‧‧監控單元
51‧‧‧蓄電量
61‧‧‧充放電控制單元
S11~S13‧‧‧步驟
101‧‧‧固態硬碟
10‧‧‧儲存單元
11‧‧‧存取資料
20‧‧‧快取單元
21‧‧‧暫存空間
30‧‧‧控制單元
40‧‧‧電力供應單元
41‧‧‧存取電力
42‧‧‧第一電力來源模組
421‧‧‧電源排線
43‧‧‧第二電力來源模組
431‧‧‧鋰電池
50‧‧‧監控單元
51‧‧‧蓄電量
61‧‧‧充放電控制單元
S11~S13‧‧‧步驟
第1圖為本發明之資料緩衝調整裝置之方塊圖。
第2A圖為本發明之資料緩衝調整裝置之第一實施例之第一示意圖。
第2B圖為本發明之資料緩衝調整裝置之第一實施例之第二示意圖。
第3圖為本發明之資料緩衝調整方法之步驟流程圖。
100‧‧‧資料緩衝調整裝置
10‧‧‧儲存單元
11‧‧‧存取資料
20‧‧‧快取單元
21‧‧‧暫存空間
30‧‧‧控制單元
40‧‧‧電力供應單元
41‧‧‧存取電力
42‧‧‧第一電力來源模組
43‧‧‧第二電力來源模組
50‧‧‧監控單元
51‧‧‧蓄電量
Claims (11)
- 一種資料緩衝調整方法,適用於一固態硬碟,該固態硬碟包含一電力供應單元、一監控單元、一控制單元、一快取單元以及一儲存單元,其中該電力供應單元係由一第一電力來源模組或一第二電力來源模組提供一存取電力,該存取電力係提供將一存取資料從該快取單元寫入至該儲存單元之所需電力,該資料緩衝調整方法包含: 利用該監控單元監控一第二電力來源模組之一蓄電量; 根據該蓄電量之大小以動態調整該快取單元之一暫存空間之大小;以及 根據該暫存空間之大小以決定該存取資料之資料量。
- 如申請專利範圍第1項所述之資料緩衝調整方法,更包含由該電力供應單元對該第二電力來源模組進行充電。
- 如申請專利範圍第1項所述之資料緩衝調整方法,更包含當該第一電力來源模組停止提供該存取電力時,由該第二電力來源模組提供該存取電力。
- 如申請專利範圍第1項所述之資料緩衝調整方法,其中該第一電力來源模組係為一電源供應器,該第二電力來源模組係為一鋰電池、一電容或是一儲能電池。
- 如申請專利範圍第1項所述之資料緩衝調整方法,其中該監控單元係為一電池容量計算晶片。
- 如申請專利範圍第1項所述之資料緩衝調整方法,其中該快取單元係為一動態隨機存取記憶體,該儲存單元係為一NAND快閃記憶體。
- 一種資料緩衝調整裝置,係包含: 一儲存單元,係用以儲存一存取資料; 一快取單元,係包含一暫存空間以暫存該存取資料; 一控制單元,係將該存取資料從該快取單元寫入至該儲存單元,或是將該存取資料從儲存單元寫入至該快取單元; 一電力供應單元,係提供該控制單元作動所需之一存取電力,其中該存取電力係由一第一電力來源模組或一第二電力來源模組所提供;以及 一監控單元,係監控該第二電力來源模組之一蓄電量並傳送該蓄電量之大小至該控制單元; 其中該控制單元根據該蓄電量之大小以動態調整該暫存空間之大小,並根據該暫存空間之大小以調整寫入該存取資料之資料量。
- 如申請專利範圍第7項所述之資料緩衝調整裝置,其中該第一電力來源模組係為一電源供應器,該第二電力來源模組係為一鋰電池、一電容或是一儲能電池。
- 如申請專利範圍第7項所述之資料緩衝調整裝置,其中該監控單元係為一電池容量計算晶片。
- 如申請專利範圍第7項所述之資料緩衝調整裝置,其中該快取單元係為一動態隨機存取記憶體,該儲存單元係為一NAND快閃記憶體。
- 如申請專利範圍第7項所述之資料緩衝調整裝置,其中當該第一電力來源模組停止提供該存取電力時,該存取電力係由該第二電力來源模組提供。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104140260A TWI564717B (zh) | 2015-12-02 | 2015-12-02 | 資料緩衝調整裝置及其方法 |
US14/968,612 US20170160975A1 (en) | 2015-12-02 | 2015-12-14 | Data buffer adjustment and control method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104140260A TWI564717B (zh) | 2015-12-02 | 2015-12-02 | 資料緩衝調整裝置及其方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI564717B true TWI564717B (zh) | 2017-01-01 |
TW201721436A TW201721436A (zh) | 2017-06-16 |
Family
ID=58407801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104140260A TWI564717B (zh) | 2015-12-02 | 2015-12-02 | 資料緩衝調整裝置及其方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20170160975A1 (zh) |
TW (1) | TWI564717B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111355962A (zh) * | 2020-03-10 | 2020-06-30 | 珠海全志科技股份有限公司 | 适用于多参考帧的视频解码高速缓存方法、计算机装置及计算机可读存储介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201145765A (en) * | 2010-06-09 | 2011-12-16 | Atp Electronics Taiwan Inc | Data storage device and power management method |
TW201439897A (zh) * | 2013-01-31 | 2014-10-16 | Hewlett Packard Development Co | 適應性粒度列緩衝器快取記憶體 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5454177B2 (ja) * | 2010-02-01 | 2014-03-26 | 富士通株式会社 | ディスクアレイ装置及びディスクアレイ装置制御方法 |
WO2011101917A1 (en) * | 2010-02-19 | 2011-08-25 | Hitachi,Ltd. | Disk array control device with shortened time recovery following power restoration and method therefor |
JP6326745B2 (ja) * | 2013-09-05 | 2018-05-23 | 富士通株式会社 | バッテリ制御装置、バッテリ充電容量診断方法およびバッテリ充電容量診断プログラム |
-
2015
- 2015-12-02 TW TW104140260A patent/TWI564717B/zh active
- 2015-12-14 US US14/968,612 patent/US20170160975A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201145765A (en) * | 2010-06-09 | 2011-12-16 | Atp Electronics Taiwan Inc | Data storage device and power management method |
TW201439897A (zh) * | 2013-01-31 | 2014-10-16 | Hewlett Packard Development Co | 適應性粒度列緩衝器快取記憶體 |
Also Published As
Publication number | Publication date |
---|---|
TW201721436A (zh) | 2017-06-16 |
US20170160975A1 (en) | 2017-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11068170B2 (en) | Multi-tier scheme for logical storage management | |
US9639131B2 (en) | Systems, methods and devices for control of the operation of data storage devices using solid-state memory | |
US9842059B2 (en) | Wear leveling in storage devices | |
US9645769B2 (en) | Performance acceleration during shutdown of a data storage device | |
US10275310B2 (en) | Updating exclusive-or parity data | |
US10289408B2 (en) | Managing wear of system areas of storage devices | |
US10824344B2 (en) | Solid-state drive with non-volatile random access memory | |
US9336089B2 (en) | Processing apparatus, method, and non-transitory computer-readable storage medium | |
KR102401578B1 (ko) | 보조 전원 검사 방법 및 이를 적용한 전자 장치 | |
US9582192B2 (en) | Geometry aware block reclamation | |
US20170206170A1 (en) | Reducing a size of a logical to physical data address translation table | |
JP2012063884A (ja) | 記憶装置、電子機器、および記憶装置の制御方法 | |
WO2017114236A1 (zh) | 充电方法、装置及固态硬盘 | |
TWI564717B (zh) | 資料緩衝調整裝置及其方法 | |
US20210318739A1 (en) | Systems and methods for managing reduced power failure energy requirements on a solid state drive | |
US9047232B2 (en) | Storage apparatus and controlling method for data transmission based on control information | |
US9891974B2 (en) | Memory system | |
US20210389885A1 (en) | Fast Recovery For Persistent Memory Region (PMR) of a Data Storage Device | |
US11868224B2 (en) | Memory sub-system data retention via refresh | |
US11934664B2 (en) | SSD auxiliary battery power for handling ungraceful shutdown with host | |
US11531473B1 (en) | Selective HMB backup in NVM for low power mode | |
CN106814969A (zh) | 数据缓冲调整装置及其方法 | |
WO2023080928A1 (en) | Dynamic controller buffer management and configuration |