TWI554950B - Fru的讀取/寫入方法及讀/寫系統 - Google Patents
Fru的讀取/寫入方法及讀/寫系統 Download PDFInfo
- Publication number
- TWI554950B TWI554950B TW104142450A TW104142450A TWI554950B TW I554950 B TWI554950 B TW I554950B TW 104142450 A TW104142450 A TW 104142450A TW 104142450 A TW104142450 A TW 104142450A TW I554950 B TWI554950 B TW I554950B
- Authority
- TW
- Taiwan
- Prior art keywords
- fru
- read
- embedded processor
- template
- write
- Prior art date
Links
Description
本發明屬於電腦技術領域,涉及一種讀寫方法,特別是涉及一種FRU的讀取/寫入方法及讀/寫系統。
在標準伺服器中,主板上的FRU(Field Replaceable Unit,現場可更換單元)都是透過BMC(Baseboard Management Controller,基板管理控制器)去讀寫、刷新的,在由24個ARM Node和一個CMM(Chassis Management Module,機架管理單元)Node組成的OTT(Over The Top,透過互聯網向用戶提供各種應用服務)專案中,CMM Node上有一個FRU,其他24個ARM Node上各有兩個FRU,總共有49個FRU,在這49個FRU(Field Replaceable Unit,現場可更換單元)中,除了CMM Node上的FRU可以利用讀寫標準伺服器上FRU的方法來進行讀寫、刷新外,其他ARM Node上的48個FRU的讀寫刷新卻沒有現成的方法可以利用。
有鑒於在上述先前技術中所述現有技術的缺點,本發明的目的在於提供一種FRU的讀取/寫入方法及讀/寫系統,用於解決現有讀寫標準伺服
器上FRU的方法無法實現OTT項目中ARM Node上的FRU的讀寫刷新的問題。
本發明為解決先前技術之問題,所採用的必要技術手段是提供一種FRU的讀取方法,適用於一伺服器系統,所述FRU的讀取方法包括:機架管理單元根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器;機架管理單元將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器;所述嵌入式處理器識別所述相關命令的類型為讀時,讀取所述FRU,並將讀取結果回饋給所述機架管理單元。
由上述必要技術手段所衍生之一附屬技術手段為,所述嵌入式處理器透過I2C匯流排讀取所述FRU;所述嵌入式處理器透過串口將讀取結果回饋給所述機架管理單元。
本發明為解決先前技術之問題,所採用的另一必要技術手段是提供一種FRU的寫入方法,適用於一伺服器系統,所述FRU的寫入方法包括:機架管理單元根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器;機架管理單元將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器;所述嵌入式處理器識別所述相關命令的類型為寫時,根據用戶輸入選取指定的FRU範本放入緩存中;所述嵌入式處理器將用戶輸入的字串形式的各FRU欄位轉換成對應進制資料寫入到緩存的FRU範本的對應欄位中;所述嵌入式處理器將緩存中改寫後的FRU範本寫入到所述FRU中。
由上述必要技術手段所衍生之一附屬技術手段為,所述FRU的寫入方法還包括:所述嵌入式處理器從頭開始讀取所述FRU中的資料,獲得讀回的FRU資料;所述嵌入式處理器比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料是否一致;若一致,則所述FRU寫入成功;
否則,所述FRU寫入失敗;所述嵌入式處理器在所述FRU寫入成功後,顯示字串形式的所述FRU。
由上述必要技術手段所衍生之一附屬技術手段為,所述對應進制資料包括16進制資料。
由上述必要技術手段所衍生之一附屬技術手段為,所述嵌入式處理器將緩存中改寫後的FRU範本以8個位元組為單位寫入到所述FRU中;所述嵌入式處理器從頭開始以8個位元組為單位讀取所述FRU中的資料。
由上述必要技術手段所衍生之一附屬技術手段為,FRU的寫入方法還包括:預存至少二個遵循FRU規範的FRU範本;各FRU範本中的資訊欄位均初始化為0;各FRU範本中與資訊欄位相關的控制欄位均初始化為預設值;各FRU範本的總長度不同。
本發明為解決先前技術之問題,更採用另一必要技術手段為提供一種FRU的讀/寫系統,適用於一伺服器系統,所述FRU的讀/寫系統包括:至少一個ARM節點;每個ARM節點上設有二個FRU;機架管理單元,透過嵌入式處理器與所述ARM節點相連,控制各ARM節點上的FRU的讀/寫;所述機架管理單元透過RS485串列匯流排與所述嵌入式處理器通信相連,所述嵌入式處理器透過I2C匯流排與所述ARM節點通信相連。
由上述必要技術手段所衍生之一附屬技術手段為,所述FRU的讀/寫系統還包括:所述機架管理單元根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器,並將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器;所述嵌入式處理器識別所述相關命令的類型為讀時,讀取所述FRU,並將讀取結果回饋給所述機架管理單元。
由上述必要技術手段所衍生之一附屬技術手段為,所述FRU的讀/寫系統還包括:所述機架管理單元根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器,並將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器;所述嵌入式處理器識別所述相關命令的類型為寫時,根據用戶輸入選取指定的FRU範本放入緩存中,並將用戶輸入的字串形式的各FRU欄位轉換成對應進制資料寫入到緩存的FRU範本的對應欄位中;所述嵌入式處理器將緩存中改寫後的FRU範本寫入到所述FRU中;所述嵌入式處理器從頭開始讀取所述FRU中的資料,獲得讀回的FRU資料,並比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料是否一致;若一致,則所述FRU寫入成功;否則,所述FRU寫入失敗;所述嵌入式處理器在所述FRU寫入成功後,顯示字串形式的所述FRU。
由上述必要技術手段所衍生之一附屬技術手段為,所述FRU的讀/寫系統還包括:所述嵌入式處理器預存有至少二個遵循FRU規範的FRU範本;各FRU範本中的資訊欄位均初始化為0;各FRU範本中與資訊欄位相關的控制欄位均初始化為預設值;各FRU範本的總長度不同。
如上所述,本發明所述的FRU的讀取/寫入方法及讀/寫系統,具有以下有益效果:透過本發明,用戶只需要以字串的形式輸入所要刷新指定FRU各個欄位的內容,就可以很方便的完成刷新FRU的工作,並且,刷新單個FRU的過程總耗時在30秒以內,實現了Node FRU的超快速刷新
400‧‧‧FRU的讀/寫系統
410‧‧‧機架管理單元
420‧‧‧嵌入式處理器
430‧‧‧ARM節點
S101~S103‧‧‧步驟
S201~S210‧‧‧步驟
第一圖係為本發明實施例所述的FRU的讀取方法之流程示意圖。
第二圖係為本發明實施例所述的FRU的寫入方法之流程示意圖。
第三圖係為本發明實施例所述的FRU的寫入方法之另一流程示意圖。
第四圖係為本發明實施例所述的FRU的讀/寫系統之一結構示意圖。
以下是透過特定的具體實例來說明本發明的實施方式,本發明所屬領域中具有通常知識之技術人員可由本說明書所揭露的內容輕易地瞭解本發明的其他優點與功效。本發明還可以透過其他不同的具體實施方式來加以實施或應用,而本說明書中的各項細節也可以基於不同觀點加以應用,並在沒有違背本發明精神的情況下可進行各種修飾或改變。需說明的是,在不衝突的情況下,下列所舉之實施例及實施例中的技術特徵可以相互組合。
此外,需特別說明的是,下列實施例中所提供的圖式僅以示意方式說明本發明的基礎構想,因此圖式中僅顯示與本發明中有關的組件而非按照實際實施時的元件數目、形狀及尺寸繪製,其實際實施時各元件的型態、數量及比例可為一種隨意的改變,且其元件佈局型態也可能更為複雜。
請參閱第一圖,第一圖係為本發明實施例所述的FRU的讀取方法之流程示意圖。如圖所示,一種FRU的讀取方法是應用於一伺服器系統,且所述FRU的讀取方法包含以下步驟:
步驟S101為機架管理單元(Chassis Management Module,CMM)根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器。
步驟S102為機架管理單元(Chassis Management Module,CMM)將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接
的嵌入式處理器(CM4-ARM公司開發的一種嵌入式處理器Cortex-M4,簡稱CM4)。
步驟S103為所述嵌入式處理器識別所述相關命令的類型為讀時,讀取所述FRU,並將讀取結果回饋給所述機架管理單元。其中,所述嵌入式處理器可以透過I2C匯流排讀取所述FRU。所述嵌入式處理器可以透過串口將讀取結果回饋給所述機架管理單元。所述嵌入式處理器可以從頭開始以8個位元組為單位讀取所述FRU中的資料。
本發明所述的FRU的讀取方法的保護範圍不限於本實施例列舉的步驟執行順序,凡是根據本發明的原理所做的現有技術的步驟增減、步驟替換所實現的方案都包括在本發明的保護範圍內。
請參閱第二圖,第二圖係為本發明實施例所述的FRU的寫入方法之流程示意圖。如圖所示,本發明實施例還提供一種FRU的寫入方法,是應用於一伺服器系統,且所述FRU的寫入方法包含以下步驟:
步驟S201為機架管理單元(Chassis Management Module,CMM)根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器。
步驟S202為機架管理單元(Chassis Management Module,CMM)將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器(CM4-ARM公司開發的一種嵌入式處理器Cortex-M4,簡稱CM4)。
步驟S203為所述嵌入式處理器識別所述相關命令的類型為寫時,根據用戶輸入選取指定的FRU範本放入緩存中。其中,所述嵌入式處理器可以預存至少二個遵循FRU規範的FRU範本;各FRU範本中的資訊欄位均初始化為0;各FRU範本中與資訊欄位相關的控制欄位均初始化為預設
值;各FRU範本的總長度不同;不同FRU範本的相同資訊欄位的長度可以不同,也可以相同。
步驟S204為所述嵌入式處理器將用戶輸入的字串形式的各FRU欄位轉換成對應進制資料寫入到緩存的FRU範本的對應欄位中。所述對應進制資料包括16進制資料。
步驟S205為所述嵌入式處理器將緩存中改寫後的FRU範本寫入到所述FRU中。所述嵌入式處理器可以將緩存中改寫後的FRU範本以8個位元組為單位寫入到所述FRU中。
請繼續參閱第三圖,第三圖係為本發明實施例所述的FRU的寫入方法之另一流程示意圖。如圖所示,如上所述之FRU的寫入方法還包含以下步驟:步驟S206為所述嵌入式處理器從頭開始讀取所述FRU中的資料,獲得讀回的FRU資料。
步驟S207為所述嵌入式處理器比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料是否一致。
承上所述,若所述嵌入式處理器比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料為一致時,則接著步驟S208,所述FRU寫入成功。
然而,若所述嵌入式處理器比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料是不一致時,則接著步驟S209,所述FRU寫入失敗。
步驟S210為所述嵌入式處理器在所述FRU寫入成功後,顯示字串形式的所述FRU。
在標準伺服器中,主板上FRU的讀寫是遵循IPMI(Intelligent Platform Management Interface,智慧平臺管理介面)協定規範的,FRU的讀寫首先以Device_id(簡稱ID)為先決條件,即判斷該FRU是否存在,通常該Device_id默認為0,接著以讀寫的offset以及要讀的位元組數或者是所要寫入的位元組數為基礎,調用讀寫FRU函數並返回結果。在OTT(Over The Top,透過互聯網向用戶提供各種應用服務)專案中,共有49個FRU,CMM(Chassis Management Module,機架管理單元)Node上的FRU由於其讀寫方法與標準伺服器主板上FRU的讀寫方法相同,故可以設其Device_id也為0,其他48個FRU,根據其宿主ARM Node在OTT chassis中所處的位置,Device_id位於1~48範圍之內。
在OTT專案中,當用戶輸入的FRU Device_id在1~48範圍之內時,CMM根據該Device_id識別出連接此FRU的是哪一個CM4,並將該device_id以及讀寫FRU相關的命令透過串口一併發給對應的CM4。當CM4收到CMM從串口發來的命令時,首先識別該命令的類型,當識別到該命令為讀/寫ARM Node FRU時,透過I2C匯流排去讀寫對應的FRU,最後CM4將讀寫的結果透過串口返回給CMM。以上方法雖然已經可以透過CMM來讀寫ARM Node的FRU,但是用戶在寫入FRU時,需要寫入的是特定字元對應的16進制格式。由於在刷新ARM Node的FRU時,需要按照FRU的規範格式寫入512位元組,如果全部手動輸入這51二個16進制資料的話,不僅麻煩,而且很容易出錯。因此,本發明提供了一種快速方便的方法來刷新ARM Node的FRU。
首先,本發明保有數個遵循FRU規範的範本,每個範本中,對應FRU相關資訊的欄位(即資訊欄位)都初始化為0,其他與FRU資訊欄位相關的控制欄位(比如各個資訊欄位的長度)都已設好預設值。各範本之間
的區別在於,範本的總長度不一致,或為256位元組,或為512位元組;同一欄位不同範本之間的長度也可以不一致。用戶在刷新FRU時可以根據需要選擇不同的FRU範本。
其次,當用戶需要刷新FRU時,只需在程式的特定位置,按照FRU對應的各個欄位填入相應的字元即可。
最後,用戶運行程式(即本發明所述的FRU的寫入方法),程式首先會找到用戶設定的範本,然後將用戶在某個欄位寫入的字元轉換成16進制資料,並將這些16進制資料重新寫入用戶選擇的範本的對應欄位位置,如此迴圈,直至將用戶輸入的各個欄位改寫完成。當程式將用戶輸入的各個欄位都改寫完成後,會開始調用ARM Node FRU的寫命令,從選定範本改寫後的頭部開始,每次寫入8個位元組到用戶指定的FRU,直到範本中的資料全部寫完。當FRU範本中的資料寫完後,程式還可以從對應的FRU中讀回寫入的資料,每次讀回8個資料,並與改寫後的範本的同一位置的8個資料進行比較,如此迴圈直到讀完所有寫入的資料。當比較完寫入的資料無誤後,再讀取整個FRU,並將寫入FRU各個欄位的內容以字串的形式顯示出來。至此,ARM Node FRU的刷新就完成了。
透過本發明,用戶只需要以字串的形式輸入所要刷新指定FRU各個欄位的內容,就可以很方便的完成刷新FRU的工作,並且,刷新單個FRU的過程總耗時在30秒以內,實現了Node FRU的超快速刷新。
本發明所述的FRU的寫入方法的保護範圍不限於本實施例列舉的步驟執行順序,凡是根據本發明的原理所做的現有技術的步驟增減、步驟替換所實現的方案都包括在本發明的保護範圍內。
本發明還提供一種FRU的讀/寫系統,所述FRU的讀/寫系統可以實現本發明所述的FRU的讀取/寫入方法,但本發明所述的FRU的讀取/寫入
方法的實現裝置包括但不限於本實施例列舉的FRU的讀/寫系統的結構,凡是根據本發明的原理所做的現有技術的結構變形和替換,都包括在本發明的保護範圍內。
請參閱圖4所示,所述FRU的讀/寫系統400適用於一伺服器系統。所述FRU的讀/寫系統400包括:機架管理單元(Chassis Management Module,CMM)410,嵌入式處理器(CM4-ARM公司開發的一種嵌入式處理器Cortex-M4,簡稱CM4)420,至少一個ARM節點430。其中,每個ARM節點430上設有二個FRU;所述機架管理單元410透過嵌入式處理器420與所述ARM節點430相連,控制各ARM節點上的FRU的讀/寫。進一步,所述機架管理單元410可以透過RS485串列匯流排與所述嵌入式處理器420通信相連,所述嵌入式處理器420可以透過I2C匯流排與所述ARM節點430通信相連。
其中,所述FRU的讀/寫系統讀取FRU的過程包含:所述機架管理單元410根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器,並將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器。
所述嵌入式處理器420識別所述相關命令的類型為讀時,讀取所述FRU,並將讀取結果回饋給所述機架管理單元。所述嵌入式處理器可以從頭開始以8個位元組為單位讀取所述FRU中的資料。
其中,所述FRU的讀/寫系統寫入FRU的過程包括:所述機架管理單元410根據用戶輸入的FRU的ID識別出所述FRU對應連接的嵌入式處理器,並將所述FRU的ID和讀寫FRU的相關命令透過串口發送給所述FRU對應連接的嵌入式處理器。
所述嵌入式處理器識別所述相關命令的類型為寫時,根據用戶輸入選取指定的FRU範本放入緩存中,並將用戶輸入的字串形式的各FRU欄位轉換成對應進制資料寫入到緩存的FRU範本的對應欄位中。其中,所述嵌入式處理器420可以預存有至少二個遵循FRU規範的FRU範本;各FRU範本中的資訊欄位均初始化為0;各FRU範本中與資訊欄位相關的控制欄位均初始化為預設值;各FRU範本的總長度不同。所述對應進制資料包括16進制資料。
所述嵌入式處理器將緩存中改寫後的FRU範本寫入到所述FRU中;所述嵌入式處理器從頭開始讀取所述FRU中的資料,獲得讀回的FRU資料,並比較所述讀回的FRU資料與所述緩存中改寫後的FRU範本中的資料是否一致;若一致,則所述FRU寫入成功;否則,所述FRU寫入失敗;所述嵌入式處理器在所述FRU寫入成功後,顯示字串形式的所述FRU。所述嵌入式處理器可以將緩存中改寫後的FRU範本以8個位元組為單位寫入到所述FRU中。
在OTT項目中,24個ARM Node上的48個FRU分別透過I2C匯流排與3個CM4相連,這3個CM4又是透過RS485串列匯流排與CMM相連的,由於CM4沒有網路模組,無法與外界通信,而CMM具有網路模組,並能透過IPMI協議與外界通信,因此,本發明所述的FRU的讀取/寫入方法及讀/寫系統實現了透過CMM控制CM4來讀寫、刷新這48個FRU。
綜上所述,本發明確實有效克服了現有技術中的種種缺點而具高度產業利用價值。
藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發
明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
Claims (11)
- 一種FRU(Field Replaceable Unit)的讀取方法,係應用於一伺服器系統,該FRU的讀取方法包含以下步驟:(a)一機架管理單元(Chassis Management Module,CMM)根據用戶輸入之一FRU的ID識別出該FRU對應連接之一嵌入式處理器;(b)該機架管理單元將該FRU的ID和讀寫該FRU的相關命令透過串列埠發送給該FRU對應連接之該嵌入式處理器;以及(c)該嵌入式處理器識別該相關命令的類型為讀時,讀取該FRU,並將讀取結果回饋給該機架管理單元。
- 如申請專利範圍第1項所述之FRU的讀取方法,其中,該嵌入式處理器透過I2C匯流排讀取該FRU;該嵌入式處理器透過串列埠將讀取結果回饋給該機架管理單元。
- 一種FRU的寫入方法,係應用於一伺服器系統,該FRU的寫入方法包含:(a)一機架管理單元根據用戶輸入之一FRU的ID識別出該FRU對應連接之一嵌入式處理器;(b)該機架管理單元將該FRU的ID和讀寫該FRU的相關命令透過串列埠發送給該FRU對應連接之該嵌入式處理器;(c)該嵌入式處理器識別該相關命令的類型為寫時,根據用戶輸入選取指定之一FRU範本放入一緩存中; (d)該嵌入式處理器將用戶輸入的字串形式的各FRU欄位轉換成對應進制資料寫入到該緩存的該FRU範本的對應欄位中;以及(e)該嵌入式處理器將該緩存中改寫後的該FRU範本寫入到該FRU中。
- 如申請專利範圍第3項所述之FRU的寫入方法,其中,該FRU的寫入方法還包含以下步驟:(f)該嵌入式處理器從頭開始讀取該FRU中的資料,獲得讀回的FRU資料;(g)該嵌入式處理器比較該讀回的FRU資料與該緩存中改寫後的該FRU範本中的資料是否一致,若一致,則該FRU寫入成功,否則,該FRU寫入失敗;以及(h)該嵌入式處理器在該FRU寫入成功後,顯示字串形式的該FRU。
- 如申請專利範圍第3項或第4項所述之FRU的寫入方法,其中,該對應進制資料包含16進制資料。
- 如申請專利範圍第4項所述之FRU的寫入方法,其中,該嵌入式處理器將該緩存中改寫後的該FRU範本以8個位元組為單位寫入到該FRU中;該嵌入式處理器從頭開始以8個位元組為單位讀取該FRU中的資料。
- 如申請專利範圍第3項所述之FRU的寫入方法,其中,該FRU的寫入方法還包含以下步驟:(f)預存至少二個遵循FRU規範之該FRU範本;各該FRU範本中的資訊欄位均初始化為0;各該FRU範本中與資訊欄位 相關的控制欄位均初始化為預設值;各該FRU範本的總長度不同;不同該FRU範本的相同資訊欄位的長度不同。
- 一種FRU的讀/寫系統,係應用於一伺服器系統,該FRU的讀/寫系統包含:至少一個ARM節點,該ARM節點上設有二個FRU;以及一機架管理單元,係透過一嵌入式處理器與該ARM節點通信連結,用以控制該ARM節點上之該FRU的讀/寫,且該機架管理單元透過一RS485串列匯流排與該嵌入式處理器通信連結,該嵌入式處理器透過I2C匯流排與該ARM節點通信連結。
- 如申請專利範圍第8項該FRU的讀/寫系統,其中,該FRU的讀/寫系統還包含:該機架管理單元根據用戶輸入的FRU的ID識別出該FRU對應連接之該嵌入式處理器,並將該FRU的ID和讀寫該FRU的相關命令透過串列埠發送給該FRU對應連接之該嵌入式處理器;以及該嵌入式處理器識別該相關命令的類型為讀時,讀取該FRU,並將讀取結果回饋給該機架管理單元。
- 如申請專利範圍第8項所述之FRU的讀/寫系統,其中,該FRU的讀/寫系統還包含:該機架管理單元根據用戶輸入之該FRU的ID識別出該FRU對應連接之該嵌入式處理器,並將該FRU的ID和讀寫該FRU的相關命令透過串列埠發送給該FRU對應連接之該嵌入式處理器; 該嵌入式處理器識別該相關命令的類型為寫時,根據用戶輸入選取指定之一FRU範本放入一緩存中,並將用戶輸入的字串形式之各FRU欄位轉換成對應進制資料寫入到該緩存之該FRU範本的對應欄位中;該嵌入式處理器將該緩存中改寫後之該FRU範本寫入到該FRU中;該嵌入式處理器從頭開始讀取該FRU中的資料,獲得讀回的該FRU資料,並比較該讀回的FRU資料與該緩存中改寫後之該FRU範本中的資料是否一致;若一致,則該FRU寫入成功;否則,該FRU寫入失敗;以及該嵌入式處理器在該FRU寫入成功後,顯示字串形式的該FRU。
- 如申請專利範圍第8項所述之FRU的讀/寫系統,其中,該FRU的讀/寫系統還包含:該嵌入式處理器預存有至少二個遵循FRU規範之該FRU範本;各該FRU範本中的資訊欄位均初始化為0;各該FRU範本中與資訊欄位相關的控制欄位均初始化為預設值;各該FRU範本的總長度不同。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104142450A TWI554950B (zh) | 2015-12-17 | 2015-12-17 | Fru的讀取/寫入方法及讀/寫系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104142450A TWI554950B (zh) | 2015-12-17 | 2015-12-17 | Fru的讀取/寫入方法及讀/寫系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI554950B true TWI554950B (zh) | 2016-10-21 |
TW201723819A TW201723819A (zh) | 2017-07-01 |
Family
ID=57848402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104142450A TWI554950B (zh) | 2015-12-17 | 2015-12-17 | Fru的讀取/寫入方法及讀/寫系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI554950B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6263411B1 (en) * | 1996-09-20 | 2001-07-17 | Matsushita Electric Industrial Co., Ltd. | Video server scheduling for simultaneous read-write requests |
US7193844B2 (en) * | 2001-08-10 | 2007-03-20 | Sun Microsystems, Inc. | Computer system storage |
TWI497285B (zh) * | 2013-12-12 | 2015-08-21 | Inventec Corp | 伺服器系統及其讀寫指示燈的控制方法 |
TWI501090B (zh) * | 2013-12-06 | 2015-09-21 | Inventec Corp | 伺服器系統與節點偵測方法 |
-
2015
- 2015-12-17 TW TW104142450A patent/TWI554950B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6263411B1 (en) * | 1996-09-20 | 2001-07-17 | Matsushita Electric Industrial Co., Ltd. | Video server scheduling for simultaneous read-write requests |
US7193844B2 (en) * | 2001-08-10 | 2007-03-20 | Sun Microsystems, Inc. | Computer system storage |
TWI501090B (zh) * | 2013-12-06 | 2015-09-21 | Inventec Corp | 伺服器系統與節點偵測方法 |
TWI497285B (zh) * | 2013-12-12 | 2015-08-21 | Inventec Corp | 伺服器系統及其讀寫指示燈的控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201723819A (zh) | 2017-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3608792B1 (en) | Managed switching between one or more hosts and solid state drives (ssds) based on the nvme protocol to provide host storage services | |
US9699276B2 (en) | Data distribution method and system and data receiving apparatus | |
US20120042307A1 (en) | System and method for creating memory interface of computing device | |
US11544223B2 (en) | Write operation verification method and apparatus | |
US10761781B2 (en) | Apparatus and methods for a distributed memory system including memory nodes | |
JP2008217209A (ja) | 差分スナップショット管理方法、計算機システム及びnas計算機 | |
JP2007310788A (ja) | ストレージ装置のデータ管理方法、ストレージ装置、および、計算機システム | |
US9569322B2 (en) | Memory migration in presence of live memory traffic | |
US10338813B2 (en) | Storage controller and using method therefor | |
WO2015131446A1 (zh) | 一种基于片内总线协议的安全访问控制方法和装置 | |
CN110633046A (zh) | 一种分布式系统的存储方法、装置、存储设备及存储介质 | |
US8700807B2 (en) | High speed baseboard management controller and transmission method thereof | |
CN105373484A (zh) | 一种网络通信芯片中内存分配、存储和管理的方法 | |
TW201704994A (zh) | 更新伺服器映像檔的技術 | |
WO2017092184A1 (zh) | 一种fru的读取/写入方法及读/写系统 | |
WO2017118289A1 (zh) | 读数据的方法、数据处理方法及相关存储设备 | |
TWI655642B (zh) | 具有繞回性至連續性讀取之記憶體子系統 | |
WO2017096910A1 (zh) | 自适应调整办公软件的显示比例的方法和系统 | |
WO2020206879A1 (zh) | Pcie宽度自动适配方法、装置及电子设备和存储介质 | |
WO2014190700A1 (zh) | 一种内存访问的方法、缓冲调度器和内存模块 | |
TW201502972A (zh) | 共享記憶體系統 | |
TWI554950B (zh) | Fru的讀取/寫入方法及讀/寫系統 | |
WO2022223038A1 (zh) | 一种键名称生成方法、装置和计算机可读存储介质 | |
CN110765060A (zh) | Mdio总线到并行总线转换方法及装置、设备、介质 | |
US20140149459A1 (en) | Data expanse viewer for database systems |