TWI497985B - 積體電路上的系統和通信系統 - Google Patents

積體電路上的系統和通信系統 Download PDF

Info

Publication number
TWI497985B
TWI497985B TW100104322A TW100104322A TWI497985B TW I497985 B TWI497985 B TW I497985B TW 100104322 A TW100104322 A TW 100104322A TW 100104322 A TW100104322 A TW 100104322A TW I497985 B TWI497985 B TW I497985B
Authority
TW
Taiwan
Prior art keywords
subsystem
cable
moca
top box
set top
Prior art date
Application number
TW100104322A
Other languages
English (en)
Other versions
TW201216688A (en
Inventor
Jonathan Kuo
Phone Thanh Tran
Original Assignee
Broadcom Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Broadcom Corp filed Critical Broadcom Corp
Publication of TW201216688A publication Critical patent/TW201216688A/zh
Application granted granted Critical
Publication of TWI497985B publication Critical patent/TWI497985B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2801Broadband local area networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2803Home automation networks
    • H04L12/283Processing of data at an internetworking point of a home automation network
    • H04L12/2834Switching of information between an external network and a home network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/43615Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/61Network physical structure; Signal processing
    • H04N21/6106Network physical structure; Signal processing specially adapted to the downstream path of the transmission network
    • H04N21/6118Network physical structure; Signal processing specially adapted to the downstream path of the transmission network involving cable transmission, e.g. using a cable modem
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/61Network physical structure; Signal processing
    • H04N21/6156Network physical structure; Signal processing specially adapted to the upstream path of the transmission network
    • H04N21/6168Network physical structure; Signal processing specially adapted to the upstream path of the transmission network involving cable transmission, e.g. using a cable modem

Description

積體電路上的系統和通信系統
本發明涉及有線機頂盒系統,更具體地說,涉及一種具有集成電纜調諧器和同軸電纜多媒體聯盟(MoCA)子系統的高清有線機頂盒系統。
有線機頂盒通常用於接收和解碼數位電視廣播和通過用戶的電視與互聯網介面。
現有的有線機頂盒不具有集成調諧器。在家庭網路方面,現有的有線機頂盒實施使用乙太網或外部MoCA系統。
因此需要一種具有集成電纜調諧器和MoCA子系統的有線機頂盒系統。
依據本發明的一個方面,提供了一種積體電路上的系統,包括:集成在基板上的電纜調諧器;和集成在所述基板上的同軸電纜多媒體聯盟(MoCA)子系統,其中對所述電纜調諧器和MoCA子系統進行配置以通過共用的同軸電纜與網路進行通信。
優選地,對所述MoCA子系統進行配置以由所述MoCA子系統中的嵌入式處理器相對於主機處理器進行自主操作。
優選地,所述系統進一步包括由電纜資料傳輸業務介面規範(DOCSIS)子系統和視頻/音頻子系統共用的記憶體介面。
優選地,所述積體電路嵌入在有線機頂盒中,且其中所述網路是家庭網路。
依據本發明的另一方面,提供一種積體電路上的系統,包括:集成在基板上的電纜調諧器;集成在所述基板上的同軸電纜多媒體聯盟(MoCA)子系統;集成在所述基板上的電纜資料傳輸業務介面規範(DOCSIS)子系統;和集成在所述基板上的視頻/音頻子系統,其中對所述DOCSIS子系統和所述視頻/音頻子系統進行配置以訪問共用記憶體。
優選地,所述記憶體是DDR記憶體,而且其中在運行所述DDR記憶體中的代碼之前對所述代碼進行驗證。
優選地,所述共用記憶體是快閃記憶體。
優選地,防止所述DOCSIS子系統直接訪問所述快閃記憶體。
優選地,對所述DOCSIS子系統進行配置以在訪問所述快閃記憶體之前使用主機的音頻/視頻處理器。
優選地,所述DDR記憶體存儲視頻和音頻資料。
優選地,只能由安全處理器和無內部互鎖流水級的主機微處理器(MIPS)架構訪問所述快閃記憶體。
優選地,對所述MoCA子系統進行配置以通過所述MoCA子系統中的嵌入式處理器相對於主機處理器獨立地操作。
優選地,所述MoCA包括:PHY、MAC、網路介面和基帶處理器,其中對所述基帶處理器進行配置以組合數位、類比和RF信號。
優選地,所述系統進一步包括傳輸處理器,對所述傳輸處理進行配置以執行以下步驟:從調諧器接收傳輸分組,和輸出資料到視頻解碼器和音頻解碼器。
優選地,所述系統進一步包括SATA子系統。
依據本發明的又一方面,提供一種通信系統,包括:第一有線機頂盒,包括集成在所述第一有線機頂盒內第一積體電路上的第一電纜調諧器和第一MoCA子系統;和第二有線機頂盒,包括集成在所述第二有線機頂盒內第二積體電路上的第二電纜調諧器 和第二MoCA子系統,其中所述第一有線機頂盒和所述第二有線機頂盒連接到局域網(LAN),和其中對所述第一有線機頂盒進行配置以通過所述LAN在同軸電纜鏈路上與所述第二有線機頂盒進行通信。
優選地,所述LAN是家庭網路。
優選地,對所述第一有線機頂盒進行配置以接收網際網路資料,其中對所述第一有線機頂盒進行配置以經由所述第一MoCA子系統發送所述網際網路資料到所述第二有線機頂盒。
優選地,對所述第一有線機頂盒進行配置以接收電視資料,其中對所述第一有線機頂盒進行配置以經由所述第一MoCA子系統發送所述電視資料到所述第二有線機頂盒。
優選地,對所述第二有線機頂盒進行配置以經由SATA子系統存儲所述電視資料到所述第二有線機頂盒中。
100‧‧‧網路
101、106、112‧‧‧有線機頂盒
102、108、114‧‧‧電視機
200‧‧‧積體電路
202‧‧‧射頻(RF)輸入資料
204‧‧‧直接轉換調諧器
206‧‧‧接收器
208‧‧‧DOCSIS MAC
209‧‧‧帶外(OOB)接收器
210‧‧‧上行發射器
211‧‧‧解碼器
212‧‧‧DAC
213‧‧‧調製器
214‧‧‧網際網路MAC/PHY
216‧‧‧處理器
218‧‧‧脈衝碼調製(PCM)資訊通道介面
220‧‧‧傳輸處理器
222‧‧‧安全處理器
223‧‧‧雙再複用(remux)模組
224‧‧‧DDR記憶體
226‧‧‧視頻解碼器
230‧‧‧視頻編碼器
232‧‧‧DAC
234‧‧‧HDMI介面
238‧‧‧解碼器
240‧‧‧SPDIF
242‧‧‧類比輸出
244‧‧‧微處理器子系統
246‧‧‧集成週邊設備
247‧‧‧USB 2.0埠
248‧‧‧單埠SATA介面
250‧‧‧MoCA子系統
252‧‧‧晶片上時鐘生成器
254‧‧‧空閒池生成器(free pool generator)
256‧‧‧輸入
300‧‧‧匯流排界面
302‧‧‧系統記憶體匯流排
304‧‧‧DOCSIS子系統
306‧‧‧橋
308‧‧‧安全處理器
310‧‧‧主機MIPS
312‧‧‧快閃記憶體控制器
314‧‧‧快閃記憶體介面
316‧‧‧Sundry模組
318‧‧‧SATA介面
320‧‧‧USB 2.0主機介面
322‧‧‧傳輸處理器
324‧‧‧音頻處理器
326‧‧‧圖像引擎
328‧‧‧視頻編碼器(VEC)
330‧‧‧博通視頻網路(BVN)視頻處理器
332‧‧‧運動自適應去隔行(MAD)模組
334‧‧‧高級視頻編解碼器(AVC)模組
336‧‧‧MoCA模組
402‧‧‧類比介面
404‧‧‧數模轉換器(ADC)
405‧‧‧數模轉換器(DAC)
406‧‧‧MoCA PHY處理器(PHY)
408‧‧‧模擬前端(AFE)
410‧‧‧MoCA分組處理器(MAC)
414‧‧‧乙太網彙聚層(ECL)
415‧‧‧介面模組
416‧‧‧嵌入式CPU
418‧‧‧千兆媒體獨立(G/MII)介面
419‧‧‧資料和控制介面
420‧‧‧主機介面
422‧‧‧G-匯流排主機
424‧‧‧G-匯流排主機
426‧‧‧主機中斷
428‧‧‧通用輸入和輸出
430‧‧‧UART-通用非同步接收器/發射器
432‧‧‧單機模式
434‧‧‧IEEE 802.x流程控制
438‧‧‧APB匯流排
440‧‧‧iflow追蹤(iflowTrace)介面
446‧‧‧時鐘入(clock in)
448‧‧‧時鐘比
452‧‧‧發射器
454‧‧‧信號RF-Clck
456‧‧‧信號RF_Data
458‧‧‧時鐘信號
460‧‧‧時鐘信號
462‧‧‧參考時鐘
圖1是依據本發明一個實施例的有線機頂盒的示範網路的示意圖;圖2是在同一積體電路上集成了MoCA內核和電纜調諧器的積體電路上的示範系統的示意圖;圖3是依據本發明一個實施例的示範匯流排界面的示意圖;圖4是依據本發明一個實施例的MoCA內核的框圖。
本發明提供了一種位於積體電路上的高清有線機頂盒系統,其具有集成調諧器並支援同軸電纜多媒體聯盟(MoCA)標準。通過將電纜調諧器集成到單個積體電路(晶片)中來減少電路板空間,以製造更加小型的有線機頂盒。MoCA集成也有助於減少有線機頂盒的體積,另外還允許家庭網路在住宅內的同一有線網路上實現,而不需要分開的網路諸如乙太網或USB。該系統可包括由電纜資料傳輸業務介面規範(“DOCSIS”)和視頻/音頻子系統共用的 記憶體介面。該系統還可在MoCA子系統中包括嵌入式處理器,以實現MoCA子系統和不被DOCSIS子系統直接訪問的安全快閃記憶體的自主操作。
該系統的實施例可在單個積體電路上實施,以減少電路板空間,使得有線機頂盒更加小型化,並且允許家庭網路在住宅內的同一有線網路上實現而不需要用於MoCA支援的分開的網路,諸如乙太網或通用串列匯流排(“USB”)。優選地,本文公開的實施例所提供的解決方案允許使用現有同軸電纜線支援MoCA。另外,記憶體介面可併入到單個架構中,所述架構由積體電路的前端和後端共用,且該架構的設計滿足積體電路前端和後端兩者的需求,其中包括安全需求。
一個實施例中,所提供的有線機頂盒解決方案提供集成高級視頻編碼(“AVC”)(H.264/MPEG-4的第10部分)、動態圖像專家組(“MPEG”)、MPEG-4第2部分、MPEG-2和SMPTE 421M視頻編解碼標準(“VC-1”)視頻解碼技術。還可支持DivX、H.264、音視頻標準(“AVS”)和XviD格式。
一個實施例中,還提供電纜資料傳輸業務介面規範(“DOCSIS”)子系統以支援有線電視資料的傳輸。DOCSIS子系統集成了雙調諧器。另外,DOCSIS子系統提供兩個支援高達1024正交幅度調製(“QAM”)的集成下行解調器、帶外(“OOB”)解調器、支援速率達256 QAM的上行調製器、能綁定四個通道的DOCSIS 3.0 MAC、支援同步碼分多址(“SCDMA”)和高級時分多址(“ATDMA”)兩者映射的傳輸彙聚模組(transmission convergence module)、以及具有800 DMIPS級別的雙線程MIPS32處理器內核。
一個實施例中,視頻/音頻子系統包括資料傳輸處理器、高清高級視頻解碼器、高級音頻解碼器、2D/3D圖形引擎、運動自適應去隔行、高品質視頻處理硬體、6個視頻數模轉換器(“DAC”)、以及身歷聲高保真音頻DAC。視頻/音頻子系統可由帶有浮點運算 單元(“FPU”)的MIPS 4380級處理器來管理。另外,視頻解碼器可以設計成能夠輸出高達1080p60(垂直解析度1080行,每秒30個逐行掃描幀)的輸出格式。
一個實施例中,加入各種介面以支援所有所需的機頂盒功能,諸如紅外(“IR”)遙控、發光二極體(“LED”)、鍵盤、通用非同步接收/發射裝置(“UART”)、內置積體電路(“I 2 C”)和系統分組介面(“SPI”)。可包括串列高級技術附件(“SATA”)介面以支援個人視頻錄影機(“PVR”)功能,還可提供兩個USB 2.0埠。可集成10/100乙太網物理(“PHY”)層和媒體訪問控制(“MAC”)層以用於家庭網路,以及還可將具有調諧器的MoCA模組、接收器和DAC集成到所述系統中。
同軸電纜多媒體聯盟(MoCA)標準支持通過現有同軸電纜基礎架構上的聯網(例如,家庭網路)。合併了MoCA功能的設備,諸如有線機頂盒,能通過同軸電纜與連接到網路上的其他設備進行通信。
圖1描述了依據一個實施例的有線機頂盒的示範網路100。每個有線機頂盒(101、106和112)可輸出至一個或多個顯示設備,諸如電視機(102、108和114)。有線機頂盒101、106和112可包括晶片上MoCA模組,使得它們能夠通過現有的同軸電纜基礎架構進行相互通信(104、110和116)。
依據各個實施例的具有MoCA功能的家庭網路呈現出了幾個優點。例如,配置輸出至家庭娛樂室內的電視機102的第一有線機頂盒101可通過乙太網連接訪問網際網路。來自家庭娛樂室內的第一有線機頂盒101的網際網路資料可發送至第二有線機頂盒106,配置所述第二有線機頂盒106輸出至主臥室中的電視機108。第一有線機頂盒101和第二有線機頂盒106內的MoCA子系統使得有線機頂盒能夠通過同軸電纜進行通信104,通過使用每個有線機頂盒中的MoCA子系統,資料可從第一有線機頂盒101發 送至第二有線機頂盒106。例如,使用該功能,第二有線機頂盒106可訪問第一有線機頂盒101接收的網際網路資料,即使第二有線機頂盒106沒有直接連接網際網路。另外例如,使用MoCA功能,第二有線機頂盒106可訪問來自第一有線機頂盒101的電視通道。另外,通過使用每個有線機頂盒中的晶片上SATA子系統,可暫停和/或時移來自另一個房間的存儲的電視資料。
各個實施例提供的解決方案支持在諸如有線機頂盒的設備中的同一積體電路上集成電纜調諧器和MoCA。該集成有利地允許網路使用同一電纜基礎架構實現電纜調諧器和MoCA兩種功能,因此避免需要分開的網路來支援電纜調諧器和MoCA。
一個實施例中,將用於所述系統的記憶體介面併入到單個架構中。例如,依據一個實施例只有一個雙倍數據速率(“DDR”)記憶體被系統的前端和後端共用。實施例另外包括支援DOCSIS和視頻/音頻兩個子系統同時操作的記憶體介面,後面將參考圖2對其進行詳細闡述。DOCSIS和視頻/音頻子系統的每個具有帶寬和記憶體需求,並訪問配置用於與晶片外DDR記憶體和快閃記憶體介面的晶片上DDR記憶體和快閃記憶體介面。
另外,DOCSIS和視頻/音頻子系統兩者都具有安全需求。例如,如果DOCSIS和視頻/音頻子系統同時運行並共用同一記憶體(例如,DDR記憶體),該DDR記憶體可能會被入侵,且視頻和音頻內容可能遭盜取。
為解決這些問題,可在運行之前對DDR記憶體中的所有代碼進行認證。另外,可防止DOCSIS子系統直接訪問快閃記憶體介面,作為替代,在DOCSIS能夠訪問快閃記憶體之前,需要DOCSIS使用主機中的音頻/視頻處理器。
實施例另外提供晶片上MoCA子系統以用於通過現有同軸電纜基礎架構的聯網。一個實施例中,配置MoCA子系統用於通過使用MoCA子系統中的嵌入式CPU進行自主操作(相對於主機中 央處理器(“CPU”))。例如,配置嵌入式CPU以通過系統匯流排直接訪問記憶體(和運行來自記憶體的代碼),而且嵌入式CPU與積體電路中的主CPU握手。
圖2描述了在同一積體電路上集成了MoCA內核和電纜調諧器的積體電路200上的示範系統。來自電視發射的射頻(“RF”)輸入資料202由直接轉換調諧器204接收。直接轉換調諧器204然後將電視發射中的所選通道轉換成基帶。再通過解調器交織器接收器206解調制基帶發射。
如果系統正用於網際網路訪問,解調器206的輸出將輸入至DOCSIS MAC 208進行處理。一個實施例中,DOCSIS子系統結合了兩個1GHz調諧器204、兩個1064-QAM接收器206、具有集成的2GHz功率DAC212的256-QAM上行發射器210、正交相移鍵控(“QPSK”)到256-QAM的高級TDMA和SCDMA調製器213、網際網路MAC/PHY 214、DOCSIS MAC 208和雙線程MIPS232處理器216。
集成調諧器204在54-1002MHz範圍內從外部低雜訊放大器(“LNA”)接收RF信號,並直接將一個或多個通道轉換成基帶信號。內置模擬前端(“AFE”)和接收器206使用恢復時鐘和載波定時對信號進行採樣和解調製,濾波和均衡資料並傳送軟決策(soft decisions)到前向糾錯(“FEC”)解碼器。上行發射器210提取突發和連續資料、提供FEC編碼和預均衡、濾波和調製資料流程、並提供具有輸出功率控制的直接的0-108MHz類比輸出到資料轉發器(headend)。
一個實施例中,帶外(“OOB”)接收器209從調諧器接收信號、數位化集中在中頻的聲表面波(“SAW”)、使用恢復時鐘和載波定時解調制信號、濾波和均衡資料、併合並DigiCipher Ⅱ/DAVIC相容的FEC解碼器211。還包括脈衝碼調製(“PCM”)資訊通道介面218以用於與外部語音編解碼設備介面。
如果所述系統正用於電纜數據機功能,從解調器206發送傳輸分組到傳輸處理器220。傳輸處理器220對傳輸分組進行處理並解除加密。所述系統還包括安全處理器222以用於提供安全啟動鍵生成、管理和保護,而且該安全處理器還在傳輸分組的處理過程中進行協助。一個實施例中,資料傳輸處理器是遵循MPEG-2 DVB的傳輸流消息/分組基本流(“PES”)解析器和能夠同時處理經由多達六個獨立傳輸流輸入(從四個外部輸入和三個內部輸入選擇)中的255個PID通道的255個比例積分微分(“PID”)的解複用器,以及兩個內部重播通道。一個實施例中,資料傳輸支持用於所有流中的多達255個PID通道的解密,而且所有255個PID通道可通過記錄、音頻和視頻界面引擎(RAVE)、處理器、消息篩檢程式使用,以及用於經雙再複用(remux)模組223的輸出。資料傳輸模組RAVE支援24種情景模式(context),即可配置每個RAVE情景模式為用於PVR功能的記錄情景模式,也可配置其為音頻/視頻(“AV”)情景模式以與音頻和視頻解碼器介面。傳輸另外提供1DES/3DES/DVB/Multi2/AES解擾支援。記憶體到記憶體的DMA安全模組可編程,以支援AES/1DES/3DES/CSS/CPRM/CPPM/DTCP複製保護演算法/標準。
一個實施例中,來自傳輸處理器220的輸出資料存儲在記憶體(例如,DDR記憶體224)中。視頻解碼器226從記憶體224取回該資料,並通過解交錯器和定標器(scaler)228進一步處理和增強該資料以提高資料品質。處理和增強後的視頻資料也存儲在記憶體224中以用於後續顯示。一個實施例中,視頻解碼器能夠支援高清AVC、VC-1和高級電視業務顧問委員會(“ATSC”)MPEG-2流。視頻解碼器226還支援高清VC-1(Advanced Profile Level 3,Main,and Simple Profiles)和ATSC相容的MPEG-2、主級和高級的主層面(Main Profile at Main and High Levels)。
一個實施例中,CPU通過主機控制器(HC)的操作寄存器和駐 存於共用系統記憶體中的資料結構與HC進行通信225。一個實施例中,主機CPU負責將資料放置入外部的動態隨機記憶體(“DRAM”)中,該資料實際上源自所述外部DRAM(即,硬驅動、網際網路、傳輸記憶體緩衝器等)。一旦資料被放置到外部DRAM中,重播模組能夠從外部DRAM讀取該資料,並交付給RAVE、消息、和/或再複用模組。
視頻處理過程中,在顯示之前組合圖片或其他視頻,然後將處理後的視頻發送至視頻編碼器230以用於顯示,期間即可通過類比DAC輸出也可通過高清多媒體介面(“HDMI”)介面。一個實施例中,所述系統包括雙流類比視頻編碼器230,所述編碼器230支援Macrovision 1和DCSMacrovision以及以下輸出標準:NTSC-M、NTSC-J、PAL-BDGHIN、PAL-M、PAL-Nc和SECAM。一個實施例中,另外支持以下輸出格式:合成、S-視頻、SCART1、SCART2、RGB和YPrPb分量,而且所述系統支援的解析度包括480i、480p、576i、576p、720p、1080i和1080p。一個實施例中,有六個輸出DAC 232可供輸出功能之間共用。所述系統還支援通過HDMI介面234的輸出。高品質的視頻和圖像處理可集成234到積體電路中,所具有的特徵是保持記憶體帶寬的有效使用情況下,進行高級演播品 質的2D/3D圖像處理。
壓縮的視頻資料以MPEG傳輸流格式進入設備。傳輸流通過傳輸處理器220,所述傳輸處理器220解析傳輸流以提取並在需要時解密基本音頻和視頻流。傳輸流直接存儲在記憶體224中以用於即刻的顯示,或者將傳輸流路由至諸如SATA的儲存介面以用於後續使用或用於快進/快退(trick play)和時移。還可將傳輸流路由至網路介面,諸如用於家庭媒體聯網目的的乙太網(內容的家庭內分發),以及還可通過傳輸再複用輸出介面(串列)發送傳輸流。
從傳輸處理器220接收音頻資料並通過音頻處理器和解碼器238處理該音頻資料。一個實施例中,音頻處理器和解碼器238能夠解碼多種資料格式,包括杜比數位、杜比數位加、AAC 5.1、AAC+等級2、AAC+等級4、WMA和具有同時通過支持的MPEG 1層1、2和3。還可支持3D SRS視頻。音頻處理器還支援高級代碼轉換為DTS,包括音頻DAC 239,而且支援可用的音頻輸出包括SPDIF 240和模擬輸出242。
一個實施例中,包括具有3:2下拉的運動自適應去隔行以及信箱模式檢測(Letterbox Detection)。還包括數位降噪支援以減少蚊式雜訊和MPEG偽影(artifacts),包括塊雜訊,而且還支援數位等高線(contour)刪除以用於低比特率的AVC流。
實施例合併了完整的MIPS 4380類型微處理器子系統244,包括橋接到記憶體和本地匯流排的緩存。還支援NADA、並行和串列NOR快閃記憶體。
集成週邊設備246包括UARTS、兩個ISO7816智慧卡介面、 計數器/計時器、通用輸入/輸出(“GPIO”)、鍵盤/LED控制器、IR接收器、IR聲霸卡(blaster)和博通串列控制(“BSC”)和串列週邊設備介面(“SPI”)控制器。高級連接特徵包括兩個USB 2.0埠247和能夠在50MHz操作的媒體獨立介面(MII)或者同軸電纜多媒體聯盟(MoCA)介面。還可提供單埠SATA介面248用於PVR。
一個實施例中,實施動態功率管理以支援不斷增長的功率環境需求,包括(其他來源中)ENERGY STAR、歐盟委員會、環境和可持續發展協會和自然資源保護協會(NRDC)。一個實施例中,實施三種功率模式以符合這些規範:(1)被動待機;(2)主動待機;和(3)啟動。被動待機模式是功率最低的模式,其中產品雖然連接到電源但是沒有主動的功能。可通過外部刺激(或計時器)“喚醒”處於被動待機模式下的設備。主動待機模式中,產品可在功能受限的狀態下連接到電源,所具有的有限功能包括從前端和/或網路介面發送/接收資料。可通過外部刺激(或計時器)和/或回應於特定網路資料而“喚醒”處於主動待機模式下的設備。啟動模式下,提供所有功能給連接的產品。動態功率管理塊控制功率管理轉變,而且特別設計該動態功率管理塊使得功率管理和/或功率管理轉變不會引入安全漏洞。
一個實施例可進一步包括MoCA子系統250。一個實施例中,MoCA子系統包括PHY、MAC和網路介面。MoCA模組包括完全嵌入式基帶處理器並結合數位、類比和RF單元。嵌入式MIPS CPU實施MoCA協議,使得積體電路的主處理器免於負責MoCA鏈路維護。類比模組包括雙11-比特ADC@ 200MHz、雙1-比特DAC 2400MHz和嵌入式PLL,RF部分包括連同獨立TX/RX混合器、增益放大器和濾波器一起的調諧器模組。
實施例還可包括晶片上時鐘生成器252、空閒池生成器(free pool generator)254和用於流解壓的PAL或使用TU-R建議BT.656協定的NTSC標清TV信號的輸入256。
圖3描述了依據一個實施例的積體電路200的各個模組能採用的示範匯流排界面300。一個實施例中,模組包括積體電路200訪問系統記憶體匯流排302。一個實施例中,DOCSIS子系統304採用獨立匯流排,而且DOCSIS子系統304通過橋306訪問系統匯流排302。一個實施例中,只有安全處理器308和主機MIPS310通過快閃記憶體介面314直接訪問快閃記憶體控制器312和快閃記憶體。限制訪問快閃記憶體增強了安全性。一個實施例中,主機比DOCSIS子系統更加安全,而且如果允許DOCSIS子系統直接訪問快閃記憶體,未授權的用戶則可通過DOCSIS介面下載軟體和入侵快閃記憶體。
一個實施例中,連接到系統記憶體匯流排的模組包括Sundry模組316(一種週邊設備模組,用於控制機頂盒外部的介面)、SATA介面318、USB 2.0主機介面320、傳輸處理器322、音頻處理器324、圖像引擎326、用於格式化視頻的視頻編碼器(VEC)328、博通視頻網路(BVN)視頻處理器330(包含定標器並與視頻編碼器328協同工作)、運動自適應去隔行(MAD)模組332(用於恢復流,以用於針對輸出HD的處理)、高級視頻編解碼器(AVC)模組334和MoCA模組336。
圖4描述了依據一個實施例的MoCA子系統250的框圖。一個實施例中,MoCA子系統250由MoCA PHY處理器(PHY)406(包括數位基帶PHY和與類比/RF模組402關聯的類比前端(AFE)408)、MoCA分組處理器(MAC)410、乙太網彙聚層(ECL)414、介面模組415和嵌入式CPU 416,而且子系統使得系統中的MoCA埠能夠自主操作。配置嵌入式CPU 416以通過系統匯流排302直接訪問記憶體224(或運行來自記憶體224的代碼),而且嵌入CPU與積體電路的主CPU握手。這個功能允許MoCA子系統相對於積體電路的CPU自主地操作。
類比介面402包括數模轉換器(ADC)404。一個實施例中,配 置PHY 406以從MAC 410接收411數位信號,並將數位信號轉換成類比形式(使用數模轉換器(DAC)405)以用於發射412。發射器452接收來自MAC層的幀資料和控制信號,並將其分離以在同軸鏈路上發射。配置發射器452以發射信號RF-Clck 454和RF_Data 456。發射器452和DAC405都從參考時鐘462接收時鐘信號(458和460)。
一個實施例中,MoCA子系統經由千兆媒體獨立介面(G/MII)介面418和資料和控制介面419接收封裝在乙太網分組中的資料以及控制消息。G/MII介面418用於MoCA或用作通用G/MII介面,配置G/MII介面418以與外部乙太網模組214介面。外部主機可通過MoCA管理協定(MMP)管理MoCA子系統,使用管理資料登錄/輸出(“MDIO”)信令輸入到管理資料時鐘/管理資料登錄/輸出介面MDC/MDIO 438中。
乙太網彙聚層(“ECL”)414基於輸入乙太網幀的MAC和/或802.1 Q標記對輸入乙太網幀進行分類,並將乙太網分組映射到合適的MoCA目的節點。ECL 414還處理單播、組播和廣播傳輸。側信號(side signal)使能繞過具有分類信號的ECL 414分類器,所述分類信號通過主機介面420從外部主機直接到達。分類後的乙太網幀存儲在內部資料緩衝器412內與之關聯的佇列中。一個實施例中,在資料被發送至G/MII介面418之前,ECL 414將MoCA資料轉換成乙太網格式。從G/MII 418發送出來的資料在其到達系統記憶體匯流排302之前先前往乙太網MAC。
一個實施例中,配置MAC 410以處理以下所列:包括初始化的MoCA網路管理、允許進入控制、鏈路管理、拓撲管理和隱私管理;網路調度包括預留請求和媒體訪問計畫(MAP);以及按照MoCA 1.0和1.1規範規定的分組處理。MAC 410將從ECL 414接收的乙太網分組封裝成MoCA幀,並將它們交付給PHY 406以通過同軸電纜傳輸。在相反的通道,MAC將從PHY接收的MoCA 幀解封裝為乙太網幀,並通過G/MII介面418傳輸所述乙太網幀。PHY 406依據MoCA 1.0規範執行資料分組的物理傳輸和接收。
當G/MII介面418為輸出時,MoCA子系統表現為外部MAC的乙太網PHY。一個實施例中,MoCA內核G/MII介面為全雙工並支援IEEE 802.x流程控制434,所述IEEE 802.x流程控制434在MoCA內核不能接受新分組時暫停436資料傳輸。
主機介面420包括用於常規配置的串列週邊設備介面(SPI)、用於消息傳遞和啟動(G-匯流排主機)422的通用介面以及用於經DMA(G-匯流排主機)424的代碼分頁的通用介面。介面模組還包括用於主機中斷426的介面、通用輸入和輸出428和用於調試的串列介面(UART-通用非同步接收器/發射器)430。
一個實施例中,MoCA子系統支援單機模式432。該模式中,MoCA子系統將作為MoCA數據機,而且MoCAG/MII 418直接連接到積體電路上的G/MII埠。可另外配置MoCA子系統作為乙太網介面工作,這將免去對晶片上額外的乙太網MAC的需要,允許更加有效的設計。
一個實施例中,MoCA子系統連接到APB匯流排438,所述APB匯流排438用於配置專用於MoCA的記憶體到記憶體DMA。還可配置MoCA子系統以發送診斷442信號和通過CPU調試(EJTAG)和iflow追蹤(iflowTrace)介面440接收信號。MoCA子系統還可包括用於重啟444的輸入、時鐘入(clock in)446、時鐘比448,以及可包括啟動選擇450信號和晶片上I-RAM 452和D-RAM 454。
以上系統和處理可作為在機器上執行的電腦程式、作為電腦程式產品或作為電腦可讀媒體來實施。
儘管以上描述了本發明的各個實施例,但應理解的是,以上所述僅為本發明的較佳實施例而已,並不用以限制本發明。凡在本發明的精神和原則之內所作的任何修改、等同替換和改進等, 對於相關領域的技術人員而言是顯而易見的。因此本發明的範圍不應受以上所描述的示範實施例的限制,但是應當只由以下的權利要求及其等同確定。
100‧‧‧網路
101、106、112‧‧‧有線機頂盒
102、108、114‧‧‧電視機

Claims (8)

  1. 一種積體電路上的系統,其特徵在於,包括:集成在基板上的電纜調諧器;集成在所述基板上的同軸電纜多媒體聯盟(MoCA)子系統,其中對所述電纜調諧器和MoCA子系統進行配置以通過共用的同軸電纜與網路進行通信;和支援電纜資料傳輸業務介面規範(DOCSIS)子系統和視頻/音頻子系統同時操作的共用記憶體;其中對所述DOCSIS子系統進行配置以在訪問所述共用記憶體之前使用主機的音頻/視頻處理器。
  2. 如申請專利範圍第1項所述的系統,其中,對所述MoCA子系統進行配置以由所述MoCA子系統中的嵌入式處理器相對於主機處理器進行自主操作。
  3. 如申請專利範圍第1項所述的系統,其中,所述積體電路嵌入在有線機頂盒中,所述網路是家庭網路。
  4. 一種積體電路上的系統,其特徵在於,包括:集成在基板上的電纜調諧器;集成在所述基板上的同軸電纜多媒體聯盟(MoCA)子系統;集成在所述基板上的電纜資料傳輸業務介面規範(DOCSIS)子系統;和集成在所述基板上的視頻/音頻子系統,其中對所述DOCSIS子系統和所述視頻/音頻子系統進行配置以訪問共用記憶體;其中對所述DOCSIS子系統進行配置以在訪問所述共用記憶體之前使用主機的音頻/視頻處理器。
  5. 如申請專利範圍第4項所述的系統,其中,所述記憶體是DDR記憶體,且在運行所述DDR記憶體中的代碼之前對所述代碼進行驗證。
  6. 如申請專利範圍第4項所述的系統,其中,所述共用記憶體是快閃記憶體。
  7. 如申請專利範圍第6項所述的系統,其中,防止所述DOCSIS 子系統直接訪問所述快閃記憶體。
  8. 一種通信系統,其特徵在於,包括:第一有線機頂盒,包括集成在所述第一有線機頂盒內第一積體電路上的第一電纜調諧器和第一MoCA子系統,以及支援第一DOCSIS子系統和第一視頻/音頻子系統同時操作的第一共用記憶體;和第二有線機頂盒,包括集成在所述第二有線機頂盒內第二積體電路上的第二電纜調諧器和第二MoCA子系統,以及支援第二DOCSIS子系統和第二視頻/音頻子系統同時操作的第二共用記憶體,其中所述第一有線機頂盒和所述第二有線機頂盒連接到局域網(LAN),和其中對所述第一有線機頂盒進行配置以通過所述LAN在同軸電纜鏈路上與所述第二有線機頂盒進行通信;其中對所述第一或第二DOCSIS子系統進行配置以在訪問所述第一或第二共用記憶體之前使用主機的音頻/視頻處理器。
TW100104322A 2010-02-09 2011-02-09 積體電路上的系統和通信系統 TWI497985B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US30281710P 2010-02-09 2010-02-09
US12/829,936 US9148295B2 (en) 2010-02-09 2010-07-02 Cable set-top box with integrated cable tuner and MOCA support

Publications (2)

Publication Number Publication Date
TW201216688A TW201216688A (en) 2012-04-16
TWI497985B true TWI497985B (zh) 2015-08-21

Family

ID=43896643

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100104322A TWI497985B (zh) 2010-02-09 2011-02-09 積體電路上的系統和通信系統

Country Status (5)

Country Link
US (1) US9148295B2 (zh)
EP (1) EP2355413B1 (zh)
CN (1) CN102149009B (zh)
HK (1) HK1159908A1 (zh)
TW (1) TWI497985B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8806044B2 (en) * 2011-11-29 2014-08-12 Maxlinear, Inc. Method and system for cross-protocol time synchronization
US9787463B2 (en) * 2011-10-14 2017-10-10 Maxlinear, Inc. Method and system for server-side message handling in a low-power wide area network
US9191461B2 (en) 2012-02-21 2015-11-17 Entropic Communications, Inc. Software upgrade using layer-2 management entity messaging
CN102595245A (zh) * 2012-03-01 2012-07-18 华为终端有限公司 一种机顶盒交互方法及相关机顶盒、系统
US9660792B2 (en) * 2012-06-30 2017-05-23 Cable Television Laboratories, Inc. Multi-carrier transmission
CN103974102A (zh) * 2013-01-30 2014-08-06 云联(北京)信息技术有限公司 一种机顶盒
US9247184B2 (en) * 2013-06-06 2016-01-26 Stmicroelectronics, Inc. Energy saving circuits and methods for multimedia over coaxial alliance (MOCA) capable devices
US11729054B2 (en) * 2014-07-15 2023-08-15 Comcast Cable Communications, Llc Reconfigurable device for processing signals
KR102320385B1 (ko) * 2014-09-11 2021-11-02 한국전자통신연구원 네트워크 협력기반 저전력형 유료방송 셋톱박스 및 그 제어 방법
TWI575379B (zh) * 2014-11-06 2017-03-21 智同科技股份有限公司 具有存取點及數據機的機上盒及其控制方法
CN104767910A (zh) * 2015-04-27 2015-07-08 京东方科技集团股份有限公司 视频图像拼接系统及方法
US10623814B1 (en) * 2018-11-01 2020-04-14 Harmonic, Inc. CATV Equipment fast boot after power interruption
CN111464847B (zh) * 2019-12-24 2022-12-30 山东中科先进技术有限公司 一种支持网络多场景应用的智能有线数字机顶盒

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040123322A1 (en) * 2002-12-24 2004-06-24 Nedim Erkocevic Combining multimedia signaling and wireless network signaling on a common communication medium
US20040194147A1 (en) * 2003-03-31 2004-09-30 Jeff Craven Broadband multi-interface media module
US20090327384A1 (en) * 2008-06-27 2009-12-31 Branislav Petrovic System and method for active diplexers

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491516A (en) * 1993-01-14 1996-02-13 Rca Thomson Licensing Corporation Field elimination apparatus for a video compression/decompression system
US8266657B2 (en) 2001-03-15 2012-09-11 Sling Media Inc. Method for effectively implementing a multi-room television system
US6813778B1 (en) * 1999-08-16 2004-11-02 General Instruments Corporation Method and system for downloading and managing the enablement of a list of code objects
US6751441B1 (en) * 2000-10-03 2004-06-15 At&T Corp. Intra-premises wireless broadband service using lumped and distributed wireless radiation from cable source input
US20030095447A1 (en) * 2001-11-20 2003-05-22 Koninklijke Philips Electronics N.V. Shared memory controller for display processor
US7219367B2 (en) * 2002-09-09 2007-05-15 Scientific-Atlanta, Inc. Backup communication modes
US6922739B2 (en) * 2003-02-24 2005-07-26 Broadcom Corporation System and method for dual IDE channel servicing using single multiplexed interface having first and second channel transfer over a common bus
US8332653B2 (en) 2004-10-22 2012-12-11 Broadcom Corporation Secure processing environment
US8347341B2 (en) 2006-03-16 2013-01-01 Time Warner Cable Inc. Methods and apparatus for centralized content and data delivery
WO2008001118A2 (en) * 2006-06-30 2008-01-03 British Telecommunications Public Limited Company Receiver and aspects thereof
US8848745B2 (en) * 2006-08-17 2014-09-30 Broadcom Corporation Remote flash access
US20080120667A1 (en) * 2006-11-17 2008-05-22 Texas Instruments Incorporated Hybrid mpeg/ip digital cable gateway device and architecture associated therewith
US20080145037A1 (en) * 2006-12-13 2008-06-19 Sony Corporation External video recorder
US7882365B2 (en) * 2006-12-22 2011-02-01 Spansion Llc Systems and methods for distinguishing between actual data and erased/blank memory with regard to encrypted data
US8000493B2 (en) * 2007-03-08 2011-08-16 Broadcom Corporation Method and system for watermark embedding in a multimedia system-on-chip
US7817642B2 (en) * 2007-07-03 2010-10-19 Applied Micro Circuits Corporation MoCA frame bundling and frame bursting
US20090059933A1 (en) * 2007-08-28 2009-03-05 Tellabs Vienna, Inc. Validating customer in-home network connectivity using moca bridge mode
US20090165070A1 (en) 2007-12-19 2009-06-25 Broadcom Corporation SYSTEMS AND METHODS FOR PROVIDING A MoCA COMPATABILITY STRATEGY
US8898716B2 (en) * 2008-07-28 2014-11-25 Stmicroelectronics International N.V. Method and apparatus for designing a communication mechanism between embedded cable modem and embedded set-top box
US9414031B2 (en) * 2008-11-26 2016-08-09 Echostar Technologies L.L.C. Account-specific encryption key
JP2012516634A (ja) 2009-01-30 2012-07-19 トムソン ライセンシング セットトップボックスにおいてホームネットワーク通信とブロードキャスト受信とを一体化するシステム及び方法
US8555082B1 (en) * 2009-04-01 2013-10-08 Marvell International Ltd. Securing external memory data
EP2462751B1 (en) * 2009-09-09 2013-06-05 Broadcom Corporation Ethernet passive optical network over coaxial (epoc)

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040123322A1 (en) * 2002-12-24 2004-06-24 Nedim Erkocevic Combining multimedia signaling and wireless network signaling on a common communication medium
US20040194147A1 (en) * 2003-03-31 2004-09-30 Jeff Craven Broadband multi-interface media module
US20090327384A1 (en) * 2008-06-27 2009-12-31 Branislav Petrovic System and method for active diplexers

Also Published As

Publication number Publication date
CN102149009A (zh) 2011-08-10
EP2355413A2 (en) 2011-08-10
CN102149009B (zh) 2015-01-21
TW201216688A (en) 2012-04-16
EP2355413B1 (en) 2019-07-24
US20110197243A1 (en) 2011-08-11
US9148295B2 (en) 2015-09-29
EP2355413A3 (en) 2011-08-24
HK1159908A1 (zh) 2012-08-03

Similar Documents

Publication Publication Date Title
TWI497985B (zh) 積體電路上的系統和通信系統
US20070294738A1 (en) Single chip cable set-top box supporting DOCSIS set-top Gateway (DSG) protocol and high definition advanced video codec (HD AVC) decode
US8737943B2 (en) Systems and methods for receiving and transferring video information
US9948994B2 (en) Transmission of digital audio signals using an internet protocol
TWI262719B (en) Method and system for an integrated VSB/QAM/NTSC/OOB plug-and-play DTV receiver
JP5689802B2 (ja) 分散型オーディオ及びビデオ処理
KR100798918B1 (ko) 통합된 셋탑 기능을 갖는 홈서버 및 그 제어방법
KR100714694B1 (ko) 네트워크 인터페이스 유닛
CN106231396B (zh) 一种节目资源共享处理的机顶盒、系统及其方法
US20060123457A1 (en) Universal single chip set-top box
US20190174178A1 (en) Display apparatus and video processing apparatus
CN100499771C (zh) 具有数字录像带连接性的增强显示系统
CN212381328U (zh) 支持4k或8k电视直播的线卡设备及其应用系统
KR101069267B1 (ko) 디바이스 제어 방법 및 튜너 디바이스
US9743035B2 (en) Processing system with transport stream aggregation and methods for use therewith
CN112055228A (zh) 支持4k或8k电视直播的线卡设备及其应用系统
CN218888576U (zh) 电视机主板和电视机
KR20150064789A (ko) 상업용 2세대 디지털 방송 수신 보드
KR20080065440A (ko) 네트워크 인터페이스 유닛
CHEN The Design and Implementation of Digital TV Signal Receiving System Based on National Standard DTMB
TWM274739U (en) Set-top-box with output of plural signal types