TWI456995B - 網路接收器及其調整方法 - Google Patents

網路接收器及其調整方法 Download PDF

Info

Publication number
TWI456995B
TWI456995B TW100119761A TW100119761A TWI456995B TW I456995 B TWI456995 B TW I456995B TW 100119761 A TW100119761 A TW 100119761A TW 100119761 A TW100119761 A TW 100119761A TW I456995 B TWI456995 B TW I456995B
Authority
TW
Taiwan
Prior art keywords
data
delay
signal
generate
delayed
Prior art date
Application number
TW100119761A
Other languages
English (en)
Other versions
TW201251462A (en
Inventor
Yuan Jih Chu
Liang Wei Huang
Hsuan Ting Ho
Ming Feng Hsu
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW100119761A priority Critical patent/TWI456995B/zh
Priority to US13/489,413 priority patent/US8804854B2/en
Publication of TW201251462A publication Critical patent/TW201251462A/zh
Application granted granted Critical
Publication of TWI456995B publication Critical patent/TWI456995B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Claims (20)

  1. 一種網路接收器,包含有:一第一延遲單元,供耦接於一第一訊號傳輸線,用以接收來自該第一訊號傳輸線的一第一訊號,並延遲該第一訊號以產生一延遲後第一訊號;一第二延遲單元,供耦接於一第二訊號傳輸線,用以接收來自該第二訊號傳輸線的一第二訊號,並延遲該第二訊號以產生一延遲後第二訊號;一第一處理單元,耦接於該第一延遲單元以及該第二延遲單元,用以對該延遲後第一訊號以及該延遲後第二訊號的一差值進行處理以產生一第一資料;一第二處理單元,耦接於該第一延遲單元以及該第二延遲單元,用以對該延遲後第一訊號以及該延遲後第二訊號的一總和進行處理以產生一第二資料,其中,該第二資料係ARC音訊資料;以及一調整電路,耦接於該第一處理單元,用以調整該第一、第二延遲單元中至少其一的延遲量;其中,該調整電路使該第一延遲單元與該第二延遲單元具有複數組延遲量組合,該第一處理單元依據該複數組延遲量組合分別產生複數筆第一資料,該調整電路依據該複數筆第一資料調整該第一、第二延遲單元中至少其一的延遲量;其中該第一處理單元包含有: 一減法器,耦接於該第一延遲單元以及該第二延遲單元,依據該延遲後第一訊號以及該延遲後第二訊號取得該差值;一第一可變電容,耦接於該減法器,用以延遲該差值以產生一延遲後差值;一第一低通濾波器,用以對該延遲後差值進行濾波操作以產生一濾波後差值;以及一第一類比數位轉換器,耦接於該第一低通濾波器,用以對該濾波後差值進行類比數位轉換操作,以產生該第一資料。
  2. 如申請專利範圍第1項所述之網路接收器,其中該網路接收器係符合一高解析度多媒體介面規格,且該第一資料為一高解析度多媒體介面乙太網通道資料。
  3. 如申請專利範圍第1項所述之網路接收器,其中該調整電路包含有:一訊噪比計算單元,耦接於該第一處理單元,用以分別依據該複數筆第一資料以計算出該複數筆第一資料的之複數個訊噪比;以及一控制單元,耦接於該訊噪比計算單元,用以至少依據該複數個訊噪比以調整該第一、第二延遲單元中至少其一的延遲量。
  4. 如申請專利範圍第3項所述之網路接收器,其中該調整電路另包 含有:一最大誤差比較器,耦接於該第一處理單元,用以分別計算該複數筆第一資料與複數筆理想第一資料之間的差異,以決定出複數個最大誤差值,其中每一個最大誤差值係為相對應之第一資料中複數個資料誤差值中的最大誤差值;其中該控制單元依據該複數個訊噪比以及該複數個最大誤差值,以調整該第一、第二延遲單元中至少其一的延遲量。
  5. 如申請專利範圍第1項所述之網路接收器,其中該調整電路包含有:一最大誤差比較器,耦接於該第一處理單元,用以分別計算該複數筆第一資料與複數筆理想第一資料之間的差異,以決定出複數個最大誤差值,其中每一個最大誤差值係為相對應之第一資料中複數個資料誤差值中的最大誤差值;以及一控制單元,耦接於該最大誤差比較器,用以至少依據該複數個最大誤差值以調整該第一、第二延遲單元中至少其一的延遲量。
  6. 如申請專利範圍第1項所述之網路接收器,其中該調整電路依據該複數筆第一資料,決定出該第一、第二延遲單元的一最佳延遲量組合。
  7. 如申請專利範圍第1項所述之網路接收器,其中該第二處理單元 包含有:一加法器,耦接於該第一延遲單元以及該第二延遲單元,依據該延遲後第一訊號以及該延遲後第二訊號取得該總和;一第二可變電容,耦接於該加法器,用以延遲該總和以產生一延遲後總和;一第二低通濾波器,用以對該延遲後總和進行濾波操作以產生一濾波後總和;以及一第二類比數位轉換器,耦接於該第二低通濾波器,用以對該濾波後總和進行類比數位轉換操作,以產生該第二資料。
  8. 如申請專利範圍第7項所述之網路接收器,其中該調整電路依據該複數筆第一資料,調整該第一、第二可變電容中至少其一的電容值。
  9. 如申請專利範圍第8項所述之網路接收器,其中該調整電路調整該第一可變電容與該第二可變電容具有複數組電容值組合,該第一處理單元依據該複數組延遲量組合以及複數組電容值組合以分別產生該複數筆第一資料,;以及該調整電路依據該複數筆第一資料,以決定出該第一、第二延遲單元的一最佳延遲量組合,以及決定該第一、第二可變電容的一最佳電容值組合。
  10. 一種網路接收器的調整方法,該網路接收器包含有一第一延遲單元以及一第二延遲單元,該第一延遲單元耦接於一第一訊號傳輸 線,以及該第二延遲單元耦接於一第二訊號傳輸線,該方法包含有:分別使用複數組延遲量組合以延遲來自該第一訊號傳輸線的複數個第一訊號以產生複數個延遲後第一訊號,並延遲來自該第二訊號傳輸線的複數個第二訊號以產生複數個延遲後第二訊號;分別對該複數個延遲後第一訊號以及該複數個延遲後第二訊號間的差值進行處理以產生複數筆第一資料;對該延遲後第一訊號以及該延遲後第二訊號的一總和進行處理以產生一第二資料,其中,該第二資料係ARC音訊資料;以及依據該複數筆第一資料,以調整該第一、第二延遲單元中至少其一的延遲量;其中產生該複數筆第一資料中每一筆第一資料的步驟包含有:計算該延遲後第一訊號以及該延遲後第二訊號的該差值;提供一第一可變電容,用以延遲該差值以產生一延遲後差值;對該延遲後差值進行濾波操作以產生一濾波後差值;以及對該濾波後差值進行類比數位轉換操作,以產生該第一資料。
  11. 如申請專利範圍第10項所述之方法,其中該網路接收器係符合一高解析度多媒體介面規格,以及該第一資料為一高解析度多媒體介面乙太網通道資料。
  12. 如申請專利範圍第10項所述之方法,其中調整該第一、第二延遲單元中至少其一的延遲量的步驟包含有:分別依據該複數筆第一資料以計算出該複數筆第一資料的複數個訊噪比;以及依據該複數個訊噪比以調整該第一、第二延遲單元中至少其一的延遲量。
  13. 如申請專利範圍第12項所述之方法,其中調整該第一、第二延遲單元中至少其一的延遲量的步驟另包含有:分別計算該複數筆第一資料與該複數筆理想第一資料之間的差異,以決定出複數個最大誤差值,其中每一個最大誤差值係為相對應之第一資料中複數個資料誤差值中的最大誤差值;以及依據該複數個訊噪比以及該複數個最大誤差值,以調整該第一、第二延遲單元中至少其一的延遲量。
  14. 如申請專利範圍第10項所述之方法,其中調整該第一、第二延遲單元中至少其一的延遲量的步驟包含有:分別計算該複數筆第一資料與該複數筆理想第一資料之間的差異,以決定出複數個最大誤差值,其中每一個最大誤差值係為相對應之第一資料中複數個資料誤差值中的最大誤差值;以及 至少依據該複數個最大誤差值以調整該第一、第二延遲單元中至少其一的延遲量。
  15. 如申請專利範圍第10項所述之方法,另包含有:依據該複數筆第一資料,以決定出該第一、第二延遲單元的一最佳延遲量組合。
  16. 如申請專利範圍第10項所述之方法,其中對該延遲後第一訊號以及該延遲後第二訊號的該總和進行處理以產生該第二資料的步驟包含有:計算該延遲後第一訊號以及該延遲後第二訊號的該總和;提供一第二可變電容,用以延遲該總和以產生一延遲後總和;對該延遲後總和進行濾波操作以產生一濾波後總和;以及對該濾波後總和進行類比數位轉換操作,以產生該第二資料。
  17. 如申請專利範圍第16項所述之方法,另包含有:依據該複數筆第一資料,以調整該第一、第二可變電容中至少其一的電容值。
  18. 如申請專利範圍第17項所述之方法,另包含有:分別使用該第一延遲單元與該第二延遲單元之該複數組延遲量組合,以及該第一可變電容與該第二可變電容之複數組電容值組合,以產生分別對應於該複數組延遲量組合以及該複數 組電容值組合的該複數筆第一資料;以及依據該複數筆第一資料,以決定出該第一、第二延遲單元的一最佳延遲量組合,以及決定該第一、第二可變電容的一最佳電容值組合。
  19. 一種網路接收器,耦接於一第一訊號傳輸線以及一第二訊號傳輸線,包含有:一第一處理單元,包含有:一減法器,用以接收來自該第一訊號傳輸線的一第一訊號,以及來自該第二訊號傳輸線的一第二訊號,並計算該第一訊號以及該第二訊號的一差值;一第一可變電容,耦接於該減法器,用以延遲該差值以產生一延遲後差值;一第一低通濾波器,用以對該延遲後差值進行濾波操作以產生一濾波後差值;以及一第一類比數位轉換器,耦接於該第一低通濾波器,用以對該濾波後差值進行類比數位轉換操作,以產生一第一資料;以及一第二處理單元,包含有:一加法器,用以接收該第一訊號以及該第二訊號,並計算該第一訊號以及該第二訊號的一總和;一第二可變電容,耦接於該加法器,用以延遲該總和以產生一延遲後總和; 一第二低通濾波器,用以對該延遲後總和進行濾波操作以產生一濾波後總和;以及一第二類比數位轉換器,耦接於該第二低通濾波器,用以對該濾波後總和進行類比數位轉換操作,以產生一第二資料;以及一調整電路,耦接於該第一處理單元與該第二處理單元,用以調整該第一、第二可變電容中至少其一的電容值;其中,該調整電路調整該第一可變電容與該第二可變電容具有複數組電容值組合,該第一處理單元依據該複數組電容值組合分別產生複數筆第一資料,該調整電路依據該複數筆第一資料調整該第一、第二可變電容中至少其一的電容值。
  20. 一種網路接收器的調整方法,其中該網路接收器耦接於一第一訊號傳輸線以及一第二訊號傳輸線,該方法包含有:(1)接收來自該第一訊號傳輸線的一第一訊號,以及來自該第二訊號傳輸線的一第二訊號;(2)計算該第一訊號以及該第二訊號的一差值;(3)提供一第一可變電容,以延遲該差值以產生一延遲後差值;(4)對該延遲後差值進行濾波操作以產生一濾波後差值;(5)對該濾波後差值進行類比數位轉換操作,以產生一第一資料;(6)計算該第一訊號以及該第二訊號的一總和;(7)提供一第二可變電容,以延遲該總和以產生一延遲後總和; (8)對該延遲後總和進行濾波操作以產生一濾波後總和;(9)對該濾波後總和進行類比數位轉換操作,以產生一第二資料;(10)針對該第一可變電容以及該第二可變電容之複數組電容值組合,重複步驟(1)~(9)以產生複數筆第一資料以及複數筆第二資料;以及(11)依據該複數筆第一資料,以調整該第一、第二可變電容中至少其一的電容值。
TW100119761A 2011-06-07 2011-06-07 網路接收器及其調整方法 TWI456995B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW100119761A TWI456995B (zh) 2011-06-07 2011-06-07 網路接收器及其調整方法
US13/489,413 US8804854B2 (en) 2011-06-07 2012-06-05 Network receiver and adjusting method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100119761A TWI456995B (zh) 2011-06-07 2011-06-07 網路接收器及其調整方法

Publications (2)

Publication Number Publication Date
TW201251462A TW201251462A (en) 2012-12-16
TWI456995B true TWI456995B (zh) 2014-10-11

Family

ID=47293181

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100119761A TWI456995B (zh) 2011-06-07 2011-06-07 網路接收器及其調整方法

Country Status (2)

Country Link
US (1) US8804854B2 (zh)
TW (1) TWI456995B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010055344A1 (en) * 2000-06-26 2001-12-27 Samsung Electronics Co., Ltd. Signal transmission circuit and method for equalizing disparate delay times dynamically, and data latch circuit of semiconductor device implementing the same
US20020080883A1 (en) * 1996-10-09 2002-06-27 Fujitsu Limited Signal transmission system for transmitting signals between LSI chips, receiver circuit for use in the signal transmission system, and semiconductor memory device applying the signal transmission system
US20060176947A1 (en) * 2005-02-07 2006-08-10 Samsung Electronics Co., Ltd. Apparatus and method for setting tap coefficient of adaptive equalizer
US7817805B1 (en) * 2005-01-12 2010-10-19 Motion Computing, Inc. System and method for steering the directional response of a microphone to a moving acoustic source

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020080883A1 (en) * 1996-10-09 2002-06-27 Fujitsu Limited Signal transmission system for transmitting signals between LSI chips, receiver circuit for use in the signal transmission system, and semiconductor memory device applying the signal transmission system
US20010055344A1 (en) * 2000-06-26 2001-12-27 Samsung Electronics Co., Ltd. Signal transmission circuit and method for equalizing disparate delay times dynamically, and data latch circuit of semiconductor device implementing the same
US7817805B1 (en) * 2005-01-12 2010-10-19 Motion Computing, Inc. System and method for steering the directional response of a microphone to a moving acoustic source
US20060176947A1 (en) * 2005-02-07 2006-08-10 Samsung Electronics Co., Ltd. Apparatus and method for setting tap coefficient of adaptive equalizer

Also Published As

Publication number Publication date
US8804854B2 (en) 2014-08-12
TW201251462A (en) 2012-12-16
US20120314748A1 (en) 2012-12-13

Similar Documents

Publication Publication Date Title
TWI330000B (en) A calibration apparatus for mismatches of time-interleaved analog-to-digital converter
TWI300655B (zh)
TWI538413B (zh) 在雙通道時間交錯類比至數位轉換器中的取樣時間和增益不匹配誤差估計的無乘法器演算法
TWI323982B (en) Receiver capable of correcting mismatch of time-interleaved parallel adc and method thereof
US8063803B2 (en) Calibration of offset, gain and phase errors in M-channel time-interleaved analog-to-digital converters
US9780800B1 (en) Matching paths in a multiple path analog-to-digital converter
JP5078045B2 (ja) 信号をデジタル化する装置及び方法
JP2010507342A5 (zh)
GB2545939A (en) Multi-path analog front end and analog-to-digital converter for a signal processing system with low-pass filter between paths
US20070262895A1 (en) Digital equalization of multiple interleaved analog-to-digital converters
TWI486853B (zh) A Noise Reduction Method, Equipment and System Based on Capacitive Screen Touch Detection
GB2553867A (en) Reconfiguring paths in a multiple path analog-to-digital converter
US20060238397A1 (en) Time-interleaved signal converter systems with reduced timing skews
TW200412093A (en) QAM receiver having joint gain, carrier recovery and equalization system
GB2552860A (en) Multi-path analog front end with adaptive path
US9748967B1 (en) Periodic signal averaging with a time interleaving analog to digital converter
US20080169948A1 (en) Filter Adjustment Circuit
TWI456995B (zh) 網路接收器及其調整方法
JP5535166B2 (ja) アナログデジタル変換装置及び信号処理システム
CN108809438B (zh) 一种时差补偿方法和装置
Abbaszadeh et al. An efficient postprocessor architecture for channel mismatch correction of time interleaved ADCs
CN107800405B (zh) 基于fpga设计的径向基函数神经网络自适应增强器电路
US20210105034A1 (en) Spur estimating receiver system
Ta et al. All-Digital Background Calibration Technique for Offset, Gain and Timing Mismatches in Time-Interleaved ADCs
Takahashi et al. Digital correction of mismatches in time-interleaved ADCs for digital-RF receivers