TWI456391B - 資料寫入方法、記憶體控制器與記憶體儲存裝置 - Google Patents

資料寫入方法、記憶體控制器與記憶體儲存裝置 Download PDF

Info

Publication number
TWI456391B
TWI456391B TW101108654A TW101108654A TWI456391B TW I456391 B TWI456391 B TW I456391B TW 101108654 A TW101108654 A TW 101108654A TW 101108654 A TW101108654 A TW 101108654A TW I456391 B TWI456391 B TW I456391B
Authority
TW
Taiwan
Prior art keywords
page
entity
physical
group
physical page
Prior art date
Application number
TW101108654A
Other languages
English (en)
Other versions
TW201337553A (zh
Inventor
Ching Wen Chang
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to TW101108654A priority Critical patent/TWI456391B/zh
Priority to US13/490,475 priority patent/US8832358B2/en
Publication of TW201337553A publication Critical patent/TW201337553A/zh
Application granted granted Critical
Publication of TWI456391B publication Critical patent/TWI456391B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Claims (18)

  1. 一種資料寫入方法,用於將資料寫入至一可複寫式非揮發性記憶體模組的一實體區塊,該實體區塊具有多個實體頁面組,每一所述實體頁面組具有多個實體頁面,每一所述實體頁面組的實體頁面包括一下實體頁面與一上實體頁面,寫入資料至所述下實體頁面的速度快於寫入資料至所述上實體頁面的速度,該資料寫入方法包括:設定對應每一所述實體頁面組的每一所述實體頁面的危險距離;接收一安全寫入指令並且將一安全寫入旗標設定為一作動狀態,以回應該安全寫入指令;接收一寫入指令與對應該寫入指令的一更新資料;識別該些實體頁面組的實體頁面之中的一預定實體頁面;判斷該安全寫入旗標是否被設定為該作動狀態;倘若該安全寫入旗標被設定為該作動狀態時,將該更新資料寫入至該些實體頁面組的該些實體頁面之中的一安全實體頁面中,以回應該寫入指令,並且將該安全寫入旗標重新設定為一非作動狀態,其中在該實體區塊中該安全實體頁面的頁面編號與該預定實體頁面的頁面編號之間的一差值等於對應該預定實體頁面的該危險距離;以及倘若該安全寫入旗標非被設定為該作動狀態時,將該更新資料寫入至該些實體頁面之中的該預定實體頁面中,以回應該寫入指令。
  2. 如申請專利範圍第1項所述之資料寫入方法,其中所述實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組、一第四實體頁面組、一第五實體頁面組、一第六實體頁面組與一第七實體頁面組,其中設定對應每一所述實體頁面組的每一所述實體頁面的危險距離的步驟包括:將該第一實體頁面組的下實體頁面的危險距離設定為該第一實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的下實體頁面的頁面編號之間的差值;將該第一實體頁面組的上實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的上實體頁面的頁面編號之間的差值;將該第二實體頁面組的下實體頁面的危險距離設定為該第二實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的下實體頁面的頁面編號之間的差值;將該第二實體頁面組的上實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的上實體頁面的頁面編號之間的差值;將該第三實體頁面組的下實體頁面的危險距離設定為該第三實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的下實體頁面的頁面編號之間的差值;將該第三實體頁面組的上實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的上實體頁面的頁面編號之間的差值; 將該第四實體頁面組的下實體頁面的危險距離設定為該第四實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的下實體頁面的頁面編號之間的差值;以及將該第四實體頁面組的上實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的上實體頁面的頁面編號之間的差值。
  3. 如申請專利範圍第1項所述之資料寫入方法,其中所述實體頁面組包括一第五實體頁面組、一第六實體頁面組、一第七實體頁面組、一第八實體頁面組與一第九實體頁面組,其中設定對應每一所述實體頁面組的每一所述實體頁面的危險距離的步驟包括:將該第五實體頁面組的下實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的下實體頁面的頁面編號之間的差值;將該第五實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的上實體頁面的頁面編號之間的差值;將該第六實體頁面組的下實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的下實體頁面的頁面編號之間的差值;以及將該第六實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的上實體頁面的頁面編號之間的差值。
  4. 如申請專利範圍第1項所述之資料寫入方法,其中所述實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組與一第四實體頁面組,其中設定對應每一所述實體頁面組的每一所述實體頁面的危險距離的步驟包括:將該第一實體頁面組的下實體頁面的危險距離設定為0;將該第一實體頁面組的上實體頁面的危險距離設定為2;將該第二實體頁面組的下實體頁面的危險距離設定為0;將該第二實體頁面組的上實體頁面的危險距離設定為1;將該第三實體頁面組的下實體頁面的危險距離設定為0;將該第三實體頁面組的上實體頁面的危險距離設定為2;將該第四實體頁面組的下實體頁面的危險距離設定為0;以及將該第四實體頁面組的上實體頁面的危險距離設定為1。
  5. 如申請專利範圍第4項所述之資料寫入方法,其中所述實體頁面組更包括一第五實體頁面組與一第六實體頁面組, 其中設定對應每一所述實體頁面組的每一所述實體頁面的危險距離的步驟包括:將該第五實體頁面組的下實體頁面的危險距離設定為0;將該第五實體頁面組的上實體頁面的危險距離設定為2;將該第六實體頁面組的下實體頁面的危險距離設定為3;以及將該第六實體頁面組的上實體頁面的危險距離設定為1。
  6. 如申請專利範圍第1項所述之資料寫入方法,更包括:建立一危險距離表,並且在該危險距離表中記錄對應每一所述實體頁面組的每一所述實體頁面的危險距離。
  7. 一種記憶體控制器,用於控制一可複寫式非揮發性記憶體模組,其中該可複寫式非揮發性記憶體模組具有多個實體區塊,每一所述實體區塊具有多個實體頁面組,每一所述實體頁面組具有多個實體頁面,每一所述實體頁面組的實體頁面包括一下實體頁面與一上實體頁面,寫入資料至所述下實體頁面的速度快於寫入資料至所述上實體頁面的速度,該記憶體控制器包括:一主機介面,用以耦接至一主機系統;一記憶體介面,用以耦接至該可複寫式非揮發性記憶體模組;以及 一記憶體管理電路,耦接至該主機介面與該記憶體介面,並且用以設定對應該些實體區塊的實體頁面組的每一所述實體頁面的危險距離,其中該記憶體管理電路接收一安全寫入指令並且將一安全寫入旗標設定為一作動狀態,以回應該安全寫入指令,其中該記憶體管理電路接收一寫入指令與對應該寫入指令的一更新資料,並且識別該些實體區塊之中的一目標實體區塊的實體頁面組的實體頁面之中的一預定實體頁面,其中該記憶體管理電路判斷該安全寫入旗標是否被設定為該作動狀態,其中倘若該安全寫入旗標被設定為該作動狀態時,該記憶體管理電路將該更新資料寫入至該目標實體區塊的實體頁面組的實體頁面之中的一安全實體頁面中,以回應該寫入指令,並且將該安全寫入旗標重新設定為一非作動狀態,其中倘若該安全寫入旗標非被設定為該作動狀態時,該記憶體管理電路將該更新資料寫入至該預定實體頁面中,以回應該寫入指令,其中在該目標實體區塊中該安全實體頁面的頁面編號與該預定實體頁面的頁面編號之間的一差值等於對應該預定實體頁面的該危險距離。
  8. 如申請專利範圍第7項所述之記憶體控制器,其中 該目標實體區塊的實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組、一第四實體頁面組、一第五實體頁面組、一第六實體頁面組與一第七實體頁面組,其中該記憶體管理電路將該第一實體頁面組的下實體頁面的危險距離設定為該第一實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第一實體頁面組的上實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第二實體頁面組的下實體頁面的危險距離設定為該第二實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第二實體頁面組的上實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第三實體頁面組的下實體頁面的危險距離設定為該第三實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的下實體頁面的頁面編號之間的差值, 其中該記憶體管理電路將該第三實體頁面組的上實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第四實體頁面組的下實體頁面的危險距離設定為該第四實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第四實體頁面組的上實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的上實體頁面的頁面編號之間的差值。
  9. 如申請專利範圍第7項所述之記憶體控制器,其中該目標實體區塊的實體頁面組包括一第五實體頁面組、一第六實體頁面組、一第七實體頁面組、一第八實體頁面組與一第九實體頁面組,其中該記憶體管理電路將該第五實體頁面組的下實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第五實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的上實體頁面的頁面編號之間的差值, 其中該記憶體管理電路將該第六實體頁面組的下實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體管理電路將該第六實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的上實體頁面的頁面編號之間的差值。
  10. 如申請專利範圍第7項所述之記憶體控制器,其中該目標實體區塊的實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組與一第四實體頁面組,其中該記憶體管理電路將該第一實體頁面組的下實體頁面的危險距離設定為0,將該第一實體頁面組的上實體頁面的危險距離設定為2,將該第二實體頁面組的下實體頁面的危險距離設定為0,將該第二實體頁面組的上實體頁面的危險距離設定為1,將該第三實體頁面組的下實體頁面的危險距離設定為0,將該第三實體頁面組的上實體頁面的危險距離設定為2,將該第四實體頁面組的下實體頁面的危險距離設定為0,並且將該第四實體頁面組的上實體頁面的危險距離設定為1。
  11. 如申請專利範圍第10項所述之記憶體控制器,其中該目標實體區塊的實體頁面組更包括一第五實體頁面組與一第六實體頁面組, 其中該記憶體管理電路將該第五實體頁面組的下實體頁面的危險距離設定為0,將該第五實體頁面組的上實體頁面的危險距離設定為2,將該第六實體頁面組的下實體頁面的危險距離設定為3,並且將該第六實體頁面組的上實體頁面的危險距離設定為1。
  12. 如申請專利範圍第7項所述之記憶體控制器,其中該記憶體管理電路更用以建立一危險距離表,並且在該危險距離表中記錄對應該些實體區塊的實體頁面組的每一所述實體頁面的危險距離。
  13. 一種記憶體儲存裝置,包括:一可複寫式非揮發性記憶體模組,具有多個實體區塊,其中每一所述實體區塊具有多個實體頁面組,每一所述實體頁面組具有多個實體頁面,每一所述實體頁面組的實體頁面包括一下實體頁面與一上實體頁面,寫入資料至所述下實體頁面的速度快於寫入資料至所述上實體頁面的速度;一連接器,用以耦接至一主機系統;以及一記憶體控制器,耦接至該可複寫式非揮發性記憶體模組與該連接器,用以設定對應該些實體區塊的實體頁面組的每一所述實體頁面的危險距離,其中該記憶體控制器接收一安全寫入指令並且將一安全寫入旗標設定為一作動狀態,以回應該安全寫入指令,其中該記憶體控制器接收一寫入指令與對應該寫入指令的一更新資料,並且識別該些實體區塊之中的一目標 實體區塊的實體頁面組的實體頁面之中的一預定實體頁面,其中該記憶體控制器判斷該安全寫入旗標是否被設定為該作動狀態,其中倘若該安全寫入旗標被設定為該作動狀態時,該記憶體控制器將該更新資料寫入至該目標實體區塊的實體頁面組的實體頁面之中的一安全實體頁面中,以回應該寫入指令,並且將該安全寫入旗標重新設定為一非作動狀態,其中倘若該安全寫入旗標非被設定為該作動狀態時,該記憶體控制器將該更新資料寫入至該預定實體頁面中,以回應該寫入指令,其中在該目標實體區塊中該安全實體頁面的頁面編號與該預定實體頁面的頁面編號之間的一差值等於對應該預定實體頁面的該危險距離。
  14. 如申請專利範圍第13項所述之記憶體儲存裝置,其中該目標實體區塊的實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組、一第四實體頁面組、一第五實體頁面組、一第六實體頁面組與一第七實體頁面組,其中該記憶體控制器將該第一實體頁面組的下實體頁面的危險距離設定為該第一實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第一實體頁面組的上實體 頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第一實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第二實體頁面組的下實體頁面的危險距離設定為該第二實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第二實體頁面組的上實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第二實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第三實體頁面組的下實體頁面的危險距離設定為該第三實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第三實體頁面組的上實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第三實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第四實體頁面組的下實體頁面的危險距離設定為該第四實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第四實體頁面組的上實體 頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第四實體頁面組的上實體頁面的頁面編號之間的差值。
  15. 如申請專利範圍第13項所述之記憶體儲存裝置,其中該目標實體區塊的實體頁面組包括一第五實體頁面組、一第六實體頁面組、一第七實體頁面組、一第八實體頁面組與一第九實體頁面組,其中該記憶體控制器將該第五實體頁面組的下實體頁面的危險距離設定為該第五實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第五實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第五實體頁面組的上實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第六實體頁面組的下實體頁面的危險距離設定為該第七實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的下實體頁面的頁面編號之間的差值,其中該記憶體控制器將該第六實體頁面組的上實體頁面的危險距離設定為該第九實體頁面組的下實體頁面的頁面編號與該第六實體頁面組的上實體頁面的頁面編號之間的差值。
  16. 如申請專利範圍第13項所述之記憶體儲存裝 置,其中該目標實體區塊的實體頁面組包括一第一實體頁面組、一第二實體頁面組、一第三實體頁面組與一第四實體頁面組,其中該記憶體控制器將該第一實體頁面組的下實體頁面的危險距離設定為0,將該第一實體頁面組的上實體頁面的危險距離設定為2,將該第二實體頁面組的下實體頁面的危險距離設定為0,將該第二實體頁面組的上實體頁面的危險距離設定為1,將該第三實體頁面組的下實體頁面的危險距離設定為0,將該第三實體頁面組的上實體頁面的危險距離設定為2,將該第四實體頁面組的下實體頁面的危險距離設定為0,並且將該第四實體頁面組的上實體頁面的危險距離設定為1。
  17. 如申請專利範圍第16項所述之記憶體儲存裝置,其中該目標實體區塊的實體頁面組更包括一第五實體頁面組與一第六實體頁面組,其中該記憶體控制器將該第五實體頁面組的下實體頁面的危險距離設定為0,將該第五實體頁面組的上實體頁面的危險距離設定為2,將該第六實體頁面組的下實體頁面的危險距離設定為3,並且將該第六實體頁面組的上實體頁面的危險距離設定為1。
  18. 如申請專利範圍第13項所述之記憶體儲存裝置,其中該記憶體控制器更用以建立一危險距離表,並且在該危險距離表中記錄對應該些實體區塊的實體頁面組的每一所述實體頁面的危險距離。
TW101108654A 2012-03-14 2012-03-14 資料寫入方法、記憶體控制器與記憶體儲存裝置 TWI456391B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101108654A TWI456391B (zh) 2012-03-14 2012-03-14 資料寫入方法、記憶體控制器與記憶體儲存裝置
US13/490,475 US8832358B2 (en) 2012-03-14 2012-06-07 Data writing method, memory controller and memory storage apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101108654A TWI456391B (zh) 2012-03-14 2012-03-14 資料寫入方法、記憶體控制器與記憶體儲存裝置

Publications (2)

Publication Number Publication Date
TW201337553A TW201337553A (zh) 2013-09-16
TWI456391B true TWI456391B (zh) 2014-10-11

Family

ID=49158770

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101108654A TWI456391B (zh) 2012-03-14 2012-03-14 資料寫入方法、記憶體控制器與記憶體儲存裝置

Country Status (2)

Country Link
US (1) US8832358B2 (zh)
TW (1) TWI456391B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150127891A1 (en) * 2013-11-04 2015-05-07 Falconstor, Inc. Write performance preservation with snapshots
TWI578320B (zh) * 2014-11-25 2017-04-11 旺宏電子股份有限公司 記憶體的操作方法及應用其之記憶體裝置
US9659619B2 (en) * 2015-05-21 2017-05-23 Sandisk Technologies Llc System and method for memory integrated circuit chip write abort indication

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI287191B (en) * 2003-12-30 2007-09-21 Sandisk Corp Method of programming, writing, and updating data in a non-volatile memory system and a memory system
TW201102813A (en) * 2009-07-02 2011-01-16 Mediatek Inc Method and apparatus for performing random writing on a non-volatile memory
US8046528B2 (en) * 2007-12-31 2011-10-25 Phison Electronics Corp. Data writing method for flash memory, and flash memory controller and storage device thereof

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4768298B2 (ja) * 2005-03-28 2011-09-07 株式会社東芝 不揮発性半導体記憶装置
KR101893143B1 (ko) * 2011-03-16 2018-08-31 삼성전자주식회사 비휘발성 메모리 장치, 그것의 프로그램 방법 및 읽기 방법, 및 그것을 포함하는 메모리 시스템

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI287191B (en) * 2003-12-30 2007-09-21 Sandisk Corp Method of programming, writing, and updating data in a non-volatile memory system and a memory system
US8046528B2 (en) * 2007-12-31 2011-10-25 Phison Electronics Corp. Data writing method for flash memory, and flash memory controller and storage device thereof
TW201102813A (en) * 2009-07-02 2011-01-16 Mediatek Inc Method and apparatus for performing random writing on a non-volatile memory

Also Published As

Publication number Publication date
TW201337553A (zh) 2013-09-16
US20130246687A1 (en) 2013-09-19
US8832358B2 (en) 2014-09-09

Similar Documents

Publication Publication Date Title
TWI620095B (zh) 用以確保存取保護計畫之裝置及有形機器可讀媒體
KR102196971B1 (ko) 스토리지 시스템, 그것의 쓰기 방지 수행 방법, 그리고 그것의 쓰기 방지 인증 방법
US9678760B2 (en) Memory card and storage system having authentication program and method for operating thereof
JP2015069651A5 (zh)
EP3955119A3 (en) Managing storage devices
JP2014026635A5 (zh)
JP2012212498A5 (zh)
JP2013255816A5 (zh)
CN108804041A (zh) 非易失性存储器装置及其操作系统(os)图像处理方法
CN106462480A (zh) 用于处理持久存储器中的错误的技术
WO2013060216A1 (zh) 一种混合存储控制系统和方法
US20130339552A1 (en) Active cable management
JP2016186828A5 (ja) 記憶装置および記憶制御方法
JP2017027244A5 (zh)
JP2015525398A5 (zh)
TWI606362B (zh) 存取系統及方法
TWI456391B (zh) 資料寫入方法、記憶體控制器與記憶體儲存裝置
TW201506772A (zh) 儲存裝置及其記憶體存取方法
JP2014211875A (ja) データアクセスシステム、データアクセス装置及びデータアクセスコントローラ
KR102366512B1 (ko) 논리 블록 어드레싱 범위 충돌 크롤러
KR102424293B1 (ko) 스토리지 시스템 및 그것의 보안 쓰기 방지 수행 방법
US20180018182A1 (en) Storage device, information processing system, method of activating storage device and program
JP2007305161A5 (zh)
WO2008023368A3 (en) A nand flash memory controller exporting a logical sector-based interface
WO2012169825A3 (en) Two-way raid controller for a semiconductor storage device