TWI425336B - 一種低壓降電壓穩壓器及其使用方法 - Google Patents

一種低壓降電壓穩壓器及其使用方法 Download PDF

Info

Publication number
TWI425336B
TWI425336B TW99142355A TW99142355A TWI425336B TW I425336 B TWI425336 B TW I425336B TW 99142355 A TW99142355 A TW 99142355A TW 99142355 A TW99142355 A TW 99142355A TW I425336 B TWI425336 B TW I425336B
Authority
TW
Taiwan
Prior art keywords
circuit
voltage
feedback
amplifier
signal
Prior art date
Application number
TW99142355A
Other languages
English (en)
Other versions
TW201224696A (en
Inventor
Chia Min Chen
Chung Chih Hung
Original Assignee
Univ Nat Chiao Tung
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Univ Nat Chiao Tung filed Critical Univ Nat Chiao Tung
Priority to TW99142355A priority Critical patent/TWI425336B/zh
Publication of TW201224696A publication Critical patent/TW201224696A/zh
Application granted granted Critical
Publication of TWI425336B publication Critical patent/TWI425336B/zh

Links

Description

一種低壓降電壓穩壓器及其使用方法
本發明為一低壓降電壓穩壓器,特別是使用於SoC內部之電源管理單元與獨立的電源管理晶片之一種低壓降電壓穩壓器。
傳統上,為了得到精確的輸出電壓位準,也就是較高的線上穩壓和負載穩壓,低壓降電壓穩壓器必須設計具較高的迴路增益。目前大部份可攜式電子產品操作在低的供應電壓,因此傳統以疊接方式增加誤差放大器增益的方式已不適合,大多是採用串接方式為主。也就是在誤差放大器之後串上高擺幅的第二級增益,再串接功率電晶體(Power PMOS),形成三級放大的架構,但是低壓降電壓穩壓器串接愈多級,所產生由寄生電容貢獻的極點會愈多,使低壓降電壓穩壓器不穩定。
習知低壓降線性穩壓器補償的方式是較不理想,其利用晶片外部大電容的等效串聯電阻達成頻率補償,但是無法精確的製造與控制晶片外部大電容的等效串聯電阻(ESR)值;另外,於SoC中使用低壓降電壓穩壓器,穩壓電路輸出端會有電源金屬層等效寄生電容,因此要滿足穩定度的補償設計而沒有外部電容與等效串聯電阻(ESR)的輔助是很困難的。
目前已有將耦合電容0.6nF整合到SoC內部的技術,此種晶片內部電容佔有非常大的面積,不適合SoC的發展,於是就有許多研究朝著不需要晶片外部負載電容的穩壓器發展,例如:利用電路之極零對消(pole-zero cancellation)技術,或利用Flipped Voltage Follower架構之設計。
低壓降線性穩壓電路的負載穩壓/線上穩壓之精確度與迴路穩定度的規格常常有互相牴觸的狀態,高的迴路增益可以提供精確的穩態電壓值,卻會減少相位邊際影響迴路的穩定度。因此,極零對消(pole-zero cancellation)技術使用於此穩壓電路,以及利用Flipped Voltage Follower的並聯回授(shunt feedback)技術以減少低壓降線性穩壓電路的輸出組抗,而得到頻率補償。但使用極零對消(pole-zero cancellation)技術的低壓降線性穩壓器不容易達到非常快速的負載暫態響應,而使用Flipped Voltage Follower的並聯回授(shunt feedback)技術的低壓降線性穩壓器迴路增益較低,有不好的負載穩壓/線上穩壓狀況,不易達到高的輸出電流驅動能力。
故而為了能產生製造更佳的低壓降電壓穩壓器,需要研發新式的低壓降電壓穩壓器技術,藉以提升低壓降電壓穩壓器效率且能夠降低該低壓降電壓穩壓器的製造成本。
本發明之主要目的,係在提供一種低壓降電壓穩壓器,其係利用快速自我反應電路加速負載暫態變化,當負載快速變動時,快速自我反應電路形成一迴路以減少輸出電壓的變化幅度。
本發明之另一目的,係在提供一種低壓降電壓穩壓器,其係利用頻率補償電路可以在無晶片外大電容情況下,具有非常高的穩定性,從零負載電流到設定的最大負載電流都保持最好的穩定度。
本發明之另一目的,係在提供一種低壓降電壓穩壓方法,其係利用補償網路產生零點與米勒補償效應及快速自我反應電路增加訊號迴轉率加快負載暫態響應與線上暫態響應。
本發明為一種低壓降電壓穩壓器,包括:一回授電路接收一參考電壓訊號及一回授電壓訊號,回授電路輸出一控制訊號;一功率傳遞裝置電性連接回授電路並輸出一輸出電壓;一快速自我反應電路電性連接回授電路及功率傳遞裝置之輸出端,快速自我反應電路接收輸出電壓,降低電壓輸出之變化幅度,並輸出一調整訊號至回授電路及控制訊號;一第一補償電路電性連接回授電路及快速自我反應電路,第一補償電路接收調整訊號以補償回授電路中的頻率訊號;以及一第二補償電路電性連接回授電路及功率傳遞裝置,第二補償電路接收輸出電壓以補償回授電路中的頻率訊號。
另外,本發明為一種低壓降電壓穩壓器,包括:一誤差放大器,包含一第一放大器及一第二放大器,第一放大器接收一參考電壓訊號及一回授電壓訊號,第二放大器串聯第一放大器輸出一控制訊號;一功率電晶體電性連接誤差放大器接收控制訊號以控制一輸入訊號通過並輸出一輸出電壓;一第二補償電路,包含一第三放大器及一補償電容,第三放大器及補償電容以並聯方式電性連接回授電路及功率電晶體,第二補償電路接收調整訊號以補償回授電路中的頻率訊號;一快速自我反應電路電性連接回授電路及功率電晶體之輸出端,快速自我反應電路接收輸出電壓‧降低電壓輸出之變化幅度,並輸出一調整訊號至回授電路及控制訊號,其包含:一第四放大器連接功率電晶體之輸出以接收輸出電壓;一第六放大器連接第四放大器形成一第二快速自我反應電路偵測輸出電壓以控制控制訊號;一第二電容位於第四放大器與第六放大器之間;一第五放大器連接功率電晶體之輸出以接收輸出電壓,第五放大器之輸出傳送至第六放大器形成一第三快速自我反應電路偵測輸出電壓以控制控制訊號;以及一第七放大器連接功率電晶體之輸出以接收輸出電壓,形成一第一快速自我反應電路偵測輸出電壓以控制控制訊號;一第一電容與第六放大器並聯;一第一電阻與第一電容串聯並與第六放大器並聯;第一電容、第一電阻與第六放大器形成第一補償電路,其電性連接回授電路及功率電晶體,第一補償電路接收輸出電壓以補償回授電路中的頻率訊號;以及一回授分壓電路電性連接回授電路,回授分壓電路接收輸出電壓以產生回授電壓訊號傳送至回授電路。
再者,本發明為一種低壓降電壓穩壓的方法,包括:將一功率傳遞裝置的輸入與輸出兩個極點推到迴路頻寬之外;在單增益頻率之內留下兩個級點與一個零點;利用一補償網路產生零點與米勒補償效應;利用一快速自我反應電路增加訊號迴轉率;以及使用高增益之回授放大器增加迴路增益。
故而,關於本發明之優點與精神可以藉由以下發明詳述及所附圖式得到進一步的瞭解。
本發明為一低壓降電壓穩壓器及其使用方法,其可以達到高的迴路增益使其具有高的負載穩壓與高的線上穩壓之精確度。
請參閱第1圖所示為本發明一實施例之低壓降電壓穩壓器架構示意圖。低壓降電壓穩壓器包括:回授電路10接收參考電壓訊號Vref 及回授電壓訊號Vfeb ,在輸出端輸出控制訊號Vctrl ;功率傳遞裝置11電性連接回授電路10並輸出一輸出電壓Vout ;快速自我反應電路12電性連接回授電路10及功率傳遞裝置11之輸出端,並降低電壓輸出之變化幅度,其輸出一調整訊號至回授電路10及控制訊號Vctrl ;第一補償電路14電性連接回授電路10及快速自我反應電路12,第一補償電路14接收調整訊號以補償回授電路10中的頻率訊號;第二補償電路13電性連接回授電路10及功率傳遞裝置11,第二補償電路13接收輸出電壓Vout 以補償回授電路10中的頻率訊號;以及回授分壓電路 15電性連接回授電路10,回授分壓電路15接收輸出電壓Vout 以產生回授電壓訊號Vfeb 傳送至回授電路10。
其中,回授電路10為一高迴路增益之回授電路。第一補償電路14包含一放大器、一補償電容以及一補償電阻(圖中未示),補償電容與補償電阻串聯並與放大器並聯。第二補償電路13包含一放大器及一補償電容(圖中未示),補償電容與放大器並聯。
請參閱第2圖所示為本發明另一實施例之低壓降電壓穩壓器架構示意圖。低壓降電壓穩壓器包括:回授電路20、功率傳遞裝置21、第一補償電路24、第二補償電路23、回授分壓電路25、第一快速自我反應電路221、第二快速自我反應電路222及第三快速自我反應電路223。第一快速自我反應電路221偵測輸出電壓Vout 以控制控制訊號Vctrl ,第二快速自我反應電路222輸入至迴授電路20以控制控制訊號Vctrl ,第三快速自我反應電路223輸入至迴授電路20以控制控制訊號Vctrl
另外,在另一實施例中,回授分壓電路25連接回授電路20及第三快速自我反應電路223,其接收輸出電壓以產生回授電壓訊號Vfeb 傳送至回授電路20,並產生一分壓訊號至第三快速自我反應電路223,如第3圖所示。
再者,未使用回授分壓電路的另一實施例則如第4圖所示。
根據上述,回授電路20為一高迴路增益之回授電路。第一補償電路24包含一放大器、一補償電容以及一補償電 阻(圖中未示),補償電容與補償電阻串聯並與放大器並聯。第二補償電路23包含一放大器及一補償電容(圖中未示),補償電容與放大器並聯。
請參閱第5圖所示為本發明一實施例之低壓降電壓穩壓器電路元件示意圖。誤差放大器50包含放大器A1 及放大器A2 ,放大器A1 接收參考電壓訊號VREF 及回授電壓訊號VFB ,放大器A2 串聯放大器A1 輸出一控制訊號VCTRL ;功率電晶體MPW 電性連接誤差放大器50接收控制訊號VCTR 以控制輸入訊號VIN (電源訊號VDD )通過並輸出一輸出電壓VOUT ;第二補償電路53包含放大器A3 及電容Cm3 ,放大器A3 及電容Cm3 以並聯方式電性連接回授電路50及功率電晶體MPW ,第二補償電路53接收輸出訊號以補償回授電路50中的頻率訊號;電容Cm1 、電阻Rm1 與放大器A6 形成第一補償電路54,其電性連接回授電路50及功率電晶體MPW ,第一補償電路54接收輸出電壓VOUT 以補償回授電路50中的頻率訊號;回授分壓電路由電組RFB1 與RFB2 形成,其電性連接回授電路50並接收輸出電壓VOUT 以產生回授電壓訊號VFB 傳送至回授電路50。
另外,快速自我反應電路包含:放大器A4 連接功率電晶體MPW 之輸出以接收輸出電壓VOUT ;放大器A6 連接放大器A4 形成第二快速自我反應電路522以控制控制訊號VCTRL ;電容Cm2 位於放大器A4 與放大器A6 之間;放大器A5 連接功率電晶體MPW 之輸出以接收輸出電壓VOUT ,放大器A5 之輸出傳送至放大器A6 形成第三快速自我反應電 路523以控制控制訊號VCTRL ;放大器A7 連接功率電晶體MPW 之輸出以接收輸出電壓VOUT ,形成第一快速自我反應電路521偵測輸出電壓VOUT 以控制控制訊號VCTRL ;其中誤差放大器50為一高迴路增益之回授電路。
在第5圖實施例中,本發明將功率電晶體MPW 閘極端的極點(pole)和穩壓電路輸出端的極點(pole)推往高頻,讓這兩個極點(pole)的位置超過單一增益頻率(Unity Gain Frequency,UGF)。本發明之穩壓電路的主要極點(dominant pole)P1 位在放大電路A2 的輸入端,第二極點(second pole)P2 位於放大電路A6 的輸入端,第三極點(third pole)P3 位於低壓降電壓穩壓器的輸出端。
第一快速自我反應電路521會偵測穩壓器的輸出端節點nOUT 的電壓訊號VOUT ,當VOUT 突然下降(△VOUT )時,第一快速自我反應電路521會將此△VOUT 放大並且快速地控制節點nCTRL 的電壓訊號VCTRL 下降,於是功率電晶體MPW 會提供更多的功率(與電流)到穩壓器的輸出端節點nOUT ,穩壓器的輸出端節點的電壓訊號VOUT 就會快速的回復到正常的穩壓狀態。第一快速自我反應電路521提高了迴轉率(slew rate)並提昇了迴路頻寬(loop bandwidth)。
另外,在小訊號分析中,第一快速自我反應電路521會降低節點nCTRL 與節點nOUT 所看進去的阻抗,因此這兩個節點的極點(pole)會位在高頻處,節點nCTRL 的極點會被第一補償電路54推到很高頻的地方,遠大於單位增益頻率(unity gain bandwidth),因此節點nCTRL 的極點不會影 響系統的穩定性。而節點nOUT 的極點會被第二補償電路53推到更高頻,高於單位增益頻率形成系統的第三個極點P3
第二快速自我反應電路522會偵測穩壓器的輸出端節點nOUT 的電壓訊號VOUT ,當VOUT 突然下降(△VOUT )時,第二快速自我反應電路522會將此△VOUT 放大並且快速地控制節點nCTRL 的電壓訊號VCTRL 下降,於是功率電晶體MPW 會提供更多的功率(與電流)到穩壓器的輸出端節點nOUT ,穩壓器的輸出端節點的電壓訊號VOUT 就會快速的回復到正常的穩壓狀態。第二快速自我反應電路522提高迴轉率並提昇迴路頻寬。
第三快速自我反應電路523會偵測穩壓器的輸出端節點nOUT 的電壓訊號VOUT ,當VOUT 突然下降(△VOUT )時,第三快速自我反應電路523會將此△VOUT 放大並且快速地控制節點nCTRL 的電壓訊號VCTRL 下降,於是功率電晶體MPW 會提供更多的功率(與電流)到穩壓器的輸出端節點nOUT ,穩壓器的輸出端節點的電壓訊號VOUT 就會快速的回復到正常的穩壓狀態。第三快速自我反應電路523提高了迴轉率並提昇了迴路頻寬。
在第一補償電路54小訊號分析中,由於節點nCTRL所看到的阻抗較低,於是第一補償電路54會將節點nCTRL 的極點推到非常高頻之處,遠大於單位增益頻率,使得節點nCTRL 的極點不會影響系統的穩定性。由於節點nCOM2 所看到的阻抗較高,節點nCOM2 的極點會被第一補償電路54推往低頻的位置形成系統的第二個極點P2
在第二補償電路53小訊號分析中,由於節點nOUT 所看到的阻抗較低,於是第二補償電路53會將節點nOUT 的極點推到較高頻的地方,高於單位增益頻率形成系統的第三個極點P3 。由於節點nCOM1 所看到的阻抗較高,於是第二補償電路53會將節點nCOM1 的極點推到較低頻之處,形成系統的主極點(dominant pole),也就是第一個極點P1
另外,放大電路A7 使得放大電路A2 的輸出端與功率電晶體(MPW )的汲極端看到的輸出阻抗(output impedance)變得較低,因此當低壓降電壓穩壓器加入了補償電容Cm3 和放大電路A3 之後,放大電路A2 輸入端的極點(pole)會被推到更低頻而形成主要極點(dominant pole)P1 ,而低壓降電壓穩壓器輸出端的極點反而會被推到較高頻,而形成迴路的第三極點(third pole)P3 。同樣的,電容Cm1 、電阻Rm1 和放大電路A6 會將功率電晶體MPW 閘極端的極點(pole)推到更高頻遠離單一增益頻率(UGF),而將放大電路A6 的輸入端極點推至低頻形成迴路的第二極點(second pole)P2 。第一個零點(zero)是由放大電路A4 、電容Cm2 和放大電路A5 所產生,用來和第二極點(second pole)P2 相消,第二零點(second zero)Z2 是由電容Cm1 、電阻Rm1 和放大電路A6 所產生,可以和第三極點(third pole)P3 相消,因此穩壓電路整個迴路具有非常好的穩定度。
如第6A圖與第6B圖所示為本發明一實施例之頻率響應(Frequency Response)示意圖,以及第7圖所示為本發 明一實施例之相位邊際(Phase Margin)示意圖。在第6A圖中為負載電流為零時的頻率響應圖,極點P1 位在非常低頻,零點Z1 用來與極點P2 相消(Z2 位的頻率稍高於P3 )。在第6B圖中負載電流為100mA時的頻率響應圖,極點P1 位在非常低頻,零點Z1 用來與極點P2 相消(但Z2 位的頻率稍低於P3 )。第7圖中AA’線為第6A圖的相位邊際圖,BB’線為第6B圖的相位邊際圖。
請參閱第8圖所示為本發明一實施例之低壓降線性穩壓器電路示意圖,有一個主要的串聯-並聯(serial-shunt)回授路徑與快速自我反應電路路徑,此電路可以加速負載暫態響應與線上暫態響應。第一快速自我反應電路是由電晶體M17 、M18 、M19 、M20 和功率電晶體MPW 所構成,當輸出電壓VOUT 瞬間下降時,IM19 偏壓電流固定,因此VSC18 下降,進而造成M17 的閘極電壓下降,流過M17 的電流增加,使得功率電晶體MPW 的閘極電壓快速下降,因此功率電晶體MPW 提供更多的電流至輸出負載端,輸出電壓VOUT 快速回到正常穩壓值。第二快速自我反應電路徑是由電晶體M17 、M18 、M19 、M20 、Cm2 、M16 和功率電晶體MPW 所構成,當輸出電壓VOUT 瞬間下降時,會經由電晶體M17 、M18 、M19 、M20 在M20 的閘源極形成一個訊號增量△VGS20 ,而此訊號增量會經由補償電容Cm2 耦合至電晶體M16 的閘極,電晶體M16 因此而產生一個電流增量,此電流增量會快速降低功率電晶體MPW 的閘極電壓,因此功率電晶體MPW 提供更多的電流至輸出負載端,輸出電壓VOUT 快速回 到正常穩壓值。第三快速自我反應電路是由電晶體M11 、M12 、M13 、M14 、M15 、M16 、功率電晶體MPW 和電阻回授網路RFB1 、RFB2 所構成,電晶體M11 、M12 、M13 、M14 、M15 組成一個誤差放大器,當輸出電壓VOUT 瞬間下降時,誤差放大器的輸出端產生一個電壓訊號增量,因此流過電晶體M16 的電流增加,於是使得功率電晶體MPW 的閘極電壓快速下降,因此功率電晶體MPW 快速地提供更多電流至輸出負載端,輸出電壓VOUT 快速回到正常穩壓值。
根據上述,本發明利用快速自我反應電路加速負載暫態變化,當負載快速變動時,快速自我反應電路形成一迴路以減少輸出電壓的變化幅度,以及利用頻率補償電路可以在無晶片外大電容情況下,具有非常高的穩定性,從零負載電流到設定的最大負載流都能保持最好的穩定度。
請參閱第9圖為本發明一實施例之低壓降電壓穩壓方法,包括:將一功率傳遞裝置的輸入與輸出兩個極點推到迴路頻寬之外;在單增益頻率之內留下兩個級點與一個零點;利用一補償網路產生零點與米勒補償效應;利用一快速自我反應電路增加訊號迴轉率;以及使用高增益之回授放大器增加迴路增益。
根據上述,本發明係利用補償網路產生零點與米勒補償效應及快速自我反應電路以增加訊號迴轉率,故可加快負載暫態響應與線上暫態響應。
以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專利範圍;凡其它未脫離本發明所揭示之 精神下所完成之等效改變或修飾,均應包含在下述之申請專利範圍內。
10、20‧‧‧回授電路
11、21‧‧‧功率傳遞裝置
12‧‧‧快速自我反應電路
13、23‧‧‧第二補償電路
14、24‧‧‧第一補償電路
15、25‧‧‧回授分壓電路
221‧‧‧第一快速自我反應電路
222‧‧‧第二快速自我反應電路
223‧‧‧第三快速自我反應電路
50‧‧‧誤差放大器
521‧‧‧第一快速自我反應電路
522‧‧‧第二快速自我反應電路
523‧‧‧第三快速自我反應電路
53‧‧‧第二補償電路
54‧‧‧第一補償電路
Vref 、VREF ‧‧‧參考電壓訊號
Vfeb 、VFB ‧‧‧回授電壓訊號
Vctrl 、VCTRL ‧‧‧控制訊號
Vout 、VOUT ‧‧‧輸出電壓
A1 、A2 、A3 、A4 、A5 、A6 、A7 ‧‧‧放大器
Cm1 、Cm2 、Cm3 ‧‧‧電容
M1 ~M20 ‧‧‧電晶體
MPW ‧‧‧功率電晶體
Rm1 、RFB1 、RFB1 ‧‧‧電阻
nCTRL 、nOUT 、nCOM2 、nCOM1 ‧‧‧節點
P1 、P2 、P3 ‧‧‧極點
VIN ‧‧‧輸入電壓
VDD ‧‧‧電源訊號
S91-S95‧‧‧低壓降電壓穩壓方法之步驟
第1圖為本發明一實施例之低壓降電壓穩壓器架構示意圖。
第2圖為本發明另一實施例之低壓降電壓穩壓器架構示意圖。
第3圖為本發明另一實施例之低壓降電壓穩壓器架構示意圖。
第4圖為本發明另一實施例之低壓降電壓穩壓器架構示意圖。
第5圖為本發明本發明一實施例之低壓降電壓穩壓器電路元件示意圖。
第6A圖與第6B圖所示為本發明一實施例之頻率響應示意圖。
第7圖為第6A圖與第6B圖之相位邊際示意圖。
第8圖所示為本發明一實施例之低壓降線性穩壓器電路示意圖。
第9圖為本發明一實施例之低壓降電壓穩壓方法。
10...回授電路
11...功率傳遞裝置
12...快速自我反應電路
13...第二補償電路
14...第一補償電路
15...回授分壓電路
Vref ...參考電壓訊號
Vfeb ...回授電壓訊號
Vctrl ...控制訊號
Vout ...輸出電壓

Claims (13)

  1. 一種低壓降電壓穩壓器,至少包含:一回授電路,其接收一參考電壓訊號及一回授電壓訊號,該回授電路輸出一控制訊號;一功率傳遞裝置,其電性連接該回授電路並輸出一輸出電壓;一快速自我反應電路,其電性連接該回授電路及該功率傳遞裝置之輸出端,該快速自我反應電路接收該輸出電壓,降低該電壓輸出之變化幅度,並輸出一調整訊號至該回授電路及該控制訊號;一第一補償電路,其電性連接該回授電路及該快速自我反應電路,該第一補償電路接收該調整訊號以補償回授電路中的頻率訊號;以及一第二補償電路,其電性連接該回授電路及該功率傳遞裝置,該第二補償電路接收該輸出電壓以補償回授電路中的頻率訊號。
  2. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中該回授電路為一高迴路增益之回授電路。
  3. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中該快速自我反應電路包含一第一快速自我反應電路、一第二快速自我反應電路及一第三快速自我反應電路。
  4. 如申請專利範圍第3項所述之低壓降電壓穩壓器,其中該第一快速自我反應電路偵測該輸出電壓以控制該控制訊號。
  5. 如申請專利範圍第3項所述之低壓降電壓穩壓器,其中該第二快速自我反應電路偵測該輸出電壓以控制該控制訊號。
  6. 如申請專利範圍第3項所述之低壓降電壓穩壓器,其中該第三快速自我反應電路偵測該輸出電壓以控制該控制訊號。
  7. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中更包括一回授分壓電路,其電性連接該回授電路,該回授分壓電路接收該輸出電壓以產生該回授電壓訊號傳送至該回授電路。
  8. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中更包括一回授分壓電路,回授分壓電路連接回授電路及第三快速自我反應電路,接收該輸出電壓以產生該回授電壓訊號傳送至該回授電路,並產生一分壓訊號至第三快速自我反應電路。
  9. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中該第一補償電路包含一放大器、一補償電容以及一補償電阻,該補償電容與該補償電阻串聯並與該放大器並聯。
  10. 如申請專利範圍第1項所述之低壓降電壓穩壓器,其中該第二補償電路包含一放大器及一補償電容,該補償電容與該放大器並聯。
  11. 一種低壓降電壓穩壓的裝置,至少包含: 一誤差放大器,包含一第一放大器及一第二放大器,該第一放大器接收一參考電壓訊號及一回授電壓訊號,該第二放大器串聯該第一放大器輸出一控制訊號;一功率電晶體,其電性連接該誤差放大器接收該控制訊號以控制一輸入訊號通過並輸出一輸出電壓;一第二補償電路,包含一第三放大器及一補償電容,該第三放大器及該補償電容以並聯方式電性連接該回授電路及該功率電晶體,該第二補償電路接收該調整訊號以補償回授電路中的頻率訊號;一快速自我反應電路,其電性連接該回授電路及該功率電晶體之輸出端,該快速自我反應電路接收該輸出電壓.降低該電壓輸出之變化幅度,並輸出一調整訊號至該回授電路及該控制訊號,其包含:一第四放大器,其連接該功率電晶體之輸出以接收該輸出電壓;一第六放大器,其連接該第四放大器形成一第二快速自我反應電路偵測該輸出電壓以控制該控制訊號;一第二電容,其位於該第四放大器與該第六放大器之間;一第五放大器,其連接該功率電晶體之輸出以接收該輸出電壓,該第五放大器之輸出傳送至該第六放大器形成一第三快速自我反應電路偵測該輸出電壓以控制該控制訊號;以及 一第七放大器,其連接該功率電晶體之輸出以接收該輸出電壓,形成一第一快速自我反應電路偵測該輸出電壓以控制該控制訊號;一第一電容,其與第六放大器並聯;一第一電阻,其與該第一電容串聯並與該第六放大器並聯;該第一電容、該第一電阻與該第六放大器形成第一補償電路,其電性連接該回授電路及該功率電晶體,該第一補償電路接收該輸出電壓以補償回授電路中的頻率訊號;以及一回授分壓電路,其電性連接該回授電路,該回授分壓電路接收該輸出電壓以產生該回授電壓訊號傳送至該回授電路。
  12. 如申請專利範圍第11項所述之低壓降電壓穩壓的方法,其中該誤差放大器為一高迴路增益之回授電路。
  13. 一種低壓降電壓穩壓的方法,至少包含:將一功率傳遞裝置的輸入與輸出兩個極點推到迴路頻寬之外;在單增益頻率之內留下兩個極點與一個零點;利用一補償網路產生零點與米勒補償效應;利用一快速自我反應電路增加訊號迴轉率;以及使用高增益之回授放大器增加迴路增益。
TW99142355A 2010-12-06 2010-12-06 一種低壓降電壓穩壓器及其使用方法 TWI425336B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW99142355A TWI425336B (zh) 2010-12-06 2010-12-06 一種低壓降電壓穩壓器及其使用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW99142355A TWI425336B (zh) 2010-12-06 2010-12-06 一種低壓降電壓穩壓器及其使用方法

Publications (2)

Publication Number Publication Date
TW201224696A TW201224696A (en) 2012-06-16
TWI425336B true TWI425336B (zh) 2014-02-01

Family

ID=46725915

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99142355A TWI425336B (zh) 2010-12-06 2010-12-06 一種低壓降電壓穩壓器及其使用方法

Country Status (1)

Country Link
TW (1) TWI425336B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI608692B (zh) * 2016-05-13 2017-12-11 立錡科技股份有限公司 具有功率因數校正功能的切換式電源供應器及其控制電路與控制方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI468895B (zh) * 2012-07-13 2015-01-11 Issc Technologies Corp 低壓降穩壓器與其電子裝置
TWI739215B (zh) * 2019-11-21 2021-09-11 立積電子股份有限公司 放大裝置以及電壓電流轉換裝置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050184711A1 (en) * 2004-02-25 2005-08-25 Jiwei Chen Low dropout voltage regulator
US20060192538A1 (en) * 2005-02-25 2006-08-31 O2Micro, Inc. Low drop-out voltage regulator with enhanced frequency compensation
TW200634467A (en) * 2005-03-30 2006-10-01 Sitronix Technology Corp Quick-recovery low dropout linear regulator
US20070108954A1 (en) * 2005-11-16 2007-05-17 Intersil Americas Inc. Compensation offset adjustment scheme for fast reference voltage transitioning
WO2010011219A2 (en) * 2008-07-23 2010-01-28 Semiconductor Components Industries, L.L.C. Method of forming a switching regulator and structure therefor

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050184711A1 (en) * 2004-02-25 2005-08-25 Jiwei Chen Low dropout voltage regulator
US20060192538A1 (en) * 2005-02-25 2006-08-31 O2Micro, Inc. Low drop-out voltage regulator with enhanced frequency compensation
TW200634467A (en) * 2005-03-30 2006-10-01 Sitronix Technology Corp Quick-recovery low dropout linear regulator
US20070108954A1 (en) * 2005-11-16 2007-05-17 Intersil Americas Inc. Compensation offset adjustment scheme for fast reference voltage transitioning
WO2010011219A2 (en) * 2008-07-23 2010-01-28 Semiconductor Components Industries, L.L.C. Method of forming a switching regulator and structure therefor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陳家敏,"使用新頻率補償技術並具有高穩定度與高精確度之低壓降穩壓器",碩士論文, 交通大學, 2007年1月 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI608692B (zh) * 2016-05-13 2017-12-11 立錡科技股份有限公司 具有功率因數校正功能的切換式電源供應器及其控制電路與控制方法

Also Published As

Publication number Publication date
TW201224696A (en) 2012-06-16

Similar Documents

Publication Publication Date Title
US9122293B2 (en) Method and apparatus for LDO and distributed LDO transient response accelerator
US7218083B2 (en) Low drop-out voltage regulator with enhanced frequency compensation
CN102906660B (zh) 具有质量因数控制的芯片上低电压无电容器低压差调节器
US10078342B2 (en) Low dropout voltage regulator with variable load compensation
US9146570B2 (en) Load current compesating output buffer feedback, pass, and sense circuits
TWI696910B (zh) 低壓降穩壓電路及其穩壓方法
CN102915060A (zh) 低压差线性稳压器
TW200941174A (en) Power management circuit and method of frequency compensation thereof
CN110058632A (zh) 低压差放大器
US11016519B2 (en) Process compensated gain boosting voltage regulator
TWI425336B (zh) 一種低壓降電壓穩壓器及其使用方法
CN114756083A (zh) 低压差线性稳压电路及电子设备
TWI396063B (zh) 無esr電阻補償之低壓降線性穩壓器
US10963032B2 (en) Power supply with power delivery network equalization
KR101449133B1 (ko) 복수개의 에러 엠프를 가지는 저 드롭아웃 전압 레귤레이터
TW201351085A (zh) 具有改善暫態響應之低壓降穩壓器
Yuan et al. Low dropout voltage regulator for wireless applications
Du et al. An ultra-low quiescent current CMOS low-dropout regulator with small output voltage variations
KR20140071103A (ko) 레일-투-레일 방식의 오차 증폭기를 갖는 전압 레귤레이터
Javed et al. Fast‐transient DC‐DC converter using a high‐performance error amplifier with a rapid output‐voltage control technique
KR101089849B1 (ko) 씨모스(cmos) 회로에 적합한 전압 레귤레이터
Wei et al. Adaptive dynamic bias ultra low power LDO
CN108762364B (zh) 一种双输出的低压差线性稳压器
Zhang et al. A low‐dropout voltage regulator with active current amplifier frequency compensation
Gitzel et al. Robust compensation scheme for low power capacitor-less low dropout voltage regulator

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees