TWI413072B - 液晶顯示裝置及其驅動電路 - Google Patents
液晶顯示裝置及其驅動電路 Download PDFInfo
- Publication number
- TWI413072B TWI413072B TW97138103A TW97138103A TWI413072B TW I413072 B TWI413072 B TW I413072B TW 97138103 A TW97138103 A TW 97138103A TW 97138103 A TW97138103 A TW 97138103A TW I413072 B TWI413072 B TW I413072B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- signal
- logic
- storage unit
- temporary storage
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明係關於一種液晶顯示裝置及其驅動電路。
液晶顯示裝置具有輻射低、輕薄及耗電低等特點,被廣泛應用於顯示器、液晶電視、移動電話及筆記本電腦等領域,並成為顯示設備中之主流。
請參閱圖1,係一種先前技術液晶顯示裝置之電路方框示意圖。該液晶顯示裝置100包括一控制電路110、一驅動晶片120及一液晶顯示面板130。該控制電路110連接至該驅動晶片120,該驅動晶片120連接至該液晶顯示面板130。該控制電路用於110將外界訊號轉換為資料控制訊號及狀態控制訊號。該驅動晶片120包括一升壓電路121及一暫存器123。該暫存器123包括三暫存單元(圖未示)。該三暫存單元分別用於存儲工作狀態訊號、待機狀態訊號及休眠狀態訊號。該暫存器123接收狀態控制訊號,並將工作狀態訊號、待機狀態訊號或休眠狀態訊號傳送至該升壓電路121。該升壓電路121接收資料控制訊號,於工作狀態訊號、待機狀態訊號或休眠狀態訊號之控制下將資料控制訊號轉換為資料電壓。
外界訊號輸入至該控制電路110,藉由該控制電路110訊號處理後轉換為資料控制訊號及狀態控制訊號,並提供給該驅動晶片120。該狀態控制訊號輸入至該暫存器123,則該暫存器123輸出工作狀態訊號、待機狀態訊號或休眠
狀態訊號至該升壓電路121,以控制該升壓電路121之工作狀態。該資料控制訊號輸入至該升壓電路121,該升壓電路121於該暫存器123之控制下將資料控制訊號轉換為資料電壓,並將該資料電壓提供給該液晶顯示面板130。該液晶顯示面板130接收該資料電壓而顯示畫面。
惟,由於靜電放電之影響,該驅動晶片120輸出之資料電壓可能未達到預定之電壓值,從而造成該液晶顯示面板130之顯示畫面異常,先前技術均係藉由手動重新啟動該控制電路110來消除顯示畫面異常,操作繁瑣。
有鑑於此,提供一種檢測資料電壓而控制該控制電路進行自動重啟操作之液晶顯示裝置之驅動電路實為必要。
另,提供一種使用上述驅動電路之液晶顯示裝置亦為必要。
一種液晶顯示裝置之驅動電路,其包括一控制電路及一驅動晶片。該控制電路用於接收外部訊號並將控制訊號提供給該驅動晶片。該驅動晶片用於接收控制訊號並將資料電壓提供給負載。其中,該液晶顯示裝置之驅動電路進一步包括一檢測電路,該檢測電路用於檢測該驅動晶片輸出之資料電壓並將一邏輯訊號輸出至該控制電路,控制該控制電路進行重啟操作。
一種液晶顯示裝置,其包括一控制電路、一驅動晶片及一液晶顯示面板。該控制電路連接至該驅動晶片。該驅動晶片連接至該液晶顯示面板。其中,該液晶顯示裝置驅
動電路進一步包括一檢測電路,該驅動晶片連接至該檢測電路,該檢測電路連接至該控制電路。
與先前技術相比較,該液晶顯示裝置及其驅動電路係採用該檢測電路對資料電壓進行檢測,對於未達到預定之電壓值之資料電壓,其控制該控制電路進行自動重啟操作來消除顯示畫面異常,不需要進行手動操作,操作簡便。
請參閱圖2,係本發明液晶顯示裝置之驅動電路一較佳實施方式之示意圖。該液晶顯示裝置包括一控制電路210、一驅動晶片220、一液晶顯示面板230及一檢測電路240。該控制電路210連接至該驅動晶片220,該驅動晶片220連接至該液晶顯示面板230及該檢測電路240,該檢測電路240連接至該控制電路210。該控制電路210用於將外界訊號轉換為資料控制訊號及狀態控制訊號。該控制電路包括一邏輯控制開關(圖未示),該邏輯控制開關連接至該檢測電路240。該邏輯控制開關接收邏輯低電平時,該邏輯控制開關控制該控制電路210進行重啟,使得該控制電路210重新輸出資料控制訊號及狀態控制訊號;該邏輯控制開關接收邏輯高電平時,則該控制電路210不進行重啟。
該驅動晶片220包括一暫存器221及一升壓電路222。該暫存器221包括一輸入端223、一輸出端225、一第一暫存單元(圖未示)、一第二暫存單元(圖未示)及一第三暫存單元(圖未示)。該第一暫存單元用於存儲工作狀態訊
號,該第二暫存單元用於存儲待機狀態訊號,該第三暫存單元用於存儲休眠狀態訊號。該第二暫存單元包括一第一訊號輸出端224,該第一訊號輸出端224用於將該待機狀態訊號傳送至該檢測電路240。該第三暫存單元包括一第二訊號輸出端226,該第二訊號輸出端226用於將該休眠狀態訊號傳送至該檢測電路240。該暫存器221之輸入端223用於接收狀態控制訊號,該輸出端225用於將工作狀態訊號、待機狀態訊號或休眠狀態訊號傳送至該升壓電路222。該升壓電路222接收資料控制訊號,並於工作狀態訊號、待機狀態訊號或休眠狀態訊號之控制下將資料控制訊號轉換為資料電壓後提供給該液晶顯示面板230。
該檢測電路240包括一比較電路241、一第一邏輯電路243及一第二邏輯電路245。該比較電路241包括一運算放大器242及一標準電壓源244。該第一邏輯電路243包括一第一或門電路246。該第二邏輯電路245包括一第二或門電路248。該運算放大器242之同相輸入端連接至該升壓電路,用於接收該升壓電路輸出之資料電壓。該運算放大器242之反相輸入端經由該標準電壓源244接地。該運算放大器242之輸出端連接至該第二或門電路248之一輸入端。該第一或門電路246之二輸入端分別連接至該第二暫存單元之第一訊號輸出端224及該第三暫存單元之第二訊號輸出端226,該第一或門電路246之輸出端連接至該第二或門電路248之另一輸入端。該第二或門電路248之輸出端連接至該控制電路210。
外界訊號輸入至該控制電路210,藉由該控制電路210訊號處理轉換為資料控制訊號及狀態控制訊號,並提供給該驅動晶片220。狀態控制訊號輸入至該暫存器之輸入端。
當狀態控制訊號使得該暫存器之第二暫存單元存儲待機狀態訊號時,該第二暫存單元藉由該第一訊號輸出端224將邏輯高電平提供給該第一或門電路246,該第三暫存單元經由該第二訊號輸出端226將邏輯低電平提供給該第一或門電路246。該第一或門電路246藉由邏輯運算後將一第一邏輯訊號提供給該第二或門電路248之一輸入端,該第一邏輯訊號為一邏輯高電平。同時,該暫存器221之輸出端將待機狀態訊號提供給該升壓電路222,則該升壓電路222輸出低壓資料電壓。該升壓電路222將低壓資料電壓輸入至該運算放大器242之同相輸入端,該標準電壓源244將標準電壓輸入至該運算放大器242之反相輸入端。由於標準電壓高於低壓資料電壓,因而該運算放大器242輸出一第二邏輯訊號至該第二或門電路248之另一輸入端,該第二邏輯訊號為一邏輯低電平。該第二或門電路248藉由邏輯運算後將一第三邏輯訊號提供給該控制電路210之邏輯控制開關,該第三邏輯訊號為一邏輯高電平,其控制該控制電路210不進行重啟。
當狀態控制訊號使得該第三暫存單元存儲該休眠狀態訊號時,該第三暫存單元經由該第二訊號輸出端226將邏輯高電平提供給該第一或門電路246,該第二暫存單元經由該第一訊號輸出端224將邏輯低電平提供給該第一或門
電路246。該第一或門電路246藉由邏輯運算後將一第一邏輯訊號提供給該第二或門電路248之一輸入端,該第一邏輯訊號為一邏輯高電平。同時,該暫存器221之輸出端將該休眠狀態訊號提供給該升壓電路222,則該升壓電路222輸出低壓資料電壓。該升壓電路222將低壓資料電壓輸入至該運算放大器242之同相輸入端,該標準電壓源244將標準電壓輸入至該運算放大器242之反相輸入端。由於標準電壓高於低壓資料電壓,因而該運算放大器242輸出一第二邏輯訊號至該第二或門電路248之另一輸入端,該第二邏輯訊號為一邏輯低電平。該第二或門電路248藉由邏輯運算後將一第三邏輯訊號提供給該控制電路210之邏輯控制開關,該第三邏輯訊號為一邏輯高電平,其控制該控制電路210不進行重啟。
當狀態控制訊號使得該第一暫存單元存儲工作狀態訊號時,該第二暫存單元經由該第一訊號輸出端224將邏輯低電平提供給該第一或門電路246,該第三暫存單元經由該第二訊號輸出端226將邏輯低電平提供給該第一或門電路246。該第一或門電路246藉由邏輯運算後將一第一邏輯訊號提供給該第二或門電路248之一輸入端,該第一邏輯訊號為一邏輯低電平。同時,該暫存器221之輸出端將該工作狀態訊號提供給該升壓電路。
該升壓電路222輸出高壓資料電壓時,該升壓電路222將高壓資料電壓輸入至該運算放大器242之同相輸入端,該標準電壓源244將標準電壓輸入至該運算放大器242之
反相輸入端。由於標準電壓低於高壓資料電壓,因而該運算放大器242輸出一第二邏輯訊號至該第二或門電路248之另一輸入端,該第二邏輯訊號為一邏輯高電平。該第二或門電路248藉由邏輯運算後將一第三邏輯訊號提供給該控制電路210之邏輯控制開關,該第三邏輯訊號為一邏輯高電平,其控制該控制電路210不進行重啟。該驅動晶片220將資料電壓提供給該液晶顯示面板230,使得該液晶顯示面板230正常顯示畫面。
該升壓電路222輸出低壓資料電壓時,該升壓電路222將低壓資料電壓輸入至該運算放大器243之同相輸入端,該標準電壓源244將標準電壓輸入至該運算放大器242之反相輸入端。由於標準電壓高於低壓資料電壓,因而該運算放大器242輸出一第二邏輯訊號至該第二或門電路248之另一輸入端,該第二邏輯訊號為一邏輯低電平。該第二或門電路248藉由邏輯運算後將一第三邏輯訊號提供給該控制電路210之邏輯控制開關,該第三邏輯訊號為一邏輯低電平,其控制該控制電路210進行重啟。待該控制電路210重啟後,該驅動晶片220將資料電壓提供給該液晶顯示面板230,使得該液晶顯示面板230正常顯示面畫面。
與先前技術相比較,該液晶顯示裝置200及其驅動電路係採用該檢測電路240對資料電壓進行檢測,對於未達到預定電壓值之資料電壓,其控制該控制電路210進行自動重啟以消除顯示畫面異常,不需進行手動操作,操作簡便。另,當該液晶顯示裝置200處於待機狀態及休眠狀態
下,該檢測電路240控制該控制電路210未進行重啟操作,從而避免影響該液晶顯示裝置200之正常工作。
綜上所述,本發明確已符合發明專利之要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施方式,本發明之範圍並不以上述實施方式為限,舉凡熟悉本案技藝之人士援依本發明之精神所作之等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
液晶顯示裝置‧‧‧200
控制電路‧‧‧210
驅動晶片‧‧‧220
暫存器‧‧‧221
輸入端‧‧‧223
升壓電路‧‧‧222
第一訊號輸出端‧‧‧224
輸出端‧‧‧225
液晶顯示面板‧‧‧230
第二訊號輸出端‧‧‧226
比較電路‧‧‧241
檢測電路‧‧‧240
標準電壓源‧‧‧244
運算放大器‧‧‧242
第一或門電路‧‧‧246
第一邏輯電路‧‧‧243
第二或門電路‧‧‧248
第二邏輯電路‧‧‧245
圖1係一種先前技術液晶顯示裝置之電路方框示意圖。
圖2係本發明液晶顯示裝置驅動電路一較佳實施方式之示意圖。
液晶顯示裝置‧‧‧200
控制電路‧‧‧210
驅動晶片‧‧‧220
暫存器‧‧‧221
升壓電路‧‧‧222
輸入端‧‧‧223
第一訊號輸出端‧‧‧224
輸出端‧‧‧225
第二訊號輸出端‧‧‧226
液晶顯示面板‧‧‧230
比較電路‧‧‧241
檢測電路‧‧‧240
標準電壓源‧‧‧244
運算放大器‧‧‧242
第一或門電路‧‧‧246
第一邏輯電路‧‧‧243
第二或門電路‧‧‧248
第二邏輯電路‧‧‧245
Claims (8)
- 一種液晶顯示裝置之驅動電路,其包括一控制電路及一驅動晶片,該控制電路用於接收外部訊號並將控制訊號提供給該驅動晶片,該驅動電路用於接收控制訊號並將資料電壓提供給負載,其中,該液晶顯示裝置之驅動電路進一步包括一檢測電路,該檢測電路用於檢測該驅動晶片輸出之資料電壓並將一邏輯訊號傳送至該控制電路,控制該控制電路進行重啟操作,該檢測電路進一步包括一比較電路、一第一邏輯電路及一第二邏輯電路,該第一邏輯電路將該驅動晶片輸出之狀態訊號進行邏輯運算後輸出一第一邏輯訊號至該第二邏輯電路,該比較電路將該驅動晶片輸出之資料電壓與標準電壓進行比較後輸出一第二邏輯訊號至該第二邏輯電路,該第二邏輯電路藉由邏輯運算後將一第三邏輯訊號提供給該控制電路。
- 如申請專利範圍第1項所述之液晶顯示裝置之驅動電路,其中,該驅動晶片包括一升壓電路及一暫存器,該暫存器用於接收該控制電路輸出之狀態控制訊號並將一狀態訊號提供給該升壓電路,該升壓電路接收該控制電路輸出之資料控制訊號,並於該暫存器之控制下將一資料電壓提供給負載。
- 如申請專利範圍第2項所述之液晶顯示裝置之驅動電路,其中,該暫存器包括一第一暫存單元、一第二暫存 單元及一第三暫存單元,該第二暫存單元包括一第一訊號輸出端,該第三暫存單元包括一第二訊號輸出端,該第一暫存單元用於存儲工作狀態訊號,該第二暫存單元用於存儲待機狀態訊號,該第三暫存單元用於存儲休眠狀態訊號。
- 如申請專利範圍第2項所述之液晶顯示裝置之驅動電路,其中,該比較電路包括一運算放大器及一標準電壓源,該第一邏輯電路包括一第一或門電路,該第二邏輯電路包括一第二或門電路,該運算放大器之同相輸入端連接至該升壓電路,反相輸入端經由該標準電壓源接地,輸出端連接至該第二或門電路之一輸入端;該第一或門電路之二輸入端分別連接至該第二暫存單元之第一訊號輸出端及該第三暫存單元之第二訊號輸出端,輸出端連接至該第二或門電路之另一輸入端;該第二或門電路之輸出端連接至該控制電路。
- 一種液晶顯示裝置,其包括一控制電路、一驅動晶片及一液晶顯示面板,該控制電路連接至該驅動晶片,該驅動晶片連接至該液晶顯示面板,其特徵在於:該液晶顯示裝置驅動電路進一步包括一檢測電路,該驅動晶片連接並輸出資料電壓至該檢測電路,該檢測電路連接並將邏輯訊號傳送至該控制電路,該檢測電路進一步包括一比較電路、一第一邏輯電路及一第二邏輯電路,該第一邏輯電路將該驅動晶片輸出之狀態訊號進行邏輯運算 後輸出一第一邏輯訊號至該第二邏輯電路,該比較電路將該驅動晶片輸出之資料電壓與標準電壓進行比較後輸出一第二邏輯訊號至該第二邏輯電路,該第二邏輯電路藉由邏輯運算後將一第三邏輯訊號提供給該控制電路。
- 如申請專利範圍第5項所述之液晶顯示裝置,其中,該驅動晶片包括一升壓電路及一暫存器,該暫存器用於接收該控制電路輸出之狀態控制訊號並將一狀態訊號提供給該升壓電路,該升壓電路接收該控制電路輸出之資料控制訊號,並於該暫存器之控制下將資料電壓提供給該液晶顯示面板。
- 如申請專利範圍第6項所述之液晶顯示裝置,其中,該暫存器包括一第一暫存單元、一第二暫存單元及一第三暫存單元,該第二暫存單元包括一第一訊號輸出端,該第三暫存單元包括一第二訊號輸出端,該第一暫存單元用於存儲工作狀態訊號,該第二暫存單元用於存儲待機狀態訊號,該第三暫存單元用於存儲休眠狀態訊號。
- 如申請專利範圍第7項所述之液晶顯示裝置,其中,該比較電路包括一運算放大器及一標準電壓源,該第一邏輯電路包括一第一或門電路,該第二邏輯電路包括一第二或門電路,該運算放大器之同相輸入端連接至該升壓電路,反相輸入端經由該標準電壓源接地,輸出端連接至該第二或門電路之一輸入端;該第一或門電路之二輸 入端分別連接至該第二暫存單元之第一訊號輸出端及該第三暫存單元之第二訊號輸出端,輸出端連接至該第二或門電路之另一輸入端;該第二或門電路之輸出端連接至該控制電路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW97138103A TWI413072B (zh) | 2008-10-03 | 2008-10-03 | 液晶顯示裝置及其驅動電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW97138103A TWI413072B (zh) | 2008-10-03 | 2008-10-03 | 液晶顯示裝置及其驅動電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201015518A TW201015518A (en) | 2010-04-16 |
TWI413072B true TWI413072B (zh) | 2013-10-21 |
Family
ID=44830077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW97138103A TWI413072B (zh) | 2008-10-03 | 2008-10-03 | 液晶顯示裝置及其驅動電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI413072B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW575859B (en) * | 2001-12-28 | 2004-02-11 | Pioneer Corp | Panel display driving device and driving method |
TWI233071B (en) * | 2002-07-11 | 2005-05-21 | Hitachi Displays Ltd | Display apparatus |
TWI283516B (en) * | 2002-09-11 | 2007-07-01 | Mitsubishi Electric Corp | Internal voltage generation circuit and voltage detection circuit |
US7362290B2 (en) * | 2003-10-29 | 2008-04-22 | Seiko Epson Corporation | Image signal correcting circuit, image processing method, electro-optical device and electronic apparatus |
-
2008
- 2008-10-03 TW TW97138103A patent/TWI413072B/zh not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW575859B (en) * | 2001-12-28 | 2004-02-11 | Pioneer Corp | Panel display driving device and driving method |
TWI233071B (en) * | 2002-07-11 | 2005-05-21 | Hitachi Displays Ltd | Display apparatus |
TWI283516B (en) * | 2002-09-11 | 2007-07-01 | Mitsubishi Electric Corp | Internal voltage generation circuit and voltage detection circuit |
US7362290B2 (en) * | 2003-10-29 | 2008-04-22 | Seiko Epson Corporation | Image signal correcting circuit, image processing method, electro-optical device and electronic apparatus |
Also Published As
Publication number | Publication date |
---|---|
TW201015518A (en) | 2010-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102867491B (zh) | 一种液晶面板驱动电路及方法、显示装置 | |
CN106548761B (zh) | 一种显示面板的显示控制电路、显示控制方法及相关装置 | |
EP3657487A1 (en) | Display driving chip and liquid crystal display device | |
TW200939193A (en) | Apparatus and method for eliminating image sticking of liquid crystal display | |
US7696646B2 (en) | Power switching circuit for liquid crystal display | |
WO2020087568A1 (zh) | 显示面板的驱动方法及其显示面板 | |
CN101656053B (zh) | 液晶显示装置及其驱动电路 | |
US20140337652A1 (en) | Electronic device | |
CN103065599A (zh) | 一种可消除关机残影的液晶显示器 | |
US11074878B2 (en) | Liquid crystal display | |
TWI406250B (zh) | 啟動時序保護電路與方法 | |
TWI404032B (zh) | 外接圖像訊號源之液晶顯示裝置 | |
TWI413072B (zh) | 液晶顯示裝置及其驅動電路 | |
US11176857B2 (en) | Display panel testing apparatus and testing method | |
US9111500B2 (en) | Devices and methods for pixel discharge before display turn-off | |
US20070252637A1 (en) | Power switching circuit and liquid crystal display using same | |
US20080042952A1 (en) | Power supply circuit of liquid crystal display for reducing residual image | |
CN109410861B (zh) | 驱动器及显示装置 | |
TW201306005A (zh) | 可分享電荷之顯示器驅動裝置及驅動方法 | |
TWI391904B (zh) | 用於一液晶顯示器提升畫面品質的電子裝置及其相關方法及液晶顯示器 | |
US7791225B2 (en) | Power switching circuit and liquid crystal display using same | |
US8370653B2 (en) | Motherboard capable of playing image or video in power-off state | |
TWI409622B (zh) | 電源控制電路及具有電源控制電路之電子裝置 | |
CN109461422B (zh) | 放电控制电路及显示装置 | |
CN101572069A (zh) | 显示器及其消除残影的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |