TWI409776B - 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器 - Google Patents

降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器 Download PDF

Info

Publication number
TWI409776B
TWI409776B TW97147785A TW97147785A TWI409776B TW I409776 B TWI409776 B TW I409776B TW 97147785 A TW97147785 A TW 97147785A TW 97147785 A TW97147785 A TW 97147785A TW I409776 B TWI409776 B TW I409776B
Authority
TW
Taiwan
Prior art keywords
gate
signal
voltage
voltage level
logic
Prior art date
Application number
TW97147785A
Other languages
English (en)
Other versions
TW201023153A (en
Inventor
Ching Hui Ku
Ming Wei Huang
Hsiang Lun Liu
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to TW97147785A priority Critical patent/TWI409776B/zh
Publication of TW201023153A publication Critical patent/TW201023153A/zh
Application granted granted Critical
Publication of TWI409776B publication Critical patent/TWI409776B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器
本發明係有關於一種液晶顯示器之雜訊抑制裝置,更明確地說,本發明係有關於一種抑制液晶顯示器於開機時產生雜訊而影響畫面顯示之雜訊抑制裝置。
請參考第1圖。第1圖係為一先前技術之液晶顯示器100之方塊圖。如第1圖所示,液晶顯示器100包含電源管理電路110、資料驅動電路120、閘極驅動電路130以及顯示區140。當液晶顯示器100開機時,電源管理電路110接收輸入電壓VCC ,並據以產生閘極開啟電壓VGH 、閘極關閉電壓VGL 以及資料驅動電壓VDA 。電源管理電路110傳送閘極開啟電壓VGH 、閘極關閉電壓VGL 至閘極驅動電路130;電源管理電路110傳送資料驅動電壓VDA 至資料驅動電路120。閘極驅動電路130以所接收到的閘極開啟電壓VGH 與閘極關閉電壓VGL ,傳送閘極驅動訊號SG 至顯示區140;資料驅動電路120以所接收到的資料驅動電壓VDA ,傳送資料驅動訊號SD 至顯示區140。顯示區140再根據所接收的閘極驅動訊號SG 與資料驅動訊號SD ,顯示畫面。
然而,在開機狀態時,若電源管理電路110所輸出電壓的順序不正確,將會造成液晶顯示器100在開機時畫面會有雜訊。更明確地說,閘極驅動電路130需要先接收到閘極關閉電壓VGL 以先行關閉顯示區140,然後資料驅動電路120才能接收到資料驅動電壓VDA 。之後閘極驅動電路130才能接收到閘極開啟電壓VGH 。然後閘極驅動電路130才能開啟顯示區140。也就是說,電壓啟動的順序需為閘極關閉電壓VGL 、資料驅動電壓VDA 、閘極開啟電壓VGH 。而若電源管理電路110所輸出電壓的順序並非如上述,則有可能在開機的階段時,閘極驅動電路130所輸出的閘極驅動訊號SG ,把顯示區140開啟而使得顯示區140將先前殘留的畫面顯示出來,造成雜訊;又或者閘極驅動電路130所輸出的閘極驅動訊號SG ,把顯示區140開啟且資料驅動電路120誤動作輸出錯誤的資料驅動訊號SD ,而使得顯示區140顯示出不正確的畫面,同樣會造成雜訊。
本發明提供一種降低一液晶顯示器的雜訊之雜訊抑制裝置。該雜訊抑制裝置包含一電壓偵測電路,用來偵測該液晶顯示器所需之一閘極開啟電壓、一閘極關閉電壓以及一資料驅動電壓,以對應地產生一閘極開啟電壓準位判斷訊號、一閘極關閉電壓準位判斷訊號以及一資料驅動電壓準位判斷訊號;以及一顯示致能訊號產生裝置,用來根據該閘極開啟電壓準位判斷訊號、該閘極關閉電壓準位判斷訊號以及該資料驅動電壓準位判斷訊號,產生一顯示致能訊號以致能該液晶顯示器顯示畫面。
本發明另提供一種具降低雜訊之液晶顯示器。該液晶顯示器包含一電源管理電路,用來接收一輸入電壓以據以產生一閘極開啟電壓、一閘極關閉電壓以及一資料驅動電壓;一雜訊抑制裝置,電性連接於該電源管理電路,用來根據該閘極開啟電壓、該閘極關閉電壓以及該資料驅動電壓,產生一顯示致能訊號;一閘極驅動電路,電性連接於該電源管理電路,用來根據該閘極開啟電壓以及該閘極關閉電壓,傳送一閘極驅動訊號;一資料驅動電路,電性連接於該電源管理電路以及該雜訊抑制裝置,用來根據該資料驅動電壓動作變化以及該顯示致能訊號,傳送一資料驅動訊號;以及一顯示區,電性連接於該閘極驅動電路以及該資料驅動電路,用來根據該閘極驅動訊號以及該資料驅動訊號,顯示畫面。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同樣的元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區別元件的方式,而是以元件在功能上的差異來作為區別的基準。在通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。此外,「電性連接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置電性連接於一第二裝置,則代表該第一裝置可直接連接於該第二裝置,或透過其他裝置或連接手段間接地連接至該第二裝置。
請參考第2圖。第2圖係為本發明之液晶顯示器200之方塊圖。如第2圖所示,液晶顯示器200包含電源管理電路210、資料驅動電路220、閘極驅動電路230、雜訊抑制裝置250,以及顯示區240。電源管理電路210電性連接於資料驅動電路220、閘極驅動電路230以及雜訊抑制裝置250。顯示區240電性連接於資料驅動電路220以及閘極驅動電路230。當液晶顯示器200開機時,電源管理電路210接收輸入電壓VCC ,並據以產生閘極開啟電壓VGH 、閘極關閉電壓VGL 以及資料驅動電壓VDA 。電源管理電路210傳送閘極開啟電壓VGH 、閘極關閉電壓VGL 至閘極驅動電路230;電源管理電路210傳送資料驅動電壓VDA 至資料驅動電路220。閘極驅動電路230根據所接收到的閘極開啟電壓VGH 與閘極關閉電壓VGL ,傳送閘極驅動訊號SG 至顯示區240;資料驅動電路220根據所接收到的資料驅動電壓VDA ,傳送資料驅動訊號SD 至顯示區240。顯示區240再根據所接收的閘極驅動訊號SG 與資料驅動訊號SD ,顯示畫面。雜訊抑制裝置250電性連接於電源管理電路210以及資料驅動電路220。雜訊抑制裝置250係用來接收輸入電壓VCC 、閘極開啟電壓VGH 、閘極關閉電壓VGL 以及資料驅動電壓VDA ,並判斷所接收的電壓順序是否為正確且皆穩定,以據以輸出對應狀態的顯示致能訊號SLP 至資料驅動電路220。更明確地說,當雜訊抑制裝置250判斷目前所接收的電壓順序是不正確或不穩定,則送出邏輯「0」(低電位)的顯示致能訊號SLP 至資料驅動電路220,以阻止資料驅動電路220輸出資料驅動訊號SD ;反之,當雜訊抑制裝置250判斷目前所接收的電壓順序是正確且穩定,則送出邏輯「1」(高電位)的顯示致能訊號SLP 至資料驅動電路220,以致能資料驅動電路220輸出資料驅動訊號SD 。如此透過顯示致能訊號SLP 的控制,將能有效地防止液晶顯示器200在開機階段產生雜訊或顯示出不正確的畫面。以下將更詳盡地說明雜訊抑制裝置250之工作原理。
請同時參考第3圖以及第4圖。第3圖係為說明開機時電壓啟動順序之時序圖。第4圖係為說明本發明之雜訊抑制裝置250之方塊圖。如第3圖所示,於時刻T1 開機後,至時刻T2 時,輸入電壓VCC 才穩定;至時刻T3 時,閘極關閉電壓VGL 才穩定(舉例來說,閘極關閉電壓VGL 從原本0伏特下降至-6伏特);至時刻T4 時,資料驅動電壓VDA 才穩定(舉例來說,資料驅動電壓VDA 從原本0伏特上升至9.6伏特);至時刻T5 時,閘極開啟電壓VGH 才穩定(舉例來說,閘極開啟電壓VGH 從原本0伏特上升至18伏特)。於第4圖中,雜訊抑制裝置250包含電壓偵測電路251以及顯示致能訊號產生裝置252。電壓偵測電路251包含閘極關閉電壓準位判斷電路2511、閘極開啟電壓準位判斷電路2512以及資料驅動電壓準位判斷電路2513。閘極開啟電壓準位判斷電路2511用來接收閘極關閉電壓VGL ,並據以產生閘極關閉電壓準位判斷訊號SGL ;更明確地說,當閘極關閉電壓VGL 仍為0伏特時,閘極關閉電壓準位判斷訊號SGL 為邏輯「0」(低電位);當閘極關閉電壓VGL 下降至-6伏特時,閘極關閉電壓準位判斷訊號SGL 為邏輯「1」(高電位)。閘極開啟電壓準位判斷電路2512用來接收閘極開啟電壓VGH ,並據以產生閘極開啟電壓準位判斷訊號SGH ;更明確地說,當閘極開啟電壓VGH 仍為0伏特時,閘極開啟電壓準位判斷訊號SGH 為邏輯「0」(低電位);當閘極開啟電壓VGH 上升至18伏特時,閘極開啟電壓準位判斷訊號SGH 為邏輯「1」(高電位)。資料驅動電壓準位判斷電路2513用來接收資料驅動電壓VDA ,並據以產生資料驅動電壓準位判斷訊號SDA ;更明確地說,當資料驅動電壓VDA 仍為0伏特時,資料驅動電壓準位判斷訊號SDA 為邏輯「0」(低電位);當資料驅動電壓VDA 上升至9.6伏特時,資料驅動電壓準位判斷訊號SDA 為邏輯「1」(高電位)。
請繼續參考第4圖。顯示致能訊號產生裝置252包含三邏輯閘AND1 、AND2 以及AND3 ,以及二訊號栓鎖裝置X1 以及X2 。邏輯閘AND1 、AND2 以及AND3 可為及閘(AND gate)。訊號栓鎖裝置X1 以及X2 用來栓鎖住所接收之訊號之邏輯準位。邏輯閘AND1 包含一正相輸入端、二反相輸入端,以及一輸出端;邏輯閘AND1 用來對其所有輸入端所接收之訊號進行及運算,並於其輸出端輸出運算結果。邏輯閘AND2 包含一正相輸入端、二反相輸入端,以及一輸出端;邏輯閘AND2 用來對其所有輸入端所接收之訊號進行及運算,並於其輸出端輸出運算結果。邏輯閘AND3 包含二正相輸入端,以及一輸出端;邏輯閘AND3 用來對其所有輸入端所接收之訊號進行及運算,並於其輸出端輸出運算結果。
邏輯閘AND1 之一正相輸入端電性接於閘極關閉電壓準位判斷電路2511之輸出端,用來接收閘極關閉電壓準位判斷訊號SGL ;邏輯閘AND1 之一反相輸入端電性接於閘極開啟電壓準位判斷電路2512之輸出端,用來接收閘極開啟電壓準位判斷訊號SGH ;邏輯閘AND1 之另一反相輸入端電性接於資料驅動電壓準位判斷電路2513之輸出端,用來接收資料驅動電壓準位判斷訊號SDA ;邏輯閘AND1 便根據所接收的閘極關閉電壓準位判斷訊號SGL 、閘極開啟電壓準位判斷訊號SGH 以及資料驅動電壓準位判斷訊號SDA 進行及運算,並於邏輯閘AND1 之輸出端(節點N1 )輸出運算結果。
訊號栓鎖裝置X1 包含一輸入端I,電性連接於邏輯閘AND1 之輸出端(節點N1 );一輸出端O,電性連接於邏輯閘AND2 之正相輸入端(節點N2 )。當輸入電壓VCC 未穩定之前(如前述在時刻T1 之前),訊號栓鎖裝置X1 之輸出端O所輸出之訊號保持在邏輯「0」(低電位);當輸入電壓VCC 穩定之後(如前述在時刻T1 之後),且訊號栓鎖裝置X1 之輸入端I所接收之訊號為邏輯「0」(低電位)(意即邏輯閘AND1 之運算結果),訊號栓鎖裝置X1 之輸出端O所輸出之訊號保持在邏輯「0」(低電位);當輸入電壓VCC 穩定之後(如前述在時刻T1 之後),且一旦訊號栓鎖裝置X1 之輸入端I所接收之訊號為邏輯「1」(高電位)(意即邏輯閘AND1 之運算結果),訊號栓鎖裝置X1 之輸出端O所輸出之訊號則持續保持在邏輯「1」(高電位)。
邏輯閘AND2 之一正相輸入端電性接於訊號栓鎖裝置X1 之輸出端O(節點N2 ),用來接收訊號栓鎖裝置X1 之輸出節果;邏輯閘AND2 之一反相輸入端電性接於閘極開啟電壓準位判斷電路2512之輸出端,用來接收閘極開啟電壓準位判斷訊號SGH ;邏輯閘AND2 之另一反相輸入端電性接於資料驅動電壓準位判斷電路2513之輸出端,用來接收資料驅動電壓準位判斷訊號SDA ;邏輯閘AND2 便根據所接收的訊號栓鎖裝置X1 之輸出結果、閘極開啟電壓準位判斷訊號SGH 以及資料驅動電壓準位判斷訊號SDA 進行及運算,並於邏輯閘AND2 之輸出端(節點N3 )輸出運算結果。
訊號栓鎖裝置X2 包含一輸入端I,電性連接於邏輯閘AND2 之輸出端(節點N3 );一輸出端O,電性連接於邏輯閘AND3 之正相輸入端(節點N4 )。當輸入電壓VCC 未穩定之前(如前述在時刻T1 之前),訊號栓鎖裝置X2 之輸出端O所輸出之訊號保持在邏輯「0」(低電位);當輸入電壓VCC 穩定之後(如前述在時刻T1 之後),且訊號栓鎖裝置X1 之輸入端I所接收之訊號為邏輯「0」(低電位)(意即邏輯閘AND2 之運算結果),訊號栓鎖裝置X2 之輸出端O所輸出之訊號保持在邏輯「0」(低電位);當輸入電壓VCC 穩定之後(如前述在時刻T1 之後),且一旦訊號栓鎖裝置X2 之輸入端I所接收之訊號為邏輯「1」(高電位)(意即邏輯閘AND2 之運算結果),訊號栓鎖裝置X2 之輸出端O所輸出之訊號則持續保持在邏輯「1」(高電位)。
邏輯閘AND3 之一正相輸入端電性接於訊號栓鎖裝置X2 之輸出端O(節點N4 ),用來接收訊號栓鎖裝置X2 之輸出節果;邏輯閘AND3 之另一正相輸入端電性接於閘極開啟電壓準位判斷電路2512之輸出端,用來接收閘極開啟電壓準位判斷訊號SGH ;邏輯閘AND3 便根據所接收的閘極開啟電壓準位判斷訊號SGH 以及訊號栓鎖裝置X2 之輸出結果進行及運算,並於邏輯閘AND3 之輸出端輸出運算結果以作為顯示致能訊號SLP
請參考第5圖。第5圖係為說明本發明之雜訊抑制裝置250內部訊號運作之時序圖。如第5圖所示,顯示致能訊號SLP 能夠經由節點N1 、N2 、N3 以及N4 上的訊號所產生,而在所有電壓都穩定前(時刻T5 ),維持在邏輯「0」(低電位)的狀態,以阻止資料驅動電路220輸出資料驅動訊號SD ;而在所有電壓都穩定後(時刻T5 ),維持在邏輯「1」(高電位)的狀態,以致能資料驅動電路220輸出資料驅動訊號SD
綜上所述,本發明所提供之雜訊抑制裝置,在啟動的電源順序不同的情況下,能夠有效地抑制液晶顯示器在開機階段所產生的雜訊,提供使用者更大的便利性。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100、200...液晶顯示器
110、210...電源管理電路
120、220...資料驅動電路
130、230...閘極驅動電路
140、240...顯示區
250...雜訊抑制裝置
251...電壓偵測電路
252...顯示致能訊號產生裝置
2511...閘極關閉電壓準位判斷電路
2512...閘極開啟電壓準位判斷電路
2513...資料電壓準位判斷電路
VCC ...輸入電壓
VDA ...資料驅動電壓
VGL ...閘極關閉電壓
VGH ...閘極開啟電壓
SG ...閘極驅動訊號
SD ...資料驅動訊號
SLP ...顯示致能訊號
SGL ...閘極關閉電壓準位判斷訊號
SGH ...閘極開啟電壓準位判斷訊號
SDA ...資料驅動電壓準位判斷訊號
T1 、T2 、T3 、T4 、T5 ...時刻
N1 、N2 、N3 、N4 ...節點
X1 、X2 ...訊號栓鎖裝置
AND1 、AND2 、AND3 ...邏輯閘
第1圖係為一先前技術之液晶顯示器之方塊圖。
第2圖係為本發明之液晶顯示器之方塊圖。
第3圖係為說明開機時電壓啟動順序之時序圖。
第4圖係為說明本發明之雜訊抑制裝置之方塊圖。
第5圖係為說明本發明之雜訊抑制裝置內部訊號運作之時序圖。
200...液晶顯示器
210...電源管理電路
220...資料驅動電路
230...閘極驅動電路
240...顯示區
250...雜訊抑制裝置
VCC ...輸入電壓
VDA ...資料驅動電壓
VGL ...閘極關閉電壓
VGH ...閘極開啟電壓
SG ...閘極驅動訊號
SD ...資料驅動訊號
SLP ...顯示致能訊號

Claims (11)

  1. 一種降低一液晶顯示器的雜訊之雜訊抑制裝置,包含:一電壓偵測電路,用來偵測該液晶顯示器所需之一閘極開啟電壓、一閘極關閉電壓以及一資料驅動電壓,以對應地產生一閘極開啟電壓準位判斷訊號、一閘極關閉電壓準位判斷訊號以及一資料驅動電壓準位判斷訊號;以及一顯示致能訊號產生裝置,用來根據該閘極開啟電壓準位判斷訊號、該閘極關閉電壓準位判斷訊號以及該資料驅動電壓準位判斷訊號,產生一顯示致能訊號以致能該液晶顯示器顯示畫面。
  2. 如請求項1所述之雜訊抑制裝置,其中該電壓偵測電路包含:一閘極開啟電壓準位判斷電路,用來接收該閘極開啟電壓以產生該閘極開啟電壓準位判斷訊號;一閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓以產生該閘極關閉電壓準位判斷訊號;以及一資料電壓準位判斷電路,用來接收該資料驅動電壓以產生該資料驅動電壓準位判斷訊號。
  3. 如請求項2所述之雜訊抑制裝置,其中當該閘極開啟電壓未達一第一預定準位時,該閘極開啟電壓準位判斷訊號係為一低電位;當該閘極開啟電壓已達該第一預定準位時,該閘極開啟電壓準位判斷訊號係為一高電位;當該閘極關閉電壓未達一第二 預定準位時,該閘極關閉電壓準位判斷訊號係為該低電位;當該閘極關閉電壓已達該第二預定準位時,該閘極關閉電壓準位判斷訊號係為該高電位;當該資料驅動電壓未達一第三預定準位時,該資料驅動準位判斷訊號係為該低電位;當該資料驅動電壓已達該第三預定準位時,該資料驅動電壓準位判斷訊號係為該高電位。
  4. 如請求項3所述之雜訊抑制裝置,其中該顯示致能訊號產生裝置包含:一第一邏輯閘,包含:一正相輸入端,電性連接於該閘極開啟電壓電壓準位判斷電路,用來接收該閘極開啟電壓準位判斷訊號;一第一反相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;一第二反相輸入端,電性連接於該資料電壓準位判斷電路,用來接收該資料驅動電壓準位判斷訊號;以及一輸出端,該第一邏輯閘根據該第一邏輯閘之該正相輸入端、該第一反相輸入端以及該第二反相輸入端所接收之訊號,進行邏輯運算以於該第一邏輯閘之該輸出端輸出邏輯運算之結果;一第一訊號栓鎖裝置,包含:一輸入端,電性連接於該第一邏輯閘之該輸出端,用來接收該第一邏輯閘之邏輯運算之結果;以及 一輸出端,當該第一邏輯閘之邏輯運算之結果為一低準位時,該第一訊號栓鎖裝置於其輸出端輸出該低準位;一旦當該第一邏輯閘之邏輯運算之結果為一高準位後,該第一訊號栓鎖裝置於其輸出端持續輸出該高準位;一第二邏輯閘,包含:一正相輸入端,電性連接於該第一訊號栓鎖裝置之該輸出端,用來接收該第一訊號栓鎖裝置所輸出之結果;一第一反相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;一第二反相輸入端,電性連接於該資料電壓準位判斷電路,用來接收該資料驅動電壓準位判斷訊號;以及一輸出端,該第二邏輯閘根據該第二邏輯閘之該正相輸入端、該第一反相輸入端以及該第二反相輸入端所接收之訊號,進行邏輯運算以於該第二邏輯閘之該輸出端輸出邏輯運算之結果;一第二訊號栓鎖裝置,包含:一輸入端,電性連接於該第二邏輯閘之該輸出端,用來接收該第二邏輯閘之邏輯運算之結果;以及一輸出端,當該第二邏輯閘之邏輯運算之結果為該低準位時,該第二訊號栓鎖裝置於其輸出端輸出該低準位;一旦當該第二邏輯閘之邏輯運算之結果為該高準位後,該第二訊號栓鎖裝置於其輸出端持續輸出該高準位;以及一第三邏輯閘,包含: 一第一正相輸入端,電性連接於該第二訊號栓鎖裝置之該輸出端,用來接收該第二訊號栓鎖裝置所輸出之結果;一第二正相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;以及一輸出端,該第三邏輯閘根據該第二邏輯閘之該第一正相輸入端以及該第二正相輸入端所接收之訊號,進行邏輯運算以於該第三邏輯閘之該輸出端輸出邏輯運算之結果以作為該顯示致能訊號。
  5. 如請求項4所述之雜訊抑制裝置,其中該第一、該第二以及該第三邏輯閘係為及閘以進行及運算。
  6. 一種具降低雜訊之液晶顯示器,包含:一電源管理電路,用來接收一輸入電壓以據以產生一閘極開啟電壓、一閘極關閉電壓以及一資料驅動電壓;一雜訊抑制裝置,電性連接於該電源管理電路,用來根據該閘極開啟電壓、該閘極關閉電壓以及該資料驅動電壓,產生一顯示致能訊號;一閘極驅動電路,電性連接於該電源管理電路,用來根據該閘極開啟電壓以及該閘極關閉電壓,傳送一閘極驅動訊號;一資料驅動電路,電性連接於該電源管理電路以及該雜訊抑制裝置,用來根據該資料驅動電壓動作變化以及該顯示致能訊號,傳送一資料驅動訊號;以及 一顯示區,電性連接於該閘極驅動電路以及該資料驅動電路,用來根據該閘極驅動訊號以及該資料驅動訊號,顯示畫面。
  7. 如請求項6所述之液晶顯示器,其中該雜訊抑制裝置包含:一電壓偵測電路,用來偵測該閘極開啟電壓、該閘極關閉電壓以及該資料驅動電壓,以對應地產生一閘極開啟電壓準位判斷訊號、一閘極關閉電壓準位判斷訊號以及一資料驅動電壓準位判斷訊號;以及一顯示致能訊號產生裝置,用來根據該閘極開啟電壓準位判斷訊號、該閘極關閉電壓準位判斷訊號以及該資料驅動電壓準位判斷訊號,產生該顯示致能訊號。
  8. 如請求項7所述之液晶顯示器,其中該電壓偵測電路包含:一閘極開啟電壓準位判斷電路,用來接收該閘極開啟電壓以產生該閘極開啟電壓準位判斷訊號;一閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓以產生該閘極關閉電壓準位判斷訊號;以及一資料驅動電壓準位判斷電路,用來接收該資料驅動電壓以產生該資料驅動電壓準位判斷訊號。
  9. 如請求項8所述之液晶顯示器,其中當該閘極開啟電壓未達一第一預定準位時,該閘極開啟電壓準位判斷訊號係為一低電位;當該閘極開啟電壓已達該第一預定準位時,該閘極開啟電 壓準位判斷訊號係為一高電位;當該閘極關閉電壓未達一第二預定準位時,該閘極關閉電壓準位判斷訊號係為該低電位;當該閘極關閉電壓已達該第二預定準位時,該閘極關閉電壓準位判斷訊號係為該高電位;當該資料驅動電壓未達一第三預定準位時,該資料驅動準位判斷訊號係為該低電位;當該資料驅動電壓已達該第三預定準位時,該資料驅動電壓準位判斷訊號係為該高電位。
  10. 如請求項9所述之液晶顯示器,其中該顯示致能訊號產生裝置包含:一第一邏輯閘,包含:一正相輸入端,電性連接於該閘極開啟電壓準位判斷電路,用來接收該閘極開啟電壓準位判斷訊號;一第一反相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;一第二反相輸入端,電性連接於該資料驅動電壓準位判斷電路,用來接收該資料驅動電壓準位判斷訊號;以及一輸出端,該第一邏輯閘根據該第一邏輯閘之該正相輸入端、該第一反相輸入端以及該第二反相輸入端所接收之訊號,進行邏輯運算以於該第一邏輯閘之該輸出端輸出邏輯運算之結果;一第一訊號栓鎖裝置,包含:一輸入端,電性連接於該第一邏輯閘之該輸出端,用來接收 該第一邏輯閘之邏輯運算之結果;以及一輸出端,當該第一邏輯閘之邏輯運算之結果為該低準位時,該第一訊號栓鎖裝置於其輸出端輸出該低準位;一旦當該第一邏輯閘之邏輯運算之結果為該高準位後,該第一訊號栓鎖裝置於其輸出端持續輸出該高準位;一第二邏輯閘,包含:一正相輸入端,電性連接於該第一訊號栓鎖裝置之該輸出端,用來接收該第一訊號栓鎖裝置所輸出之結果;一第一反相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;一第二反相輸入端,電性連接於該資料驅動電壓準位判斷電路,用來接收該資料驅動電壓準位判斷訊號;以及一輸出端,該第二邏輯閘根據該第二邏輯閘之該正相輸入端、該第一反相輸入端以及該第二反相輸入端所接收之訊號,進行邏輯運算以於該第二邏輯閘之該輸出端輸出邏輯運算之結果;一第二訊號栓鎖裝置,包含:一輸入端,電性連接於該第二邏輯閘之該輸出端,用來接收該第二邏輯閘之邏輯運算之結果;以及一輸出端,當該第二邏輯閘之邏輯運算之結果為該低準位時,該第二訊號栓鎖裝置於其輸出端輸出該低準位;一旦當該第二邏輯閘之邏輯運算之結果為該高準位後,該第二訊號栓鎖裝置於其輸出端持續輸出該高準位;以及 一第三邏輯閘,包含:一第一正相輸入端,電性連接於該第二訊號栓鎖裝置之該輸出端,用來接收該第二訊號栓鎖裝置所輸出之結果;一第二正相輸入端,電性連接於該閘極關閉電壓準位判斷電路,用來接收該閘極關閉電壓準位判斷訊號;以及一輸出端,該第三邏輯閘根據該第二邏輯閘之該第一正相輸入端以及該第二正相輸入端所接收之訊號,進行邏輯運算以於該第三邏輯閘之該輸出端輸出邏輯運算之結果以作為該顯示致能訊號。
  11. 如請求項10所述之液晶顯示器,其中該第一、該第二以及該第三邏輯閘係為及閘以進行及運算。
TW97147785A 2008-12-09 2008-12-09 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器 TWI409776B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW97147785A TWI409776B (zh) 2008-12-09 2008-12-09 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW97147785A TWI409776B (zh) 2008-12-09 2008-12-09 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器

Publications (2)

Publication Number Publication Date
TW201023153A TW201023153A (en) 2010-06-16
TWI409776B true TWI409776B (zh) 2013-09-21

Family

ID=44833280

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97147785A TWI409776B (zh) 2008-12-09 2008-12-09 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器

Country Status (1)

Country Link
TW (1) TWI409776B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113436563B (zh) * 2021-06-03 2022-05-13 荣耀终端有限公司 电源电路、驱动装置和显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060192896A1 (en) * 2004-01-30 2006-08-31 Kazuki Sawa Frame circulating type noise reduction method and frame circulating type noise reduction device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060192896A1 (en) * 2004-01-30 2006-08-31 Kazuki Sawa Frame circulating type noise reduction method and frame circulating type noise reduction device

Also Published As

Publication number Publication date
TW201023153A (en) 2010-06-16

Similar Documents

Publication Publication Date Title
US20110199397A1 (en) Liquid crystal panel driving method, and source driver and liquid crystal display apparatus using the method
JP5213181B2 (ja) 放電回路及びこれを備えた表示装置
WO2020103205A1 (zh) 驱动电路和显示面板
US9305483B2 (en) Display device including a timing controller with a self-recovery block and method for driving the same
WO2020087559A1 (zh) 过流保护电路及显示驱动装置
TW201415802A (zh) 可防止漏電之閘極驅動電路
US20080084371A1 (en) Liquid crystal display for preventing residual image phenomenon and related method thereof
WO2020103193A1 (zh) 驱动电路和显示面板
CN101996549A (zh) 栅极驱动器的启动保护电路及应用其的液晶显示器
TW200828221A (en) Liquid crystal display and display method of same
TWI406250B (zh) 啟動時序保護電路與方法
CN116631349A (zh) 上电复位电路、控制方法、驱动芯片、设备及存储介质
US8354985B2 (en) Driving apparatus, liquid crystal display having the same and driving method thereof
US20020036635A1 (en) Information processing apparatus and method for controlling power supply for a display thereof
TWI409776B (zh) 降低液晶顯示器雜訊之雜訊抑制裝置及相關液晶顯示器
WO2014187039A1 (zh) 背光模组驱动电路和显示装置
TW201110093A (en) Display device and backlight control method thereof
CN101847382B (zh) 降低液晶显示器噪声的噪声抑制装置及相关液晶显示器
TWI564871B (zh) 驅動器及顯示裝置
TWI391904B (zh) 用於一液晶顯示器提升畫面品質的電子裝置及其相關方法及液晶顯示器
TWI413051B (zh) 閘極驅動器之啟動保護電路及應用其之液晶顯示器
JP2011013915A (ja) 測定装置の制御方法
TWI702526B (zh) 觸控面板以及其控制方法
TWI425770B (zh) 信號輸出裝置及其方法
TWI416482B (zh) 顯示裝置、顯示模組及顯示模組的驅動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees