TWI356259B - Display panel - Google Patents

Display panel Download PDF

Info

Publication number
TWI356259B
TWI356259B TW96106813A TW96106813A TWI356259B TW I356259 B TWI356259 B TW I356259B TW 96106813 A TW96106813 A TW 96106813A TW 96106813 A TW96106813 A TW 96106813A TW I356259 B TWI356259 B TW I356259B
Authority
TW
Taiwan
Prior art keywords
line
storage electrode
contact hole
compensation
vertical
Prior art date
Application number
TW96106813A
Other languages
English (en)
Other versions
TW200835992A (en
Inventor
Chien Hong Chen
Ming Feng Hsieh
Chih Yung Hsieh
Original Assignee
Chimei Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chimei Innolux Corp filed Critical Chimei Innolux Corp
Priority to TW96106813A priority Critical patent/TWI356259B/zh
Publication of TW200835992A publication Critical patent/TW200835992A/zh
Application granted granted Critical
Publication of TWI356259B publication Critical patent/TWI356259B/zh

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

1356259
三達編號:TW3283PA ' 九、發明說明: 【發明所屬之技術領域】 . 本發明是有關於一種顯示面板,且特別是有關於一種 . 使各分支儲存電極線所接收之電壓實質上相同的顯示面 板。 【先前技術】 Φ 請參照第1圖,其繪示係為第一種晝素之等效電路 圖。晝素160包括薄膜電晶體Q1、液晶電容Clc及儲存電 容Cst。薄膜電晶體Q1之控制端係耦接至掃描線230,而 -. 薄膜電晶體Q1之第一端耦接至資料線240。薄膜電晶體 . Q1之第二端係耦接至液晶電容Clc及儲存電容Cst之第一 端,而承晶電容Clc及儲存電容Cst之第二端分別接收電壓
Vc〇m。 請參照第2圖,其繪示係為第二種晝素之等效電路 φ 圖。晝素260包括薄膜電晶體Q1、液晶電容Clc及儲存電 容Cst。薄膜電晶體Q1之控制端係耦接至掃描線230,而 薄膜電晶體Q1之第一端耦接至資料線240。薄膜電晶體 Q1之第二端係耦接至液晶電容Clc及儲存電容Cst之第一 端。液晶電容Clc之第二端接收電壓VC()m,而儲存電容Cst 之第二端接收電壓Vst。 請參照笫3圖,其繪示係為傳統顯示面板之示意圖。 具有接墊212及接墊214之可撓性電路板120係設置於基 板220之一側,且用以配置資料驅動器(未繪示)。資料 5 1356259
: TW3283PA 驅動器透過接墊214及資料蟑 請,而掃描㈣用==畫素資料至各行畫 乂依序致能各列晝素260。 恭極^ ^VSt係由#料驅動器透過接塾212輸出至主儲存 】v、值#政由分支儲存電極線250(1)至250(n)將電 壓%傳遞至各行畫素咖,其中n係不為零之正整數。 主儲存電極線252之_端係連接至接塾川以接收資 枓驅動器所輸出之電壓%。分支儲存電極線 250(1)至 ⑻之-端分龍接至主儲存電極線252,且其叙接位 置分別為A(l)至A⑻。接势212與麵接位置A⑴至a⑻ 之間依序形成傳輸路徑長度LULn。由於資料驅動器係 經接墊212輸出電壓Vst ’故麵接位置Α(ι)與資料驅動器 之間的傳輪路縣度即為0,㈣接位置A⑺與資料驅 動器之間的傳輸路徑長度即為(L1 + L2),以此類推。 然而,當傳輸路徑長度不同時,耦接位置八〇)至A(n) 與資料驅動11之_阻值即不相同。換言之,分支儲存電 極線250(1)至250(n)與資料驅動器11〇之間的阻值亦不相 同。所以,分支儲存電極線250(1)至250(n)所接收之電壓 Vst將隨耦接位置的不同而改變。 【發明内容】 本發明係有關於一種使各分支儲存電極線所接收之 電壓實質上相同的顯示面板。顯示面板的各分支儲存電極 線係經補償單元與主儲存電極線電性連接,使得各分支儲 存電極線與資料驅動器之間的阻值實質上相等。刀 1356259
三達編號:TW3283PA 根據本發明,提出〜葙 存電極線、第-接觸孔& IT °_示面板包括主儲 電極線及第二分支儲存電極==;極;—一 接至資料驅動器,而第―接觸 線之-端係耦 有第一總開口面積及第二绅、’ 一接觸孔組分別具 線及第二分支儲存電極線汗口面積。第—分切存電極 第二接觸孔組_至主儲存電極練,且J一 及 第一總開ΠΦ積恰使得第—分支儲存電 7 存電極線、第,存電極 ====健 第-接觸孔組、第二接觸孔組、:電極線、 線。細電極線之,接至“驅動器第= 線及第二補償線之-端係'分別經第—接觸孔組及第二Γ 觸孔組祕至主儲存電極線,第—補償線及第二補償線之 另一端係分_接至第-分支儲存電極線及第二分支儲 存電極線之1,使得第—分支儲存電極線及第二分支儲 存電極線與資料驅動II之間的阻值實質上相等。 根據本發明’提出一種顯示面板。顯示面板包括主儲 存電極線、傳輸線路及分支儲存電極線。主儲存電極線之 -端係搞接至資_動器傳輸線路具有—網狀結構, 且搞接至主儲存電極m讀存電極狀—端係經傳輸 線路及主儲存電極線電性連接至資料驅動器,且分支儲存 電極線與資料驅動器之間的最短路經長度係實f上相等。 χ356259
:達編號:TW3283PA 根據本發明,提出一種 ,存電極線、補償單元及分文儲存電: 線顯:面板包括_ -端係耦接至資料驅動器單儲存電極線之 極線。分支儲存電極線之一端作貝:70係耦接至主儲存電 t &係、、輕補償單开;^ 線电性連接至資料驅動器,使得 及主儲存電麵 動器之間的阻值係實質上相等。:子電極線輿資料軀 為讓本發明之上述内容能更 佳實施例,並配合所附圖式,作詳細說明如;文特舉—較 【實施方式】 為了避免各分支儲存電極、線盘 :不同’造成各分支儲存電極線所接=广阻 下述各實施例中之分支儲存 電壓vst不同。 存電極線電性連接,使得各分支儲=補償單元與主儲 Vst實質上相等。 -存電極線所接收之電壓 請參照第4圖,,其纷干技A、卞上 分支儲存♦榀始《士 為補償單元、資料驅動器、 係連接至資料驅動器11()。;支==電極線252之一端 之一端分_接至補償單元極線25G(1)至250⑻ 存電極線252電性連採,使得償單元50與主儲 250(V^拉w '使侍刀支儲存電極線250(1)至 250⑻所接收之錢1實質上相等。 8 1356259 三達編號:TW3283PA . ' 第一實施例 5青參妝第5圖,其繒·示係為具有補償部之顯示面板之 . 示意圖。具有接墊212及接墊214之可撓性電路板丨2〇係 . 設置於基板220之一側,且用以配置資料驅動器11〇 (如 第4圖繪示)。資料驅動器no透過接墊214及資料線 輸出晝素資料至各行晝素260,而掃描線230用以依序致 能各列晝素260。 φ 各行晝素260之儲存電容Cst之第二端(如第2圖繪 示)分別與分支儲存電極線250(1)至250(n)耦接,且各行 晝素260之薄膜電晶體叭之第一端耦接至資料線24〇(如 • 第2圖繪示)。 • 第4圖所繪示之補償單元50於第5圖中係為補償部 _ 510(1)至510(n),其中11係不為零之正整數。分支儲存電 極線250(1)至25〇(n)之一端分別經由補償部51〇(1)至 510(n)耦接至主儲存電極線252,且補償部51〇(1)至5ι〇(η) • 與主儲存電極線252之耦接位置分別為B(l)至B(n)。資料 驅動器11〇輸出之電壓Vst透過接墊212輸出至主儲存電 極線252 ’並經由分支儲存電極線25〇(1)至25〇(n)傳遞至 ,、傳遞至各行畫素260。 接塾212與輕接位置B(l)至B(n)之間,依序形成傳 輸路徑長度L1’至Ln’。由於資料驅動器11〇係經接墊212 輸出電屋Vst,故耗接位置B(1)與資料驅動器ι1〇之間的 傳輸路控長度即為L1’,而耦接位置B(2)與資料驅動器n〇 之間的傳輸路徑長度即為(Li,+ L2,),耦接位置B(3)與資 1356259
i達編號:TW3283PA 凡2,+ 1^3,), 料驅動$ 11G之間的傳輪路#長度即為⑸, 以此類推。 器11〇之間的傳 輸路徑錢π,但緣特電減25_ ς( r 端透過補償部51。⑴至51。(獅至主儲(^ 得分,極請 二= 雖_接位置B⑴至B(n)與資料驅動 實質上相等 干音Γ^6、圖:*繪示係為第—實施例之第-種部分 述第-實施·兩個補=‘ ⑽存電極線所接收之電壓%趨於一致。 線252 f-m料轉1111G所触,且主儲存電極 、 柒係連接至資料驅動器110。分支 觸孔組27(1)及_」= 252之輕接位置俜為2二接27上Π與主儲存電極線 為 分支儲存電極線25抑)之- 知係、祕觸孔組27⑵及透明電極272⑺耗接至主 1 ’且接觸孔組27⑺與主儲存電極線252之 間的傳輸路_1為^=)與資料驅動器㈣之 器-之間的傳;=係:=)與資料驅動 接觸孔、、且27(1)包括接觸孔27〇(i)及27〇(2) 1356259
三達編號:TW3283PA 觸孔270(1)及270(2)之開口面積總和即為接觸孔組27(1) 之總開口面積。而接觸孔組27(2)包括接觸孔27〇(3)及 • 270(4),且接觸孔270(3)及270(4)之開口面積總和即為 . 接觸孔組27(2)之總開口面積。 為了避免傳輸路徑長度不同,造成分支儲存電極線 250(1)及250(2)所接收的Vst不一致,接觸孔組27(2)之總 開口面積需大於接觸孔組27(1),使得分支儲存電極線 • 250⑴及250(2)至資料驅動器110的阻值實質上相等。換 5之’由於傳輸路住長度(LI + L2’)大於傳輸路經長产 L1’,所以接觸孔270(3)及270(4)之開口面積需對應地大 • 於接觸孔270(1)及270(2),使得分支儲存電極線25〇(1) . 及250(2)至資料驅動器no的阻值實質上相等。 由於分支儲存電極線250(1)及250(2)至資料驅動器 11〇的阻值實質上相等,所以,分支儲存電極線25〇(1)至 250(n)所接收之電壓Vst將實質上相等。 • 請參照第7圖’其繪示係為第6圖中沿7-7剖面線之 示意圖。主儲存電極線252係設置於基板220之上方,且 絕緣層251係設置於主儲存電極線252之上方。分支儲存 電極線250(1)係設置於部份絕緣層251之上方,而絕緣層 253係設置於分支儲存電極線250(1)及部份絕緣層251之 上方。 接觸孔270(1)及270(2)分別具有開口面積A1及A2, 以分別曝露主儲存電極線252及分支儲存電極線25〇(1), 且開口面積A1及A2之大小係根據第8圖之傳輸路徑長度 11 1356259
ί達編號:TW3283PA R2,且透明電極272(2)與分支儲存電極線25Q⑴之間係形 成電阻R2’。 第-實施例係根據資料驅動器11〇與各輕接位置之 間的傳輸路徑長度大小,決定接觸孔謂⑴至2零)(如 第5圖所示)關口面積,使得(Rl+Rl,)等於(ri + r2 + R1’)。換言之’因為接觸孔之開σ面積大表示電阻值較低, 所以接觸孔270⑶及270(4)的開口面積需大於接觸孔 270(1)及270(2),使得分支儲存電極線25〇⑴及25〇(2)至 資料驅動器110的阻值實質上相等。 由於分支儲存電極線250⑴及25〇(2)至資料驅動器 μο的阻值實質上相等’所以,分支儲存電極線㈣⑴至 250(2)所接收之電壓Vst將實質上相等。 、,參照第1G圖’其繪示係為第—實施例之第二種部 分示意圖。此外,當各接觸孔的開口面積相同時,亦可根 =各輕接位置與資料驅動器11〇之間的傳輸路徑長度,碉 1各接觸孔_翻孔純,使得各分讀存電極線 料驅動器110的阻值實質上相等。 、 如第10圖所示,耦接位置B(1)與資料驅動器11〇之 輸路㉒長度係為L1,,而祕位置b(2)與資料驅動 二之間的傳輸路徑長度係為(L1,+ L2,)。接觸孔組 =括Mi個接觸孔27〇〇)及27〇(2),而接觸孔組2 個接觸孔270(3)及270(4”接觸孔個數M1及M2係不 長=正整數’且賴孔餘M1之多綠決於傳輪路捏 又七1,而接觸孔個數M2之多寡取決於傳輸路徑長声 13
: TW3283PA (Ll,+ L2,)。 技链換口之纟於接觸孔個數越多表示電阻值較低,所以 觸孔個數M2需對應地大於接觸孔個數mi,使得分支 =存電極線250⑴及25G⑵至資料驅動器nG的阻值實 買上相等。 、 由於分支儲存電極線25〇⑴及25〇⑺至資料驅動器 , 值實質上相等,所以,分支儲存電極線25〇⑴至 250(2)所接收之電壓Vst將實質上相等。 呈接^Γ面時料控制各接觸孔組之麵孔個數與 ”觸孔面積大小,使得各分支儲存電極 110的阻值實質上相等。 貞卿動裔 第二實施例 第7圖繪示之補償部510⑴至510⑻例如分 線。為方便說明起見’下述第手實施例係以兩停補俨線‘ 磁支儲存電極線為例說明然並不褐限本== 專利範圍’本發_可應用更多補償線與更多分支儲^ 極線搞接’使得各分支儲存電減雜收 —、 一致。 % 土 vst趨於 、一:參照第11圖,其繪示係為第二實施例之第一種部 示忌圖。书蜃vst係由資料驅動器110所提柷, 存電極線252之一端係連接至資料驅動器UG = 3ΐο(ι)之-端係經接觸孔組π⑴及透明電極 编 至主儲存電極線252,且補償線31G⑴之另接至分 丄356259
• s鐵^號:TW3283PA 支儲存電極線250(1)之一端。而補償線31〇(2)之一端係經 接觸孔組27(2)及透明電極272(2)耥接至主儲存電極線、·二 2心,且補償線310(2)之另一端耦接至分支儲存電極線 • 25〇(2)之一端。 接觸孔組27(1)更包括接觸孔270(1)及27〇(2),且 接觸孔組27(1)與主儲存電極線252之耦接位置係為 B(l)。而接觸孔組27(2)包括接觸孔270(3)及270(4), 鲁 接觸孔組27(2)與主儲存電極線252之搞接位置係為 B(2)。 補犢線310(1)之走線長度取決於柄接位置B(i)與資 料驅動器110之間的傳輸路徑長度L1,。而補償線31〇(2) . 之走線長度取決於耦接位置B(2)與資料驅動器110之間的 傳輪路徑長度(Ll,+ L2,)。 因為傳輸線的走線長度越短表示電阻值較低,故補償 線31〇(2)之走線長度需相對地短於補償線310(1),使得分 • 支儲存電極線250(丨)及250(2)至資料驅動器110的阻值實 質上相等。 由於分支儲存電極線250(1)及250(2)至資料驅動器 no的阻值實質上相等,所以,分支儲存電極線25〇(1)至 250(2)所接收之電壓將實質上相等。 . °月參照5 12圖,*緣示係為第二實施例之第二種部 分不忍圖。此外’亦可根據各耦接位置與資料驅動器110 之間的傳輪路徑長度,調整各補償線的走線寬度,使得各 分支儲存電極線至資料驅動器11〇的阻值實質上相等。 15
V ^^¢)259
三達編號·· TW3283PA 如第;..12圖磷示,耦接位置B(1)與資料驅動器之 間的·傳輸賴長度_L1,,_接位置叩)與資料驅動 裔110之間的傳輸路徑長度係為(L!,+ L2,)。補償線31〇(1) 之走線寬度取決於傳輸路徑長度L1’,而補償線31〇⑺之 走線寬度取決於傳輸路徑長度(L1,+ L2,)。
因為傳輸線的走線寬度越大表示電阻值較低,故補償 支儲線寬度需相對地大於補償線3iG(i),使得分 2 =極線250⑴及⑽(2)至資料驅動器UQ的阻值實 no 儲存電極線25〇(1)及250(2)至資料驅動器 第三實施例 第4圖繪示之補償單元5 〇例如—且 輸線路,下述第三實施 /、有,魏、,,。構之傳 搞接於資料驅動器u二支2網狀結構之傳輸線路 )分支儲存魏線與資_^ = 狀間,使得各 同。 動a 110之間的阻值實質上相 請參照㈣®,其㈣ 分示意圖,狀結構之傳貫㈣之第一種部 至420(V^ + + i得給線路410包括水平走線420(a) j. 430iHW ^ ^ v 」至 430(幻。垂直走線 430(a) u〔d)之長度分別為hl至h4, 或不同。 且長度hi至h4可相同 16
=¾^號:TW3283PA 水平走線42〇(3)至42〇(e)係相互平行地配置,且分支 伽子電極⑴至25{)⑼之—端垂直連接至水平走線 〜a,分支儲存電極線25〇(1)至25〇(9)並以 “ 仃地配置。 直走線43〇(a)用以垂直連接水平走線420(约及 盥八),亚同樣地以間距以平行地配置。垂直走線43〇(a) Ά支儲存電極線25Q⑴至25G⑼係交錯㈣,且斑分 f儲存電極線250(1)至250(9)之距離係實質上相等了換 吕之,垂直走線430(a)與左右相鄰兩分支儲存電極線之距 離皆為0. 5倍之間距d 1。 而垂直走線430(b)用以垂直連接水平走線420(b)及 420(c) ’並以2倍之間距dl平行地配置。垂直走線43〇(b) 與垂直走線430(a)之距離係實質上相等。換言之,垂直走 線430(b)與左右相鄰兩垂直走線430(b)之距離皆為〇 5 倍之間距dl。 ·
垂直走線430(c)用以垂直連接水平走線42〇(幻及 420(d),並同樣地以2倍之間距dl平行地配置。垂直走線 430(c)與垂直走線43〇(b)係交錯排列,且與垂直走線 430(b)之距離係實質上相等。換言之,垂直走線43吖幻 與左右相鄰兩垂直走線430(b)之距離皆為間距dl。 而垂直走線430(d)用以垂直連撞水平走線42〇((1)及 420(e) ’並同樣地以2倍之間距dl平行地配置。垂直走線 430(d)與垂直走線430(c)係交錯排列,且與垂直走線 430(c)之距離係實質上相等。換言之,垂直走線43〇(d) 17 1356259 三達編號:TW3283PA 與左垂直走線43°(c)之距離皆為間距dl。 主儲存-¾極線252之長度係為hs _ 252用以輕接資料驅動器11〇及傳輸線路训餘=桎線 = ^經主儲存電極線252及傳輪線路驅I 得遞至刀支儲存電極線25〇(1)至25〇(9)。 格41〇 =於資料驅動器11G與分支儲存電極線咖⑴至 250(9)之間的最短路徑長度皆為
(4cn+h1+h2+h3+h4+h5),因此,分支儲存電極線2 至250(9)與資料驅動器11〇之間的阻值將實質上相 使得分表儲存電極線25〇⑴至25〇(9)所接收 ,而 實質上相等。 电坚、將 舉例來說’第13圖繪示粗黑虛線部分分別分支儲广 電極線250(3)及250(6)與資料驅動器11〇之間的最短^ 徑。分支儲存電極線250(3)與資料驅動器11〇之間的最短 路徑長度為(4dl+hl+h2+h3+h4+h5),且分支儲存電極線 250(6)與資料驅動器11〇之間的最短路徑長度亦為 (4dl+hl+h2+h3+h4+h5)。當水平走線 420(a)至 420(e)的單 位長度電阻值分別為Rml至Rm5,而垂直走線430(a)至 430(e)的單位長度電阻值分別為Rsi至rS5時,由於二者 之表短路徑長度皆為(4dl+hl+h2+h3+h4+h5),所以其阻值 皆為(Rml x〇.5dl + Rsl xhl+Rm2x〇.5dl + Rs2xh2+Rm3xdl + Rs3xh3 + Rm4xdl+Rs4xh4 + Rm5xdl + Rs5xh5),而使得 分支儲存電極線250(3)及250(6)所接收之電壓Vst將實質 上相同。 丄力6259
: TW3283PA /一請參照第14圖,.其繪示係為第三實施例之第二種部 八〜圖網狀結構之傳輸線路4 5 0包括水平走線4 2 〇 ( a ) 至42〇(e)及垂直走線430(a)至430(d)。垂直走線430(a) 至430(d)之長度分別為hl至h4,且長度hl至h4可相同 或不同。 水平走線420(a)至420(e)係相互平行地配置,且分支 健存電極線250(1)至25G(17)之-端垂直連接至水平走線 42〇(a),分支儲存電極線250(1)至250(17)並以間距dl 平行地配置。 垂直走線430(a)用以垂直連接水平走線420(a)及 420(b)’並同樣地以間距dl平行地配置。垂直走線43〇(a) 與分支错存電極線250(1)至250(17)係交錯排列,且與分 支儲存電極線250(1)至250(17)之距離係實質上相等。換 之柔直走線430(a)與左右相鄰兩分支儲存電極線之距 離皆為0. 5倍之間距dl。 而垂直走線430(b)用以垂直連接水平走線420(b)及 420(c),並以2倍之間距dl平行地配置。垂直走線43〇(b) 與垂直走線430(a)之距離係實質上相等。換言之,垂直走 線430(b)與左右相鄰兩垂直走線430(b)之距離皆為〇. 5 倍之間距dl。 垂直走線430(c)用以垂直連接水平走線420(c)及 420(d) ’並同樣地以2倍之間距dl平行地配置。垂直走線 430(c)與垂直走線430(b)係交錯排列,且與垂直走線 430(b)之距離係實質上相等^換言之,垂直走線43〇(a) 1356259 三達編號:TW3283PA 與左右相鄰兩垂直走線43〇(1))之距離皆為間距Μ。 而垂直走線43〇⑷用以垂直連接水平走線42〇⑷及 0(e),亚同樣地以2倍之間距dl平行地配置。垂 430(d)與垂直走線顿c)係交錯排列,且與垂直走線、” 離係實質上相等。換言之,垂直走線卿) /、右相鄰兩垂直走線430(c)之距離皆為間距⑴。 當資料驅動器110經由多支接腳輸出電壓、時 禮路410即經多條主儲存電極線咖與 之接腳轉接。舉例來說,當資料 、動器110 輪出電…,傳輸線路4=;=:支接卿 與資料驅動器m之接㈣接,3條主錯存電極線吻 由於資料驅動器110盥公* 咖〇伙咖“轉長⑴至 植錄9ςη,ι、 〇 鬥因此’分支儲存電
質上相耸i 50〇7)與貧料驅動器110之間的阻值將實 2”,而使得分支儲存電極線 J 之電壓Vst將實質上相等。 則要收 Μ 上述實施例所揭露之顯示面板,分支儲存電極 2 =償單元與主儲存電極線電性連接,使得各分3 存電極^所接收之電壓%實目等。 支儲 敌甘韭戶斤述雖然本發明已以較佳實施例揭露如上,缺 =用:限定本發明。本發明所屬技術領域中具有通常 更動與潤飾。因此,本發=申::範圍内τ作各種之 利範圍所界定者為準。_範圍當視後附之申請專 20
二達編號:TW3283PA 【圖式簡單說明】 f:圖、s不係為第-種晝素之等效電路円 弟2圖餘示係為第二種^丈毛路圖。 第3圖給+在& 互素之等效電路圖。 第3圖t下係為傳統顯示面板 第4圖緣示係為補償單元、資料驅f 極線及主儲存電極線之錢示㈣。為、分支错存電 ^ 5圖繪不係為具有補償部之顯示 f圖㈣係為第-實施例之第一種 第7圖繪示係為第6圖中沿7 圖= 第8圖繪示係為黛R国士、』㈣之不思、圖。 墙 _ 圖中沿8-8剖面線之示意圖。 ^圖繪示係為第6圖之等效電路圖。 ί 1〇圖繪示係為第-實施例之第二種部分示意圖。 弟11圖繪示係為第二實施例之第一種部分示意圖。 圖 第12圖繪示係為為第二實施例之第二種部分示意 第13圖繪示係為第三實施例之第—種部分示意圖 第U圖繪示係為第三實施例之第二種部分示意圖 【主要元件符號說明】 27(1)、27(2):接觸孔組 50 :補償單元 110 :資料驅動器 120 :可撓性電路板 212、214 :接墊 21 1356259
三達編號:TW3283PA 220 :基板 2 3 0 .掃描線 240 :資料線 242 :資料扇出線 250(1)〜250(n):分支儲存電極線 251、253 :絕緣層 252 :主儲存電極線 160、260 :晝素. :傳輸路 270(1)〜270(4):接觸孔 272(1)、272(2):透明電極 310、310(1)、310(2):補償線 410、450 :傳輸線路 420(a)〜420(e):水平走線 430(a)〜420(e):垂直走線 510(1)〜510(n):補償部 A(l)〜A(n)、B(l)〜B(n):耦接位置 LI、L2、L3、Ln、LI,、L2,、L3,、Ln, 徑長度 Q1 :薄膜電晶體
Cic .液晶電容 cst:儲存電容
Rl、Rl,、R2、R2’ :電阻
Vst :電壓 22

Claims (1)

  1. 十、申請專利範圍: 種顯示面板 C至少〜主儲存,1 L括. 貝,驅動器;線1^主儲存電極線之-端係耦接 ih BB A接觸孔級及一笛_ 面積及1二外接觸孔組,分別具有-第-至少一第—八心開〇面積;以及 線’該第〜八+刀支儲存電極線及一第二分主綠产兩 端分别經該;電極線及該第二分支儲存電極==_ 諸存電極線,且^孔t及該第二接觸孔組耗接至該主 使得該第-分支:t:=口面積及該第二總開口面積恰 線之—端八。亥第一分支儲存電極線及該第二分支從六 接觸孔組及該第二接;=r 傳輪路捏長度,二=:=傳輸路徑長度及-第二 該第-傳輸路捏長度及該第二傳口面積係 該第.如申請專利範圍第1項所述之顯'j路徑長度。 開心:=;=大於該第-傳輸路徑: 檟而大於該第一總閉口面積。 又5亥弟二總 3·如申請專利範圍第i項所 於;觸孔組及該第二接觸孔組之接觸孔個板’其中該 \ 1輪路徑長度及該第二傳輪路/别取決 •如申請專韻圍第i項所 7。 •,属不面板,其中該 23 1356259 100年9月14日修正替換頁 第一接觸孔組包括: 一第一接觸孔,具有一第一開口面積,以曝露部分該 主儲存電極線;以及 一第二接觸孔,具有一第二開口面積,以曝露部分該 第一分支儲存電極線,使得該第一分支儲存電極線經一第 一第一透明電極、該第一接觸孔及該第二接觸孔電性連接 至該主儲存電極線; 其中,該第一開口面積與該第二開口面積之總和等於 • 該第一總開口面積,且該第一開口面積與該第二開口面積 係取決於該第一路徑長度。 5. 如申請專利範圍第1項所述之顯示面板,其中該 第二接觸孔組包括: 一第三接觸孔,具有一第三開口面積,以曝露部分該 主儲存電極線;以及 一第四接觸孔,具有一第四開口面積,以曝露部分該 第二分支儲存電極線,使得該第二分支儲存電極線經一第 • 一第二透明電極、該第三接觸孔及該第四接觸孔電性連接 至該主儲存電極線; 其中,該第三開口面積與該第四開口面積之總和等於 該第二總開口面積,且該第三開口面積與該第四開口面積 係取決於該第二路徑長度。 6. 如申請專刺範圍第1項所填之顯示面板,更包括: 一第一絕緣層,係設置於該主儲存電極線之上,且該 第一分支儲存電極線係設置於部分該第一絕緣層之上;以 24 及 100年9月14曰修正替換頁 分該係設1於該第—分極線及部 、、巴深層之上方。 rj 二利範圍第1項所述之顯示面板,更包括: 第-分支找二層’係設置於該主儲存電極線之上,且哼 卜儲存電Μ係設置於部分該第一絕緣=上且:
    電極線及部 ▲ 一第二絕緣層,係設置於該第 分該第一絕緣層之上方。 種顯示面板,包括: 至一 存電祕,該極線之—端係耦接 線;至少1—分支儲存電極線及H支健存電極 =第一接觸孔組及-第二接觸孔組; 一第一補償線及一第二補償線,哕 、 二補償線之-端係分別經該第—接觸補償線及該第 孔組輕接至魅儲存電極線,該第汽^第二接觸 線之另一端係分別轉接至該第一分支儲及該第,龍 二分支儲存電極線之一端,使 —”極線及該第 該第二分支儲存電極線與該資料電極線及 上相等。 切态之間的阻值實質 9.如申請專利範圍第8項所述之 該第-補償線及該第二補償線之 ’其中該 味刀別經該第一接觸 25 1356259 100年9月14日修正替換頁 孔組及該第二接觸孔組耦接至該主儲存電極線,以形成一 第一傳輸路徑長度及一第二傳輸路徑長度,該第一補償線 - 及該第二補償線之走線長度係取決於該第一傳輸路徑長 度及該第二傳輸路徑長度。 10. 如申請專利範圍第9項所述之顯示面板,其中當 該第二傳輸路徑長度大於該第一傳輸路徑長度,該第一補 償線之走線長度大於該第二補償線。 11. 如申請專利範圍第8項所述之顯示面板,其中該 • 該第一補償線及該第二補償線之一端分別經該第一接觸 孔組及該第二接觸孔組耦接至該主儲存電極線,以形成一 第一傳輸路徑長度及一第二傳輸路徑長度,該第一補償線 及該第二補償線之走線寬度係取決於該第一傳輸路徑長 度及該第二傳輸路徑長度。 12. 如申請專利範圍第11項所述之顯示面板,其中 當該第二傳輸路徑長度大於該第一傳輸路徑長度,該第二 補償線之走線寬度大於該第一補償線。 鲁 13. —種顯示面板,包括: 至少一主儲存電極線,該主儲存電極線之一端係耦接 至一資料驅動器; 一傳輸線路,具有一網狀結構,且耦接至該主儲存電 . 極線;以及 複數條分支儲存電極線,該些分支儲存電極線之一端 係經該傳輸線路及該主儲存電極線電性連接至該資料驅 動器,且該些分支儲存電極線與該資料驅動器之間的最短 26 路經長度係實質上相l _9— 該傳輸線路包括"專利13項所述之㈣面板,其中 分支儲:電係相互平行地配置,該些 複數個第-垂直走線2直連接至該第一水平走線; 及該第二水平走線,—接水平走線 行地配置,並與料分切^直走線係以心—間距平 垂直走線與該些分:儲=存電極線交錯排列,該些第-複數個第:垂直走=線之距離實質;"相等; 及該第三水平走線,該些第二^直連接該第二水平走線 間距平行地配置,該此第_ :垂直走線係以2倍之該第一 之距離係實質上相等 直走線與該些第—垂直走線 複數個第三垂直击綠 及該第财平线,料直賴糾三水平走線 間距平行地配置,並盘該^ + ^線係以2倍之該第一 第三垂直走線與該些第二;直::直走:交:排列’該些 等;以及 里直走線之距離係實質上相 複數個第四垂直走唆 及該第五水平走線,==垂直連接該第四水平走線 間距平行地配置,並旬 I走線似2倍之該第一 第四垂直走線與料第垂直走線交錯排列,該些 豆中,兮眘粗:紅—直走線之距離係實質上相等; 水平走線,使得該些分儲存_接至該第五 储存電極線與該資料驅動器之間 27 13.56259 100年9月14日修正替換頁 的最短路徑長度係實質上相等。 15. 如申請專利範圍第14項所述之顯示面板,其中 . 該第五垂直走線及該些第一至該些第四垂直走線之單位 長度電阻實質上相同。 16. 如申請專利範圍第14項所述之顯示面板,其中 該第一至該第五水平走線之單位長度電阻實質上相同。 17. 如申請專利範圍第14項所述之顯示面板,其中 該些第一至該些第四垂直走線之長度實質上相同。 • 18. —種顯示面板,包括: 至少一主儲存電極線,該主儲存電極線之一端係耦接 至一資料驅動器; 一補償單元,係耦接至該主儲存電極線;以及 複數條分支儲存電極線,該些分支儲存電極線之一端 係經該補償單元及該主儲存電極線電性連接至該資料驅 動器,使得該些分支儲存電極線與該資料驅動器之間的阻 值係實質上相等。 • 19.如申請專利範圍第18項所述之顯示面板,其中 該補償單元至少包括一第一補償部及一第二補償部,該些 分支儲存電極線至少包括一第一分支儲存電極線及一第 二分支儲存電極線,且該第一分支儲存電極線及該第二分 支儲存電極線分別經該第一補償部及該第二補償部耦接 至該主儲存電極線,以形成一第一傳輸路徑長度及一第二 傳輸路徑長度。 20.如申請專利範圍第19項所述之顯示面板,其中 28 該第一補償部及該第二補卜吻月哪正纖 及一第二接觸孔組,該第」=別包括—第—接觸孔組 接觸孔開口面積係分別^接觸孔組及該第二接觸孔組之 第二傳輪路徑長度。、於該第-傳輸路徑長度及該 21 ·如申請專利範園 該第一補償部及該第二補Λ 所述之顯示面板’其中 及—第二接觸孔組,別包括一第一接觸孔組 接觸孔個數係分別取,觸孔組及該第二接觸孔組之 傳輸路捏長度。、“亥弟一傳輸路徑長度及該第二 守第22=申請專利範圍第19項所述之顯示面板,盆中 Ϊ!補:第二補償部分別為-第-補償線及: 分別取決㈣〗^償線及該第二補償線之走線長度係 樣路徑長度。 該第-補償部及該第二:二=顯示,板,其中 第二補償線’該第-補償線及該第二補償線:=二; :決::第一傳輪路徑長度及該第== 該補二m範r18項所述之顯示面板,其中 構’使得該些分支儲二:線具有-網狀結 路捏長度係實質上相等線與該貝_動器之間的最短 該二路如:括請專利範圍第24項所述之顯示面板 第一至-第五水平走線,係相互平行地配置,該些 29 分支儲存電極線之一端八—修正替換頁 複數個第一垂刀4垂直連接至該第一水平走線; 及該第二水平走線 4心垂直連接該第—水平走線 行地配置,並盥該些八:第一垂直走線係以該第一間距平 垂直走線與該些分::存:存電極線交錯排列,該些第-複數個第二垂直走線電極線之距離實質上相等; 及該第三水平走線,該些用以垂直連接該第二水平走線 間距平行地配置,該些;_一垂直走線係以2倍之該第-之距離係實質上相等了 一垂直走線與該些第一垂直走線 複數個第三垂直击綠 及該第四水平走線,該Μ用以垂直連接該第三水平走線 間距平行地配置,敎垂直走線係以2倍之該第一 第三垂直走線與該些第二垂直走線交錯排列’該些 等;以及 —延直走線之距離係實質上相 複數個第四垂直走線, 及該第五水平走線,該“水平走線 間距平行地配置,並與該垂直走線係以2倍之該第- 第四垂直走線與該些第三:古二垂直走線交錯排列,該些 其中,直走線之距離係實質上相等; /、丫,菘貝枓驅動器級 寸, 水平走線,使得該些分支儲存電極線耦接至該第五 的最短路徑長度係實質上相t極線與該資料驅動器之間 30
TW96106813A 2007-02-27 2007-02-27 Display panel TWI356259B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW96106813A TWI356259B (en) 2007-02-27 2007-02-27 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW96106813A TWI356259B (en) 2007-02-27 2007-02-27 Display panel

Publications (2)

Publication Number Publication Date
TW200835992A TW200835992A (en) 2008-09-01
TWI356259B true TWI356259B (en) 2012-01-11

Family

ID=44819828

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96106813A TWI356259B (en) 2007-02-27 2007-02-27 Display panel

Country Status (1)

Country Link
TW (1) TWI356259B (zh)

Also Published As

Publication number Publication date
TW200835992A (en) 2008-09-01

Similar Documents

Publication Publication Date Title
CN102902116B (zh) 非矩形的像素阵列及具有该阵列的显示装置
TWI377418B (en) Array substrate for liquid crystal display device
Scholvin et al. Close-packed silicon microelectrodes for scalable spatially oversampled neural recording
US9781823B2 (en) Trace border routing
CN104698702B (zh) 一种阵列基板、显示装置以及驱动方法
EP1265286A3 (en) Integrated circuit structure
CN105932029A (zh) 一种阵列基板、其制作方法、触控显示面板及显示装置
CN109116643A (zh) 一种显示面板及显示装置
CN106371666B (zh) 显示面板与触控显示装置
CN106531765A (zh) 显示设备
JP2004005965A (ja) 小面積の磁気メモリデバイス
US20160291791A1 (en) Array substrate, drive method, display panel and display device
TW201106361A (en) Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a double-global-bit-line architecture
TW201118878A (en) Method and apparatus of performing an erase operation on a memory integrated circuit
TW200841077A (en) Liquid crystal display and common electrode substrate thereof
CN208999736U (zh) 显示面板及显示装置
CN104820322B (zh) 像素结构以及包括此像素结构的液晶显示器
CN107863471A (zh) 组合式电池包
TW201426459A (zh) 觸控面板及其製造方法
CN105477780A (zh) 植入式神经刺激与记录的光电极及其制造方法
CN110197823A (zh) 面板级芯片装置及其封装方法
CN107578732A (zh) 印刷电路板封装和包括该印刷电路板封装的显示装置
TWI356259B (en) Display panel
CN105246243B (zh) 印刷电路板和用于相机模块的印刷电路板
US20140085970A1 (en) Magnetic memory

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees