TW202230712A - 採用正面(fs)後段製程(beol)(fs-beol)輸入/輸出(i/o)路由和背面(bs)beol(bs-beol)電力路由進行電流組織的積體電路(ic)和相關方法 - Google Patents
採用正面(fs)後段製程(beol)(fs-beol)輸入/輸出(i/o)路由和背面(bs)beol(bs-beol)電力路由進行電流組織的積體電路(ic)和相關方法 Download PDFInfo
- Publication number
- TW202230712A TW202230712A TW110125122A TW110125122A TW202230712A TW 202230712 A TW202230712 A TW 202230712A TW 110125122 A TW110125122 A TW 110125122A TW 110125122 A TW110125122 A TW 110125122A TW 202230712 A TW202230712 A TW 202230712A
- Authority
- TW
- Taiwan
- Prior art keywords
- beol
- backside
- coupled
- beol metallization
- metallization structure
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 61
- 230000008520 organization Effects 0.000 title abstract description 4
- 238000001465 metallisation Methods 0.000 claims abstract description 275
- 239000004065 semiconductor Substances 0.000 claims abstract description 222
- 239000002184 metal Substances 0.000 claims description 199
- 239000000758 substrate Substances 0.000 claims description 68
- 238000004519 manufacturing process Methods 0.000 claims description 43
- 230000005669 field effect Effects 0.000 claims description 7
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 229910052710 silicon Inorganic materials 0.000 claims description 4
- 239000010703 silicon Substances 0.000 claims description 4
- 230000008569 process Effects 0.000 description 34
- 238000004891 communication Methods 0.000 description 13
- 235000012431 wafers Nutrition 0.000 description 13
- 229910000679 solder Inorganic materials 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 9
- 238000003860 storage Methods 0.000 description 8
- 238000009826 distribution Methods 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 239000002086 nanomaterial Substances 0.000 description 6
- 238000013461 design Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- ZDDZPDTVCZLFFC-UHFFFAOYSA-N 1,2,4,5-tetrachloro-3-(4-chlorophenyl)benzene Chemical compound C1=CC(Cl)=CC=C1C1=C(Cl)C(Cl)=CC(Cl)=C1Cl ZDDZPDTVCZLFFC-UHFFFAOYSA-N 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000007726 management method Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 239000002245 particle Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000008187 granular material Substances 0.000 description 1
- 230000036541 health Effects 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 239000002055 nanoplate Substances 0.000 description 1
- 239000002070 nanowire Substances 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000003826 tablet Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
- H01L23/5286—Arrangements of power or ground buses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4853—Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
- H01L23/5283—Cross-sectional geometry
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
揭示採用正面(FS)後段製程(BEOL)(FS-BEOL)輸入/輸出(I/O)路由和背面(BS)BEOL(BS-BEOL)電力路由進行電流組織的積體電路(IC)以及相關的IC封裝和製造方法。IC包括設置在半導體層的第一面上的FS-BEOL金屬化結構和設置在半導體層的第二面上的BS-BEOL金屬化結構。FS-BEOL金屬化結構被配置為將I/O訊號路由到半導體裝置。IC的FS-BEOL金屬化結構亦被配置為接收電源訊號,該電源訊號被路由到半導體裝置。然而,為了避免將電源訊號經由FS-BEOL金屬化結構路由到半導體裝置的需要(增加了FS-BEOL金屬化結構的佈線密度和複雜性),將電源訊號從FS-BEOL金屬化結構路由到BS-BEOL金屬化結構和半導體裝置以用於供電。
Description
本案的領域係關於包括一或多個半導體晶粒的積體電路(IC)和相關IC封裝,該半導體晶粒被附接到封裝結構以向半導體晶粒提供電介面。
積體電路(IC)是電子設備的基石。IC被封裝在IC封裝中,IC封裝亦稱為「半導體封裝」或「晶片封裝」。IC封裝包括一或多個半導體晶粒作為(多個)IC,(多個)IC安裝在封裝襯底上並且電耦合到封裝襯底以向(多個)半導體晶粒提供實體支撐和電介面。封裝襯底可以是嵌入式跡線襯底(ETS),例如,ETS包括在一或多個介電層中的嵌入式電跡線和將電跡線耦合在一起以提供(多個)半導體晶粒之間的電介面的垂直互連通道(過孔)。(多個)半導體晶粒安裝到並且電介面連接到在封裝襯底的頂層中暴露的互連以將(多個)半導體晶粒電耦合到封裝襯底的電跡線以用於互連。(多個)半導體晶粒和封裝襯底被封裝在諸如模塑膠的封裝材料中,以形成IC封裝。IC封裝亦可以包括球柵陣列(BGA)中的外部焊球,外部焊球電耦合到在封裝襯底的底層中暴露的互連以將焊球電耦合到封裝襯底中的電跡線。焊球向IC封裝中的(多個)半導體晶粒提供外部電介面。當IC封裝安裝到印刷電路板(PCB)時,焊球電耦合到PCB上的金屬接觸,以經由IC封裝中的封裝襯底向IC晶片提供在PCB中的電跡線之間的電介面。
本文中所揭示的態樣包括採用正面(FS)後段製程(BEOL)(FS-BEOL)輸入/輸出(I/O)路由和背面(BS)BEOL(BS-BEOL)電力路由進行電流組織的積體電路(IC)。亦揭示相關的IC封裝以及製造IC和IC封裝的方法。IC可以被提供作為IC晶粒。IC包括半導體材料的主動或半導體層,該主動或半導體層包括在前段製程(FEOL)製程中製造的半導體裝置,諸如場效應電晶體(FET)。IC可以耦合到封裝金屬化結構(例如,封裝襯底或重新分佈層(RDL))作為IC封裝的部分。封裝金屬化結構可以提供在IC與被電耦合到封裝金屬化結構的其他裝置之間的電連接。例如,另一IC可以經由將另一IC電耦合到封裝金屬化結構上的導電凸塊而電耦合到封裝金屬化結構和IC。
在本文中所揭示的示例性態樣,為了降低佈線複雜性及/或縮短在IC與封裝金屬化結構之間的I/O路由連接以提供更低的I/O訊號電阻,IC包括FS-BEOL金屬化結構和BS-BEOL金屬化結構。FS-BEOL金屬化結構是在IC的半導體層的第一、正面上設置的金屬化結構。BS-BEOL是在IC中與IC的正面相對的半導體層的第二、背面上設置的另一金屬化結構。FS-BEOL金屬化結構包括一或多個正面金屬層,該一或多個正面金屬層包括正面金屬線,該正面金屬線被配置為將從封裝金屬化結構接收的I/O訊號路由到IC的半導體層。IC的FS-BEOL金屬化結構亦被配置為接收電源訊號,該電源訊號在電力路由線中被路由到半導體裝置以向IC中的半導體裝置提供電力。然而,為了避免經由FS-BEOL金屬化結構將電源訊號經由電力路由線重新路由到半導體裝置的需要(可能會增加FS-BEOL金屬化結構的佈線密度和複雜性),電源訊號從FS-BEOL金屬化結構被路由到BS-BEOL金屬化結構中的電力佈線。在這點上,BS-BEOL金屬化結構包括一或多個背面金屬層,該背面金屬層包括一或多個背面金屬線作為電力路由線,該電力路由線電耦合到半導體裝置以將半導體層的背面上的電源訊號路由到半導體裝置以用於供電。以這種方式,可以避免在FS-BEOL金屬化結構中的額外的電源訊號的路由,從而不增加FS-BEOL金屬化結構中的佈線密度。例如,降低FS-BEOL金屬化結構中的佈線密度可以降低IC的佈局和路由(稱為「PNR」)的佈線複雜性,這可以實現更短的I/O訊號連接以降低I/O訊號電阻。
在示例性態樣,注意,在FS-BEOL金屬化結構與BS-BEOL金屬化結構之間被路由的電源訊號可以包括用於正電力軌及/或接地軌的電源訊號。在其他另外的示例性態樣,為了將電源訊號從FS-BEOL金屬化結構路由到BS-BEOL金屬化結構中的電力佈線,一或多個垂直互連通道(過孔)被提供並且從半導體層的正面延伸並穿過半導體層到達半導體層的背面。例如,過孔可以是矽通孔(TSV)。將電源訊號路由到BS-BEOL金屬化結構的FS-BEOL金屬化結構中的金屬線電耦合到過孔。作為BS-BEOL金屬化結構中的一或多個背面金屬層中的電力路由線的一或多個背面金屬線亦耦合到過孔以從FS-BEOL中的電力佈線接收電源訊號。背面金屬線電耦合到半導體裝置以將電源訊號路由到半導體裝置來向半導體裝置提供電力。在又一示例性態樣,電力頭開關裝置形成在半導體層中並且耦合在FS-BEOL金屬化結構中的正面金屬線與BS-BEOL金屬化結構中的背面金屬線之間,以控制電源訊號從FS-BEOL金屬化結構到BS-BEOL金屬化結構的路由。
在這點上,在一個示例性態樣,提供了一種IC。IC包括半導體層,該半導體層包括正面和與正面相對的背面,該半導體層包括半導體裝置。IC亦包括鄰近於半導體層的正面而設置的FS-BEOL金屬化結構。FS-BEOL金屬化結構包括正面金屬線和被耦合到正面金屬線的正面互連。IC亦包括鄰近於半導體層的背面而設置的BS-BEOL金屬化結構,BS-BEOL金屬化結構包括背面金屬線。IC亦包括被耦合到正面金屬線和背面金屬線的正面-背面連接結構。IC亦包括被耦合到半導體裝置的背面金屬線。
在另一示例性態樣,提供了一種IC封裝。IC封裝包括襯底。IC封裝亦包括被耦合到襯底的IC晶粒,IC晶粒包括主動面和被動面。IC晶粒亦包括半導體層,該半導體層包括正面和與正面相對的背面,該半導體層包括半導體裝置。IC晶粒亦包括在主動面與半導體層的正面之間設置的FS-BEOL金屬化結構。FS-BEOL金屬化結構包括正面金屬線和從主動面暴露並且耦合到正面金屬線的正面互連。IC晶粒亦包括在半導體層的背面與被動面之間設置的BS-BEOL金屬化結構。BS-BEOL金屬化結構包括背面金屬線。IC晶粒亦包括被耦合到正面金屬線和背面金屬線的正面-背面連接結構、以及被耦合到半導體裝置的背面金屬線。IC封裝亦包括被耦合到襯底的電力IC。
在另一示例性態樣,提供一種製造IC的方法。在襯底上設置半導體層,半導體層包括正面和與正面相對的背面。該方法亦包括在半導體層中形成半導體裝置。該方法亦包括:鄰近於半導體層的正面,形成FS-BEOL金屬化結構,該FS-BEOL金屬化結構包括正面金屬線和被耦合到正面金屬線的正面互連。該方法亦包括:鄰近於半導體層的背面,形成BS-BEOL金屬化結構,該BS-BEOL金屬化結構包括被耦合到半導體裝置的背面金屬線。該方法亦包括形成被耦合到正面金屬線和背面金屬線的正面-背面連接結構。
現在參考附圖,描述了本案的幾個示例性態樣。詞語「示例性」在本文中用來表示「用作實例、例子或說明」。本文中被描述為「示例性」的任何態樣不必被解釋為比其他態樣優選或有利。
本文中所揭示的態樣包括採用正面(FS)後段製程(BEOL)(FS-BEOL)輸入/輸出(I/O)路由和背面(BS)BEOL(BS-BEOL)電力路由進行電流組織的積體電路(IC)。亦揭示相關的IC封裝以及製造IC和IC封裝的方法。IC可以被提供作為IC晶粒。IC包括半導體材料的主動或半導體層,該主動或半導體層包括在前段製程(FEOL)製程中製造的半導體裝置,諸如場效應電晶體(FET)。IC可以耦合到封裝金屬化結構(例如,封裝襯底或重新分佈層(RDL))作為IC封裝的部分。封裝金屬化結構可以提供在IC與被電耦合到封裝金屬化結構的其他裝置之間的電連接。例如,另一IC可以經由將另一IC電耦合到封裝金屬化結構上的導電凸塊而電耦合到封裝金屬化結構和IC。
在本文中所揭示的示例性態樣,為了降低佈線複雜性及/或縮短在IC與封裝金屬化結構之間的I/O路由連接以提供更低的I/O訊號電阻,IC包括FS-BEOL金屬化結構和BS-BEOL金屬化結構。FS-BEOL金屬化結構是在IC的半導體層的第一、正面上設置的金屬化結構。BS-BEOL是在IC中與IC的正面相對的半導體層的第二、背面上設置的另一金屬化結構。FS-BEOL金屬化結構包括一或多個正面金屬層,該正面金屬層包括正面金屬線,該正面金屬線被配置為將從封裝金屬化結構接收的I/O訊號路由到IC的半導體層。IC的FS-BEOL金屬化結構亦被配置為接收電源訊號,該電源訊號在電力路由線中被路由到半導體裝置以向IC中的半導體裝置提供電力。然而,為了避免經由FS-BEOL金屬化結構將電源訊號經由電力路由線重新路由到半導體裝置的需要(可能會增加FS-BEOL金屬化結構的佈線密度和複雜性),電源訊號從FS-BEOL金屬化結構被路由到BS-BEOL金屬化結構中的電力佈線。在這點上,BS-BEOL金屬化結構包括一或多個背面金屬層,該背面金屬層包括一或多個背面金屬線作為電力路由線,該電力路由線電耦合到半導體裝置以將半導體層的背面上的電源訊號路由到半導體裝置以用於供電。以此種方式,可以避免在FS-BEOL金屬化結構中的額外的電源訊號的路由,從而不增加FS-BEOL金屬化結構中的佈線密度。例如,降低FS-BEOL金屬化結構中的佈線密度可以降低IC的佈局和路由(稱為「PNR」)的佈線複雜性,這可以實現更短的I/O訊號連接以降低I/O訊號電阻。
在這點上,圖1是IC封裝100的側視圖,該IC封裝包括呈IC晶粒104的示例性形式的IC 102。例如,IC 102可以是處理器電路、記憶體電路、邏輯電路、或它們的任何組合。例如,IC 102可以用在諸如計算設備的電子設備應用中。如下文更詳細論述的,IC晶粒104包括FS-BEOL金屬化結構106和BS-BEOL金屬化結構108。FS-BEOL金屬化結構106是包括一或多個金屬層的金屬化結構,該金屬層包括用於傳送I/O訊號的金屬線,用於在一或多個晶粒互連110(例如,焊料凸塊、球柵陣列(BGA))與在半導體層114中形成的一或多個半導體裝置112之間提供正面I/O訊號路由。晶粒互連110在IC晶粒104的主動面115上。FS-BEOL金屬化結構106被設置在IC 102的半導體層114的第一面上以在前段製程(FEOL)製程中形成在半導體層114中之後形成與半導體裝置112的互連。例如,半導體裝置112可以是被配置為基於被耦合到其閘極、源極及/或汲極的I/O訊號的狀態進行操作的場效應電晶體(FET)。FET可以是在半導體層114中形成作為正(P)型FET(PFET)和負(N)型FET(NFET)的互補金屬氧化物半導體(CMOS)電路的部分。另一電路可以被電介面連接以經由封裝襯底116與IC封裝100的IC晶粒104中的半導體裝置112通訊I/O訊號。例如,封裝襯底116可以是層壓襯底或重新分佈層(RDL)襯底。封裝襯底116經由外部導電凸塊118(例如,焊料凸塊、球柵陣列(BGA))安裝到印刷電路板(PCB)117,外部導電凸塊118電耦合到封裝襯底116中的金屬線,該金屬線亦耦合到晶粒互連110(例如,焊料凸塊、球柵陣列(BGA))以在外部導電凸塊118與IC晶粒104中的半導體裝置112之間提供導電路由路徑。
經由FS-BEOL金屬化結構106的「正面」(在本文中亦表示為「FS」),表示FS-BEOL金屬化結構106被設置為鄰近於半導體層114的正面120F。在圖1中,FS-BEOL金屬化結構106在Z軸方向上被設置為鄰近於半導體層114的正面120F。在該實例中,圖1中的IC晶粒104已經被翻轉,使得FS-BEOL金屬化結構106被設置為在Z軸方向上在半導體層114的正面120F下方並且鄰近於半導體層114的正面120F,該FS-BEOL金屬化結構106位於IC晶粒104的正面122F上。在該實例中,BS-BEOL金屬化結構108被設置為在Z軸方向上在半導體層114上方並且鄰近於半導體層114,該BS-BEOL金屬化結構108位於IC晶粒104的背面122B上。
在圖1中的IC封裝100的實例中,單獨的記憶體晶片124(亦即,記憶體IC)與IC晶粒104介面連接以與IC晶粒104通訊I/O訊號,用於記憶體存取(亦即,讀取和寫入操作)。記憶體晶片124經由被耦合到垂直互連通道(過孔)130的外部導電凸塊128耦合到第二封裝襯底126和封裝襯底116,例如,外部導電凸塊128可以是導電柱。BS-BEOL金屬化結構108被設置為鄰近於第二封裝襯底126。IC晶粒104的被動面127被設置為鄰近於第二封裝襯底126。在該實例中,IC晶粒104的FS-BEOL金屬化結構106支援I/O訊號從記憶體晶片124(經由導電凸塊128、第二封裝襯底126、過孔130、封裝襯底116和晶粒互連110)到IC晶粒104中的半導體裝置112的正面路由。在該實例中,FS-BEOL金屬化結構106被設計為在其中的金屬層中的金屬線中提供足夠的導電路徑,以提供在記憶體晶片124與IC晶粒104之間的I/O訊號路由。
繼續參考圖1,如前述,IC晶粒104亦包括BS-BEOL金屬化結構108。BS-BEOL金屬化結構108是包括一或多個金屬層的金屬化結構,該一或多個金屬層被設置在第二半導體層114的與FS-BEOL金屬化結構106被設置在其上的一面相對的第二面上。BS-BEOL金屬化結構108的金屬層各自具有用於與半導體裝置112進行互連的金屬線。BS-BEOL金屬化結構被設置為鄰近於半導體層114的背面120B。經由BS-BEOL金屬化結構108的「背面」(在本文中亦表示為「BS」),表示BS-BEOL金屬化結構108被設置為鄰近於半導體層114的背面120B。在圖1中,BS-BEOL金屬化結構108在Z軸方向上被設置為鄰近於半導體層114的背面120B。在該實例中,其上形成有半導體層114的襯底132被設置在BS-BEOL金屬化結構108與半導體層114之間。在該實例中,圖1中的IC晶粒104已經被翻轉,使得BS-BEOL金屬化結構108在X軸方向上被設置在半導體層114上方,半導體層114被認為鄰近於IC晶粒104的背面122B。
如下文更詳細論述的,BS-BEOL金屬化結構108包括一或多個金屬層,該金屬層包括用於傳送電源訊號(例如,正及/或負電壓訊號及/或接地訊號)的金屬線,用於在一或多個晶粒互連110(例如,焊料凸塊)與在半導體層114中形成的一或多個半導體裝置112之間提供背面電力路由。電力路由涉及被配置為傳送電源訊號的金屬線。例如,半導體裝置112可能需要電力來操作。在FET作為半導體裝置112的實例中,電源訊號可能需要耦合到FET的閘極、源極及/或汲極以實現其期望的功能和操作。如圖1所示,電力管理IC(PMIC)晶片125(亦即,電力IC)可以經由導電凸塊129耦合到PCB 117。來自PMIC晶片125的電源訊號可以經由PCB 117和封裝襯底116並且經由導電凸塊118被路由到IC晶粒104和FS-BEOL金屬化結構106,隨後被路由到BS-BEOL金屬化結構108。
在該實例中,如下文將更詳細論述的,FS-BEOL金屬化結構106包括導電路由路徑以將經由外部導電凸塊118和封裝襯底116接收的電源訊號提供給BS-BEOL金屬化結構108。電源訊號隨後可以經由半導體層114的背面120B上的BS-BEOL金屬化結構108的金屬層內的金屬線被路由,使得電源訊號可以從IC晶粒104的背面122B耦合到半導體層114中的半導體裝置112。因此,電源訊號不是從FS-BEOL金屬化結構106而是從BS-BEOL金屬化結構108被直接路由到半導體裝置112。電源訊號可以經由被耦合到半導體裝置112的BS-BEOL金屬化結構108中的金屬線的背面電力分佈網路被路由以向IC晶粒104中的多個半導體裝置112提供電力以用於操作。例如,在CMOS電路中,通常向上拉PFET的源極提供正電源訊號並且向下拉NFET提供接地訊號以提供邏輯操作。因此,經由在BS-BEOL金屬化結構108中提供電源訊號的背面路由,可以避免在FS-BEOL金屬化結構106中的電源訊號的複雜路由,從而不增加FS-BEOL金屬化結構106中的佈線密度。例如,FS-BEOL金屬化結構106中的佈線密度的降低可以允許降低佈局和路由的佈線複雜性,這可以允許更短的I/O訊號連接以降低I/O訊號電阻。例如,由於為IC晶粒104提供更低的I/O訊號電阻,FS-BEOL金屬化結構106中降低的佈線複雜性可以允許在半導體裝置112與封裝襯底116之間的I/O路由連接被減小長度。
因為IC晶粒104可以具有用於為半導體裝置112供電的不同電力域,所以BS-BEOL金屬化結構108可以包括用於為不同電力域路由電力的多個電力分配網路。例如,IC晶粒104可以包括CPU和記憶體電路。CPU可以被配置為在第一電力域處操作,該第一電力域可以被降低到比為記憶體電路供電的第二電力域更低的電壓位準。例如,記憶體電路可以要求最小電力位準來保持資料儲存。為了節省電力,可以期望在閒置或斷電模式下降低或斷開CPU的電力,而不影響被提供給記憶體電路的電力。向CPU和記憶體電路提供多個單獨的電力域可以實現該功能性。
繼續參考圖1,另一電路可以被電介面連接以經由封裝襯底116與IC封裝100的IC晶粒104中的半導體裝置112通訊電源訊號。例如,電源訊號可以經由被電耦合到封裝襯底116中的金屬線的外部導電凸塊118(例如,焊料凸塊、球柵陣列(BGA))被路由到IC晶粒104。外部導電凸塊118耦合到晶粒互連110(例如,焊料凸塊)以在外部導電凸塊118與IC晶粒104中的半導體裝置112之間提供導電路徑。例如,IC封裝100可以安裝在具有另一電力管理IC(PMIC)的印刷電路板中,使得PMIC經由導電凸塊118電耦合到IC晶粒104以經由FS-BEOL金屬化結構106向IC晶粒104並且向BS-BEOL金屬化結構108提供電源訊號,BS-BEOL金屬化結構108被耦合到半導體裝置112。PMIC或其他電路亦可以整合到IC封裝100中並且耦合到IC晶粒104,諸如像記憶體晶片124一樣安裝在第二封裝襯底126上。
圖2A和圖2B分別是圖1中的IC封裝100中的IC 102的更詳細的側視圖和俯視圖以說明IC晶粒104以及FS-BEOL金屬化結構106和BS-BEOL金屬化結構108的更多示例性細節。如前述,FS-BEOL金屬化結構106支援用於IC晶粒104的正面I/O訊號路由,並且BS-BEOL金屬化結構108支援用於IC晶粒104的背面電力路由。
參考圖2A,FS-BEOL金屬化結構106被示出為包括八(8)個正面金屬層FS-ML1至FS-ML8,但注意,這不是限制性的。每個正面金屬層FS-ML1至FS-ML8包括在FS-BEOL金屬化結構106中製造的一或多個正面金屬線200(1)至200(8)以為經由FS-BEOL金屬化結構106的訊號提供導電路由路徑。最上部或頂部的正面金屬層FS-ML8中的正面金屬線200(8)耦合到正面互連層204中的正面互連202,正面互連層204耦合到晶粒互連110以在晶粒互連110與正面金屬層FS-ML8中的正面金屬線200(8)之間提供導電路由路徑。正面互連層204中的正面互連202從IC晶粒104的主動面115被暴露並且耦合到晶粒互連110。例如,如前述,正面互連202被配置為接收I/O訊號,該I/O訊號在FS-BEOL金屬化結構106中被路由到半導體層114中的半導體裝置112。正面互連202亦被配置為接收電源訊號,該電源訊號在FS-BEOL金屬化結構106中被路由到IC晶粒104的背面122B上的BS-BEOL金屬化結構108,該BS-BEOL金屬化結構108耦合到半導體層114中的半導體裝置112。過孔206被設置在相鄰正面金屬線200(1)至200(8)之間的正面金屬層FS-ML1至FS-ML8中以將某些正面金屬線200(1)至200(8)電耦合在一起來根據IC 102的佈局和路由設計在FS-BEOL金屬化結構106中建立訊號路由路徑。
繼續參考圖2A,BS-BEOL金屬化結構108被示出為包括兩(2)個背面金屬層BS-ML1、BS-ML2,但注意,這不是限制性的。每個背面金屬層BS-ML1、BS-ML2包括在BS-BEOL金屬化結構108中製造的一或多個背面金屬線208(1)、208(2)以為經由BS-BEOL金屬化結構108的電源訊號提供導電路由路徑。背面金屬線208(1)、208(2)提供用於傳送電源訊號的電力分配網路,該電源訊號被分配給IC晶粒104的半導體層114中的半導體裝置112。背面金屬線208(2)經由背面過孔210耦合到背面金屬線208(1)。在該實例中,背面金屬線208(1)經由背面過孔212耦合到在半導體裝置層114中形成的半導體裝置112的背面。例如,背面過孔212可以是矽通孔(TSV),因為背面過孔212延伸穿過半導體層114。在另一實例中,背面過孔212可以經由半導體層114的正面120F延伸進入IC晶粒104的正面122F並且耦合到正面金屬線200(1)至200(8),隨後循路用於路由電源訊號。此外,一個背面金屬線208(1)可以用於路由正電源訊號,並且另一背面金屬線208(2)可以用於路由負電源訊號或接地訊號。
例如,如前述,正面互連202被配置為接收I/O訊號,該I/O訊號在FS-BEOL金屬化結構106中被路由到半導體層114中的半導體裝置112。正面互連202亦被配置為接收電源訊號,該電源訊號在FS-BEOL金屬化結構106中被路由到IC晶粒104背面122B上的BS-BEOL金屬化結構108,該BS-BEOL金屬化結構108耦合到半導體層114中的半導體裝置112。過孔206被設置在相鄰正面金屬線200(1)至200(8)之間的正面金屬層FS-ML1至FS-ML8中,以將某些正面金屬線200(1)至200(8)電耦合在一起來根據IC 102的佈局和路由設計在FS-BEOL金屬化結構106中建立訊號路由路徑。
圖2B圖示圖2A中的IC晶粒104的俯視圖。如圖2A所示,從晶粒互連110接收並且進入FS-BEOL金屬化結構106的電源訊號被路由到BS-BEOL金屬化結構108以用於進一步分配。在這點上,IC晶粒104包括正面-背面連接結構214以將FS-BEOL金屬化結構106中的正面金屬線200P、200N耦合到BS-BEOL金屬化結構108中的背面金屬線208(1)。如圖2B所示,FS-BEOL金屬化結構106中的正面金屬線200P、200N的俯視圖向下延伸到正面-背面連接結構214以將電源訊號路由到正面-背面連接結構214。在一個實例中,正面-背面連接結構214是呈FET 216形式的頭開關。在該實例中,FET 216包括汲極D和源極S。在該實例中,在Z軸方向上位於FET 216上方的正面金屬線200P將有效地將正電源訊號路由到FET 216的源極S及/或汲極D。此外,如圖2B所示,提供正面金屬線200N以將FS-BEOL金屬化結構106中的接地或負電源訊號路由到BS-BEOL金屬化結構108中的接地網路。
再次參考圖2A,在該實例中,FET 216的源極S耦合到正面金屬線200P,並且FET 216的汲極D耦合到背面金屬線208(1)。正面金屬線200P耦合到其他正面金屬線200(2)至200(8),其他正面金屬線200(2)至200(8)經由FS-BEOL金屬化結構106中的過孔206耦合到傳送電源訊號的晶粒互連110,使得FET 216的源極S被配置為接收電源訊號。FET 216的汲極D經由過孔212耦合到背面金屬線208(1)。以這種方式,從晶粒互連110接收的電源訊號從FS-BEOL金屬化結構106被路由到BS-BEOL金屬化結構108以被分配。隨後,經由將背面金屬線208(1)耦合到IC晶粒104的背面122B上的FET 216,電源訊號可以經由BS-BEOL金屬化結構108被路由到其他半導體裝置112。
注意,經由在IC晶粒104的背面上的IC封裝100的BS-BEOL金屬化結構108中提供電力路由,可以減少及/或避免對IC封裝100的旁道攻擊。旁道攻擊是將單獨的設備耦合到IC封裝以嘗試在IC晶粒104操作時監測IC晶粒104的功耗及/或電磁(EM)發射。例如,可以使用旁道攻擊來嘗試收集由IC晶粒104處理的資料和其他秘密資訊。為了對圖1中的IC封裝100執行旁道攻擊,可以將監測探針耦合到安裝到PCB 117的IC封裝100的外部可存取導電凸塊118以嘗試決定有關IC晶粒104中的訊號處理的資訊。由於為設置在第二封裝襯底126與封裝襯底116之間的BS-BEOL金屬化結構108中的IC晶粒104提供電力路由網路,因此經由從PCB 117上的IC封裝100暴露的導電凸塊118提供對配電網路的旁道攻擊更加困難(若不是不可能的話)。主電源訊號經由導電凸塊118被路由到FS-BEOL金屬化結構106。隨後,BS-BEOL金屬化結構108可以將在FS-BEOL金屬化結構106中路由的電源訊號進一步處理為多個電力域訊號以路由到IC晶粒104中的不同電力域。這些多個電力域不能經由導電凸塊118和FS-BEOL金屬化結構106直接存取。
圖3A和圖3B是為了與圖1至圖2B中的IC封裝100進行比較而不包括背面電力路由的IC封裝300、記憶體晶片324和IC晶粒304的側視圖。如圖3A和圖3B所示,IC封裝300包括經由導電凸塊310被安裝在封裝襯底316上的IC晶粒304。IC晶粒104可以經由導電凸塊318互連到另一電路。如圖3B所示,IC晶粒304包括FS-BEOL金屬化結構306,該FS-BEOL金屬化結構306被電耦合到導電凸塊310和在襯底332上安裝的半導體層314。半導體裝置312形成在半導體層314中。因為IC晶粒304僅包括一個金屬化結構(FS-BEOL金屬化結構306),所以電力和I/O訊號皆經由FS-BEOL金屬化結構306被路由到半導體層314。因此,FS-BEOL金屬化結構306中的訊號路由可能比圖1至圖2B中的IC晶粒104中的FS-BEOL金屬化結構106中的訊號路由更複雜,因為電力佈線耦合到半導體裝置312之每一者半導體裝置312,半導體裝置312需要經由同樣路由I/O訊號的FS-BEOL金屬化結構306的電力。
如以上關於圖1至圖2A所論述的,IC晶粒104中的BS-BEOL金屬化結構108中的背面金屬線208(1)耦合到半導體層114中的半導體裝置112以向半導體裝置112路由電力。在這點上,例如,圖4A和圖4B是圖1A至圖2A中的IC晶粒104的額外截面側視圖和仰視圖,該IC晶粒104包括場效應電晶體(FET)作為半導體裝置112。圖4A是在圖4A中的IC晶粒104沿A
1-A
1’截面線的截面側視圖。圖4A和圖4B圖示來自FS-BEOL金屬化結構106的正面I/O訊號路由和來自BS-BEOL金屬化結構108的背面電力路由如何耦合到半導體裝置112的實例。
參考圖4A和圖4B,IC晶粒104包括FET 400。在該實例中,FET 400是全環閘(GAA)FET,但注意,作為其他非限制性實例,FET 400可以是平面FET或FinFET。GAA FET亦稱為圍閘電晶體(SGT),在概念上類似於FinFET,不同之處在於,閘極材料在所有側面上圍繞溝道區。FinFET是被構建在襯底上的多閘極MOSFET(金屬氧化物半導體場效應電晶體),其中閘極被放置在溝道的兩個、三個或四個側面上或者環繞溝道,以形成雙閘極結構。平面FET包括在襯底中形成的導電溝道,其中閘極被放置在導電溝道上方,其間具有絕緣材料。FET 400包括在Z軸方向上被設置在襯底132上方的傳導溝道402,襯底132在該實例中是體襯底。複數個奈米結構404(1)至404(3)(例如,奈米線或奈米板)被提供,其可以由襯底132形成並且具有能夠回應於電場而傳導電流的半導體材料。體襯底是自支撐襯底。FET 400包括被設置在導電溝道402的第一端部406(1)中的源極S。在該實例中,背面金屬接觸408亦在導電溝道402下方。在該實例中,由於背面金屬接觸408在Z軸上在襯底132下方,背面金屬接觸408亦在導電溝道402下方,因為FET 400在該實例中是GAA FET,其中導電溝道402被設置在襯底132上方。例如,若FET 400是平面FET,其中導電溝道402被設置在閘極下方和襯底中,則背面金屬線可以在平面FET的導電溝道402下方,但可以不完全在襯底下方。
FET 400亦包括在X軸方向上被設置在導電溝道402的與第一端部406(1)相對的第二端部406(2)上的汲極D。FET 400的閘極G被設置在傳導通道402的第一端部406(1)與第二端部406(2)之間的導電溝道402的至少部分上方。在該實例中,閘極G由圍繞導電溝道402的奈米結構404(1)至404(3)之每一者奈米結構的閘極材料組成。以這種方式,被施加在FET 400的閘極G與源極S之間的電壓可以在導電溝道402中產生足以使導電溝道402的奈米結構404(1)至404(3)在源極S與汲極D之間傳導電流的電場。
繼續參考圖4A,在該實例中,源極S具有主動極頂表面410T和源極底表面410B,汲極D具有汲極頂表面412T和汲極底表面412B。例如,源極S和汲極D可以已經外延生長在襯底132上或者形成為到襯底132中的注入物。在該實例中,正面金屬接觸414與FET 400的汲極D的汲極頂表面412T接觸以在汲極D與FS-BEOL金屬化結構106中的正面金屬線200(1)之間提供連線性。例如,正面金屬接觸414可以是將正面金屬接觸414連接到正面金屬線200(1)的導電柱或過孔。例如,正面金屬接觸414可以是具有足夠小的直徑以將正面金屬接觸414連接到正面金屬線200(1)而不干擾相鄰路由區的矽通孔(TSV)或其他過孔。同樣,在該實例中,背面金屬接觸408與FET 400的源極S的源極底表面410B接觸以在源極S與背面金屬線208(1)之間提供連線性。例如,背面金屬接觸408可以是將背面金屬接觸408連接到BS-BEOL金屬化結構108中的背面金屬線208(1)的導電柱或過孔。例如,背面金屬接觸408可以是具有足夠小的直徑以將背面金屬接觸408連接到背面金屬線208(1)而不干擾相鄰路由區的TSV或其他過孔。
注意,儘管圖4A和圖4B中的FET 400圖示源極S連接到背面金屬線208(1)以用於電源訊號到源極S的背面路由,並且汲極D連接到正面金屬線200(1)以用於I/O訊號到汲極D的正面路由,但這不是限制性的。作為另一實例,FET 400的汲極D可以連接到背面金屬線208(1)以用於電源訊號到汲極D的背面路由,並且源極S可以連接到正面金屬線200(1)以用於I/O訊號到FET 400的源極S的正面路由。此外,若需要,FET 400的源極S及/或汲極D可以經由正面和背面路由兩者進行連接,用於I/O訊號及/或電力路由。此外,FET 400的閘極G可以連接到正面金屬接觸及/或背面金屬接觸以向正面及/或背面金屬線提供閘極連線性,用於I/O訊號及/或電力路由。FET 400的閘極G包括可以連接到正面金屬接觸的閘極頂表面418T和可以連接到背面金屬接觸以向閘極G提供頂面及/或背面路由的閘極底表面418B。
圖5是圖示製造IC(例如,圖1至圖2B和圖4A至圖4B中的IC 102)的示例性程序500的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構。例如,下文將關於圖1至圖2B和圖4A至圖4B中的IC 102來論述圖5中的程序500。
程序500包括在襯底132上設置半導體層114,半導體層114包括正面120F和與正面120F相對的背面120B(圖5中的方塊502)。程序500亦包括在半導體層114中形成半導體裝置112(圖5中的方塊504)。程序500亦包括:鄰近於半導體層114的正面120F,形成FS-BEOL金屬化結構106,FS-BEOL金屬化結構106包括正面金屬線200和被耦合到正面金屬線200的正面互連202(圖5中的方塊506)。程序500亦包括:鄰近於半導體層114的背面120B,形成BS-BEOL金屬化結構108,BS-BEOL金屬化結構108包括被耦合到半導體裝置112的背面金屬線208(圖5中的方塊508)。該程序亦包括形成被耦合到正面金屬線200和背面金屬線208的正面-背面連接結構214(圖5中的方塊510)。
圖6A至圖6C是圖示製造IC的另一示例性程序600的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構。圖6A至圖6C中的程序600可以用於製造IC(例如,圖1至圖2A和圖4A至圖4B中的IC 102)。圖7A至圖7G是根據圖6A至圖6C中的程序而製造的IC的示例性製造階段。如下該,在圖6A至圖6C的製造程序600中,在形成BS-BEOL金屬化結構之前形成FS-BEOL金屬化結構。這涉及在形成IC的程序中形成兩個載體晶片,使得被設置在待處理的半導體層的相對面上的FS-BEOL金屬化結構和BS-BEOL金屬化結構具有足夠的機械穩定性。
圖6A至圖6C中的程序600和在圖7A至圖7G中製造的IC的示例性製造階段在下文相互參考進行描述。下文對圖6A至圖6C中的程序600和根據圖6A至圖6C中的程序600而製造的IC的圖7A至圖7G的製造階段中的部件的引用使用如圖1至圖2B和圖4A至圖4B中的IC封裝100及其IC 102中的相同或相似的部件名稱。圖1至圖2B和圖4A至圖4B中的這些部件的實例的論述亦適用於圖7A至圖7G中的IC的製造階段。
在這態樣,程序600包括在襯底732上設置半導體層714,如圖7A中的製造階段700A所示。半導體層714包括正面720F和與正面720F相對的背面720B(圖6A中的方塊602)。半導體裝置712形成在半導體層714中。程序600亦包括:鄰近於半導體層714的背面720F而形成BS-BEOL金屬化結構之前,在半導體層714的正面720F上形成FS-BEOL金屬化結構706,如圖7A中的製造階段700A所示(圖6A中的方塊602)。FS-BEOL金屬化結構706促進I/O路由和到之後的BS-BEOL金屬化結構的電力路由以路由電源訊號。程序600的下一步驟是在FS-BEOL金屬化結構706的正面736F上形成載體晶片734,如圖7B中的製造階段700B所示(圖6A中的方塊604)。這使得製造階段600B可以被操縱以允許研磨襯底732的背面738B來製備IC,如圖7C中的製造階段700C所示(圖6C中的方塊606)。
參考圖6B,程序600的下一步驟是形成IC的BS-BEOL金屬化結構以促進電力路由。在這態樣,程序600包括:鄰近於半導體層714的背面736B,形成BS-BEOL金屬化結構708,如圖7D中的製造階段700D所示(圖6B中的方塊608)。程序600隨後涉及在BS-BEOL金屬化結構708的背面740B上形成第二載體晶片742,如圖7E中的製造階段700E所示(圖6B中的方塊610)。這使得可以機械穩定地處理BS-BEOL金屬化結構708。此外,第二載體晶片742可以允許製造階段700E被操縱以具有用於去除第一載體晶片734的穩定性,用於製備IC以形成IC晶粒704,如圖7F中的製造階段700F所示(圖6C中的方塊612)。載體晶片734被去除以允許存取FS-BEOL金屬化結構706,以形成被耦合到FS-BEOL金屬化結構706的導電凸塊來向在半導體層714中形成的半導體裝置712提供訊號存取。隨後,程序600包括在FS-BEOL金屬化結構706的正面736F上形成複數個導電凸塊710,其中至少一個導電凸塊710耦合到FS-BEOL金屬化結構706的正面互連702以提供IC晶粒704,如圖7G中的製造階段700G所示(圖6C中的方塊614)。
圖8A和圖8B是圖示製造IC的另一示例性程序800的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構。圖8A和圖8B中的程序800可以用於製造IC(例如,圖1至圖2A和圖4A至圖4B中的IC 102)。圖9A至圖9E是根據圖8A和圖8B中的程序而製造的IC的示例性製造階段。如下所述,在圖8A和圖8B中的製造程序800中,在形成FS-BEOL金屬化結構之前形成BS-BEOL金屬化結構。這涉及在形成IC的程序中在BS-BEOL金屬化結構上形成單個載體晶片,因為在處理BS-BEOL金屬化結構之後以及在之後形成和處理FS-BEOL金屬化結構時,單個載體晶片可以被保持在原處。由於對IC的存取是經由FS-BEOL金屬化結構中的金屬線而進行的,因此導電凸塊可以使用被耦合到BS-BEOL金屬化結構的載體晶片來形成並且耦合到FS-BEOL金屬化結構。
圖8A和圖8B中的程序800和圖9A至圖9E中製造的IC的示例性製造階段在下文相互參考進行描述。下文對圖8A和8B中的程序800以及根據圖8A和8B中的程序800而製造的IC的圖9A至圖9E的製造階段中的部件的引用使用如圖1至圖2B和圖4A至圖4B中的IC封裝100及其IC 102中的相同或相似的部件名稱。圖1至圖2B和圖4A至圖4B中這些部件的實例的論述亦適用於圖9A至圖9E中的IC的製造階段。
在這態樣,程序800包括首先在襯底932的背面938B上形成BS-BEOL金屬化結構908,如圖9A中的製造階段900A所示(圖8A中的方塊802)。在該程序實例中,在形成半導體層和FS-BEOL金屬化結構之前形成BS-BEOL金屬化結構908。程序800的下一步驟是在BS-BEOL金屬化結構908的背面940B上形成載體晶片934,如圖9B中的製造階段900B所示(圖8A中的方塊804)。這用於為處理將形成IC的層提供機械穩定性。程序800的下一步驟是研磨襯底932的正面938F,如圖9B中的製造階段900B所示,以提供如圖9C中的製造階段900C所示的經研磨的襯底932(方塊圖8A中的806)。
程序800的下一步驟是在襯底932的正面938F上設置半導體層914,如圖9D中的製造階段900D所示(圖8B中的方塊808)。半導體層914包括正面920F和與正面920F相對的背面920B。半導體裝置912形成在半導體層914中。程序800亦包括:在鄰近於半導體層914的背面920B而形成BS-BEOL金屬化結構908以形成IC晶粒904之前,在半導體層914的正面920F上形成FS-BEOL金屬化結構906,如圖9D中的製造階段900D所示(圖8B中的方塊808)。先前形成的載體晶片934保留以提供機械結構來支援FS-BEOL金屬化結構906的形成和處理。FS-BEOL金屬化結構906將促進I/O訊號路由,並且將電源訊號路由到BS-BEOL金屬化結構908以路由電源訊號。程序800隨後包括在FS-BEOL金屬化結構906的正面936F上形成複數個導電凸塊910,其中至少一個導電凸塊910耦合到IC晶粒904的FS-BEOL金屬化結構906的正面互連902,如圖9E中的製造階段900E所示(圖8B中的方塊810)。
注意,術語「耦合(couple)」及其派生詞(諸如「耦合(couples)」和「被耦合(coupled)」)不一定需要直接連接。例如,耦合可以包括電耦合。亦應當注意,本文中使用的術語「正(front)」、「正面(front side)」、「背(back)」和「背面(back side)」是相對術語。例如,這些術語並不意在限制或暗示「正(front)」或「正面(front side)」相對於地面在「背(back)」或「背面(back side)」上方的嚴格取向,而僅是與另一陳述取向的相對取向。例如,部件的「正面(front side)」是在部件的「背面(back side)」的大致相對側上的一面。
根據本文中揭示的任何態樣的包括向(多個)半導體裝置提供正面輸入/輸出(I/O)訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構的每個IC(包括但不限於圖1至圖2B、圖4A至圖4B、圖7A至圖7G和圖9A至圖9E中的IC)可以在任何基於處理器的設備中被提供或整合到任何基於處理器的設備中。實例包括但不限於機上盒、娛樂單元、導航設備、通訊設備、固定位置資料單元、行動位置資料單元、全球定位系統(GPS)設備、行動電話、蜂巢式電話、智慧型電話、對話啟動協定(SIP)電話、平板電腦、平板手機、伺服器、電腦、可攜式電腦、行動計算裝置、可穿戴計算設備(例如,智慧手錶、健康或健身追蹤器、眼鏡等)、桌上型電腦、個人數位助理(PDA)、監視器、電腦監視器、電視、調諧器、收音機、衛星廣播、音樂播放機、數位音樂播放機、可攜式音樂播放機、數位視訊播放機、視訊播放機、數位視訊光碟(DVD)播放機、可攜式數位視訊播放機、汽車、車輛組件、航空電子系統、無人機和多旋翼飛行器。
在這態樣,圖10圖示根據本文中揭示的任何態樣的基於處理器的系統1000的實例,該基於處理器的系統1000包括IC,該IC包括向(多個)半導體裝置提供正面輸入/輸出(I/O)訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,包括但不限於圖1至圖2B、圖4A至圖4B、圖7A至圖7G和圖9A至圖9E中的IC。例如,IC可以是在CMOS電路中採用的FET。在該實例中,基於處理器的系統1000可以形成為IC 1004作為片上系統(SoC)1006。基於處理器的系統1000包括CPU 1008,該CPU 1008包括一或多個處理器1010,處理器1010亦可以稱為CPU核心或處理器核心。CPU 1008可以具有被耦合到CPU 1008的高速緩衝記憶體1012,用於快速存取被臨時儲存的資料。CPU 1008耦合到系統匯流排1014,並且可以將基於處理器的系統1000中包括的主設備和從設備相互耦合。眾所周知,CPU 1008經由在系統匯流排1014上交換位址、控制和資料資訊來與這些其他設備進行通訊。例如,CPU 1008可以將匯流排事務請求傳達給作為從設備的實例的記憶體控制器1016。儘管未在圖10中示出,但是可以提供多個系統匯流排1014,其中每個系統匯流排1014構成不同結構。
其他主設備和從設備可以被連接到系統匯流排1014。如圖10所示,例如,這些設備可以包括:包括記憶體控制器1016和(多個)記憶體陣列1018的儲存系統1020、一或多個輸入設備1022、一或多個輸出設備1024、一或多個網路周邊設備1026和一或多個顯示控制器1028。記憶體系統1020、一或多個輸入設備1022、一或多個輸出設備1024、一或多個網路周邊設備1026和一或多個顯示控制器1028中的每者可以包括IC。(多個)輸入設備1022可以包括任何類型的輸入設備,包括但不限於輸入鍵、開關、語音處理器等。(多個)輸出設備1024可以包括任何類型的輸出設備,包括但不限於音訊、視訊、其他可視指示器等。(多個)網路周邊設備1026可以是被配置為允許與網路1030進行資料交換的任何設備。網路1030可以是任何類型的網路,包括但不限於有線或無線網路、私有或公共網路、區域網路(LAN)、無線區域網路(WLAN)、廣域網(WAN)、BLUETOOTH™網路和網際網路。(多個)網路周邊設備1026可以被配置為支援所期望的任何類型的通訊協定。
CPU 1008亦可以被配置為在系統匯流排1014上存取(多個)顯示控制器1028以控制被發送給一或多個顯示器1032的資訊。(多個)顯示控制器1028經由一或多個視訊處理器1034向(多個)顯示器1032發送要被顯示的資訊,視訊處理器1034將要被顯示的資訊處理成適合於(多個)顯示器1032的格式。(多個)顯示器1032可以包括任何類型的顯示器,包括但不限於陰極射線管(CRT)、液晶顯示器(LCD)、電漿顯示器、發光二極體(LED)顯示器等。
圖11圖示根據本文中所揭示的任何態樣的包括由一或多個IC形成的射頻(RF)部件的示例性無線通訊設備1100,其中IC包括向(多個)半導體裝置提供正面輸入/輸出(I/O)訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,包括但不限於圖1至圖2B、圖4A至圖4B、圖7A至圖7G和圖9A至圖9E中的IC。例如,無線通訊設備1100可以包括或被設置在上述參考設備中的任何設備中。如圖11所示,無線通訊設備1100包括收發器1104和資料處理器1106。資料處理器1106可以包括用於儲存資料和程式碼的記憶體。收發器1104包括支援雙向通訊的發射器1108和接收器1110。通常,無線通訊設備1100可以包括任何數目的發射器1108及/或接收器1110,用於任何數目的通訊系統和頻帶。收發器1104的全部或部分可以在一或多個類比IC、RF IC(RFIC)、混合訊號IC等上實現。
發射器1108或接收器1110可以利用超外差架構或直接轉換架構來實現。在超外差架構中,訊號在RF與基頻之間以多級進行頻率轉換,例如,針對接收器1110,在一級中從RF到中頻(IF),隨後在另一級中從IF到基頻。在直接轉換架構中,訊號在一級中在RF與基頻之間進行頻率轉換。超外差和直接轉換架構可以使用不同的電路塊及/或具有不同的要求。在圖11的無線通訊設備1100中,發射器1108和接收器1110利用直接轉換架構來實現。
在發射路徑中,資料處理器1106處理要發射的資料並且將I和Q類比輸出訊號提供給發射器1108。在示例性無線通訊設備1100中,資料處理器1106包括數位類比轉換器(DAC)1112(1)、1112(2),用於將由資料處理器1106產生的數位訊號轉換成I和Q類比輸出訊號(例如,I和Q輸出電流)以用於進一步處理。
在發射器1108內,低通濾波器1114(1)、1114(2)分別對I和Q類比輸出訊號進行濾波,以去除由先前的數位類比轉換引起的不需要的訊號。放大器AMP 1116(1)、1116(2)分別放大來自低通濾波器1114(1)、1114(2)的訊號,並且提供I和Q基頻訊號。上轉換器1118利用來自TX LO訊號產生器1122的經由混頻器1120(1)、1120(2)的I和Q發射(TX)本端振盪器(LO)訊號對I和Q基頻訊號進行上轉換,以提供經上轉換的訊號1124。濾波器1126對經上轉換的訊號1124進行濾波以去除由頻率上轉換引起的不需要的訊號以及接收頻帶中的雜訊。功率放大器(PA)1128放大來自濾波器1126的經上轉換的訊號1124以獲取所期望的輸出功率水平並且提供發射RF訊號。發射RF訊號經由雙工器或開關1130被路由,並且經由天線1132被發射。
在接收路徑中,天線1132接收由基地台發射的訊號並且提供接收到的RF訊號,該RF訊號經由雙工器或開關1130被路由並且被提供給低雜訊放大器(LNA)1134。雙工器或開關1130被設計為以特定接收(RX)到TX((RX)-to-TX)雙工器頻率分離進行操作,使得RX訊號與TX訊號隔離。接收到的RF訊號由LNA 1134放大並且由濾波器1136進行濾波以獲取所期望的RF輸入訊號。下轉換混頻器1138(1)和1138(2)將濾波器1136的輸出與來自RX LO訊號產生器1140的I和Q RX LO訊號(亦即,LO_I和LO_Q)混頻以產生I和Q基頻訊號。I和Q基頻訊號由放大器(AMP)1142(1)、1142(2)放大,並且進一步由低通濾波器1144(1)、1144(2)進行濾波以獲取I和Q類比輸入訊號,這些I和Q類比輸入訊號被提供給資料處理器1106。在該實例中,資料處理器1106包括ADC 1146(1)、1146(2)以將類比輸入訊號轉換為數位訊號,該數位訊號由資料處理器1106進一步處理。
在圖11的無線通訊設備1100中,TX LO訊號產生器1122產生用於頻率上轉換的I和Q TX LO訊號,而RX LO訊號產生器1140產生用於頻率下轉換的I和Q RX LO訊號。每個LO訊號是具有特定基頻的週期訊號。TX鎖相迴路(PLL)電路1148從資料處理器1106接收定時資訊,並且產生用於調節來自TX LO訊號產生器1122的TX LO訊號的頻率及/或相位的控制訊號。類似地,RX PLL電路1150從資料處理器1106接收定時資訊,並且產生用於調節來自RX LO訊號產生器1140的RX LO訊號的頻率及/或相位的控制訊號。
本發明所屬領域中具有通常知識者將進一步瞭解,結合本文中所揭示的各態樣而描述的各種說明性邏輯區塊、模組、電路和演算法可以實現為電子硬體、儲存在記憶體或另一電腦可讀取媒體中並且由處理器或其他處理設備執行的指令、或兩者的組合。例如,本文中所描述的主設備和從設備可以用在任何電路、硬體部件、積體電路(IC)、或IC晶片中。本文中所揭示的記憶體可以是任何類型和大小的記憶體,並且可以被配置為儲存所期望的任何類型的資訊。為了清楚地說明這種可互換性,上面已經在功能態樣對各種說明性的部件、方塊、模組、電路和步驟進行了整體描述。如何實現此類功能取決於特定應用、設計選擇及/或施加於整個系統的設計約束。具有通常知識者可以針對每個特定應用以不同方式實現所描述的功能,但是此類實現決策不應當被解釋為導致脫離本案的範疇。
結合本文中所揭示的各態樣而描述的各種說明性邏輯區塊、模組和電路可以用被設計為執行本文中所描述的功能的處理器、數位訊號處理器(DSP)、特殊應用積體電路(ASIC)、現場可程式設計閘陣列(FPGA)或其他可程式設計邏輯裝置、個別閘門或電晶體邏輯、個別硬體部件或它們的任何組合來實現或執行。處理器可以是微處理器,但是在備選方案中,處理器可以是任何一般處理器、控制器、微控制器或狀態機。處理器亦可以實現為計算設備的組合(例如,DSP和微處理器的組合、複數個微處理器、與DSP核心結合的一或多個微處理器、或任何其他此類配置)。
本文中所揭示的各態樣可以被體現在硬體和被儲存在硬體中的指令中,並且可以常駐在例如隨機存取記憶體(RAM)、快閃記憶體、唯讀記憶體(ROM)、電可程式設計ROM(EPROM)、電子可抹除可程式設計ROM(EEPROM)、暫存器、硬碟、抽取式磁碟、CD-ROM或本領域已知的任何其他形式的電腦可讀取媒體中。示例性儲存媒體耦合到處理器,使得處理器可以從儲存媒體讀取資訊和向儲存媒體寫入資訊。在替代方案中,儲存媒體可以是處理器的組成部分。處理器和儲存媒體可以常駐在ASIC中。ASIC可以常駐在遠端站中。在替代方案中,處理器和儲存媒體可以作為個別部件常駐在遠端站、基地台或伺服器中。
亦應當注意,描述在本文中的任何示例性態樣中描述的操作步驟以提供實例和論述。所描述的操作可以以除了所示順序之外的很多不同順序來執行。此外,在單個操作步驟中描述的操作實際上可以在很多不同的步驟中執行。另外,在示例性態樣中論述的一或多個操作步驟可以組合。應當理解,流程圖中示出的操作步驟可以進行很多不同的修改,這對於本發明所屬領域中具有通常知識者來說是很清楚的。本發明所屬領域中具有通常知識者亦將理解,資訊和訊號可以使用各種不同技術和技藝中的任何一種來表示。例如,在整個以上描述中可以參考的資料、指令、命令、資訊、訊號、位元、符號和晶片可以由電壓、電流、電磁波、磁場或粒子、光場或粒子或其任何組合來表示。
提供先前對本案的描述是為了使得本發明所屬領域中具有通常知識者能夠製作或使用本發明。對於本發明所屬領域中具有通常知識者來說,對本案的各種修改是很清楚的,並且本文中定義的一般原理可以應用於其他變型。因此,本發明不意欲限於本文中描述的實例和設計,而是符合與本文中揭示的原理和新穎特徵相一致的最寬範疇。
100:IC封裝
102:IC
104:IC晶粒
106:FS-BEOL金屬化結構106和108
108:BS-BEOL金屬化結構
110:晶粒互連
112:半導體裝置
114:半導體層
115:主動面
116:封裝襯底
117:印刷電路板(PCB)
118:外部導電凸塊
120B:背面
120F:正面
122B:背面
122F:正面
124:記憶體晶片
125:電力管理IC(PMIC)晶片
126:第二封裝襯底
127:被動面
128:外部導電凸塊
129:導電凸塊
130:過孔
132:襯底
200(1):正面金屬線
200(2):正面金屬線
200(6):正面金屬線
200(7):正面金屬線
200(8):正面金屬線
200N:正面金屬線
200P:正面金屬線
202:正面互連
204:互連層
206:過孔
208(1):背面金屬線
208(2):背面金屬線
210:背面過孔
212:背面過孔
214:正面-背面連接結構
216:FET
300:IC封裝
304:IC晶粒
306:FS-BEOL金屬化結構
310:導電凸塊
312:半導體裝置
314:半導體層
316:封裝襯底
318:導電凸塊
324:記憶體晶片
332:襯底
400:FET
402:傳導溝道
404(1):奈米結構
404(2):奈米結構
404(3):奈米結構
406(1):第一端部
406(2):第二端部
408:背面金屬接觸
410B:源極底表面
410T:主動極頂表面
412B:汲極底表面
412T:汲極頂表面
414:正面金屬接觸
418B:閘極底表面
418T:閘極頂表面
500:程序
502:方塊
504:方塊
506:方塊
508:方塊
510:方塊
600:程序
602:方塊
604:方塊
606:方塊
608:方塊
610:方塊
612:方塊
614:方塊
700A:製造階段
700B:製造階段
700C:製造階段
700D:製造階段
700E:製造階段
700F:製造階段
700G:製造階段
702:正面互連
704:IC晶粒
706:FS-BEOL金屬化結構
708:BS-BEOL金屬化結構
710:導電凸塊
712:半導體裝置
714:半導體層
720B:背面
720F:正面
732:襯底
734:第一載體晶片
736B:背面
736F:正面
738B:背面
740B:背面
742:第二載體晶片
800:程序
802:方塊
804:方塊
806:方塊
808:方塊
810:方塊
900A:製造階段
900B:製造階段
900C:製造階段
900D:製造階段
900E:製造階段
936F:正面
902:正面互連
904:IC晶粒
906:FS-BEOL金屬化結構
908:BS-BEOL金屬化結構
910:導電凸塊
912:半導體裝置
914:半導體層
932:襯底
934:載體晶片
936F:正面
938B:背面
938F:正面
940B:背面
1000:系統
1004:IC 1004
1006:片上系統(SoC)
1008:CPU
1010:處理器
1012:高速緩衝記憶體
1014:系統匯流排
1016:記憶體控制器
1018:記憶體陣列
1020:記憶體系統
1022:輸入設備
1024:輸出設備
1026:網路周邊設備
1028:顯示控制器
1030:網路
1032:顯示器
1034:視訊處理器
1100:無線通訊設備
1104:收發器
1106:資料處理器
1108:發射器
1110:接收器
1112(1):數位類比轉換器
1112(2):數位類比轉換器
1114(1):低通濾波器
1114(2):低通濾波器
1116(1):放大器AMP
1116(2):放大器AMP
1118:上轉換器
1120(1):混頻器
1120(2):混頻器
1122:TX LO訊號產生器
1124:訊號
1126:濾波器
1128:功率放大器(PA)
1130:雙工器或開關
1132:天線
1134:低雜訊放大器(LNA)
1136:濾波器
1138(1):下轉換混頻器
1138(2):下轉換混頻器
1140:RX LO訊號產生器
1142(1):放大器
1142(2):放大器
1144(1):低通濾波器
1144(2):低通濾波器
1146(1):ADC
1146(2):ADC
1148:TX鎖相迴路(PLL)電路
1150:RX PLL電路
A
1- A
1’:截面線
BS-ML1:背面金屬層
BS-ML2:背面金屬層
FS-ML1:正面金屬層
FS-ML2:正面金屬層
FS-ML3:正面金屬層
FS-ML4:正面金屬層
FS-ML5:正面金屬層
FS-ML6:正面金屬層
FS-ML7:正面金屬層
FS-ML8:正面金屬層
D:汲極
G:接地
S:源極
X:軸
Y:軸
Z:軸
圖1是積體電路(IC)封裝的側視圖,該IC封裝包括呈IC晶粒的示例性形式的IC,該IC晶粒包括向(多個)半導體裝置提供正面輸入/輸出(I/O)訊號路由的正面(FS)後段製程(BEOL)(FS-BEOL)金屬化結構和向(多個)半導體裝置提供背面電力路由的背面(BS)BEOL(BS-BEOL)金屬化結構;
圖2A是圖1中的IC封裝中的IC的更詳細的側視圖;
圖2B是圖1中的IC封裝中的IC的俯視圖;
圖3A和圖3B分別是IC封裝和IC封裝中的IC的側視圖,其中IC包括用於將I/O訊號和電源訊號路由到IC晶粒的FS-BEOL金屬化結構;
圖4A和圖4B分別是呈IC晶粒的示例性形式的示例性IC的相應橫截面側視圖和仰視圖,該IC晶粒包括場效應電晶體(FET)、FS-BEOL金屬化結構中的I/O訊號到FET的正面路由、以及BS-BEOL金屬化結構中的電源訊號到FET的背面路由;
圖5是圖示製造IC的示例性程序的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,諸如圖1至圖2B和圖4A至圖4B中的IC;
圖6A至圖6C是圖示製造IC的另一示例性程序的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,諸如圖1至圖2B和圖4A至圖4B中的IC;
圖7A至圖7G是根據圖6A至圖6C中的程序而製造的IC的示例性製造階段;
圖8A和圖8B是圖示製造IC的另一示例性程序的流程圖,該IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,諸如圖1至圖2B和圖4A至圖4B中的IC;
圖9A至圖9E是根據圖8A和圖8B中的程序而製造的IC的示例性製造階段;
圖10是示例性的基於處理器的系統的方塊圖,該系統可以包括一或多個IC,每個IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,包括但不限於圖1至圖2B、圖4A至圖4B、圖7A至圖7G和圖9A至圖9E中的IC;及
圖11是示例性無線通訊設備的方塊圖,該無線通訊設備包括由一或多個IC形成的射頻(RF)部件,每個IC包括向(多個)半導體裝置提供正面I/O訊號路由的FS-BEOL金屬化結構和向(多個)半導體裝置提供背面電力路由的BS-BEOL金屬化結構,包括但不限於圖1至圖2B、圖4A至圖4B、圖7A至圖7G和圖9A至圖9E中的IC。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
102:IC
104:IC晶粒
106:FS-BEOL金屬化結構106和108
108:BS-BEOL金屬化結構
110:晶粒互連
112:半導體裝置
114:半導體層
115:主動面
120B:背面
120F:正面
122B:背面
122F:正面
132:襯底
200(1):正面金屬線
200(2):正面金屬線
200(6):正面金屬線
200(7):正面金屬線
200(8):正面金屬線
202:正面互連
204:互連層
206:過孔
208(1):背面金屬線
208(2):背面金屬線
210:背面過孔
212:背面過孔
214:正面-背面連接結構
216:FET
BS-ML1:背面金屬層
BS-ML2:背面金屬層
FS-ML1:正面金屬層
FS-ML2:正面金屬層
FS-ML3:正面金屬層
FS-ML4:正面金屬層
FS-ML5:正面金屬層
FS-ML6:正面金屬層
FS-ML7:正面金屬層
FS-ML8:正面金屬層
D:汲極
S:源極
Claims (25)
- 一種積體電路(IC),包括: 一半導體層,包括一正面和與該正面相對的一背面,該半導體層包括一半導體裝置; 一正面(FS)後段製程(BEOL)(FS-BEOL)金屬化結構,被設置為鄰近於該半導體層的該正面,該FS-BEOL金屬化結構包括: 一正面金屬線;及 一正面互連,被耦合到該正面金屬線; 一背面(BS)BEOL(BS-BEOL)金屬化結構,被設置為鄰近於該半導體層的該背面,該BS-BEOL金屬化結構包括: 一背面金屬線; 一正面-背面連接結構,被耦合到該正面金屬線和該背面金屬線;及 該背面金屬線,被耦合到該半導體裝置。
- 根據請求項1之IC,其中: 該正面互連被配置為接收一電源訊號;及 該背面金屬線被配置為將該電源訊號傳送到該半導體裝置。
- 根據請求項1之IC,其中: 該正面互連被配置為接收一接地訊號;及 該背面金屬線被配置為將該接地訊號傳送到該半導體裝置。
- 根據請求項1之IC,其中該FS-BEOL金屬化結構亦包括: 一第二正面金屬線;及 一第二正面互連,被耦合到該第二正面金屬線; 該第二正面金屬線被耦合到該半導體裝置。
- 根據請求項4之IC,其中: 該第二正面互連被配置為一接收輸入/輸出(I/O)訊號;及 該第二正面金屬線被配置為將該I/O訊號傳送到該半導體裝置。
- 根據請求項4之IC,亦包括: 一正面金屬接觸,被耦合到該半導體裝置和該第二正面金屬線;及 一背面金屬接觸,被耦合到該半導體裝置和該背面金屬線。
- 根據請求項6之IC,亦包括: 一正面垂直互連通道(過孔),被耦合到該正面金屬接觸和該正面金屬線;及 一背面過孔,被耦合到該背面金屬接觸和該背面金屬線。
- 根據請求項1之IC,其中該正面-背面連接結構包括一頭開關。
- 根據請求項8之IC,其中該頭開關包括一場效應電晶體(FET)。
- 根據請求項9之IC,其中該FET包括一汲極和一源極,該汲極和該源極中的一者被耦合到該正面金屬線,並且未被耦合到該正面金屬線的該源極和該汲極中的一者被耦合到該背面金屬線。
- 根據請求項1之IC,亦包括一垂直互連通道(過孔),被耦合到該正面-背面連接結構和該背面金屬線。
- 根據請求項11之IC,其中該過孔包括一矽通孔(TSV),該矽通孔被設置為貫穿該半導體層並且被耦合到該正面-背面連接結構和該背面金屬線。
- 根據請求項1之IC,其中該BS-BEOL金屬化結構亦包括一背面金屬層,該背面金屬層包括該背面金屬線。
- 根據請求項13之IC,其中該BS-BEOL金屬化結構亦包括一第二背面金屬層,該第二背面金屬層被設置為鄰近於該背面金屬層,該第二背面金屬層包括被耦合到該背面金屬線的一第二背面金屬線。
- 根據請求項14之IC,亦包括一背面垂直互連通道(過孔),該背面垂直互連通道(過孔)將該第二背面金屬線耦合到該背面金屬線。
- 根據請求項1之IC,亦包括一導電凸塊,被耦合到該正面互連。
- 根據請求項1之IC,其中: 該半導體層亦包括複數個第二半導體裝置;及 該背面金屬線被耦合到該複數個第二半導體裝置。
- 根據請求項1之IC,其中: 該半導體層亦包括複數個第二半導體裝置; 該FS-BEOL金屬化結構亦包括: 複數個第二正面金屬線; 複數個第二正面互連,每個第二正面互連被耦合到該複數個第二正面金屬線中的一相應第二正面金屬線;及 該BS-BEOL金屬化結構亦包括: 複數個第二背面金屬線;及 該正面-背面連接結構包括複數個第二正面-背面連接結構,每個第二正面-背面連接結構被耦合到該複數個第二正面金屬線中的一相應第二正面金屬線和該複數個第二背面金屬線中的一相應第二背面金屬線; 該複數個第二背面金屬線被耦合到該複數個第二半導體裝置中的一相應第二半導體裝置。
- 一種製造一積體電路(IC)的方法,包括以下步驟: 在一襯底上設置一半導體層,該半導體層包括一正面和與該正面相對的一背面; 在該半導體層中形成一半導體裝置; 鄰近於該半導體層的該正面,形成一正面(FS)後段製程(BEOL)(FS-BEOL)金屬化結構,該FS-BEOL金屬化結構包括: 一正面金屬線;及 一正面互連,被耦合到該正面金屬線; 鄰近於該半導體層的該背面,形成一背面(BS)BEOL(BS-BEOL)金屬化結構,該BS-BEOL金屬化結構包括: 一背面金屬線,被耦合到該半導體裝置;及 形成一正面-背面連接結構,該正面-背面連接結構被耦合到該正面金屬線和該背面金屬線。
- 根據請求項19之方法,包括以下步驟:在鄰近於該半導體層的該背面來形成該BS-BEOL金屬化結構之前,鄰近於該半導體層的該正面,形成該FS-BEOL金屬化結構。
- 根據請求項20之方法,亦包括以下步驟:在鄰近於該半導體層的該背面來形成該BS-BEOL金屬化結構之前: 在該FS-BEOL金屬化結構的一正面上形成一載體晶片;及 研磨該襯底的一背面。
- 根據請求項21之方法,亦包括以下步驟: 在該BS-BEOL金屬化結構的背面上形成一第二載體晶片; 去除該FS-BEOL金屬化結構的該正面上的該載體晶片;及 在該FS-BEOL金屬化結構的該正面上形成複數個導電凸塊,該複數個導電凸塊中的一導電凸塊被耦合到該正面互連。
- 根據請求項19之方法,包括以下步驟:在鄰近於該半導體層的該正面來形成該FS-BEOL金屬化結構之前,鄰近於該半導體層的該背面,形成該BS-BEOL金屬化結構。
- 根據請求項23之方法,亦包括以下步驟: 在該BS-BEOL金屬化結構的一背面上形成一載體晶片;及 研磨該襯底的一正面。
- 根據請求項24之方法,亦包括以下步驟: 在該FS-BEOL金屬化結構的一正面上形成複數個導電凸塊,該複數個導電凸塊中的一導電凸塊被耦合到該正面互連;及 從該BS-BEOL金屬化結構的該背面去除該載體晶片。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/010,001 | 2020-09-02 | ||
US17/010,001 US11270991B1 (en) | 2020-09-02 | 2020-09-02 | Integrated circuits (ICs) employing front side (FS) back end-of-line (BEOL) (FS-BEOL) input/output (I/O) routing and back side (BS) BEOL (BS-BEOL) power routing for current flow organization, and related methods |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202230712A true TW202230712A (zh) | 2022-08-01 |
Family
ID=77367473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110125122A TW202230712A (zh) | 2020-09-02 | 2021-07-08 | 採用正面(fs)後段製程(beol)(fs-beol)輸入/輸出(i/o)路由和背面(bs)beol(bs-beol)電力路由進行電流組織的積體電路(ic)和相關方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US11270991B1 (zh) |
EP (1) | EP4208895A1 (zh) |
KR (1) | KR20230058059A (zh) |
CN (1) | CN116034470A (zh) |
BR (1) | BR112023003095A2 (zh) |
TW (1) | TW202230712A (zh) |
WO (1) | WO2022051028A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11437379B2 (en) * | 2020-09-18 | 2022-09-06 | Qualcomm Incorporated | Field-effect transistors (FET) circuits employing topside and backside contacts for topside and backside routing of FET power and logic signals, and related complementary metal oxide semiconductor (CMOS) circuits |
US11404374B2 (en) | 2020-09-30 | 2022-08-02 | Qualcomm Incorporated | Circuits employing a back side-front side connection structure for coupling back side routing to front side routing, and related complementary metal oxide semiconductor (CMOS) circuits and methods |
US11948886B2 (en) * | 2020-10-23 | 2024-04-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and methods of manufacturing same |
US11658116B2 (en) * | 2021-03-02 | 2023-05-23 | International Business Machines Corporation | Interconnects on multiple sides of a semiconductor structure |
US11791320B2 (en) * | 2021-11-22 | 2023-10-17 | Qualcomm Incorporated | Integrated circuit (IC) packages employing a package substrate with a double side embedded trace substrate (ETS), and related fabrication methods |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6355950B1 (en) | 1998-09-23 | 2002-03-12 | Intel Corporation | Substrate interconnect for power distribution on integrated circuits |
US10910364B2 (en) * | 2009-10-12 | 2021-02-02 | Monolitaic 3D Inc. | 3D semiconductor device |
US9385095B2 (en) * | 2010-02-26 | 2016-07-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D semiconductor package interposer with die cavity |
US9059026B2 (en) * | 2010-06-01 | 2015-06-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3-D inductor and transformer |
FR2976720A1 (fr) * | 2011-06-15 | 2012-12-21 | St Microelectronics Sa | Procede de connexion electrique entre des elements d'une structure integree tridimensionnelle, et dispositif correspondant |
US8791550B1 (en) | 2013-01-15 | 2014-07-29 | International Business Machines Corporation | Hybrid conductor through-silicon-via for power distribution and signal transmission |
US10840239B2 (en) * | 2014-08-26 | 2020-11-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9478507B2 (en) | 2013-03-27 | 2016-10-25 | Qualcomm Incorporated | Integrated circuit assembly with faraday cage |
US9299736B2 (en) * | 2014-03-28 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid bonding with uniform pattern density |
US10367070B2 (en) | 2015-09-24 | 2019-07-30 | Intel Corporation | Methods of forming backside self-aligned vias and structures formed thereby |
EP3324436B1 (en) | 2016-11-21 | 2020-08-05 | IMEC vzw | An integrated circuit chip with power delivery network on the backside of the chip |
WO2019132958A1 (en) * | 2017-12-29 | 2019-07-04 | Intel Corporation | Microelectronic assemblies |
US11024605B2 (en) * | 2019-05-31 | 2021-06-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package and method |
US11328986B2 (en) * | 2019-08-28 | 2022-05-10 | Intel Corporation | Capacitor-wirebond pad structures for integrated circuit packages |
US11296040B2 (en) * | 2019-12-19 | 2022-04-05 | Intel Corporation | Electrostatic discharge protection in integrated circuits |
US11239155B2 (en) * | 2019-12-22 | 2022-02-01 | Intel Corporation | Conductive contact structures for electrostatic discharge protection in integrated circuits |
-
2020
- 2020-09-02 US US17/010,001 patent/US11270991B1/en active Active
-
2021
- 2021-07-08 TW TW110125122A patent/TW202230712A/zh unknown
- 2021-07-09 WO PCT/US2021/041076 patent/WO2022051028A1/en unknown
- 2021-07-09 BR BR112023003095A patent/BR112023003095A2/pt unknown
- 2021-07-09 KR KR1020237006358A patent/KR20230058059A/ko active Search and Examination
- 2021-07-09 CN CN202180056436.0A patent/CN116034470A/zh active Pending
- 2021-07-09 EP EP21755860.0A patent/EP4208895A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
EP4208895A1 (en) | 2023-07-12 |
US20220068906A1 (en) | 2022-03-03 |
WO2022051028A1 (en) | 2022-03-10 |
US11270991B1 (en) | 2022-03-08 |
KR20230058059A (ko) | 2023-05-02 |
CN116034470A (zh) | 2023-04-28 |
BR112023003095A2 (pt) | 2023-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW202230712A (zh) | 採用正面(fs)後段製程(beol)(fs-beol)輸入/輸出(i/o)路由和背面(bs)beol(bs-beol)電力路由進行電流組織的積體電路(ic)和相關方法 | |
US11552055B2 (en) | Integrated circuit (IC) packages employing front side back-end-of-line (FS-BEOL) to back side back-end-of-line (BS-BEOL) stacking for three-dimensional (3D) die stacking, and related fabrication methods | |
TW202230692A (zh) | 採用頂側和背側接點以用於場效應電晶體(fet)電力和邏輯信號的頂側和背側佈線的fet電路,以及相關的互補金屬氧化物半導體(cmos)電路 | |
TW202306094A (zh) | 在晶粒-基板支起腔中採用晶粒到晶粒(d2d)連接的拆分式晶粒積體電路(ic)封裝及相關製造方法 | |
TW202232576A (zh) | 採用後側-前側連接結構以將後側佈線耦合到前側佈線的電路,以及相關的互補金屬氧化物半導體(cmos)電路和方法 | |
US11437335B2 (en) | Integrated circuit (IC) packages employing a thermal conductive package substrate with die region split, and related fabrication methods | |
US11817406B2 (en) | Semiconductor die employing repurposed seed layer for forming additional signal paths to back end-of-line (BEOL) structure, and related integrated circuit (IC) packages and fabrication methods | |
US12062648B2 (en) | Multiple (multi-) die integrated circuit (IC) packages for supporting higher connection density, and related fabrication methods | |
US20240038753A1 (en) | DEEP TRENCH CAPACITORS (DTCs) EMPLOYING BYPASS METAL TRACE SIGNAL ROUTING, AND RELATED INTEGRATED CIRCUIT (IC) PACKAGES AND FABRICATION METHODS | |
US11942414B2 (en) | Integrated circuits (ICs) employing directly coupled metal lines between vertically-adjacent interconnect layers for reduced coupling resistance, and related methods | |
US20220199547A1 (en) | FAN-OUT WAFER-LEVEL PACKAGING (FOWLP) INTEGRATED CIRCUITS (ICs) EMPLOYING AN ELECTRO-MAGNETIC INTERFERENCE (EMI) SHIELD STRUCTURE IN UNUSED FAN-OUT AREA FOR EMI SHIELDING, AND RELATED FABRICATION METHODS | |
US20220084947A1 (en) | Integrated circuit (ic) with reconstituted die interposer for improved connectivity, and related methods of fabrication | |
US20230076844A1 (en) | Semiconductor die module packages with void-defined sections in a metal structure(s) in a package substrate to reduce die-substrate mechanical stress, and related methods | |
JP2024534530A (ja) | より高い接続密度をサポートするためのマルチダイ集積回路パッケージ、及び関連する製造方法 |