TW202140837A - 低溫無蒸汽氧化物間隙填充 - Google Patents

低溫無蒸汽氧化物間隙填充 Download PDF

Info

Publication number
TW202140837A
TW202140837A TW110106978A TW110106978A TW202140837A TW 202140837 A TW202140837 A TW 202140837A TW 110106978 A TW110106978 A TW 110106978A TW 110106978 A TW110106978 A TW 110106978A TW 202140837 A TW202140837 A TW 202140837A
Authority
TW
Taiwan
Prior art keywords
film
silane
following
flowable
exposing
Prior art date
Application number
TW110106978A
Other languages
English (en)
Other versions
TWI839600B (zh
Inventor
李晶粲
普拉凱特P 加
璟梅 梁
蘇奇蘇尼爾 奧朱哈
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202140837A publication Critical patent/TW202140837A/zh
Application granted granted Critical
Publication of TWI839600B publication Critical patent/TWI839600B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02345Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light
    • H01L21/02348Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light treatment by exposure to UV light
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02219Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02323Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen
    • H01L21/02326Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen into a nitride layer, e.g. changing SiN to SiON
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76227Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials the dielectric materials being obtained by full chemical transformation of non-dielectric materials, such as polycristalline silicon, metals

Abstract

茲提供在小尺寸的高深寬比(AR)結構中沉積膜之方法。所述方法提供可流動的沉積用於無縫間隙填充、UV硬化用於增加膜密度、在低溫下將膜轉化為氧化矽,並藉由低溫感應耦合電漿(ICP)處理(<400 C)進行膜緻密化。

Description

低溫無蒸汽氧化物間隙填充
大體而言,本揭示內容之實施例關於填充基板特徵之方法。更具體而言,本揭示內容之實施例涉及以無縫共形及/或選擇性(乾式/濕式)蝕刻方法填充基板特徵之方法。
電晶體是大多數積體電路之關鍵組件。由於電晶體的驅動電流及其所致之速度與電晶體的閘極寬度成正比,因此較快的電晶體通常需要更大的閘極寬度。因此,需要在電晶體尺寸與速度之間權衡,且已開發「鰭式」場效應電晶體(finFET)以解決具有最大驅動電流和最小尺寸之電晶體的矛盾目標。FinFET的特徵在於鰭狀通道區域,鰭狀通道區域可在不顯著增加電晶體的足跡之情況下大幅增加電晶體的尺寸,且現在已被應用於許多積體電路中。然而,finFET有其自身的缺點。
隨著電晶體元件的特徵尺寸持續縮減以實現更大的電路密度和更高的效能,需要改良的電晶體元件結構以改善靜電耦合並降低諸如寄生電容和關閉狀態洩漏(off-state leakage)等負面影響。電晶體元件結構的實例包括平面結構、鰭式場效應電晶體(FinFET)結構及水平全環繞式閘極(hGAA)結構。hGAA元件結構包括數個晶格匹配通道,所述晶格匹配通道以層疊配置方式懸置,並藉由源極區域/汲極區域連接。咸信,hGAA結構提供了良好的靜電控制,且可廣泛適用於互補式金屬氧化物半導體(CMOS)晶圓製造。
微電子元件製造中,對許多應用而言,需要以無孔隙方式填充深寬比(AR)大於10:1的窄溝槽。一種應用是用於淺溝槽隔離(STI)。對於此應用而言,膜需要在整個溝槽具有高品質(具有,例如,低於2的濕式蝕刻速度比)及非常低的洩漏。過去獲得成功的一種方法為可流動CVD。在此方法中,小心地形成處於氣相之寡聚物,所述寡聚物在表面凝結並接著「流入」溝槽內。所沉積之膜的品質很差,且需要諸如蒸氣退火及UV-硬化之類的處理步驟。
隨著結構的維度減少及深寬比增加,剛沉積之可流動的膜之後固化方法變得困難。造成在整個填充的溝道中膜的組成有所差異。
可流動的膜,如可流動的CVD膜,提供了具體解決方案來解決在接觸水平處之含有孔隙或接縫的間隙填充之問題,但可流動的膜面臨不良膜品質的問題,或需要額外處理步驟來增進膜品質。因此,需要改良的方法來產生無縫間隙填充。
本揭示內容之一或多個實施例涉及處理方法。所述方法包含以下步驟:藉由將基板表面暴露於前驅物混合物,以在基板表面上形成膜,該前驅物混合物包含以下一或多者:矽烷、三矽烷胺(trisilylamine;TSA)及反應氣體;將該膜暴露於遠端電漿源,以沉積可流動聚矽氮烷膜(flowable polysilazane film);將可流動聚矽氮烷膜硬化,將可流動聚矽氮烷膜轉化為氧化矽膜;及將氧化矽膜緻密化(densify)。
本揭示內容之另一實施例涉及處理方法。所述方法包含以下步驟:將複數個膜堆疊形成於基板上,該膜堆疊包含交替的矽鍺(SiGe)層和矽(Si)層;蝕刻膜堆疊以形成開口,該開口從膜堆疊的頂部表面往底部表面延伸一深度,該開口具有由第一側壁和第二側壁界定之寬度;將膜沉積於膜堆疊的頂部表面上,且在該開口的第一側壁、第二側壁及底部表面上;將膜暴露於遠端電漿源,以沉積可流動聚矽氮烷膜;將可流動聚矽氮烷膜硬化,將可流動聚矽氮烷膜轉化為氧化矽膜;以及將氧化矽膜緻密化。
本揭示內容之其他實施例涉及包括指令之非暫態(non-transitory)電腦可讀取媒體,當所述指令被製程腔室的控制器執行時,導致製程腔室執行以下操作:將基板表面暴露於前驅物混合物,以將膜形成於基板表面上;將膜暴露於遠端電漿源,以沉積可流動聚矽氮烷膜;將可流動聚矽氮烷膜硬化;將可流動聚矽氮烷膜轉化為氧化矽膜;以及將氧化矽膜緻密化。
在描述本揭示內容的數個示例性實施例之前,應瞭解到本揭示內容不受限於下面說明書中所闡述的建置或處理程序的細節。本揭示內容能夠具有其他實施例,並能夠被由各種方式實作或執行。
如在此說明書及隨附申請專利範圍中所使用,術語「基板(基板)」和「晶圓(wafer)」,可互換使用,二者均指表面,或表面的部分,其中製程在所述表面或表面的部分上進行。本案所屬技術領域中具通常知識者亦將理解的是,除非上下文另有明確指示,否則參照基板可僅指基板的一部分。此外,對沉積在基板上之參照可指裸基板和具有在其上沉積或形成的一或多個膜或特徵之基板二者。
如本文所用,「基板」指的是任何基板或形成於基板上之材料表面,在製造製程期間,在所述基板或形成於基板上之材料表面上進行膜處理。舉例而言,取決於應用,於上面可進行處理之基板表面可包括:諸如矽、氧化矽、應變矽、絕緣體上矽(SOI)、經碳摻雜的氧化矽、氮化矽、經摻雜的矽、鍺、砷化鎵、玻璃、藍寶石等材料,及任何其他材料(如金屬、金屬氮化物、金屬合金及其它導電材料)。基板可包括,但不限於,半導體晶圓。可將基板暴露於預處理製程,以研磨、蝕刻、還原、氧化、羥基化(或者產生或嫁接目標化學部分,以賦予化學官能性)、退火及/或烘烤基板表面。除了在基板本身的表面上直接進行膜處理之外,在本揭示內容中,也可在形成於基板上的下方層(underlayer)上進行本文所揭示的任何膜處理程序(如下文更詳細地揭示),且術語「基板表面」欲包括前後文所指的此類下方層。因此,舉例而言,當膜/層或部分膜/層已被沉積至基板表面上,新沉積之膜/層的暴露表面便成為基板表面。給定的基板表面包含什麼將取決於待沉積的膜還有所使用的特定化學物質。
如本說明書及隨附申請專利範圍所用,術語「前驅物」、「反應物」、「反應性氣體」等可互換使用,以指稱可與基板表面反應之任何氣態物種。
如本文所用,術語「全環繞式閘極(gate all-around;GAA)」用於指稱電子元件(如,電晶體),其中閘極材料繞通道區域的所有側面。GAA電晶體的通道區域可包括奈米線或奈米板塊(nano-slab)、桿狀通道或本案所屬技術領域中具有通常知識者所知之其他合適通道配置。在一或多個實施例中,GAA元件的通道區域具有垂直間隔的多重水平奈米線或水平桿,從而使GAA電晶體成為層疊的水平全環繞式閘極(hGAA)電晶體。
先前的方法引入高溫蒸氣退火以將膜轉化為氧化矽並將膜緻密化以用於電晶體。蒸氣退火可破壞電晶體(如GAA電晶體)中之矽鍺(SiGe)及矽(Si)鰭片,導致SiGe氧化及摻質擴散。因此,一或多個實施例之方法有利地去掉蒸氣退火。因此,一或多個實施例之方法有利地提供可流動的沉積用於良好的間隙填充、UV硬化用於增加膜密度、在低溫下使用水(H2 O)處理(<100 C)將膜轉化為氧化矽,並藉由低溫感應耦合電漿(ICP)處理(<400 C)進行膜緻密化。
本揭示內容之實施例提供在小尺寸的高深寬比(AR)結構中沉積膜的方法。一些實施例有利地提供涉及循環式沉積-蝕刻處理製程的方法,所述方法可在叢集工具環境中執行。一些實施例有利地提供無接縫高品質膜以填滿小尺寸的深寬比(AR)溝槽。
參照圖式描述本揭示內容之一或多個實施例。第1圖顯示有特徵110之電子元件100的部分剖面視圖。為了說明目的,圖式顯示具有單一特徵之電子元件;然而,本案所屬技術領域中具通常知識者會了解可有超過一個特徵。特徵110的形狀可為任何適合的形狀,包括但不限於溝槽與介層孔(via)。在一或多個實施例中,電子元件100包括位於基板表面102上之複數個鰭片120。
在這方面所用之術語「特徵(feature)」意味任何刻意的表面不規則。特徵的適合實例包括,但不限於:溝槽及尖峰,溝槽具有頂部、兩個側壁及底部,而尖峰具有頂部及兩個側壁。特徵可具有任何適合的深寬比(特徵的深度對特徵的寬度之比)。在一些實施例中,深寬比為大於或等於約5:1、約10:1、約15:1、約20:1、約25:1、約30:1、約35:1或約40:1。
在一或多個實施例中,鰭片120包含第一材料104及第二材料106之交替層。一些實施例之第一材料104及第二材料106為不同材料。在一些實施例中,第一材料104包含矽(Si)。在一些實施例中,第二材料106包含矽鍺(SiGe)。第一材料104及第二材料106可為任何合適的厚度,並可藉由本案所屬技術領域中具通常知識者已知的任何合適的技術來沉積。
在一或多個實施例中,至少一個特徵110從複數個鰭片120的頂部表面122往底部表面112延伸至特徵深度Df 。至少一個特徵110具有第一側壁114及第二側壁116,所述第一側壁114及第二側壁116界定至少一個特徵110的寬度W。在一或多個實施例中,由側壁114、116及底部112形成之開口區域也稱為間隙。在一或多個實施例中,寬度W沿著至少一個特徵110的深度Df 是均勻的。在其他實施例中,在至少一個特徵110的頂部處之寬度,W,大於至少一個特徵110的底部表面112處之寬度,W。
在一或多個實施例中,半導體基板102可為任何合適的基板材料。在一或多個實施例中,半導體基板102包含半導體材料,如,矽(Si)、碳(C)、鍺(Ge)、矽鍺(SiGe)、砷化鎵(GaAs)、磷酸銦(InP)、砷化銦鎵(InGaAs)、砷化銦鋁(InAlAs)、鍺(Ge)、矽鍺(SiGe)、硒化銅銦鎵(CIGS)、其他半導體材料,或前述者之任何組合。在一或多個實施例中,半導體基板102包含以下一或多者:矽(Si)、鍺(Ge)、鎵(Ga)、砷(As)、銦(In)、磷(P)、銅(Cu)或硒(Se)。儘管本文描述了可形成基板102之材料的一些實例,但可作為被動式和主動式電子元件(如,電晶體、記憶體、電容器、電感器、電阻器、開關、積體電路、放大器、光電元件或任何其他電子元件)之基礎的任何材料可落在本揭示內容之精神與範疇內。
在一或多個實施例中,至少一個特徵110包含記憶體空洞(memory hole)或字元 狹縫(word line slit)。因此,在一或多個實施例中,電子元件100包含環繞式閘極(GAA)電晶體。
第2圖顯示根據本揭示內容之一或多個實施例的電子元件之部分剖面視圖。第3圖顯示根據本揭示內容之一或多個實施例的處理方法200。請參見第2圖及第3圖,在一或多個實施例中,在電子元件100上形成至少一個特徵110。在一些實施例中,提供電子元件100進行操作202之前的處理。就此所用,術語「提供」意指將基板放置在適當的位置或環境中以進行進一步的處理。在一或多個實施例中,電子元件100具有已經形成在電子元件100上之至少一個特徵110。在其他實施例中,於操作202,將至少一個特徵110形成在電子元件100上。在一或多個實施例中,至少一個特徵從基板表面向底部表面延伸一特徵深度(feature depth),Df ,所述至少一個特徵具有由第一側壁114及第二側壁116界定之寬度,W。
在一或多個實施例中,於操作204,將膜130形成在基板表面102和至少一個特徵110的壁114、116及底部112上。在一或多個實施例中,膜130可具有位於至少一個特徵110的寬度,W,內之孔隙或間隙或接縫(未圖示)。
在一或多個實施例中,膜130可由任何合適的材料構成。在一些實施例中,膜130包含聚矽氮烷(polysilazane)(Six Ny Hz )。在一或多個實施例中,藉由可流動化學氣相沉積(FCVD)或電漿增強化學氣相沉積(PECVD)來形成膜130。
一些實施例之PECVD製程包含:將基板表面暴露於反應性氣體(reactive gas)或反應氣體(reactant gas)。反應性氣體可包括一或多個物種之混合物。在一或多個實施例中,反應氣體包含以下一或多者: 氬(Ar)、氧(O2 )、氫(H2 )、氮(N2 )、氫/氮(H2 /N2 )及氨(NH3 )。
在一或多個實施例中,前驅物混合物包含以下一或多者:矽烷、三矽烷胺(TSA)及反應氣體。在一或多個實施例中,矽烷包含以下一或多者:矽烷、二矽烷、三矽烷、四矽烷、高階矽烷(higher order silane)及經取代矽烷。在具體實施例中,矽烷包含以下一或多者:矽烷及三矽烷胺(TSA)。
在一或多個實施例中,前驅物混合物包含矽烷及反應氣體。在一或多個實施例中,前驅物混合物包含矽烷、三矽烷胺(TSA)及反應氣體。在一或多個實施例中,前驅物混合物包含矽烷、三矽烷胺(TSA)及反應氣體。
電漿氣體可為任何合適的氣體,所述氣體可被點燃而形成電漿及/或可做為前驅物之載體或稀釋劑。在一或多個實施例中,電漿氣體包含氨(NH3 ),且將氨用作電漿處理來活化一或多種前驅物。
在一或多個實施例中,高電漿密度可解離反應氣體(如,氬(Ar)、氧(O2 )、氫(H2 )、氮(N2 )、氫/氮(H2 /N2 )及氨(NH3 ))以產生自由基,然後自由基與腔室內下游之其他前驅物反應,以在基板102上產生基於可流動的聚矽氮烷(Six Ny Hz )的膜130。在一或多個實施例中,此可流動沉積抑制特徵110中之任何間隙填充孔隙或接縫。在一或多個實施例中,將膜130暴露至遠端電漿源(RPS)解離反應氣體並產生自由基,而自由基與以下一或多者反應:矽烷及三矽烷胺(TSA)。
在一或多個實施例中,電漿包含以下一或多者:氮(N2 )、氬(Ar)、氦(He)、氫(H2 )、一氧化碳(CO)、氧(O2 )、氨(NH3 )或二氧化碳(CO2 )。在一些實施例中,電漿為遠端電漿。
在一或多個實施例中,可在製程腔室遠端產生電漿或在製程腔室內產生電漿。
在一或多個實施例中,在從0.1毫托至10托的壓力範圍下之製程容積中執行沉積製程,所述壓力包括約0.1毫托、約1毫托、約10毫托、約100毫托、約500毫托、約1托、約2托、約3托、約4托、約5托、約6托、約7托、約8托、約9托及約10托之壓力。
含前驅物氣體混合物可進一步包括一或多種稀釋氣體,選自氦(He)、氬(Ar)、氙(Xe)、氮(N2 )或氫(H2 )。一些實施例之稀釋氣體包含相對於反應物及基板材料為惰性氣體之化合物。
可從頂部電極和底部電極中之任一者或側電極形成電漿(如,電容耦合電漿)。電極可由單供電電極、雙供電電極或具有多重頻率(例如,但不限於:350 KHz、2 MHz、13.56 MHz、27 MHz、40 MHz、60 MHz及100 MHz)之更多電極形成,在CVD系統中交替或同步使用所述頻率,伴隨任一或所有本文所列之反應氣體來沉積介電質薄膜。在一些實施例中,電漿為電容耦合電漿(capacitively coupled plasma;CCP)。在一些實施例中,電漿為感應耦合電漿(ICP)。在一些實施例中,電漿為微波電漿。
在一或多個實施例中,電漿為感應耦合電漿(ICP)或導電耦合電漿(conductively coupled plasma;CCP)。可取決於例如,反應物或其他製程條件,來使用任何合適的功率。在一些實施例中,以約10 W至約10 kW之範圍中的電漿功率產生電漿。
在一或多個實施例中,可在任何合適的溫度下形成可流動的膜130。在一些實施例中,在約-10 ºC至約400 ºC之範圍中的溫度下形成可流動的膜130。
合適的矽前驅物包括,但不限於:矽烷、二矽烷、二氯矽烷(dichlorosilane;DCS)、三矽烷、四矽烷等等。在一些實施例中,在可流動製程中將矽烷、二矽烷、三矽烷、四矽烷、高階矽烷、經取代矽烷或三矽烷胺(TSA)反應物與另一種前驅物一起使用(如與另一種含Si前驅物共同流入)來沉積各種成分的膜。
在一些實施例中,以另一種元素摻雜可流動的CVD膜。舉例而言,在一或多個實施例中,以硼(B)、砷(As)或磷(P)中之一或多者摻雜可流動的CVD膜。在一或多個實施例中,以諸如硼(B)及磷(P)等元素摻雜可流動的CVD膜,以增進膜特性。在一或多個實施例中,在沉積製程期間將含有硼及磷之前驅物與通式I之前驅物和三矽烷胺(TSA)共同流入,或在沉積完成後將含有硼及磷之前驅物滲入。
在一些實施例中,將膜130共形地形成於至少一個特徵110上。如本文所用,術語「共形(conformal)」或「共形地(conformally)」意指附著至暴露的表面並均勻地覆蓋暴露的表面之層的厚度相對於膜的平均厚度之變化小於1%。舉例而言,厚度為1,000 Å之膜的厚度之變化小於10 Å。此厚度及變化包括凹部的邊緣、轉角、側面及底部。舉例而言,在本揭示內容之各種實施例中由CVD沉積的共形層將在被沉積區域上方提供複雜表面上之基本均勻厚度之覆蓋。
在一些實施例中,膜130為連續性膜。如本文所用,「連續性(continuous)」指的是覆蓋整個暴露表面而沒有露出沉積層下方的材料之間隙或裸露點之層。連續性層可具有間隙或裸露點,所述間隙或裸露點的表面積小於膜的整體表面積的約1%。
在一或多個實施例中,可流動的CVD膜沉積在晶圓上(晶圓的溫度可為-10 ºC至600 ºC),且由於可流動的CVD膜之可流動性,聚合物流過溝槽並形成間隙填充。
於操作204,藉由紫外(UV)能量硬化膜130。在一或多個實施例中,藉由將可流動聚矽氮烷膜130暴露至紫外(UV)光來硬化膜130。在一或多個實施例中,這樣的UV硬化在低溫下之低應力下,藉由破壞Si-H鍵結,接著藉由形成Si-Si鍵結並再藉由減少膜之H含量,使膜130收縮並增加膜密度及矽含量。在一或多個實施例中,此UV步驟增加特徵110中之膜密度,而增進膜品質。在一或多個實施例中,反應性UV加上臭氧(O3 )或氧(O2 )環境增進膜在後續濕式處理步驟中轉化為SiO。
不欲受限於理論,認為可以在硬化膜時省去蒸氣退火步驟,從而防止對SiGe、Si鰭片之破壞或氧化。在高溫蒸氣退火製程期間,氧(O2 )、氫/氧(H2 /O2 )及水(H2 O)可擴散到Si、SiGe鰭片內,從而不理想地損壞或氧化SiGe、Si鰭片。因此,在一或多個實施例中,在沒有蒸氣退火的情況下進行所述製程。在其他實施例中,在沒有高溫蒸氣退火製程的情況下進行所述製程。
於操作206,藉由在低溫H2 O處理(<100 C)期間破壞Si-Si、Si-N、Si-H,接著摻入氧以形成Si-O-Si網絡,而將包含聚矽氮烷之膜130轉化成氧化矽(SiOx )膜。此步驟能夠消除任何雜質,包括氮(N2 )、氟(F),從而能夠完全轉化為SiO2
於操作208,藉由低溫感應耦合電漿(ICP)處理(<400 C),使用離子轟擊能量去除膜中之OH,來緻密化氧化矽膜。在一或多個實施例中,ICP處理不只增進膜品質(如低的濕式蝕刻速度),還增進電特性(如洩漏電流/擊穿電壓)。諸如氧(O2 )、氫/氧(H2 /O2 )等反應性環境可增進膜品質並進一步消除雜質。
根據一或多個實施例,基板在形成該層之前及/或之後經受處理。此處理可在相同的腔室中或在一或多個分開的製程腔室中執行。在一或多個實施例中,接著將基板移動至另一製程腔室做進一步處理。基板可從物理氣相沉積腔室直接移動到分開的製程腔室,或基板可從物理氣相沉積腔室移動到一或多個傳送腔室,並接著移動到分開的製程腔室。因此,處理設備可包含與傳送站相通的多個腔室。此類的設備可稱作「叢集工具」或「叢集系統」等。
通常,叢集工具是模組化系統,包含執行各種功能的多個腔室,所述功能包括:基板定心及定向、脫氣、退火、沉積及/或蝕刻。根據一或多個實施例,叢集工具包括至少第一腔室及中央傳送腔室。中央傳送腔室可容納機器人,該機器人在製程腔室與裝載閘腔室之間來回傳送基板。傳送腔室一般是維持在真空條件,且提供居中平台以供從一個腔室來回傳送基板至另一腔室及/或至裝載閘腔室,該裝載閘腔室定位在叢集工具的前端。可適於本發明的兩種廣為所知的群集工具是Centura®及Endura®,這兩種工具都可購自美國加州Santa Clara的應用材料公司。然而,可因應執行本文所述之製程的特定步驟的目的而更改腔室的確切佈置及組合。可用的其他處理腔室包括,但不限於:循環層沉積(CLD)、原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、蝕刻、預清潔、化學清潔、諸如RTP之類的熱處理、電漿氮化、脫氣、定向、羥化、及其他基板製程。透過在叢集工具上的腔室中執行製程,不需要在沉積後續膜之前之氧化,即可避免基板受到氣氛雜質(氣氛雜質(atmospheric impurities))之表面污染。
根據一或多個實施例,基板持續處於真空或「裝載鎖定(裝載閘)」條件下,且在從一個腔室移動至下一個腔室時不會暴露至環境空氣。傳送腔室因此處於真空下,且在真空壓力下被「抽氣(pumped down)」。惰性氣體可存在於製程腔室或傳送腔室中。在一些實施例中,使用惰性氣體作為清除氣體,以移除某些或全部反應物。根據一或多個實施例,在沉積腔室的出口處注入清除氣體,以防止反應物從沉積腔室移動至傳送腔室及/或額外的處理腔室。因此,惰性氣體流在腔室出口處形成簾幕。
可在單一基板沉積腔室中處理基板,其中在處理另一基板前,裝載、處理及卸載單一基板。亦可以如輸送帶系統般的連續方式處理基板,其中多個基板個別裝載至腔室的第一部分、移動通過腔室並自腔室的第二部分卸載。腔室和相關運送系統的形狀可構成直線路徑或彎曲路徑。此外,製程腔室可為迴轉料架(carousel),其中多個基板繞著中心軸移動,並在整個迴轉路徑暴露於沉積、蝕刻、退火、清潔等製程。
在處理期間,可加熱或冷卻基板。可由任何適合的手段完成此種加熱或冷卻,所述手段包括,但不限於,改變基板支撐件的溫度,並使加熱氣體或冷卻氣體流至基板表面。在一些實施例中,基板支撐件包括加熱器/冷卻器,可控制加熱器/冷卻器以傳導性地改變基板溫度。在一或多個實施例中,可加熱或冷卻所採用之氣體(無論是反應性氣體或惰性氣體),以局部改變基板溫度。在一些實施例中,可將加熱器/冷卻器安置在腔室內與基板表面相鄰,以對流性地改變基板溫度。
在處理期間,也可固定或旋轉基板。旋轉基板可被持續旋轉或分段旋轉。舉例而言,可在整體製程期間旋轉基板,或可在暴露於不同的反應性氣體或清除氣體之間少量旋轉基板。在處理期間旋轉基板(無論連續或分段)可藉由,例如,使氣體流幾何形貌中的局部變異性的效應最小化,而有助於產生更均勻的沉積或蝕刻。
本揭示內容之額外實施例涉及如第4圖所示之處理工具900,處理工具900用於形成元件並實行本案所述之方法。叢集工具900包括具有複數個側邊之至少一個中央傳送站921、931。機器人925、935安置在中央傳送站921、931內並經配置以移動機器人葉片和晶圓至所述複數個側邊中之各側邊。
叢集工具900包含連接至中央傳送站之複數個製程腔室902、904、906、908、910、912、914、916及918,亦稱作處理站。各種製程腔室提供與相鄰處理站隔離之獨立處理區域。製程腔室可為任何合適的腔室,包括但不限於:物理氣相沉積腔室、UV硬化腔室、ICP腔室、蝕刻腔室等等。可取決於叢集工具而改變製程腔室和部件之具體佈置,且不應被視為限制本揭示內容之範疇。
在第4圖所示之實施例中,工廠介面950連接至叢集工具900的前側。工廠介面950包括位在工廠介面950的前側951之裝載腔室954及卸載腔室956。儘管裝載腔室954顯示在左側且卸載腔室956顯示在右側,但本案所屬技術領域中具通常知識者將理解到這僅代表一種可能的配置。
裝載腔室954及卸載腔室956的尺寸和形狀可根據,例如,在叢集工具900中待處理之基板而變化。在所示之實施例中,裝載腔室954及卸載腔室956的尺寸被設置以保持晶圓匣,其中複數個晶圓安置於所述匣內。
機器人952位於工廠介面950內,且可在裝載腔室954與卸載腔室956之間移動。機器人952能夠通過工廠介面950將晶圓從裝載腔室954中之匣傳送至裝載閘腔室960。機器人952也能夠通過工廠介面950將晶圓從裝載閘腔室962傳送至卸載腔室956中之匣。如本案所屬技術領域中具通常知識者將理解的,工廠介面950可具有超過一個機器人952。舉例而言,工廠介面950可具有在裝載腔室954與裝載閘腔室960之間傳送晶圓之第一機器人,及在裝載閘962與卸載腔室956之間傳送晶圓之第二機器人。
圖示之叢集工具900具有第一區塊920及第二區塊930。第一區塊920通過裝載閘腔室960、962連接至工廠介面950。第一區塊920包括第一傳送腔室921,至少一個機器人925位於第一傳送腔室921中。機器人925也被稱為機器人式晶圓輸送機構。第一傳送腔室921相對於裝載閘腔室960、962、製程腔室902、904、916、918及緩衝腔室922、924置中定位。一些實施例的機器人925為能夠一次獨自移動超過一個晶圓之多臂機器人。在一些實施例中,第一傳送腔室921包含超過一個機器人式晶圓傳送機構。第一傳送腔室921中之機器人925經配置以在第一傳送腔室921周圍的腔室之間移動晶圓。各晶圓被乘載於晶圓輸送葉片上,所述晶圓輸送葉片位於第一機器人式機構的遠端。
在第一區塊920中處理晶圓之後,可經由穿越腔室將晶圓送至第二區塊930。舉例而言,腔室922、924可為單向或雙向穿越腔室。穿越腔室922、924可用於,例如,在第二區塊930中處理之前低溫冷卻晶圓,或容許晶圓在移回第一區塊920之前冷卻或後處理。
系統控制器990與第一機器人925、第二機器人935、第一複數個製程腔室902、904、916、918及第二複數個製程腔室906、908、910、912、914通訊。系統控制器990可為任何合適的部件,其可控制製程腔室和機器人。舉例而言,系統控制器990可為包括中央處理單元(CPU) 992、記憶體994、輸入/輸出(I/O) 996及輔助電路998之電腦。控制器990可直接控制處理工具900,或經由與特定製程腔室及/或支援系統部件相關聯的電腦(或控制器)來控制。
在一或多個實施例中,控制器990可為可用於工業設定上以控制各種腔室及子處理器之任何形式的通用電腦處理器之一種。記憶體994或控制器990的電腦可讀取媒體可以是能輕易取得的一或多種記憶體,如非暫態記憶體(例如隨機存取記憶體(RAM))、唯讀記憶體(ROM)、軟碟、硬碟、光學儲存媒體(例如,光碟或數位視訊光碟)、隨身碟或任何其他形式的數位儲存器(本端或遠端的)。記憶體994可保留指令集,可由處理器(CPU 992)操作所述指令集,以控制處理工具900的參數和部件。
輔助電路998耦接至CPU 992,用於以習用方式支持處理器。這些電路包括快取、電源供應、時脈電路、輸入/輸出電路及子系統等。一或多個製程可被儲存於記憶體994中作為軟體常式,當由處理器執行或呼叫時,所述軟體常式導致處理器以本文所述之方式控制處理工具900或個別處理單元之操作。亦可由位在受CPU 992控制之硬體的遠端之第二CPU (未示出)儲存及/或執行軟體常式。
也可在硬體中執行本揭示內容的一些或全部製程及方法。由此,可將製程實現為軟體並使用電腦系統來執行、被實現為硬體(如,專用積體電路或其他類型的硬體實作),或被實現為軟體和硬體的組合。當由處理器執行時,軟體常式將通用電腦轉換成控制腔室操作以執行處理之專用電腦(控制器)。
在一些實施例中,控制器990具有一或多種配置以執行單獨的製程或子製程以執行所述方法。控制器990可連接到中間部件並經配置以操作中間部件,以執行所述方法之功能。舉例而言,控制器990可連接到物理氣相沉積腔室並經配置以控制物理氣相沉積腔室。
通常可將製程儲存在系統控制器990的記憶體994中做為軟體常式,當被處理器執行時,軟體常式致使製程腔室進行本揭示內容的製程。亦可由位在受處理器控制之硬體的遠端之第二處理器(未示出)儲存及/或執行所述軟體常式。也可在硬體中執行本揭示內容的一些或全部方法。由此,可將製程實現為軟體並使用電腦系統來執行、被實現為硬體(如,專用積體電路或其他類型的硬體實作),或被實現為軟體和硬體的組合。當由處理器執行時,軟體常式將通用電腦轉換成控制腔室操作以執行處理之專用電腦(控制器)。
在一些實施例中,系統控制器990具有配置以控制化學氣相沉積腔室在約20 ºC至約400 ºC的範圍內之溫度下將膜沉積在晶圓上,並控制遠端電漿源將聚矽氮烷膜形成在晶圓上。
在一或多個實施例中,一種處理工具包含:中央傳送站,包含:機器人,經配置以移動晶圓;複數個處理站,各處理站連接至中央傳送站,並提供處理區域,所述處理區域與相鄰處理站的處理區域分離,複數個處理站包含物理氣相沉積腔室及遠端電漿源;UV硬化腔室;ICP腔室;以及控制器,連接至中央傳送站及複數個處理站,控制器經配置以啟動機器人在處理站之間移動晶圓,並控制在各處理站中發生之製程。
在整個說明書中對「一個實施例」、「某些實施例」、「一或多個實施例」或「一實施例」之參照意味著結合該實施例描述之具體特徵、結構、材料或特性包括在本揭示內容之至少一個實施例中。因此,在整個說明書多處出現之片語,如「在一或多個實施例中」、「在某些實施例中」、「在一個實施例中」或「在實施例中」不必然指稱本揭示內容之相同實施例。此外,在一或多個實施例中,具體特徵、結構、材料或特性可以任何方式組合。
雖然已參照特定實施例說明了本文的揭示內容,應瞭解到,這些實施例僅說明本揭示內容的原理與應用。在本揭示內容所屬技術領域中具有通常知識者將明瞭到,可對本揭示內容的方法與設備進行各種修改與變化,而不脫離本揭示內容的精神與範圍。因此,本揭示內容欲包括在隨附申請專利範圍及其均等範圍之範疇內的修改與變化。
100:電子元件 102:基板表面 104:第一材料 106:第二材料 110:特徵 112:底部表面 114,116:壁 120:鰭片 122:頂部表面 130:膜 200:處理方法 202~210:操作 900:處理工具/叢集工具 901: 902~918:製程腔室/處理站 920:第一區塊 921:中央傳送站/第一傳送腔室 922,924:穿越腔室 925:機器人 930:第二區塊 931:中央傳送站 935:機器人 950:工廠介面 952:機器人 954:裝載腔室 956:卸載腔室 960,962:裝載閘腔室 990: 992:系統控制器 994:記憶體 996:輸入/輸出 998:輔助電路
因此,可詳細理解本揭示內容之上述特徵之方式,即可參照實施例更具體描述上文簡要概述之本揭示內容,其中一些實施例圖示於隨附圖式中。然而,請注意,附圖僅示出了此揭示內容的典型實施例,因此不應視為對範圍的限制,因為本揭示內容可以允許其他等效實施例。
第1圖顯示根據本揭示內容之一或多個實施例的基板特徵之剖面視圖;
第2圖顯示根據本揭示內容之一或多個實施例的基板特徵之剖面視圖;以及
第3圖顯示顯示根據本揭示內容之一或多個實施例的製程流;以及
第4圖繪示根據一或多個實施例之叢集工具。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:電子元件
102:基板表面
104:第一材料
106:第二材料
112:底部表面
120:鰭片
122:頂部表面
130:膜

Claims (20)

  1. 一種處理方法,包含以下步驟: 藉由將一基板表面暴露於一前驅物混合物,以在該基板表面上形成一膜,該前驅物混合物包含以下一或多者:矽烷、三矽烷胺(trisilylamine;TSA)及一反應氣體; 將該膜暴露於一遠端電漿源,以沉積一可流動聚矽氮烷膜(flowable polysilazane film); 將該可流動聚矽氮烷膜硬化; 將該可流動聚矽氮烷膜轉化為一氧化矽膜;以及 將該氧化矽膜緻密化(densify)。
  2. 如請求項1所述之方法,其中該矽烷包含以下一或多者:矽烷、二矽烷、三矽烷、四矽烷、高階矽烷(higher order silane)及經取代矽烷。
  3. 如請求項2所述之方法,其中將該膜暴露於該遠端電漿源(RPS)使該反應氣體解離並產生一自由基,該自由基與以下一或多者反應:該矽烷及三矽烷胺(TSA)。
  4. 如請求項2所述之方法,其中該前驅物混合物包含矽烷、三矽烷胺(TSA),以及該反應氣體。
  5. 如請求項1所述之方法,其中該反應氣體包含以下一或多者:氬(Ar)、氧(O2 )、氫(H2 )、氮(N2 )、氫/氮(H2 /N2 )及氨(NH3 )。
  6. 如請求項1所述之方法,其中硬化包含以下步驟:將該可流動聚矽氮烷膜暴露於紫外(UV)光。
  7. 如請求項1所述之方法,其中將該氧化矽膜緻密化包含以下步驟:在低於約400 ̊C的溫度下以感應耦合電漿(ICP)處理該氧化矽膜。
  8. 如請求項1所述之方法,其中該基板表面具有複數個鰭片及位於該複數個鰭片上之至少一個特徵。
  9. 如請求項8所述之方法,其中該複數個鰭片包含交替的矽鍺(SiGe)層和矽(Si)層。
  10. 一種處理方法,包含以下步驟: 將複數個膜堆疊形成於一基板上,該膜堆疊包含交替的矽鍺(SiGe)層和矽(Si)層; 蝕刻該膜堆疊以形成一開口,該開口從該膜堆疊的一頂部表面往一底部表面延伸一深度,該開口具有由一第一側壁和一第二側壁界定之一寬度; 將一膜沉積於該膜堆疊的該頂部表面上,且在該開口的該第一側壁、該第二側壁及該底部表面上; 將該膜暴露於一遠端電漿源,以沉積一可流動聚矽氮烷膜(flowable polysilazane film); 將該可流動聚矽氮烷膜硬化; 將該可流動聚矽氮烷膜轉化為一氧化矽膜;以及 將該氧化矽膜緻密化(densify)。
  11. 如請求項10所述之方法,其中硬化包含以下步驟:將該可流動聚矽氮烷膜暴露於紫外(UV)光。
  12. 如請求項10所述之方法,其中將該氧化矽膜緻密化包含以下步驟:在低於約400 ̊C的溫度下以感應耦合電漿(ICP)處理該氧化矽膜。
  13. 如請求項10所述之方法,其中將該膜沉積之步驟包含以下步驟:將該膜堆疊的該頂部表面暴露於一前驅物混合物,該前驅物混合物包含以下一或多者:矽烷、三矽烷胺(trisilylamine;TSA)及一反應氣體。
  14. 如請求項13所述之方法,其中該矽烷包含以下一或多者:矽烷、二矽烷、三矽烷、四矽烷、高階矽烷(higher order silane)及經取代矽烷,且其中該反應氣體包含以下一或多者:氬(Ar)、氧(O2 )、氫(H2 )、氮(N2 )、氫/氮 (H2 /N2 )及氨(NH3 )。
  15. 如請求項13所述之方法,其中該前驅物混合物包含矽烷、三矽烷胺(TSA)及該反應氣體。
  16. 如請求項13所述之方法,其中將該膜暴露於該遠端電漿源(RPS)使該反應氣體解離並產生一自由基,該自由基與以下一或多者反應:該矽烷及三矽烷胺(TSA)。
  17. 一種非暫態(non-transitory)電腦可讀取媒體,包括指令,當該等指令被一製程腔室的一控制器執行時,導致該製程腔室執行以下操作: 將一基板表面暴露於一前驅物混合物,以將一膜形成於該基板表面上; 將該膜暴露於一遠端電漿源,以沉積一可流動聚矽氮烷膜(flowable polysilazane film); 將該可流動聚矽氮烷膜硬化; 將該可流動聚矽氮烷膜轉化為一氧化矽膜;以及 將該氧化矽膜緻密化(densify)。
  18. 如請求項17所述之非暫態電腦可讀取媒體,其中硬化包含以下步驟:將該可流動聚矽氮烷膜暴露於紫外(UV)光,且其中將該氧化矽膜緻密化包含以下步驟:在低於約400 C的溫度下以感應耦合電漿(ICP)處理該氧化矽膜。
  19. 如請求項17所述之非暫態電腦可讀取媒體,其中該前驅物混合物包含以下一或多者:矽烷、三矽烷胺(TSA)及一反應氣體,該矽烷包含以下一或多者:矽烷、二矽烷、三矽烷、四矽烷、高階矽烷(higher order silane)及經取代矽烷,且該反應氣體包含以下一或多者:氬(Ar)、氧(O2 )、氫(H2 )、氮(N2 )、氫/氮(H2 /N2 )及氨(NH3 )。
  20. 如請求項19所述之非暫態電腦可讀取媒體,其中將該膜暴露於該遠端電漿源(RPS)使該反應氣體解離並產生一自由基,該自由基與以下一或多者反應:該矽烷及三矽烷胺(TSA)。
TW110106978A 2020-03-04 2021-02-26 低溫無蒸汽氧化物間隙填充 TWI839600B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/808,688 US20210280451A1 (en) 2020-03-04 2020-03-04 Low temperature steam free oxide gapfill
US16/808,688 2020-03-04

Publications (2)

Publication Number Publication Date
TW202140837A true TW202140837A (zh) 2021-11-01
TWI839600B TWI839600B (zh) 2024-04-21

Family

ID=

Also Published As

Publication number Publication date
WO2021178478A1 (en) 2021-09-10
CN115244648A (zh) 2022-10-25
US20210280451A1 (en) 2021-09-09
KR20220146605A (ko) 2022-11-01

Similar Documents

Publication Publication Date Title
US11848369B2 (en) Horizontal gate-all-around device nanowire air gap spacer formation
US9214377B2 (en) Methods for silicon recess structures in a substrate by utilizing a doping layer
US7910497B2 (en) Method of forming dielectric layers on a substrate and apparatus therefor
JP7118512B2 (ja) 反応性アニールを使用する間隙充填
US20080014759A1 (en) Method for fabricating a gate dielectric layer utilized in a gate structure
CN110546753B (zh) 高深宽比结构中的间隙填充的方法
US7972933B2 (en) Method of selective nitridation
JP7118511B2 (ja) シリコン間隙充填のための二段階プロセス
US11114306B2 (en) Methods for depositing dielectric material
US20220037147A1 (en) Integrated flowable low-k gap-fill and plasma treatment
KR102092760B1 (ko) 층간 폴리실리콘 유전체 캡 및 그것을 형성하는 방법
US11972943B2 (en) Methods and apparatus for depositing dielectric material
TWI839600B (zh) 低溫無蒸汽氧化物間隙填充
KR20230129520A (ko) Cd 의존 갭 충전 및 컨포멀 막들
TW202140837A (zh) 低溫無蒸汽氧化物間隙填充
US11901222B2 (en) Multi-step process for flowable gap-fill film
TWI834038B (zh) 具有均勻階梯高度之淺溝槽隔離結構
US20210013038A1 (en) Methods of Forming Tungsten Pillars
TW202416418A (zh) 用於可流動間隙填充膜的多步驟處理