TW201820334A - 7t雙埠靜態隨機存取記憶體 - Google Patents

7t雙埠靜態隨機存取記憶體 Download PDF

Info

Publication number
TW201820334A
TW201820334A TW105137516A TW105137516A TW201820334A TW 201820334 A TW201820334 A TW 201820334A TW 105137516 A TW105137516 A TW 105137516A TW 105137516 A TW105137516 A TW 105137516A TW 201820334 A TW201820334 A TW 201820334A
Authority
TW
Taiwan
Prior art keywords
nmos transistor
voltage
transistor
control signal
read
Prior art date
Application number
TW105137516A
Other languages
English (en)
Other versions
TWI579847B (zh
Inventor
蕭明椿
鐘志勳
Original Assignee
修平學校財團法人修平科技大學
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 修平學校財團法人修平科技大學 filed Critical 修平學校財團法人修平科技大學
Priority to TW105137516A priority Critical patent/TWI579847B/zh
Application granted granted Critical
Publication of TWI579847B publication Critical patent/TWI579847B/zh
Publication of TW201820334A publication Critical patent/TW201820334A/zh

Links

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

本發明提出一種7T雙埠靜態隨機存取記憶體,其主要包括一記憶體陣列(1)、複數個控制電路(2)、複數個預充電電路(3)、一待機啟動電路(4)以及複數個高電壓位準控制電路(5),該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞設置一個控制電路,且每一記憶體晶胞(1)係包括一第一反相器(由一第一PMOS電晶體P11與一第一NMOS電晶體M11所組成)、一第二反相器(由一第二PMOS電晶體P12與一第二NMOS電晶體M12所組成)、一存取電晶體(由第三NMOS電晶體M13所組成)、一第一讀取用電晶體(M14)以及一第二讀取用電晶體(M15)。每一控制單元(2)係連接至對應列記憶體晶胞中之每一記憶體晶胞的該第一NMOS電晶體(M11)的源極以及該第二NMOS電晶體(M12)的源極,以便因應不同操作模式而控制該第一NMOS電晶體(M11)的源極電壓以及該第二NMOS電晶體(M12)的源極電壓,藉此於寫入模式時,可有效防止寫入邏輯1困難之問題,於讀取模式時,可於提高讀取速度的同時,亦避免無謂的功率耗損,於待機模式時,可有效降低漏電流,而 於保持模式時則可維持原有的電氣特性。再者,藉由該待機啟動電路(4)的設計,以有效促使7T雙埠靜態隨機存取記憶體快速進入待機模式,並因而有效提高7T雙埠靜態隨機存取記憶體之待機效能。此外,藉由該複數個高電壓位準控制電路(5)的設計,以在於讀取邏輯0時藉由增加第二讀取用電晶體(M15)之導通程度,以進一步提高讀取速度。

Description

7T雙埠靜態隨機存取記憶體
本發明係有關於一種7T雙埠(dual port)靜態隨機存取記憶體(Stati cRandom Access Memory,簡稱SRAM),尤指一種有效提高7T雙埠SRAM之待機效能,並能有效提高讀取速度與有效降低漏電流(leakage current)且能解決習知具單一位元線之雙埠SRAM寫入邏輯1困難之7T雙埠SRAM。
習知之單埠靜態隨機存取記憶體(SRAM)如第1a圖所示,其主要包括一記憶體陣列(memory array),該記憶體陣列係由複數個記憶體區塊(memory block,MB1、MB2等)所組成,每一記憶體區塊更由複數列記憶體晶胞(aplurality of rows of memory cells)與複數行記憶體晶胞(a plurality of columns of memory cells)所組成,每一列記憶體晶胞與每一行記憶體晶胞各包括有複數個記憶體晶胞;複數條字元線(word line,WL1、WL2等),每一字元線對應至複數列記憶體晶胞中之一列;以及複數位元線對(bit line pairs,BL1、BLB1...BLm、BLBm等),每一位元線對係對應至複數行記憶體晶胞中之一行,且每一位元線對係由一位元線(BL1...BLm)及一互補位元線(BLB1...BLBm)所組成。
第1b圖所示即是6T單埠靜態隨機存取記憶體(SRAM)晶胞 之電路示意圖,其中,PMOS電晶體(P1)和(P2)稱為負載電晶體(load transistor),NMOS電晶體(M1)和(M2)稱為驅動電晶體(driving transistor),NMOS電晶體(M3)和(M4)稱為存取電晶體(access transistor),WL為字元線(word line),而BL及BLB分別為位元線(bit line)及互補位元線(complementary bit line),由於該單埠SRAM晶胞需要6個電晶體,且於讀取邏輯0時,為了避免讀取操作初始瞬間(initial instant)另一驅動電晶體導通,節點A之讀取初始瞬間電壓(VAR)必須滿足方程式(1):VAR=VDD×(RM1)/(RM1+RM3)<VTM2 (1)以防止讀取時之半選定晶胞干擾(half-selected cell disturbance),其中,VAR表示節點A之讀取初始瞬間電壓,RM1與RM3分別表示該NMOS電晶體(M1)與該NMOS電晶體(M3)之導通電阻,而VDD與VTM2分別表示電源供應電壓與該NMOS電晶體(M2)之臨界電壓,此導致驅動電晶體與存取電晶體之間的電流驅動能力比(即單元比率,cell ratio)通常設定在2.2至3.5之間(請參考98年10月20日第US76060B2號專利說明書第2欄第8-10行)。
第1b圖所示6T單埠靜態隨機存取記憶體晶胞於寫入操作時之HSPICE暫態分析模擬結果,如第2圖所示,其係使用TSMC 90奈米CMOS製程參數加以模擬。
用來減少6T靜態隨機存取記憶體(SRAM)晶胞之電晶體數之一種方式係揭露於第3圖中。第3圖顯示一種僅具單一位元線之5T單埠靜態隨機存取記憶體晶胞之電路示意圖,與第1b圖之6T單埠靜態隨機存取記憶體晶胞相比,此種5T靜態隨機存取記憶體晶胞比6T靜態隨機存取記憶體晶胞少一個電晶體及少一條位元線,惟該5T單埠靜態隨機存取記憶體晶胞 在不變更PMOS電晶體P1和P2以及NMOS電晶體M1、M2和M3的通道寬長比的情況下存在寫入邏輯1相當困難之問題。茲考慮記憶晶胞左側節點A原本儲存邏輯0的情況,由於節點A之電荷僅單獨自位元線(BL)傳送,因此在將節點A中先前寫入的邏輯0蓋寫成邏輯1之寫入初始瞬間電壓(VAW)等於方程式(2):VAW=VDD×(RM1)/(RM1+RM3) (2)其中,VAW表示節點A之寫入初始瞬間電壓,RM1與RM3分別表示NMOS電晶體(M1)與NMOS電晶體(M3)之導通電阻,比較方程式(1)與方程式(2)可知,寫入初始瞬間電壓(VAW)小於NMOS電晶體(M2)之臨界電壓(VTM2),因而無法完成寫入邏輯1之操作。第3圖所示5T靜態隨機存取記憶體晶胞,於寫入操作時之HSPICE暫態分析模擬結果,如第4圖所示,其係使用TSMC 90奈米CMOS製程參數加以模擬,由該模擬結果可証實,具單一位元線之5T靜態隨機存取記憶體晶胞存在寫入邏輯1相當困難之問題。
接下來討論靜態隨機存取記憶體(SRAM)之單埠及雙埠架構,第1b圖之6T靜態隨機存取記憶體(SRAM)晶胞即是單埠靜態隨機存取記憶體(SRAM)晶胞之一例,其係使用兩條位元線BL及BLB做讀寫的動作,也就是讀與寫均是經由同樣的一對位元線來達成,是以在同一時間內只能進行讀或寫的動作,因此,當欲設計具有同時讀寫能力之7T雙埠靜態隨機存取記憶體時,便需要多加入兩顆存取電晶體以及另一對位元線(請參考第5圖所示電路,其中WBL及WBLB為寫入用位元線對、RBL及RBLB為讀取用位元線對、WWL為寫入用字元線、RWL為讀取用字元線),這使得記憶晶胞的面積大大地增加,如果我們能夠簡化記憶晶胞的架構,使得一條位 元線負責讀取的動作,而另一條位元線負責寫入的動作,則在設計7T雙埠靜態隨機存取記憶體時,記憶晶胞便不需要多加入兩顆電晶體及一對位元線,這樣記憶晶胞的面積便會減小許多,傳統的7T雙埠靜態隨機存取記憶體晶胞之所以不採用這種方法,是因為如前所述存在寫入邏輯1相當困難之問題。
迄今,有許多具單一位元線之7T雙埠靜態隨機存取記憶體晶胞之技術被提出,例如專利文獻1(103年6月11日第TWI441178號)所提出之「7T雙埠靜態隨機存取記憶體」、專利文獻2(103年6月11日第TWI441179號)所提出之「具放電路徑之雙埠SRAM」、專利文獻3(103年5月6日第US8717807 B2號)所提出之「Independently-controlled-gate SRAM」、專利文獻4(103年4月1日第TWI433152號)所提出之「7T雙埠SRAM」、專利文獻5(103年2月1日第TWI425509號)所提出之「具放電路徑之7T雙埠靜態隨機存取記憶體」、專利文獻6(103年1月11日第TWI423257號)所提出之「寫入操作時降低電源電壓之雙埠SRAM」、專利文獻7(103年1月11日第TWI423258號)所提出之「寫入操作時提高寫入用字元線電壓位準之7T雙埠靜態隨機存取記憶體」、專利文獻8(102年6月21日第TWI399748號)、專利文獻9(98年6月22日第US20090161410 A1號)所提出之「SEVEN TRANSISTOR SRAM CELL」、專利文獻10(97年6月10日第US7385840 B2號)所提出之「SRAM cell with independent static noise margin,trip voltage,and read current optimization」及專利文獻11(93年6月15日第US6751151 B2號)所提出之「Ultra high-speed DDP-SRAM cache」,該等專利雖可有效解決寫入邏輯1困難之問題,惟由於該等專利均未考慮到製程20奈米以下操作 電壓將降為1伏特以下時所造成讀取速度降低之問題,因此仍有改進空間。
有鑑於此,本發明之主要目的係提出一種7T雙埠靜態隨機存取記憶體,其能藉由控制電路與高電壓位準控制電路之雙重機制以有效提高讀取速度。
本發明之次要目的係提出一種7T雙埠靜態隨機存取記憶體,其能藉由二階段的讀取控制以於提高讀取速度的同時,亦能避免無謂的功率耗損。
本發明之再一目的係提出一種7T雙埠靜態隨機存取記憶體,其能藉由待機啟動電路以有效促使SRAM快速進入待機模式,並因而有效提高SRAM之待機效能。
本發明之又一目的係提出一種7T雙埠靜態隨機存取記憶體,其能藉由控制電路以有效降低待機模式之漏電流。
本發明提出一種7T雙埠靜態隨機存取記憶體,其主要包括一記憶體陣列(1)、複數個控制電路(2)、複數個預充電電路(3)、一待機啟動電路(4)以及複數個高電壓位準控制電路(5),該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞設置一個控制電路,且每一記憶體晶胞(1)係包括一第一反相器(由一第一PMOS電晶體P11與一第一NMOS電晶體M11所組成)、一第二反相器(由一第二PMOS電晶體P12與一第二NMOS電晶體M12所組成)、一存取電晶體(由第三NMOS電晶體M13所組成)、一第一讀取用電晶體(M14)以及一第二讀取用電晶體(M15)。每一控制單元(2)係連接至對應列記憶體晶 胞中之每一記憶體晶胞的該第一NMOS電晶體(M11)的源極以及該第二NMOS電晶體(M12)的源極,以便因應不同操作模式而控制該第一NMOS電晶體(M11)的源極電壓以及該第二NMOS電晶體(M12)的源極電壓,藉此於寫入模式時,可有效防止寫入邏輯1困難之問題,於讀取模式時,可於提高讀取速度的同時,亦避免無謂的功率耗損,於待機模式時,可有效降低漏電流,而於保持模式時則可維持原有的電氣特性。再者,藉由該待機啟動電路(4)的設計,以有效促使7T雙埠靜態隨機存取記憶體快速進入待機模式,並因而有效提高7T雙埠靜態隨機存取記憶體之待機效能。此外,藉由該複數個高電壓位準控制電路(5)的設計,以在於讀取邏輯0時藉由增加第二讀取用電晶體(M15)之導通程度,以進一步提高讀取速度。
BLB1 BLBm‧‧‧互補位元線
BLB‧‧‧互補位元線
MB1 MBk‧‧‧記憶體區塊
WL1 WLn‧‧‧字元線
BL1 BLm‧‧‧位元線
I1、I2、I3‧‧‧漏電流
1‧‧‧SRAM晶胞
2‧‧‧控制電路
3‧‧‧預充電電路
4‧‧‧待機啟動電路
P11‧‧‧第一PMOS電晶體
P12‧‧‧第二PMOS電晶體
M11‧‧‧第一NMOS電晶體
M12‧‧‧第二NMOS電晶體
M13‧‧‧第三NMOS電晶體
A‧‧‧儲存節點
B‧‧‧反相儲存節點
C‧‧‧節點
M14‧‧‧第一讀取用電晶體
M15‧‧‧第二讀取用電晶體
S‧‧‧待機模式控制信號
/S‧‧‧反相待機模式控制信號
VL1‧‧‧第一低電壓節點
VL2‧‧‧第二低電壓節點
M21‧‧‧第四NMOS電晶體
M22‧‧‧第五NMOS電晶體
M23‧‧‧第六NMOS電晶體
M24‧‧‧第七NMOS電晶體
M25‧‧‧第八NMOS電晶體
M26‧‧‧第九NMOS電晶體
M27‧‧‧第十NMOS電晶體
M28‧‧‧第十一NMOS電晶體
RC‧‧‧讀取控制信號
RGND‧‧‧加速讀取電壓
INV‧‧‧第三反相器
D1‧‧‧第一延遲電路
P31‧‧‧第三PMOS電晶體
P‧‧‧預充電信號
M41‧‧‧第十二NMOS電晶體
P41‧‧‧第四PMOS電晶體
WBL‧‧‧寫入用位元線
WWL‧‧‧寫入用字元線
RBL‧‧‧讀取用位元線
RWL‧‧‧讀取用字元線
D2‧‧‧第二延遲電路
5‧‧‧高電壓位準控制電路
VDD‧‧‧電源供應電壓
HVDD‧‧‧高電源供應電壓
P51‧‧‧第五PMOS電晶體
P52‧‧‧第六PMOS電晶體
I53‧‧‧第四反相器
VH‧‧‧高電壓節點
WC‧‧‧寫入控制信號
/WC‧‧‧反相寫入控制信號
第1a圖 係顯示習知之靜態隨機存取記憶體;第1b圖 係顯示習知6T靜態隨機存取記憶體晶胞之電路示意圖;第2圖 係顯示習知6T靜態隨機存取記憶體晶胞之寫入動作時序圖;第3圖 係顯示習知5T靜態隨機存取記憶體晶胞之電路示意圖;第4圖 係顯示習知5T靜態隨機存取記憶體晶胞之寫入動作時序圖;第5圖 係顯示習知8T7T雙埠靜態隨機存取記憶體晶胞之電路示意圖;第6圖 係顯示本發明較佳實施例所提出之電路示意圖;第7圖 係顯示第6圖之本發明較佳實施例於寫入邏輯1期間之簡化電路圖;第8圖 係顯示第6圖之本發明較佳實施例之寫入動作時序圖;第9圖 係顯示第6圖之本發明較佳實施例於讀取期間之簡化電路圖; 第10圖 係顯示第6圖之本發明較佳實施例於待機期間之簡化電路圖。
根據上述之主要目的,本發明提出一種7T雙埠靜態隨機存取記憶體,其主要包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一行記憶體晶胞均包括有複數個記憶體晶胞(1);複數個控制電路(2),每一列記憶晶胞設置一個控制電路(2);複數個預充電電路(3),每一行記憶晶胞設置一個預充電電路(3);一待機啟動電路(4),該待機啟動電路(4)係促使雙埠SRAM快速進入待機模式,以有效提高雙埠SRAM之待機效能:以及複數個高電壓位準控制電路(5),每一列記憶晶胞設置一個高電壓位準控制電路(5),以在於讀取邏輯0時進一步提高讀取速度。
為了便於說明起見,第6圖所示之7T雙埠靜態隨機存取記憶體僅以一個記憶體晶胞(1)、一條寫入用字元線(WWL)、一條寫入用位元線(WBL)、一條讀取用字元線(RWL)、一條讀取用位元線(RBL)、一控制電路(2)、一預充電電路(3)、一待機啟動電路(4)以及一高電壓位準控制電路(5)做為實施例來說明。該記憶體晶胞(1)係包括一第一反相器(由一第一PMOS電晶體P11與一第一NMOS電晶體M11所組成)、一第二反相器(由一第二PMOS電晶體P12與一第二NMOS電晶體M12所組成)、一第三NMOS電晶體(M13)、一第一讀取用電晶體(M14)以及一第二讀取用電晶體(M15),其中,該第一反相器及該第二反相器係呈交互耦合連接,亦即該第一反相器之輸出(即節點A)係連接該第二反相器之輸入,而該第二反相器之輸出(即節點B)則連接該第一反相器之輸入,並且 該第一反相器之輸出(節點A)係用於儲存SRAM晶胞之資料,而該第二反相器之輸出(節點B)則用於儲存SRAM晶胞之反相資料。
該記憶體晶胞(1)之該第一反相器(由該第一PMOS電晶體P11與該第一NMOS電晶體M11所組成)係連接在一電源供應電壓(VDD)與一第一低電壓節點(VL1)之間,該第二反相器(由該第二PMOS電晶體P12與該第二NMOS電晶體M12所組成)係連接在一高電壓節點(VH)與一第二低電壓節點(VL2)之間,該第一讀取用電晶體(M14)之源極、閘極與汲極係分別連接至該第二讀取用電晶體(M15)之汲極、該讀取用字元線(RWL)與該讀取用位元線(RBL),而該第二讀取用電晶體(M15)之源極、閘極與汲極則分別連接至該第二低電壓節點(VL2)、該第二反相器之輸出(節點B)與該第一讀取用電晶體(M14)之源極。
請再參考第6圖,該控制電路(2)係由一第四NMOS電晶體(M21)、一第五NMOS電晶體(M22)、一第六NMOS電晶體(M23)、一第七NMOS電晶體(M24)、一第八NMOS電晶體(M25)、一第九NMOS電晶體(M26)、一第十NMOS電晶體(M27)、一第十一NMOS電晶體(M28)、一讀取控制信號(RC)、一第三反相器(INV)、一第一延遲電路(D1)、一加速讀取電壓(RGND)、一寫入控制信號(WC)、一反相寫入控制信號(/WC)、一待機模式控制信號(S)以及一反相待機模式控制信號(/S)所組成。該第四NMOS電晶體(M21)之源極、閘極與汲極係分別連接至接地電壓、該反相待機模式控制信號(/S)與該第二低電壓節點(VL2);該第五NMOS電晶體(M22)之源極、閘極與汲極係分別連接至該第一低電壓節點(VL1)、該待機模式控制信號(S)與該第二低電壓 節點(VL2);該第六NMOS電晶體(M23)之源極係連接至接地電壓,而閘極與汲極連接在一起並連接至該第一低電壓節點(VL1);該第七NMOS電晶體(M24)之源極、閘極與汲極係分別連接至該第八NMOS電晶體(M25)之汲極、該讀取控制信號(RC)與該第二低電壓節點(VL2);該第八NMOS電晶體(M25)之源極、閘極與汲極係分別連接至該加速讀取電壓(RGND)、該第一延遲電路(D1)之輸出與該第七NMOS電晶體(M24)之源極;該第一延遲電路(D1)係連接在該第三反相器(INV)之輸出與該第八NMOS電晶體(M25)之該閘極之間;該第三反相器(INV)之輸入係供接收該讀取控制信號(RC),而輸出則連接至該第一延遲電路(D1)之輸入;該第九NMOS電晶體(M26)之源極、閘極與汲極係分別連接至接地電壓、該第十NMOS電晶體(M27)之汲極與該第一低電壓節點(VL1);該第十NMOS電晶體(M27)之源極、閘極與汲極係分別連接至該寫入控制信號(WC)、該待機模式控制信號(S)與該第九NMOS電晶體(M26)之閘極;而該第十一NMOS電晶體(M28)之源極、閘極與汲極則分別連接至該反相寫入控制信號(/WC)、該反相待機模式控制信號(/S)與該第九NMOS電晶體(M26)之閘極。在此值得注意的是,該反相待機模式控制信號(/S)係由該待機模式控制信號(S)經一反相器而獲得,且該反相寫入控制信號(/WC)係由該寫入控制信號(WC)經另一反相器而獲得。
在此值得注意的是,該第十一NMOS電晶體(M28)之汲極、該第十NMOS電晶體(M27)之汲極及該第九NMOS電晶體(M26)之閘極係連接在一起並形成一節點(C),當該待機模式控制信號(S)為邏輯低位準時,該節點(C)之電壓位準係為該反相寫入控制信號(/WC)之邏輯位 準,而當該待機模式控制信號(S)為邏輯高位準時,該節點(C)之電壓位準係為該寫入控制信號(WC)之邏輯位準,藉此可有效地防止待機模式下因非預期因素而發生的誤寫入;再者,該節點(C)之邏輯高位準係為該電源供應電壓(VDD)扣減該第十一NMOS電晶體(M28)之一臨界電壓(VTM28)的電壓位準,因此當該7T雙埠靜態隨機存取記憶體於非寫入模式(此時對應之該反相寫入控制信號(/WC)為邏輯高位準)時,該節點(C)係為該電源供應電壓(VDD)扣減該第十一NMOS電晶體(M28)之該臨界電壓(VTM28)的電壓位準,而非該電源供應電壓(VDD)之電壓位準,故可具有較低之功率消耗;且於後續進入寫入模式(此時對應之該反相寫入控制信號(/WC)為邏輯低位準)時,由於可快速地將儲存於該節點(C)之電荷經由該第十一NMOS電晶體(M28)放電至足以關閉以該節點(C)作為閘極之該第九NMOS電晶體(M26),故可較快速地進入該寫入模式。
該控制電路(2)係設計成可因應不同操作模式而控制該第一低電壓節點(VL1)與該第二低電壓節點(VL2)之電壓位準,於寫入模式時,將選定晶胞中較接近該寫入用位元線(WBL)之驅動電晶體(即該第一NMOS電晶體M11)的源極電壓(即該第一低電壓節點VL1)設定成較接地電壓為高之一預定電壓(即該第六NMOS電晶體(M23)之閘源極電壓VGS(M23))且將選定晶胞中另一驅動電晶體(即該第二NMOS電晶體M12)的源極電壓(即該第二低電壓節點VL2)設定成接地電壓,以便防止寫入邏輯1困難之問題。
於讀取模式之第一階段時,將選定晶胞中較接近讀取用位元線(RBL)之驅動電晶體(即該第二NMOS電晶體M12)的源極電壓(即該第 二低電壓節點VL2)設定成呈較接地電壓為低之該加速讀取電壓(RGND),該較接地電壓為低之該加速讀取電壓(RGND)可有效提高讀取速度,而於讀取模式之第二階段時,將選定晶胞中較接近讀取用位元線(RBL)之驅動電晶體(即該第二NMOS電晶體M12)的源極電壓設定回接地電壓,以便減少無謂的功率消耗,其中該讀取模式之該第二階段與該第一階段相隔之時間,係等於該讀取控制信號(RC)由邏輯低位準轉變為邏輯高位準起算,並至該第八NMOS電晶體(M25)之閘極電壓足以關閉該第八NMOS電晶體(M25)為止之時間,其值可藉由該第三反相器(INV)之下降延遲時間與該第一延遲電路(D1)所提供之延遲時間來調整。
於待機模式時,將所有記憶晶胞中之驅動電晶體的源極電壓設定成較接地電壓為高之該預定電壓,以便降低漏電流;而於保持模式時則將記憶晶胞中之驅動電晶體的源極電壓設定成接地電壓,以便維持原來之保持特性,其詳細工作電壓位準如上述表1所示。
表1中之該寫入控制信號(WC)係為一寫入致能(Write Enable,簡稱WE)信號與對應之寫入用字元線(WWL)信號的反及閘(NAND gate)運算結果,此時僅於該寫入致能(WE)信號與該對應之寫入用字元線(WWL)信號均為邏輯高位準時,該寫入控制信號(WC)方為邏輯低高位準;該讀取控制信號(RC)為一讀取致能(Read Enable,簡稱RE)信號與對應之讀取用字元線(RWL)信號的及閘運算結果。在此值得注意的是,對於非選定字元線及非選定位元線係設定為浮接(floating)狀態,而對於非讀取模式期間之該讀取控制信號(RC)係設定為該加速讀取電壓(RGND)之位準,以防止該第七NMOS電晶體(M24)之漏電流。
請參考第6圖,該預充電電路(3)係由一第三PMOS電晶體(P31)以及一預充電信號(P)所組成,該第三PMOS電晶體(P31)之源極、閘極與汲極係分別連接至該電源供應電壓(VDD)、該預充電信號(P)與相對應之讀取用位元線(RBL),以便於預充電期間,藉由邏輯低位準之該預充電信號(P),以將相對應之讀取用位元線(RBL)預充電至該電源供應電壓(VDD)之位準。
請再參考第6圖,該待機啟動電路(4)係由一第四PMOS電晶體(P41)、一第十二NMOS電晶體(M41)、一第二延遲電路(D2)以及該反相待機模式控制信號(/S)所組成。該第四PMOS電晶體(P41)之源極、閘極與汲極係分別連接至該電源供應電壓(VDD)、該反相待機模式控制信號(/S)與該第十二NMOS電晶體(M41)之汲極;該第十二NMOS電晶體(M41)之源極、閘極與汲極係分別連接至該第一低電壓節點(VL1)、該第二延遲電路(D2)之輸出與該第四PMOS電晶體(P41)之汲極;該第 二延遲電路(D2)之輸入連接至該反相待機模式控制信號(/S),而該第二延遲電路(D2)之輸出則連接至該第十二NMOS電晶體(M41)之閘極。
請再參考第6圖,該高電壓位準控制電路(5)係由一第五PMOS電晶體(P51)、一第六PMOS電晶體(P52)以及一第四反相器(I53)所組成,其中該第五PMOS電晶體(P51)之源極、閘極與汲極係分別連接至該電源供應電壓(VDD)、該讀取控制信號(RC)與該高電壓節點(VH),該第六PMOS電晶體(P52)之源極、閘極與汲極係分別連接至一高電源供應電壓(HVDD)、該第四反相器(I63)之輸出與該高電壓節點(VH),而該第四反相器(I63)之輸入係供接收該讀取控制信號(RC),而輸出則連接至該第六PMOS電晶體(P52)之汲極。在此值得注意的是,該第一反相器係連接在該電源供應電壓(VDD)與該第一低電壓節點(VL1)之間,而該第二反相器則連接在該高電壓節點(VH)與該第二低電壓節點(VL2)之間。
茲說明第6圖之本發明較佳實施例的工作原理如下:
(I)寫入模式(write mode)
於寫入操作開始前,該待機模式控制信號(S)為邏輯低位準,使得該第十一NMOS電晶體(M28)導通(ON),並使得該第十NMOS電晶體(M27)截止(OFF),由於此時該反相寫入控制信號(/WC)為邏輯高位準,於是該第十一NMOS電晶體(M28)之汲極呈邏輯高位準,該邏輯高位準之該第十一NMOS電晶體(M28)之汲極會導通該第九NMOS電晶體(M26),並使得該第一低電壓節點(VL1)呈接地電壓。
而於寫入操作期間內,該寫入控制信號(WC)為邏輯高位準,惟此時該反相寫入控制信號(/WC)為邏輯低位準,使得該第十一NMOS電晶體(M28)之汲極呈邏輯低位準,該邏輯低位準之該第十一NMOS電晶體(M28)之汲極會使得該第九NMOS電晶體(M26)截止,並使得該低電壓節點(VL1)等於該第六NMOS電晶體(M23)之閘源極電壓VGS(M26),藉此得以有效防止寫入邏輯1困難之問題。第7圖所示為第6圖之本發明較佳實施例於寫入期間之簡化電路圖。
接下來依4種寫入狀態來說明第7圖之本發明較佳實施例如何完成寫入動作。
(一)節點A原本儲存邏輯0,而現在欲寫入邏輯0:
在寫入動作發生前(該寫入用字元線WWL為接地電壓),該第一NMOS電晶體(M11)為導通(ON)。因為該第一NMOS電晶體(M11)為ON,所以當寫入動作開始時,該寫入用字元線(WWL)由Low(接地電壓)轉High(電源供應電壓VDD)。當該寫入用字元線(WWL)的電壓大於該第三NMOS電晶體(M13)(即存取電晶體)的臨界電壓時,該第三NMOS電晶體(M13)由截止(OFF)轉變為導通(ON),此時因為寫入用位元線(WBL)是接地電壓,所以會將該節點A放電,而完成邏輯0的寫入動作,直到寫入週期結束。
(二)節點A原本儲存邏輯0,而現在欲寫入邏輯1:
在寫入動作發生前(該寫入用字元線WWL為接地電壓),該第一NMOS電晶體(M11)為導通(ON)。在此值得注意的是,因為該第一NMOS電 晶體(M11)為ON,所以當寫入動作開始時,該寫入用字元線(WWL)由Low(接地電壓)轉High(該電源供應電壓VDD),該節點A的電壓會由於寄生電容耦合效應而跟隨該寫入用字元線(WWL)的電壓呈現些微上升。
當該寫入用字元線(WWL)的電壓大於該第三NMOS電晶體(M13)的臨界電壓時,該第三NMOS電晶體(M13)由截止(OFF)轉變為導通(ON),此時因為該寫入用位元線(WBL)是High(該電源供應電壓VDD),並且因為該第一NMOS電晶體(M11)仍為ON且該節點B仍處於電壓位準為接近於該電源供應電壓(VDD)之電壓位準的初始狀態,所以該第一PMOS電晶體(P11)仍為截止(OFF),而該節點A之寫入初始瞬間電壓(VAW)滿足方程式(3):VAW=VDD×(RM11+RM23)/(RM13+RM11+RM23)>VTM12 (3)其中,VAW表示節點A之寫入初始瞬間電壓,RM13表示該第三NMOS電晶體(M13)之導通電阻,RM11表示該第一NMOS電晶體(M11)之導通電阻,RM23表示該第六NMOS電晶體(M23)之導通電阻,而VDD與VTM12分別表示該電源供應電壓與該第二NMOS電晶體(M12)之臨界電壓,此時因為第三NMOS電晶體(M13)仍工作於飽和區(saturation region)且該第一NMOS電晶體(M11)仍工作於線性區(triode region),雖然該第三NMOS電晶體(M13)之導通等效電阻(RM13)會遠大於該第一NMOS電晶體(M11)之導通等效電阻(RM11),但由於該第六NMOS電晶體(M23)係呈二極體連接,因此可於該第一低電壓節點(VL1)處提供一等於該第六NMOS電晶體(M23)之閘-源極電壓VGS(M23)之電壓位準,結果節點A所呈現的該寫入初 始瞬間電壓(VAW)會比第4圖之習知5T靜態隨機存取記憶體晶胞之該節點A之電壓位準還要高許多。該還要高許多之分壓電壓位準係足以使該第二NMOS電晶體(M12)導通,於是使得節點B放電至一較低電壓位準,該節點B之較低電壓位準會使得該第一NMOS電晶體(M11)之導通等效電阻(RM11)呈現較高的電阻值,該第一NMOS電晶體(M11)之該較高的電阻值會於該節點A獲得較高電壓位準,該節點A之較高電壓位準又會經由該第二反相器(由第二PMOS電晶體P12與第二NMOS電晶體M12所組成),而使得該節點B呈現更低電壓位準,該節點B之更低電壓位準又會經由該第一反相器(由第一PMOS電晶體P11與第一NMOS電晶體M11所組成),而使得該節點A獲得更高電壓位準,依此循環,即可將該節點A充電至該電源供應電壓(VDD),而完成邏輯1的寫入動作。
在此值得注意的是,該第一低電壓節點VL1於節點A原本儲存邏輯0,而在寫入邏輯1之期間,係具有等於該第六NMOS電晶體(M23)之閘源極電壓VGS(M23)的電壓位準,而於寫入邏輯1後,又會因經由該第九NMOS電晶體(M26)放電而具有接地電壓之位準。
(三)節點A原本儲存邏輯1,而現在欲寫入邏輯1:
在寫入動作發生前(該寫入用字元線WWL為接地電壓),該第一PMOS電晶體(P11)為導通(ON)。當該寫入用字元線(WWL)由Low(接地電壓)轉High(該電源供應電壓VDD),且該寫入用字元線(WWL)的電壓大於該第三NMOS電晶體(M13)的臨界電壓時,該第三NMOS電晶體(M13)由截止(OFF)轉變為導通(ON);此時因為該寫入用位元線(WBL) 是High(該電源供應電壓VDD),並且因為該第一PMOS電晶體(P11)仍為ON,所以該節點A的電壓會維持於該電源供應電壓(VDD)之電壓位準,直到寫入週期結束。
(四)節點A原本儲存邏輯1,而現在欲寫入邏輯0:
在寫入動作發生前(該寫入用字元線WWL為接地電壓),該第一PMOS電晶體(P11)為導通(ON)。當該寫入用字元線(WWL)由Low(接地電壓)轉High(該電源供應電壓VDD),且該寫入用字元線(WWL)的電壓大於該第三NMOS電晶體(M13)的臨界電壓時,該第三NMOS電晶體(M13)由截止(OFF)轉變為導通(ON),此時因為該寫入用位元線(WBL)是Low(接地電壓),所以會將該節點A以及該第一低電壓節點(VL1)放電而完成邏輯0的寫入動作,直到寫入週期結束。
第7圖所示之本發明較佳實施例,於寫入操作時之HSPICE暫態分析模擬結果,如第8圖所示,其係使用TSMC 90奈米CMOS製程參數加以模擬,由該模擬結果可証實,本發明所提出之7T雙埠靜態隨機存取記憶體,能藉由寫入期間提高該第一低電壓節點(VL1)之電壓位準,以有效避免習知具單一寫入位元線之7T雙埠靜態隨機存取記憶體晶胞存在寫入邏輯1相當困難之問題。
(II)讀取模式(read mode)
於讀取操作開始前,該讀取控制信號(RC)及該寫入控制信號(WC)均為邏輯低位準,而該反相待機模式控制信號(/S)為邏輯高位準,使得該第 十一NMOS電晶體(M28)導通,並使得該第十NMOS電晶體(M27)截止,於是該第十一NMOS電晶體(M28)之汲極呈邏輯高位準,邏輯高位準之該第十一NMOS電晶體(M28)之汲極會導通第九NMOS電晶體(M26),並使得該第一低電壓節點(VL1)呈接地電壓。另一方面,由於該讀取控制信號(RC)為邏輯低位準,使得該第七NMOS電晶體(M24)截止(OFF),並使得該第八NMOS電晶體(M25)導通(ON)。
在此值得注意的是,於讀取操作開始前之預充電期間,該預充電信號(P)係為邏輯低位準,藉此以將相對應之讀取用位元線(RBL)預充電至該電源供應電壓(VDD)之位準,惟由於例如20奈米以下製程技術之操作電壓將降為1伏特以下時將造成讀取速度降低而無法滿足規範之問題,因此,本發明提出二階段的讀取控制以於提高讀取速度並滿足規範的同時,亦避免無謂的功率耗損。
第6圖所示之本發明較佳實施例係藉由二階段的讀取控制以於提高讀取速度的同時,亦避免無謂的功率耗損,於讀取操作之第一階段,該讀取控制信號(RC)為邏輯高位準,使得該第七NMOS電晶體(M24)導通,由於此時該第八NMOS電晶體(M25)仍導通,於是該第二低電壓節點(VL2)大約呈較接地電壓為低之該加速讀取電壓(RGND),該較接地電壓為低之該加速讀取電壓(RGND)可有效提高讀取速度。
而於讀取操作之第二階段,雖然該讀取控制信號(RC)仍為邏輯高位準,使得該第七NMOS電晶體(M24)仍為導通,惟由於此時該第八NMOS電晶體(M25)截止,於是該第二低電壓節點(VL2)會經由導通的該第四NMOS電晶體(M21)而呈接地電壓(由於讀取操作期間該反相待機模式 控制信號(/S)為邏輯高位準),藉此可有效減少無謂的功率消耗。在此值得注意的是,該讀取操作之該第二階段與該第一階段相隔之時間,係等於該讀取控制信號(RC)由邏輯低位準轉變為邏輯高位準起算,並至該第八NMOS電晶體(M25)之閘極電壓足以關閉該第八NMOS電晶體(M25)為止之時間,其值可藉由該第三反相器(INV)之下降延遲時間與該第一延遲電路(D1)所提供之延遲時間來調整。再者,無論於讀取操作之第一階段抑是第二階段,該第四NMOS電晶體(M21)均呈導通狀態(由於讀取操作期間該反相待機模式控制信號(/S)為邏輯高位準)。第9圖所示為第6圖之本發明較佳實施例於讀取期間之簡化電路圖。
接下來依2種讀取狀態來說明第9圖之本發明較佳實施例如何設定該加速讀取電壓(RGND)與如何提高讀取速度。
(一)讀取邏輯1(節點A儲存邏輯1):
在讀取動作發生前,該第一NMOS電晶體(M11)為截止(OFF)且該第二NMOS電晶體(M12)為導通(ON),該節點A與該節點B分別為該電源供應電壓(VDD)與接地電壓,而該讀取用位元線(RBL)則因該預充電電路(3)而等於該電源供應電壓(VDD)。於讀取期間,由於節點B為接地電壓,因此該第二讀取用電晶體(M15)截止(OFF),藉此可有效保持該讀取用位元線(RBL)為該電源供應電壓(VDD)直到讀取週期結束而順利完成讀取邏輯1之操作。在此值得注意的是,於讀取操作之該第一階段,該第二低電壓節點(VL2)之電壓可由方程式(4)表示VL2之電壓=RGND×RM21/(RM21+RM24+RM25) (4)其中,RGND表示該加速讀取電壓,RM21表示該第四NMOS電晶體(M21) 之導通電阻,RM24表示該第七NMOS電晶體(M24)之導通電阻,RM25表示該第八NMOS電晶體(M25)之導通電阻,而於該讀取操作之該第二階段,該第二低電壓節點(VL2)之電壓可由方程式(5)表示VL2之電壓=接地電壓 (5)藉此,可有效地減少無謂的功率消耗。再者,為了有效降低讀取時之半選定晶胞干擾與有效降低漏電流,必須將較接地電壓為低之該加速讀取電壓(RGND)設定為使該第二低電壓節點(VL2)之電壓位準小於該第二NMOS電晶體(M12)之臨界電壓(VTM12),同時可更嚴謹地將較接地電壓為低之該加速讀取電壓(RGND)設定為低於該第二NMOS電晶體(M12)之臨界電壓(VTN12),亦即|RGND|<VTM12 (6)其中,|RGND|與VTM12分別表示該加速讀取電壓之絕對值與該第二NMOS電晶體(M12)之臨界電壓。
(二)讀取邏輯0(節點A儲存邏輯0):
在讀取動作發生前,該第一NMOS電晶體(M11)為導通(ON)且該第二NMOS電晶體(M12)為截止(OFF),該節點A與該節點B分別為接地電壓與該電源供應電壓(VDD),而該讀取用位元線(RBL)則因該預充電電路(3)而等於該電源供應電壓(VDD)。於讀取期間,由於節點B為該高電源供應電壓(HVDD),且該第二低電壓節點(VL2)大約呈較接地電壓為低之該加速讀取電壓(RGND),由於該高電源供應電壓(HVDD)係設定為高於該電源供應電壓(VDD),因此,可藉由增加該第二讀取用電晶體(M15)之導通程度,以提高讀取速度,同時配合較接地電壓為低之該加速 讀取電壓(RGND)以進一步提高讀取速度。在此值得注意的是,該高電源供應電壓(HVDD)係設定為高於該電源供應電壓(VDD)但低於該電源供應電壓(VDD)與該第二PMOS電晶體(P12)臨界電壓之絕對值|VTP12|的總和,亦即VDD<HVDD<VDD+|VTP12| (7)其中,|VTP12|表示該第二PMOS電晶體(P12)臨界電壓之絕對值。
(III)待機模式(standby mode)
首先,說明第6圖之待機啟動電路(4)如何促使雙埠SRAM快速進入待機模式,以有效提高SRAM之待機效能:首先,於進入待機模式之前,該反相待機模式控制信號(/S)為邏輯High,該邏輯High之反相待機模式控制信號(/S)使得該第四PMOS電晶體(P41)截止(OFF),並使得該第十二NMOS電晶體(M41)導通(ON);接著於進入待機模式後,該反相待機模式控制信號(/S)為邏輯Low,該邏輯Low之反相待機模式控制信號(/S)使得該第四PMOS電晶體(P41)導通(ON),惟於待機模式之初始期間內(該初始期間係等於該反相待機模式控制信號(/S)由邏輯High轉變為邏輯Low起算,至該第十二NMOS電晶體(M41)之閘極電壓足以關閉該第十二NMOS電晶體(M41)為止之時間,其可藉由該第二延遲電路(D2)所提供之一延遲時間來調整),該第十二NMOS電晶體(M41)仍導通(ON),於是可對該第一低電壓節點(VL1)快速充電到達該第六NMOS電晶體(M23)之臨界電壓(VTM23)的電壓位準,亦即雙埠SRAM可快速進入待機模式。在此值得注意的是,於待機模式之初始期間後,該第十二NMOS電晶體(M41)關閉並 停止供應電流。
請參考第6圖,於待機模式時,該待機模式控制信號(S)為邏輯高位準,而該反相待機模式控制信號(/S)為邏輯低位準,該邏輯低位準之該反相待機模式控制信號(/S)可使得該控制電路(2)中之該第四NMOS電晶體(M21)截止(OFF),而該邏輯高位準之該待機模式控制信號(S)則使得該第五NMOS電晶體(M22)導通(ON),此時該第五NMOS電晶體(M22)係作為等化器(equalizer)使用,因此可藉由呈導通狀態之該第五NMOS電晶體(M22),以使得該第一低電壓節點(VL1)之電壓位準相等於該第二低電壓節點(VL2)之電壓位準,且該等電壓位準均會等於該第六NMOS電晶體(M23)之臨界電壓(VTM23)的電壓位準。第10圖所示為第6圖之本發明較佳實施例於待機期間之簡化電路圖。
接下來說明本發明於待機模式(standby mode)時如何減少漏電流,請參考第10圖,第10圖描述有本發明實施例處於待機模式時所產生之各漏電流(subthreshold leakage current)I1、I2、I3、I4,其中假設SRAM晶胞中之該第一反相器之輸出(即節點A)為邏輯Low(在此值得注意的是,由於待機模式時該第一低電壓節點(VL1)與該第二低電壓節點(VL2)之電壓位準均維持在該第六NMOS電晶體(M23)之臨界電壓(VTM23)的電壓位準,因此節點A為邏輯Low之電壓位準亦維持在該VTM23的電壓位準),而該第二反相器之輸出(即節點B)為邏輯High(電源供應電壓VDD)。請參考第5圖之傳統8T雙埠SRAM與第10圖之本發明實施例,來說明本發明所提出之7T雙埠靜態隨機存取記憶體與第5圖之傳統8T雙埠SRAM於漏電流方面之比較,首先關於流經該第三NMOS電晶體(M13)之漏電流I1,由於 本發明於待機模式時節點A之電壓位準係維持在該VTM23的電壓位準,且假設該寫入用字元線(WWL)於待機模式時係設定成接地電壓,而該寫入用位元線(WBL)於待機模式時則設定為該電源供應電壓(VDD),因此本發明之第三NMOS電晶體(M13)的閘源極電壓(VGS)為負值,反觀於待機模式時第5圖之傳統8T雙埠SRAM之NMOS電晶體(M3)的閘源極電壓(VGS)等於0,根據閘極引發汲極洩漏(Gate Induced Drain Leakage,簡稱GIDL)效應或2005年3月8日第US6865119號專利案第3(A)及3(B)圖之結果可知,對於NMOS電晶體而言,閘源極電壓為-0.1伏特時之次臨界電流約為閘源極電壓為0伏特時之次臨界電流的1%,因此導因於GIDL效應所引發之流經本發明之該第三NMOS電晶體(M13)之漏電流I1遠小於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M3)者;再者,本發明該第三NMOS電晶體(M13)之汲源極電壓(VDS)為該電源供應電壓(VDD)扣減該VTM23的電壓位準,反觀於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M3)之汲源極電壓(VDS)係等於該電源供應電壓(VDD),根據汲極引發能障下跌(Drain-Induced Barrier Lowering,簡稱DIBL)效應,由於DIBL效應所引發之流經本發明之該第三NMOS電晶體(M13)之漏電流I1亦小於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M3)者;結果,流經本發明之該第三NMOS電晶體(M13)之漏電流I1遠小於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M3)者。
接著關於流經該第一PMOS電晶體(P11)之漏電流I2,由於待機模式時該第一PMOS電晶體(P11)之源極係為該電源供應電壓(VDD),而該第一PMOS電晶體(P11)之汲極係維持在該VTM23的電壓位準,因此本 發明之該第一PMOS電晶體(P11)之源汲極電壓(VSD)為該電源供應電壓(VDD)扣減該VTM23的電壓位準,反觀於第5圖之傳統8T雙埠SRAM之PMOS電晶體(P1)之源汲極電壓(VSD)係等於該電源供應電壓(VDD),根據DIBL效應,因此流經本發明之該第一PMOS電晶體(P11)之漏電流I2會小於第1b圖先前技藝之PMOS電晶體(P1)者。
然後,關於流經該第二NMOS電晶體(M12)之漏電流I3,由於待機模式時該第二低電壓節點(VL2)之電壓位準係維持在該VTM23的電壓位準,節點A之電壓位準亦維持在該VTM23的電壓位準,而節點B之電壓位準係等於該電源供應電壓(VDD)且該第二NMOS電晶體(M12)之基底為接地電壓,因此本發明之該第二NMOS電晶體(M12)的基源極電壓(VBS)為負值,且該第二NMOS電晶體(M12)之汲源極電壓(VDS)為該電源供應電壓(VDD)扣減該VTM23的電壓位準,反觀於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M2)的基源極電壓(VBS)等於0,且NMOS電晶體(M2)之汲源極電壓(VDS)等於該電源供應電壓(VDD),根據本體效應(body effect)及DIBL效應可知,流經本發明之該第二NMOS電晶體(M12)之漏電流I3遠小於第5圖之傳統8T雙埠SRAM之NMOS電晶體(M2)者。
最後,關於流經該第一讀取用電晶體(M14)之漏電流I4,由於本發明與第5圖之傳統8T雙埠SRAM之讀取方式不同,且本發明待機模式下之讀取用位元線(RBL)可設定成接地電壓,而第5圖之傳統8T雙埠SRAM為了防止節點B之電壓位準下降,待機模式下之讀取用位元線對(RBL、RBLB)係設定成電源供應電壓,因此無從比較流經該第一讀取用電晶體(M14)之漏電流I4。綜合以上分析可知,本發明所提出之7T雙埠靜 態隨機存取記憶體與第5圖之傳統8T雙埠SRAM相較具有較低之漏電流。
(IV)保持模式(hold mode)
保持模式時,由於該第一低電壓節點(VL1)與該第二低電壓節點(VL2)均設定成接地電壓,其工作原理相同於傳統具單一位元線之雙埠SRAM晶胞,於此不再累述。
【發明功效】
本發明所提出之7T雙埠靜態隨機存取記憶體,具有如下功效:
(1)高讀取速度並避免無謂的功率消耗:本發明所提出之7T雙埠靜態隨機存取記憶體係採用二階段讀取操作,於讀取邏輯0之第一階段藉由將該第二低電壓節點(VL2)設定成較接地電壓為低之該加速讀取電壓(RGND),並將該節點B設定為高於該電源供應電壓(VDD)之該高電源供應電壓(HVDD),因此可藉此雙重機制以有效提高讀取速度,而於讀取邏輯0之第二階段則藉由將該第二低電壓節點(VL2)設定回接地電壓,以便減少無謂的功率消耗;
(2)快速進入待機模式:由於本發明所提出之7T雙埠靜態隨機存取記憶體設置有待機啟動電路(4)以促使SRAM快速進入待機模式,並藉此以謀求提高7T雙埠SRAM之待機效能;
(3)避免寫入邏輯1困難之問題:本發明所提出之7T雙埠靜態隨機存取記憶體於寫入操作時,可藉由提高該第一低電壓節點(VL1)之電壓位準以有效避免習知具單一位元線之雙埠SRAM存在寫入邏輯1相當困難之問題;
(4)低待機電流:由於本發明所提出之7T雙埠靜態隨機存取記憶體於待機模式時,可藉由呈導通狀態之該第五NMOS電晶體(M22),以使得該第一低電壓節點(VL1)之電壓位準相等於該第二低電壓節點(VL2) 之電壓位準,並使得該等電壓位準均等於該第六NMOS電晶體(M23)之臨界電壓的位準,因此本發明所提出之7T雙埠靜態隨機存取記憶體亦具備低待機電流之功效;
(5)有效降低半選定晶胞干擾:本發明所提出之7T雙埠靜態隨機存取記憶體由於使用分離的讀/寫路徑,且該讀取路徑係設計成將該第一和第二讀取用電晶體(M14和M15)串聯連接在該讀取用位元線(RBL)與該第二低電壓節點(VL2)之間,並將該反相儲存節點(B)連接至該第二讀取用電晶體(M15)的閘極,因此可有效降低半選定晶胞干擾(half-selected cell disturbance),其中半選定晶胞係指被該讀取用字元線(RWL)選定但未被該讀取用位元線(RBL)選定之晶胞。
(6)低電晶體數:對於具有1024列1024行之SRAM陣列而言,傳統第5圖之8T雙埠SRAM陣列共需1024×1024×8=8,388,608顆電晶體,而本發明所提出之7T雙埠靜態隨機存取記憶體僅至少需1024×1024×7+1024×20+6=7,360,518顆電晶體,其減少12.3%之電晶體數。
雖然本發明特別揭露並描述了所選之較佳實施例,但舉凡熟悉本技術之人士可明瞭任何形式或是細節上可能的變化均未脫離本發明的精神與範圍。因此,所有相關技術範疇內之改變都包括在本發明之申請專利範圍內。

Claims (10)

  1. 一種7T雙埠靜態隨機存取記憶體,包括:一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一行記憶體晶胞均包含有複數個記憶體晶胞(1);複數個控制電路(2),每一列記憶體晶胞設置一個控制電路(2);複數個預充電電路(3),每一行記憶晶胞設置一個預充電電路(3);一待機啟動電路(4),該待機啟動電路(4)係促使該7T雙埠靜態隨機存取記憶體快速進入待機模式,以有效提高該7T雙埠靜態隨機存取記憶體之待機效能;以及複數個高電壓位準控制電路(5),每一列記憶晶胞設置一個高電壓位準控制電路(5),以在於讀取邏輯0時提高讀取速度;其中,每一記憶體晶胞(1)更包含:一第一反相器,係由一第一PMOS電晶體(P11)與一第一NMOS電晶體(M11)所組成,該第一反相器係連接在一電源供應電壓(V DD)與一第一低電壓節點(VL1)之間;一第二反相器,係由一第二PMOS電晶體(P12)與一第二NMOS電晶體(M12)所組成,該第二反相器係連接在一高電壓節點(VH)與一第二低電壓節點(VL2)之間;一儲存節點(A),係由該第一反相器之輸出端所形成;一反相儲存節點(B),係由該第二反相器之輸出端所形成;一第三NMOS電晶體(M13),係連接在該儲存節點(A)與一對應之寫入用位元線(WBL)之間,且閘極連接至一對應之寫入用字元線(WWL);一第一讀取用電晶體(M14),該第一讀取用電晶體(M14)之源極、閘極與汲極係分別連接至一第二讀取用電晶體(M15)之汲極、一讀取用字元線(RWL)與一讀取用位元線(RBL);以及該第二讀取用電晶體(M15),該第二讀取用電晶體(M15)之源極、閘極與汲極係分別連接至該第二低電壓節點(VL2)、該反相儲存節點(B)與該第一讀取用電晶體(M14)之源極; 其中,該第一反相器和該第二反相器係呈交互耦合連接,亦即該第一反相器之輸出端(即該儲存節點A)係連接至該第二反相器之輸入端,而該第二反相器之輸出端(即該反相儲存節點B)則連接至該第一反相器之輸入端;而每一控制電路(2)更包含:一第四NMOS電晶體(M21)、一第五NMOS電晶體(M22)、一第六NMOS電晶體(M23)、一第七NMOS電晶體(M24)、一第八NMOS電晶體(M25)、一第九NMOS電晶體(M26)、一第十NMOS電晶體(M27)、一第十一NMOS電晶體(M28)、一讀取控制信號(RC)、一第三反相器(INV)、一第一延遲電路(D1)、一加速讀取電壓(RGND)、一寫入控制信號(WC)、一反相寫入控制信號(/WC)、一待機模式控制信號(S)以及一反相待機模式控制信號(/S);其中,該第四NMOS電晶體(M21)之源極、閘極與汲極係分別連接至一接地電壓、該反相待機模式控制信號(/S)與該第二低電壓節點(VL2);該第五NMOS電晶體(M22)之源極、閘極與汲極係分別連接至該第一低電壓節點(VL1)、該待機模式控制信號(S)與該第二低電壓節點(VL2);該第六NMOS電晶體(M23)之源極係連接至該接地電壓,而閘極與汲極連接在一起並連接至該第一低電壓節點(VL1);該第七NMOS電晶體(M24)之源極、閘極與汲極係分別連接至該第八NMOS電晶體(M25)之汲極、該讀取控制信號(RC)與該第二低電壓節點(VL2);該第八NMOS電晶體(M25)之源極、閘極與汲極係分別連接至該加速讀取電壓(RGND)、該第一延遲電路(D1)之輸出與該第七NMOS電晶體(M24)之源極;該第一延遲電路(D1)係連接在該第三反相器(INV)之輸出與該第八NMOS電晶體(M25)之該閘極之間;該第三反相器(INV)之輸入係供接收該讀取控制信號(RC),而輸出則連接至該第一延遲電路(D1)之輸入;該第九NMOS電晶體(M26)之源極、閘極與汲極係分別連接至該接地 電壓、該第十NMOS電晶體(M27)之汲極與該第一低電壓節點(VL1);該第十NMOS電晶體(M27)之源極、閘極與汲極係分別連接至該寫入控制信號(WC)、該待機模式控制信號(S)與該第九NMOS電晶體(M26)之閘極;該第十一NMOS電晶體(M28)之源極、閘極與汲極係分別連接至該反相寫入控制信號(/WC)、該反相待機模式控制信號(/S)與該第九NMOS電晶體(M26)之閘極;在此值得注意的是,該第十NMOS電晶體(M27)之汲極、該第十一NMOS電晶體(M28)之汲極及該第九NMOS電晶體(M26)之閘極係連接在一起並形成一節點(C),當該待機模式控制信號(S)為邏輯低位準時,該節點(C)之電壓位準係為該反相寫入控制信號(/WC)之邏輯位準,而當該待機模式控制信號(S)為邏輯高位準時,該節點(C)之電壓位準係為該寫入控制信號(WC)之邏輯位準,藉此可有效地防止待機模式下因非預期因素而發生的誤寫入;再者,該節點(C)之邏輯高位準係為該電源供應電壓(V DD)扣減該第十一NMOS電晶體(M28)之一臨界電壓(V TM28)的電壓位準,因此當該7T雙埠靜態隨機存取記憶體於非寫入模式(此時對應之該反相寫入控制信號(/WC)為邏輯高位準)時,該節點(C)係為該電源供應電壓(V DD)扣減該第十一NMOS電晶體(M28)之該臨界電壓(V TM28)的電壓位準,而非該電源供應電壓(V DD)之電壓位準,故可具有較低之功率消耗;且於後續進入寫入模式(此時對應之該反相寫入控制信號(/WC)為邏輯低位準)時,由於可快速地將儲存於該節點(C)之電荷經由該第十一NMOS電晶體(M28)放電至足以關閉以該節點(C)作為閘極之該第九NMOS電晶體(M26),故可較快速地進入該寫入模式;其中,對於非讀取模式期間之該讀取控制信號(RC)係設定為該加速讀取電壓(RGND)之位準,以防止該第七NMOS電晶體(M24)於非讀取模式期間之漏電流;再者,該待機啟動電路(4)係設計成於進入待機模式之一初始期間內,對該第一低電壓節點(VL1)處之寄生電容快速充電至該第六NMOS電晶體(M23)之臨界電壓(V TM23)的電壓位準; 最後,每一高電壓位準控制電路(5)更包含:一第五PMOS電晶體(P51)、一第六PMOS電晶體(P52)以及一第四反相器(I53),其中該第五PMOS電晶體(P51)之源極、閘極與汲極係分別連接至該電源供應電壓(V DD)、該讀取控制信號(RC)與該高電壓節點(VH),該第六PMOS電晶體(P52)之源極、閘極與汲極係分別連接至一高電源供應電壓(HV DD)、該第四反相器(I63)之輸出與該高電壓節點(VH),而該第四反相器(I63)之輸入係供接收該讀取控制信號(RC),輸出則連接至該第六PMOS電晶體(P52)之汲極。
  2. 如申請專利範圍第1項所述之7T雙埠靜態隨機存取記憶體,其中,該每一記憶體晶胞(1)中之該第一NMOS電晶體(M11)與該第二NMOS電晶體(M12)具有相同之通道寬長比,且該第一PMOS電晶體(P11)與該第二PMOS電晶體(P12)亦具有相同之通道寬長比。
  3. 如申請專利範圍第2項所述之7T雙埠靜態隨機存取記憶體,該寫入控制信號(WC)為一寫入致能(Write Enable,簡稱WE)信號與該對應之寫入用字元線(WWL)信號的反及閘(NAND gate)運算結果,亦即僅於該寫入致能(WE)信號與該對應之寫入用字元線(WWL)信號均為邏輯高位準時,該寫入控制信號(/WC)方為邏輯高位準。
  4. 如申請專利範圍第3項所述之7T雙埠靜態隨機存取記憶體,該讀取控制信號(RC)為一讀取致能(Read Enable,簡稱RE)信號與該對應之讀取用字元線(RWL)信號的及閘(AND gate)運算結果,亦即僅於該讀取致能(RE)信號與該對應之讀取用字元線(RWL)信號均為邏輯高位準時,該讀取控制信號(RC)方為邏輯高位準。
  5. 如申請專利範圍第4項所述之7T雙埠靜態隨機存取記憶體,其中,每一預充電電路(3)係由一第三PMOS電晶體(P31)以及一預充電信號(P)所組成;其中,該第三PMOS電晶體(P31)之源極、閘極與汲極係分別連接至該電源供應電壓(V DD)、該預充電信號(P)與該對應之讀取用位元線(RBL),以便於一預充電期間,藉由邏輯低位準之該預充電信號(P),以將該對應之讀取用位元線(RBL)預充電至該電源供應電壓(V DD)之位準。
  6. 如申請專利範圍第5項所述之7T雙埠靜態隨機存取記憶體,其中,該待 機啟動電路(4)係由一第四PMOS電晶體(P41)、一第十二NMOS電晶體(M41)、一第二延遲電路(D2)以及該反相待機模式控制信號(/S)所組成;其中,該第四PMOS電晶體(P41)之源極、閘極與汲極係分別連接至該電源供應電壓(V DD)、該反相待機模式控制信號(/S)與該第十一NMOS電晶體(M41)之汲極;該第十二NMOS電晶體(M41)之源極、閘極與汲極係分別連接至該第一低電壓節點(VL1)、該第二延遲電路(D2)之輸出與該第四PMOS電晶體(P41)之該汲極;該第二延遲電路(D2)之輸入連接至該反相待機模式控制信號(/S),而該第二延遲電路(D2)之輸出則連接至該第十二NMOS電晶體(M41)之該閘極。
  7. 如申請專利範圍第6項所述之7T雙埠靜態隨機存取記憶體,其中,該待機啟動電路(4)進入待機模式之該初始期間係等於該反相待機模式控制信號(/S)由邏輯高位準轉變為邏輯低位準起算,至該第十二NMOS電晶體(M41)之閘極電壓足以關閉該第十二NMOS電晶體(M41)為止之時間,其可藉由該第二延遲電路(D2)所提供之一延遲時間來動態調整。
  8. 如申請專利範圍第7項所述之7T雙埠靜態隨機存取記憶體,其中,讀取操作係可再細分成二個階段,於該讀取操作之第一階段係藉由將該第二低電壓節點(VL2)設定成較該接地電壓為低之該加速讀取電壓(RGND)以有效提高讀取速度,而於該讀取操作之第二階段則藉由將該第二低電壓節點(VL2)設定回該接地電壓,以便減少無謂的功率消耗。
  9. 如申請專利範圍第8項所述之7T雙埠靜態隨機存取記憶體,其中,該讀取操作之該第二階段與該第一階段間隔之時間,係等於該讀取控制信號(RC)由邏輯低位準轉變為邏輯高位準起算,至該第八NMOS電晶體(M25)之閘極電壓足以關閉該第八NMOS電晶體(M25)為止之時間,其可藉由該第三反相器(INV)之一下降延遲時間與該第一延遲電路(D1)所提供之一延遲時間來動態調整。
  10. 如申請專利範圍第9項所述之7T雙埠靜態隨機存取記憶體,其中,該每一控制電路(2)中之該加速讀取電壓(RGND)係設定為低於該每一記 憶體晶胞(1)中之該第二NMOS電晶體(M12)之臨界電壓(V TM12),且該高電源供應電壓(HV DD)之位準係設定為高於該電源供應電壓(V DD)之位準且低於該電源供應電壓(V DD)與該第二PMOS電晶體(P12)臨界電壓(V TP12)之絕對值(|V TP12|)的總和。
TW105137516A 2016-11-16 2016-11-16 7t雙埠靜態隨機存取記憶體 TWI579847B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105137516A TWI579847B (zh) 2016-11-16 2016-11-16 7t雙埠靜態隨機存取記憶體

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105137516A TWI579847B (zh) 2016-11-16 2016-11-16 7t雙埠靜態隨機存取記憶體

Publications (2)

Publication Number Publication Date
TWI579847B TWI579847B (zh) 2017-04-21
TW201820334A true TW201820334A (zh) 2018-06-01

Family

ID=59241100

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105137516A TWI579847B (zh) 2016-11-16 2016-11-16 7t雙埠靜態隨機存取記憶體

Country Status (1)

Country Link
TW (1) TWI579847B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI673712B (zh) * 2018-07-18 2019-10-01 Hsiuping University Of Science And Technology 具高存取速度之7t雙埠靜態隨機存取記憶體

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI618091B (zh) * 2017-05-26 2018-03-11 修平學校財團法人修平科技大學 雙埠靜態隨機存取記憶體
TWI618083B (zh) * 2017-06-23 2018-03-11 修平學校財團法人修平科技大學 7t靜態隨機存取記憶體
US10964380B1 (en) * 2020-02-06 2021-03-30 Qualcomm Incorporated Integrated device comprising memory bitcells comprising shared preload line and shared activation line

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5986923A (en) * 1998-05-06 1999-11-16 Hewlett-Packard Company Method and apparatus for improving read/write stability of a single-port SRAM cell
US20040090820A1 (en) * 2002-11-08 2004-05-13 Saroj Pathak Low standby power SRAM
TWI260631B (en) * 2004-12-03 2006-08-21 Univ Nat Chiao Tung Random access memory array structure
US7606061B2 (en) * 2007-08-07 2009-10-20 Taiwan Semiconductor Manufacturing Co., Ltd. SRAM device with a power saving module controlled by word line signals
US8675397B2 (en) * 2010-06-25 2014-03-18 Taiwan Semiconductor Manufacturing Company, Ltd. Cell structure for dual-port SRAM
TWI490868B (zh) * 2012-12-27 2015-07-01 修平學校財團法人修平科技大學 5t靜態隨機存取記憶體

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI673712B (zh) * 2018-07-18 2019-10-01 Hsiuping University Of Science And Technology 具高存取速度之7t雙埠靜態隨機存取記憶體

Also Published As

Publication number Publication date
TWI579847B (zh) 2017-04-21

Similar Documents

Publication Publication Date Title
TWI618091B (zh) 雙埠靜態隨機存取記憶體
TWI660348B (zh) 雙埠靜態隨機存取記憶體
TWI660364B (zh) 7t雙埠靜態隨機存取記憶體
TWI638361B (zh) 具高寫入速度之7t靜態隨機存取記憶體
TWI660365B (zh) 具高讀取/寫入速度之雙埠靜態隨機存取記憶體
TWI655630B (zh) 具高讀取/寫入速度之7t雙埠靜態隨機存取記憶體
TWI618083B (zh) 7t靜態隨機存取記憶體
TW201820334A (zh) 7t雙埠靜態隨機存取記憶體
TWI573137B (zh) 7t雙埠靜態隨機存取記憶體
TW201621903A (zh) 7t雙埠靜態隨機存取記憶體(二)
TWI579863B (zh) 7t雙埠靜態隨機存取記憶體
TWI579846B (zh) 7t雙埠靜態隨機存取記憶體
TWI633561B (zh) 具高寫入速度之7t雙埠靜態隨機存取記憶體
TWI633545B (zh) 具高寫入速度之7t靜態隨機存取記憶體
TWI605551B (zh) 雙埠靜態隨機存取記憶體
TWI556410B (zh) 7t雙埠靜態隨機存取記憶體(八)
TWI638356B (zh) 具高寫入速度之雙埠靜態隨機存取記憶體
TWI618084B (zh) 7t雙埠靜態隨機存取記憶體
TWI541802B (zh) 7t雙埠靜態隨機存取記憶體(一)
TWI676172B (zh) 具高存取速度之雙埠靜態隨機存取記憶體
TWI673712B (zh) 具高存取速度之7t雙埠靜態隨機存取記憶體
TWI655629B (zh) 具高讀取/寫入速度之7t靜態隨機存取記憶體
TWI678705B (zh) 具高存取速度之7t靜態隨機存取記憶體
TWI681403B (zh) 7t雙埠靜態隨機存取記憶體
TWI609373B (zh) 雙埠靜態隨機存取記憶體

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees