TW201800895A - 計算機裝置及其控制方法 - Google Patents

計算機裝置及其控制方法 Download PDF

Info

Publication number
TW201800895A
TW201800895A TW105119643A TW105119643A TW201800895A TW 201800895 A TW201800895 A TW 201800895A TW 105119643 A TW105119643 A TW 105119643A TW 105119643 A TW105119643 A TW 105119643A TW 201800895 A TW201800895 A TW 201800895A
Authority
TW
Taiwan
Prior art keywords
computer device
path controller
port
platform path
output system
Prior art date
Application number
TW105119643A
Other languages
English (en)
Other versions
TWI590037B (zh
Inventor
韓應賢
Original Assignee
英業達股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英業達股份有限公司 filed Critical 英業達股份有限公司
Priority to TW105119643A priority Critical patent/TWI590037B/zh
Application granted granted Critical
Publication of TWI590037B publication Critical patent/TWI590037B/zh
Publication of TW201800895A publication Critical patent/TW201800895A/zh

Links

Landscapes

  • Programmable Controllers (AREA)

Abstract

一種計算機裝置具有平台路徑控制器、現場可替換單元、記憶體、複雜可程式邏輯器件與基本輸入輸出系統晶片。平台路徑控制器具有第一端口與第二端口。現場可替換單元電性連接至平台路徑控制器的第一端口。記憶體電性連接至平台路徑控制器的第一端口。複雜可程式邏輯器件電性連接至平台路徑控制器的第二端口,並偵測第二端口的指示信號,以選擇性產生重啟信號。基本輸入輸出系統晶片電性連接至平台路徑控制器、現場可替換單元與複雜可程式邏輯器件,用以依據重啟信號,選擇性地使計算機裝置重新啟動於製造模式或正常模式。

Description

計算機裝置及其控制方法
本發明係關於一種計算機裝置及其控制方法,特別關於一種具有兩種運作模式的計算機裝置及其控制方法。
伺服器类型的計算機裝置通常具有基板管理控制器(baseboard management controller, BMC)來管控主板上的各元件之間的信號路徑。
然而,伺服器為了維護的便利性,基板管理控制器會內嵌有版本資訊以便管理。然而沒有基板管理控制器時,則某些信號路徑會發生有讀寫衝突的問題。
本發明在於提供一種在沒有基板管理控制器的狀況下避免信號路徑發生讀寫衝突的計算機裝置及其控制方法。
本發明所揭示的計算機裝置具有平台路徑控制器、現場可替換單元、記憶體、複雜可程式邏輯器件與基本輸入輸出系統晶片。平台路徑控制器具有第一端口與第二端口。現場可替換單元電性連接至平台路徑控制器的第一端口。記憶體電性連接至平台路徑控制器的第一端口。複雜可程式邏輯器件電性連接至平台路徑控制器的第二端口,並偵測第二端口的指示信號,以選擇性產生重啟信號。基本輸入輸出系統晶片電性連接至平台路徑控制器、現場可替換單元與複雜可程式邏輯器件,用以依據重啟信號,選擇性地使計算機裝置重新啟動於製造模式或正常模式。於製造模式中,基本輸入輸出系統晶片使記憶體對於平台路徑控制器不可存取,並使現場可替換單元對於平台路徑控制器可存取。
本發明所揭示的控制方法,適於一種計算機裝置,所述方法包含下列步驟:於正常模式中,當平台路徑控制器接收到寫入指令時,產生指示信號。當複雜可程式邏輯器件偵測到指示信號時,產生重啟信號。並且當計算機裝置重新啟動時,基本輸入輸出系統晶片依據重啟信號使計算機裝置啟動於製造模式。其中於製造模式中,現場可替換單元對平台路徑控制器可存取,記憶體對平台路徑控制器不可存取。
綜上所述,依據本發明所揭示的計算機裝置及其控制方法,藉由選擇性的使某些元件對於平台路徑控制器可存取性備調整,避免平台路徑控制器在對各元件進行存取時,發生讀寫衝突的問題。
以上之關於本發明內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
請參照圖1,其係依據本發明一實施例的計算機裝置架構示意圖。如圖1所示,依據本發明一實施例的計算機裝置1000具有平台路徑控制器1100(platform controller hub, PCH)、現場可替換單元1200(field-replaceable unit, FRU)、記憶體1300、複雜可程式邏輯器件1400(complex programmable logic device, CPLD)與基本輸入輸出系統晶片1500(basic input/output system chip, BIOS chip)。其中平台路徑控制器1100具有第一端口1101與第二端口1103。現場可替換單元1200電性連接至平台路徑控制器1100的第一端口1101。記憶體1300也電性連接至平台路徑控制器1100的第一端口1101。複雜可程式邏輯器件1400電性連接至平台路徑控制器1100的第二端口1103。基本輸入輸出系統晶片1500電性連接至平台路徑控制器1100、現場可替換單元1200與複雜可程式邏輯器件1400。於某些實施例,上述第一端口1101與第二端口1103係平台路徑控制器1100的腳位(pin)。
複雜可程式邏輯器件1400偵測平台路徑控制器1100的第二端口1103的指示信號Vind ,以選擇性產生重啟信號Vres 。基本輸入輸出系統晶片1500依據重啟信號Vres ,選擇性地使計算機裝置1000重新啟動於製造模式或正常模式。於製造模式中,基本輸入輸出系統晶片1500使記憶體1300對於平台路徑控制器1100不可存取(inaccessible),並使現場可替換單元1200對於平台路徑控制器1100可存取(accessible)。而於正常模式中,基本輸入輸出系統晶片1500使現場可替換單元1200對於平台路徑控制器1100不可存取,並使記憶體1300對於平台路徑控制器1100可存取。
於一實施例中,如圖1所示,計算機裝置1000更具有第一開關1600分別電性連接基本輸入輸出系統晶片1500、記憶體1300與平台路徑控制器1100的第一端口1101,且第一開關1600由基本輸入輸出系统晶片1500控制,從而決定平台路徑控制器1100的第一端口1101與記憶體1300之間信號路徑的導通或關閉。具體來說,當計算機裝置1000在製造模式中,第一開關1600處於關閉狀態。因此平台路徑控制器1100無法對於記憶體1300進行存取。而當計算機裝置1000在正常模式中,第一開關1600處於導通狀態。從而平台路徑控制器1100得以對記憶體1300進行存取。具體來說,第一開關1600具有第一開關的第一端1601、第一開關的第二端1603與第一開關的控制端1605。第一開關的第一端1601電性連接於第一端口1101,第一開關的第二端1603電性連接於記憶體1300,而第一開關的控制端1605電性連接於基本輸入輸出系統晶片1500。於一實施例中,基本輸入輸出系統晶片1500是透過平台路徑控制器1100來與第一開關的控制端1605電性連接。
於一實施例中,如圖1所示,計算機裝置1000更具有第二開關1700分別電性連接基本輸入輸出系統晶片1500、現場可替換單元1200與平台路徑控制器1100的第一端口1101,且第二開關1700由基本輸入輸出系统晶片1500控制,從而決定平台路徑控制器1100的第一端口1101與現場可替換單元1200之間信號路徑的導通或關閉。具體來說,當計算機裝置1000在製造模式中,第二開關1700處於導通狀態。因此平台路徑控制器1100得以對現場可替換單元1200進行存取。當計算機裝置1000在正常模式中,第二開關1700處於關閉狀態。從而平台路徑控制器1100無法對現場可替換單元1200進行存取。具體來說,第二開關1700具有第二開關的第一端1701、第二開關的第二端1703與第二開關的控制端1705。第二開關的第一端1701電性連接於第一端口1101,第二開關的第二端1703電性連接於現場可替換單元1200,而第二開關的控制端1705電性連接於基本輸入輸出系統晶片1500。於一實施例中,基本輸入輸出系統晶片1500是透過平台路徑控制器1100來與第二開關的控制端1705電性連接。於一實施例中,上述第一開關1600與第二開關1700可以由為繼電器(relay)、電晶體開關或其他等效的電子元件所實現,本發明不加以限制。
於一實施例中,當使用者透過作業系統對平台路徑控制器1100傳送了一個對於現場可替換單元1200的寫入請求時,藉由上述的運作,計算機裝置1000會進入製造模式,且平台路徑控制器1100透過第二端口1103發出指示信號Vind 。於某些實施方式中,第二端口1103的電壓位準預設為高,且指示信號Vind 係藉由暫時將第二端口1103的電壓位準拉低而產生。從而複雜可程式邏輯器件1400藉由偵測第二端口1103的電壓位準來確認指示信號Vind 是否由平台路徑控制器1100產生。當複雜可程式邏輯器件1400收到指示信號Vind 時,複雜可程式邏輯器件1400送出重啟信號Vres
當基本輸入輸出系統晶片1500於正常模式中接收到重啟信號Vres 時,基本輸入輸出系統晶片1500將計算機裝置1000重新啟動於製造模式。當基本輸入輸出系統晶片1500於製造模式中接收到重啟信號Vres 時時,則基本輸入輸出系統晶片1500將計算機裝置1000重新啟動於正常模式。
具體來說,請參照圖2,其係依據本發明一實施例中的計算機裝置控制方法流程圖。如圖2所示,當平台路徑控制器1100收到要對現場可替換單元1200進行寫入的指令時,如步驟S210所示,平台路徑控制器1100將第二端口1103的電壓位準從預設的高電位調整至低電位。接著如步驟S220所示,複雜可程式邏輯器件1400偵測到第二端口1103的電壓位準的變化後,將連接於基本輸入輸出系統晶片1500的平台路徑控制器1100第三端口1105的電壓位準從預設的高電位調整到低電位。如此基本輸入輸出系統晶片1500與平台路徑控制器1100都收到通知要進入製造模式。當基本輸入輸出系統晶片1500偵測到平台路徑控制器1100的第三端口1105的電壓位準降至低電位後,如步驟S230所示,此時整個計算機裝置1000重新啟動。重新啟動後基本輸入輸出系統晶片1500中的系統組態設定會被用來設定各元件的狀態,而如步驟S240所示,由於此時基本輸入輸出系統晶片1500偵測到第三端口1105的電壓位準為低電位,因此基本輸入輸出系統晶片1500將整個計算機裝置1000設定在製造模式。接著製造商得以如步驟S250所示,透過平台路徑控制器1100的第一端口1101對現場可替換單元1200寫入計算機裝置1000的版本資訊或其他必要資訊。由於此時平台路徑控制器1100無法對記憶體進行存取,因此不會有誤寫入的疑慮。
其中,在計算機裝置1000重啟完成之後,複雜可程式邏輯器件1400將第三端口1105的電壓位準拉高。因此當製造商完成步驟S250的資訊寫入後,如步驟S260所示,再次重新啟動計算機裝置1000時,基本輸入輸出系統晶片1500讀取到此時第三端口1105的電壓位準為高電位,將計算機裝置1000重新啟動於正常模式。上述流程中,製造模式是讓製造商用來寫入資訊的模式,而正常模式則是計算機裝置1000一般被使用的狀態。
此外,雖然本發明上述實施例中係以第一開關1600與第二開關1700切換信號路徑來實現現場可替換單元1200與記憶體1300的可存取性的調整。於另一實施例中,基本輸入輸出系統晶片1500係藉由實際地使現場可替換單元1200或記憶體1300被致能或被禁能來實現。於在一實施例中,基本輸入輸出系統晶片1500係對平台路徑控制器1100的作動方式進行調整,使得現場可替換單元1200與記憶體1300其中之一對於平台路徑控制器1100而言無法被存取。然而本發明並不限制以何種方式實現對於現場可替換單元1200與記憶體1300可存取性的調整。
綜上所述,依據本發明上述任一實施例所揭示的計算機裝置及其控制方法,得以在不需要基板管理控制器的狀況下,藉由模式切換,來選擇性的調整特定的元件的可存取性,以於對應的模式進行元件存取,避免讀寫衝突的問題。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
1000‧‧‧計算機裝置
1100‧‧‧平台路徑控制器
1101‧‧‧第一端口
1103‧‧‧第二端口
1105‧‧‧第三端口
1200‧‧‧現場可替換單元
1300‧‧‧記憶體
1400‧‧‧復雜可程式邏輯器件
1500‧‧‧基本輸入輸出系統晶片
1600‧‧‧第一開關
1601‧‧‧第一開關的第一端
1603‧‧‧第一開關的第二端
1605‧‧‧第一開關的控制端
1700‧‧‧第二開關
1701‧‧‧第二開關的第一端
1703‧‧‧第二開關的第二端
1705‧‧‧第二開關的控制端
圖1係依據本發明一實施例的計算機裝置架構示意圖。 圖2係依據本發明一實施例中的計算機裝置控制方法流程圖。
1000‧‧‧計算機裝置
1100‧‧‧平台路徑控制器
1101‧‧‧第一端口
1103‧‧‧第二端口
1105‧‧‧第三端口
1200‧‧‧現場可替換單元
1300‧‧‧記憶體
1400‧‧‧復雜可程式邏輯器件
1500‧‧‧基本輸入輸出系統晶片
1600‧‧‧第一開關
1601‧‧‧第一開關的第一端
1603‧‧‧第一開關的第二端
1605‧‧‧第一開關的控制端
1700‧‧‧第二開關
1701‧‧‧第二開關的第一端
1703‧‧‧第二開關的第二端
1705‧‧‧第二開關的控制端

Claims (14)

  1. 一種計算機裝置,包含:一平台路徑控制器,具有一第一端口與一第二端口;一現場可替換單元,電性連接至該平台路徑控制器的該第一端口;一記憶體,電性連接至該平台路徑控制器的該第一端口;一複雜可程式邏輯器件,電性連接至該平台路徑控制器的該第二端口,並偵測該第二端口的一指示信號,以選擇性產生一重啟信號;以及一基本輸入輸出系統晶片,電性連接至該平台路徑控制器、該現場可替換單元與該複雜可程式邏輯器件,用以依據該重啟信號,選擇性地使該計算機裝置重新啟動於一製造模式或一正常模式;其中,於該製造模式中該基本輸入輸出系統晶片使該記憶體對於該平台路徑控制器不可存取(inaccessible),並使該現場可替換單元對於該平台路徑控制器可存取(accessible)。
  2. 如第1項所述的計算機裝置,其中當該計算機裝置在該正常模式時,該基本輸入輸出系統晶片使該現場可替換單元對於該平台路徑控制器不可存取,並使該記憶體對於該平台路徑控制器可存取。
  3. 如第1項所述的計算機裝置,更包含一第一開關分別電性連接該基本輸入輸出系統晶片、該記憶體與該平台路徑控制器的該第一端口,且該第一開關由該基本輸入輸出系统晶片控制該平台路徑控制器的該第一端口與該記憶體的導通/關閉。
  4. 如第3項所述的計算機裝置,其中當該計算機裝置在該製造模式中,該第一開關處於關閉狀態。
  5. 如第3項所述的計算機裝置,其中當該計算機裝置在該正常模式中,該第一開關處於導通狀態。
  6. 如第1項所述的計算機裝置,更包含一第二開關分別電性連接該基本輸入輸出系統晶片、該現場可替換單元與該平台路徑控制器的該第一端口,且該第二開關由該基本輸入輸出系统晶片控制該平台路徑控制器的該第一端口與該現場可替換單元的導通/關閉。
  7. 如第6項所述的計算機裝置,其中當該計算機裝置在該製造模式中,該第二開關處於導通狀態。
  8. 如第6項所述的計算機裝置,其中當該計算機裝置在該正常模式中,該第二開關處於關閉狀態。
  9. 如第1項所述的計算機裝置,其中該平台路徑控制器接收到對該現場可替換單元的一寫入請求時該計算機裝置進入該製造模式,且該平台路徑控制器透過該第二端口發出該指示信號。
  10. 如第1項所述的計算機裝置,其中該第二端口的電壓位準預設為高,且該指示信號係藉由暫時將該第二端口的電壓位準拉低而產生。
  11. 如第1項所述的計算機裝置,其中該基本輸入輸出系統晶片於該正常模式中接收到該重啟信號時,該基本輸入輸出系統晶片將該計算機裝置重新啟動於該製造模式。
  12. 如第1項所述的計算機裝置,其中該基本輸入輸出系統晶片於該製造模式中接收到該重啟信號時,該基本輸入輸出系統晶片將該計算機裝置重新啟動於該正常模式。
  13. 一種控制方法,適於一計算機裝置,所述方法包含:於一正常模式中,當一平台路徑控制器接收到一寫入指令時,產生一指示信號;當一複雜可程式邏輯器件偵測到該指示信號時,產生一重啟信號;以及當該計算機裝置重新啟動時,一基本輸入輸出系統晶片依據該重啟信號使該計算機裝置啟動於一製造模式;其中於該製造模式中,一現場可替換單元對該平台路徑控制器可存取,一記憶體對該平台路徑控制器不可存取。
  14. 如第13項所述的方法,更包含:於該製造模式中,該複雜可程式邏輯器件調整該重啟信號;以及當該計算機裝置重新啟動時,該基本輸入輸出系統晶片依據被調整過的該重啟信號使該計算機裝置啟動於該正常模式;其中於該製造模式中,該現場可替換單元對該平台路徑控制器可存取,該記憶體對該平台路徑控制器不可存取。
TW105119643A 2016-06-22 2016-06-22 計算機裝置及其控制方法 TWI590037B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105119643A TWI590037B (zh) 2016-06-22 2016-06-22 計算機裝置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105119643A TWI590037B (zh) 2016-06-22 2016-06-22 計算機裝置及其控制方法

Publications (2)

Publication Number Publication Date
TWI590037B TWI590037B (zh) 2017-07-01
TW201800895A true TW201800895A (zh) 2018-01-01

Family

ID=60048188

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105119643A TWI590037B (zh) 2016-06-22 2016-06-22 計算機裝置及其控制方法

Country Status (1)

Country Link
TW (1) TWI590037B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI669581B (zh) * 2018-04-11 2019-08-21 英業達股份有限公司 伺服器系統及主機板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI669581B (zh) * 2018-04-11 2019-08-21 英業達股份有限公司 伺服器系統及主機板

Also Published As

Publication number Publication date
TWI590037B (zh) 2017-07-01

Similar Documents

Publication Publication Date Title
CN107122321B (zh) 硬件修复方法、硬件修复系统以及计算机可读取存储装置
US20160196194A1 (en) Automatic hardware recovery system
US11144416B2 (en) Device fault processing method, apparatus, and system
US10235185B2 (en) Computer and controlling method thereof
US10073800B2 (en) Coupling controller, information processing apparatus and coupling control method
US20180210783A1 (en) Information processing apparatus, control method of the same, and storage medium
US20210191492A1 (en) Method of supplying electric power to a computer system
TW201321949A (zh) 電源開機控制方法及其系統
US9075586B2 (en) Power switching system, computer system, and reboot controlling method thereof
TWI590037B (zh) 計算機裝置及其控制方法
US8495353B2 (en) Method and circuit for resetting register
US20240054085A1 (en) Method for controlling a target memory by programmably selecting an action execution circuit module corresponding to a triggered preset state
US20110258428A1 (en) Data processor and data processing system
CN114356062B (zh) 服务器的电源控制系统及其相关电源控制方法
TW201430702A (zh) 韌體更新方法及系統
US20180004549A1 (en) Computer system and method for controlling operating frequency of processor
US11119547B2 (en) System and method for qualifying a power-on sequence based on feedback
US9311172B2 (en) External electronic device
US10921875B2 (en) Computer system, operational method for a microcontroller, and computer program product
TWI533215B (zh) 開機方法及相關伺服器裝置
CN112115000B (zh) 系统部件电源的远端重置方法、系统及bmc远端设备
TWI682273B (zh) 儲存裝置的電源控制方法與使用此方法的電子系統
CN114121138B (zh) 内存电压测试方法、装置、计算设备及系统
TWI665561B (zh) 伺服器及其遠端控制方法
US20240220385A1 (en) Power source consumption management apparatus for four-way server