TW201640362A - 基於裝置檢測結果之晶片組重新組配技術 - Google Patents

基於裝置檢測結果之晶片組重新組配技術 Download PDF

Info

Publication number
TW201640362A
TW201640362A TW105104093A TW105104093A TW201640362A TW 201640362 A TW201640362 A TW 201640362A TW 105104093 A TW105104093 A TW 105104093A TW 105104093 A TW105104093 A TW 105104093A TW 201640362 A TW201640362 A TW 201640362A
Authority
TW
Taiwan
Prior art keywords
storage device
computing system
chipset
interface
power
Prior art date
Application number
TW105104093A
Other languages
English (en)
Inventor
文森 阮
洪奎 傅
Original Assignee
惠普發展公司有限責任合夥企業
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 惠普發展公司有限責任合夥企業 filed Critical 惠普發展公司有限責任合夥企業
Publication of TW201640362A publication Critical patent/TW201640362A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3041Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is an input/output interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake

Abstract

具體實施例係有關於基於裝置檢測結果之晶片組重新組配技術。舉例言之,一種方法包括藉一計算系統檢測一儲存裝置連結到計算系統的一輸入/輸出(I/O)介面,及基於該受測儲存裝置而重新組配該計算系統之一晶片組。該方法也包括在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。

Description

基於裝置檢測結果之晶片組重新組配技術
本發明係有關於基於裝置檢測結果之晶片組重新組配技術。
發明背景
於電腦系統中,一晶片組為一積體電路中之一集合的電子組件,其管理在處理器、記憶體、及周邊裝置間之資料流。晶片組控制處理器與外部裝置間之通訊。計算系統能包括輸入/輸出(I/O)介面/埠用來連結外部裝置到計算系統。
依據本發明之一實施例,係特地提出一種方法包含:藉一計算系統檢測一儲存裝置係連結到該計算系統的一輸入/輸出(I/O)介面;藉該計算系統基於該受測儲存裝置而重新組配該計算系統之一晶片組;及藉該計算系統在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。
100‧‧‧計算系統
110‧‧‧儲存裝置檢測模組
112‧‧‧晶片組管理模組
114‧‧‧供電週期模組
204‧‧‧電腦可讀取儲存媒體
220‧‧‧儲存裝置檢測指令
222‧‧‧晶片組配置指令
224‧‧‧供電週期指令
300‧‧‧方法
302-310‧‧‧方塊
本案之若干實例將就下列圖式描述: 圖1為依據一實施例基於裝置檢測結果之晶片組重新組配的計算系統之方塊圖;圖2為依據一實施例具有指令可執行以基於裝置檢測情況而重新組配一晶片組的電腦可讀取儲存媒體的方塊圖;及圖3為流程圖例示依據一實施例一種基於裝置檢測而重新組配一晶片組之方法。
較佳實施例之詳細說明
此處描述之實施例提出基於裝置檢測而動態重新組配晶片組輸入/輸出(I/O)埠。於典型計算系統中,I/O埠係基於晶片組管理引擎(ME)韌體組配而預先界定。一旦於ME韌體中已選定且已規劃,則晶片組I/O互連組配針對計算系統的整個使用壽命皆為固定。
根據所描述的解決方案,晶片組I/O埠為彈性,可動態改變以反映裝置的系統硬體個性,諸如直接附接儲存裝置(例如,周邊組件互連快速(PCIe)、串列ATA(SATA)或通用串列匯流排(USB))。此處實例可免除多個庫存單位(SKU)的需要,該等SKU有不同的背板選項用以支援附接儲存裝置要求的不同客戶組配,也顯著減少與多個平台SKU選項相關聯的額外負擔成本。
於一個實施例中,一種方法包括藉一計算系統檢測一儲存裝置連結到計算系統的一I/O介面,及基於該受測儲存裝置而重新組配該計算系統之一晶片組。該方法也包 括在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。
於另一個實施例中,一種計算系統包括一儲存裝置檢測模組用以檢測連結到該計算系統的一I/O埠的一儲存裝置及用以判定該儲存裝置之一類型。該計算系統包括一晶片組管理模組用以基於該受測儲存裝置而重新組配該計算系統之一晶片組。該計算系統也包括一供電週期模組用以在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。
於另一個實施例中,一種編碼有可為一計算系統的一處理器所執行的指令的非暫態電腦可讀取儲存媒體包括指令用以檢測一儲存裝置係連結到該計算系統的一I/O介面,及基於該受測儲存裝置而重新組配該計算系統之一晶片組。該電腦可讀取儲存媒體也包括指令可執行在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載及當該計算系統之一隨後電源啟動順序出現時更新I/O介面對映關係。
現在參考附圖,圖1為依據一實施例基於裝置檢測結果之晶片組重新組配的計算系統之方塊圖。系統100可以是任何類型的計算系統,諸如可攜式電腦或通訊裝置、獨立伺服器電腦、刀鋒伺服器等。系統100可包括多個模組,諸如儲存裝置檢測模組110、晶片組管理模組112、及供電週期模組114。模組110、112及114可於軟體、韌體及/或硬體實施。如此,系統100可包括用於基於裝置檢測結果 之晶片組重新組配的內嵌式韌體及硬體組件。須注意系統100可包括額外組件(於圖中未顯示),諸如中央處理單元(CPU)、記憶體裝置、電源供應器、顯示器、其它硬體、軟體應用程式、多個I/O埠/介面等。
儲存裝置檢測模組110可檢測連結至系統100之I/O埠的儲存裝置及判定儲存裝置的類型。舉例言之,儲存裝置檢測模組110可於系統100的待命模式(例如,S5電源狀態)及運行模式(例如,S0電源狀態)期間利用可用的背板或多個系統探索架構。又,儲存裝置檢測模組110可判定連結至系統100的儲存裝置類型。舉例言之,儲存裝置檢測模組110,透過連結到系統的可現場更換單元(FRU)或直接連結到儲存裝置的積體電路間(I2C)匯流排,可判定連結到系統之I/O埠的儲存裝置類型。I/O埠可以是串列進階技術附接(SATA)、串列ATA快速(SATAe)、光纖通道、小型電腦系統介面(SCSI)、串列附接SCSI、M.2、或周邊組件互連快速(PCIe)。
晶片組管理模組112可基於受測儲存裝置而重新組配系統100的晶片組。舉例言之,晶片組管理模組112可基於連結到I/O埠的儲存裝置類型之檢測及判定而變更晶片組管理引擎(ME)韌體組配位元。供電週期模組114可在晶片組待命電力上執行供電週期而觸發一晶片組組配重載。舉例言之,供電週期模組114可對在晶片組待命電力上簽發一供電週期(亦即電源關及然後再度開)。供電週期事件可觸發一晶片組組配重載,造成新I/O埠對映關係被反映在系統 100的下一個電源啟動順序上。
於各種實施例中,雖然儲存裝置檢測模組110、晶片組管理模組112、及供電週期模組114係顯示為分開的組件,但儲存裝置檢測模組110、晶片組管理模組112、及供電週期模組114可以是單一組件,諸如管理控制器(例如,基板管理控制器(BMC))其能給系統100提供帶外管理功能。舉例言之,BMC可在系統100上執行活動,諸如復置、電源啟動、遠端操控、遠端監視系統100的健康狀況及採取校正動作。藉由基於所安裝的儲存裝置之檢測而動態重新組配系統100之I/O埠,可達成與多個平台SKU相關聯的額外負擔成本的顯著減低。
圖2為依據一實施例具有指令可執行以基於裝置檢測情況而重新組配一晶片組的電腦可讀取儲存媒體的方塊圖。電腦可讀取儲存媒體204可以是儲存可執行指令的任何電子、磁學、光學、或其它實體儲存裝置。如此,電腦可讀取儲存媒體204可以是例如,隨機存取記憶體(RAM)、可電氣抹除可規劃唯讀記憶體(EEPROM)、儲存驅動裝置、光碟等。容後詳述,電腦可讀取儲存媒體204可以可執行指令編碼用於基於裝置檢測而重新組配一晶片組。
儲存裝置檢測指令220包括指令用以檢測一儲存裝置連結到計算系統的I/O介面。舉例言之,硬體平台個性(亦即連結到系統的儲存裝置之存在與否及類型)可使用於系統的供電狀態(亦即S0-S5)期間可用的背板及系統探索架構判定。又,透過連結到系統的I2C匯流排或直接連結到裝 置,可判定連結到I/O介面的儲存裝置類型。
晶片組組配指令222可包括指令用以基於受測儲存裝置而重新組配計算系統之一晶片組。舉例言之,晶片組ME韌體組配位元可基於受測儲存裝置而變更。
供電週期指令224包括指令用以在晶片組待命電力上執行一供電週期,用以觸發一晶片組組配重載,及基於計算系統隨後的電源啟動順序的出現而更新I/O介面對映關係。舉例言之,一旦探索處理完成時,可簽發在晶片組待命電力上的一供電週期。此一事件可觸發晶片組組配重載,新I/O介面對映關係可反映在系統的下個電源啟動順序上。
圖3為流程圖例示依據一實施例一種基於裝置檢測而重新組配一晶片組之方法。方法300例如能以儲存於非暫態電腦可讀取儲存媒體上的可執行指令形式實施及/或以電子電路形式實施。現在將進一步參考圖1描述方法300實施例。
於304,方法300包括檢測一儲存裝置。舉例言之,儲存裝置檢測模組110可檢測儲存裝置連結到系統100的I/O介面及判定儲存裝置的類型。於各種實施例中,背板或多種探索技術可用以檢測儲存裝置。檢測儲存裝置連結到I/O介面包括判定連結到I/O介面的儲存裝置類型。舉例言之,通訊協定諸如I2C可用以判定連結到I/O介面的儲存裝置類型,於該處該I/O介面可以是SATA、SATAe、光纖通道、SCSI、串列附接SCSI、M.2、或PCIe中之任一者。於各種 實施例中,判定儲存裝置類型可於系統100之待命模式(例如,S5)或運行模式(S0)期間進行。
於306,方法300包括重新組配晶片組。舉例言之,晶片組管理模組112可基於受測儲存裝置而重新組配系統100的晶片組。於各種實施例中,晶片組管理模組112可基於儲存裝置而變更晶片組ME韌體組配位元。
於308,方法300包括執行供電週期以觸發晶片組組配重載。舉例言之,供電週期模組114可在晶片組待命電力上執行供電週期用以觸發晶片組組配重載。於各種實施例中,在晶片組待命電力上執行供電週期包括當出現系統100的隨後電源啟動順序時更新I/O介面對映關係。於若干實施例中,圖3之方法300除外及/或替代圖3描繪者之外包括額外步驟。
前文描述之技術可於電腦可讀取媒體上具體實施來組配一計算系統以執行該方法。電腦可讀取媒體可包括,例如但非限制性,下列非暫態媒體中之任一者:磁性儲存媒體包括碟片及磁帶儲存媒體;光學儲存媒體諸如雷射光碟媒體(例如,CD-ROM、CD-R等)及數位視訊碟儲存媒體;全像式記憶體;非依電性記憶體儲存媒體包括以半導體為基礎之記憶體單元諸如快閃記憶體、EEPROM、EPROM、ROM;鐵磁數位記憶體;依電性儲存媒體包括暫存器、緩衝器或快取記憶體、主記憶體、RAM等;及網際網路,僅只列舉數者。其它新穎而顯著的電腦可讀取媒體類型可用以儲存此處討論的軟體模組。計算系統可以多種 形式出現包括但非限制性,大型電腦、迷你電腦、伺服器、工作站、個人電腦、筆記型電腦、個人數位助理器、平板、智慧型電話、各種無線裝置及內嵌式系統,只列舉數者為例。
於前文詳細說明部分中,陳述無數細節以供瞭解本文揭示。但熟諳技藝人士將瞭解本文揭示可無該等細節而予實施。雖然已經就有限數目之實例揭示本文揭示,但熟諳技藝人士將瞭解自其中可做出無數修改及變化。預期隨附之申請專利範圍將涵蓋落入於本文揭示之精髓及範圍內部的此等修改及變化。
300‧‧‧方法
302-310‧‧‧方塊

Claims (15)

  1. 一種方法,其包含:藉一計算系統檢測一儲存裝置係連結到該計算系統的一輸入/輸出(I/O)介面;藉該計算系統基於該受測儲存裝置而重新組配該計算系統之一晶片組;及藉該計算系統在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。
  2. 如請求項1之方法,其中在晶片組待命電力上執行該供電週期包含當該計算系統之一隨後電源啟動順序出現時更新I/O介面對映關係。
  3. 如請求項1之方法,其中重新組配該晶片組包含重新組配該晶片組之韌體組配位元。
  4. 如請求項1之方法,其中檢測該儲存裝置係連結到該I/O介面包含判定連結到該I/O介面的該儲存裝置之一類型。
  5. 如請求項4之方法,其中判定該儲存裝置之該類型包括使用積體電路間(I2C)匯流排用以判定連結到該I/O介面的該儲存裝置之該類型。
  6. 如請求項5之方法,其中判定該儲存裝置之該類型係於該計算系統之一待命模式或一運行模式期間進行。
  7. 如請求項5之方法,其中該儲存裝置係直接地或透過一可現場更換單元(FRU)而通訊式耦合至該計算系統。
  8. 如請求項1之方法,其中該I/O介面係選自於由下列所組成之該組群:至少一串列ATA(SATA)、串列ATA快速(SATAe)、光纖通道、小型電腦系統介面(SCSI)、串列附接SCSI、M.2、或周邊組件互連快速(PCIe)。
  9. 一種計算系統,其包含:一儲存裝置檢測模組用以檢測連結到該計算系統的一輸入/輸出(I/O)埠的一儲存裝置及用以判定該儲存裝置之一類型;一晶片組管理模組用以基於該受測儲存裝置而重新組配該計算系統之一晶片組;及一供電週期模組用以在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載。
  10. 如請求項9之計算系統,其中該供電週期模組係進一步用以當該計算系統之一隨後電源啟動順序出現時更新I/O埠對映關係。
  11. 如請求項9之計算系統,其中該儲存裝置檢測模組係用以使用連結到該計算系統的積體電路間(I2C)匯流排而判定該儲存裝置之該類型。
  12. 如請求項11之計算系統,其中該儲存裝置係直接地或透過一可現場更換單元(FRU)而通訊式耦合至該計算系統。
  13. 如請求項9之計算系統,其中該I/O埠係選自於由下列所組成之該組群:至少一串列ATA(SATA)、串列ATA快速(SATAe)、光纖通道、小型電腦系統介面(SCSI)、串列 附接SCSI、M.2、或周邊組件互連快速(PCIe)。
  14. 一種編碼有可為一計算系統的一處理器所執行的指令的非暫態電腦可讀取儲存媒體,該電腦可讀取儲存媒體包含指令用以:檢測一儲存裝置係連結到該計算系統的一輸入/輸出(I/O)介面;基於該受測儲存裝置而重新組配該計算系統之一晶片組;及在晶片組待命電力上執行一供電週期用以觸發一晶片組組配重載及當該計算系統之一隨後電源啟動順序出現時更新I/O介面對映關係。
  15. 如請求項14之非暫態電腦可讀取儲存媒體,其中用以檢測該儲存裝置係連結到該I/O介面的指令包含用以判定該儲存裝置之一類型的指令。
TW105104093A 2015-02-10 2016-02-05 基於裝置檢測結果之晶片組重新組配技術 TW201640362A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2015/015296 WO2016130114A1 (en) 2015-02-10 2015-02-10 Chipset reconfiguration based on device detection

Publications (1)

Publication Number Publication Date
TW201640362A true TW201640362A (zh) 2016-11-16

Family

ID=56614948

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105104093A TW201640362A (zh) 2015-02-10 2016-02-05 基於裝置檢測結果之晶片組重新組配技術

Country Status (3)

Country Link
US (1) US10585673B2 (zh)
TW (1) TW201640362A (zh)
WO (1) WO2016130114A1 (zh)

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4803623A (en) 1986-10-31 1989-02-07 Honeywell Bull Inc. Universal peripheral controller self-configuring bootloadable ramware
US5210855A (en) * 1989-06-09 1993-05-11 International Business Machines Corporation System for computer peripheral bus for allowing hot extraction on insertion without disrupting adjacent devices
US5237689A (en) * 1990-05-31 1993-08-17 Hewlett-Packard Company Configuration of mass storage devices
GB9108599D0 (en) 1991-04-22 1991-06-05 Pilkington Micro Electronics Peripheral controller
US5805834A (en) 1994-03-30 1998-09-08 Zilog, Inc. Hot reconfigurable parallel bus bridging circuit
US6295556B1 (en) * 1997-11-18 2001-09-25 Microsoft Corporation Method and system for configuring computers to connect to networks using network connection objects
US6658552B1 (en) * 1998-10-23 2003-12-02 Micron Technology, Inc. Processing system with separate general purpose execution unit and data string manipulation unit
US6769059B1 (en) * 1999-12-17 2004-07-27 Intel Corporation System for updating computer's existing video BIOS without updating the whole computer's system BIOS
US7130992B2 (en) * 2001-03-30 2006-10-31 Intel Corporation Detecting insertion of removable media
US7024547B2 (en) * 2001-12-10 2006-04-04 Intel Corporation Method and system for initializing a hardware device
US7325140B2 (en) * 2003-06-13 2008-01-29 Engedi Technologies, Inc. Secure management access control for computers, embedded and card embodiment
US7093115B2 (en) * 2002-12-19 2006-08-15 Intel Corporation Method and apparatus for detecting an interruption in memory initialization
US7076648B2 (en) * 2003-02-19 2006-07-11 American Megatrends, Inc. Methods and computer systems for selection of a DSDT
TW200304623A (en) * 2003-05-26 2003-10-01 Ene Technology Inc Method and apparatus for booting from a portable memory card
US7440998B2 (en) 2003-06-18 2008-10-21 Intel Corporation Provisioning for a modular server
US7099969B2 (en) 2003-11-06 2006-08-29 Dell Products L.P. Dynamic reconfiguration of PCI Express links
US7363393B2 (en) 2003-12-30 2008-04-22 Intel Corporation Chipset feature detection and configuration by an I/O device
US20050216721A1 (en) * 2004-03-24 2005-09-29 Zimmer Vincent J Methods and apparatus for initializing a memory
TWM259231U (en) 2004-06-15 2005-03-11 Icp Electronics Inc Control circuit device with separating connectors
US7636795B2 (en) 2004-06-30 2009-12-22 Intel Corporation Configurable feature selection mechanism
US7760234B2 (en) * 2004-08-25 2010-07-20 Getac Technology Corporation Data display method for digital storage device
US20060044950A1 (en) * 2004-08-25 2006-03-02 Mitac Technology Corp. Data display method for digital storage devices
TWI251837B (en) * 2004-10-13 2006-03-21 Via Tech Inc Method and related apparatus for adjusting timing of memory signals
US7568056B2 (en) * 2005-03-28 2009-07-28 Nvidia Corporation Host bus adapter that interfaces with host computer bus to multiple types of storage devices
US20060274874A1 (en) * 2005-06-01 2006-12-07 Arvind Kumar Clock and data timing compensation for receiver
US20070162632A1 (en) * 2005-12-28 2007-07-12 Ng Kay M Apparatus and method for detecting and enabling video devices
US7689727B2 (en) * 2006-01-24 2010-03-30 National Instruments Corporation System and method for automatically updating the memory map of a programmable controller to customized hardware
US7379777B2 (en) * 2006-01-24 2008-05-27 National Instruments Corporation System and method for automatically updating the memory map of a programmable logic controller to customized hardware
US7793089B2 (en) 2007-01-31 2010-09-07 Hewlett-Packard Development Company, L.P. Configurable backplane connectivity for an electrical device
KR100893527B1 (ko) 2007-02-02 2009-04-17 삼성전자주식회사 재구성 가능 멀티 프로세서 시스템에서의 매핑 및 스케줄링방법
KR100816763B1 (ko) * 2007-02-13 2008-03-25 삼성전자주식회사 플래시 메모리 모듈을 주기억장치로 사용하는 전자 시스템및 그것의 부팅 방법
US7752360B2 (en) 2007-05-16 2010-07-06 Nuova Systems, Inc. Method and system to map virtual PCIe I/O devices and resources to a standard I/O bus
US20080307502A1 (en) 2007-06-07 2008-12-11 Aten International Co., Ltd. User message management methods and systems
US8037223B2 (en) 2007-06-13 2011-10-11 Hewlett-Packard Development Company, L.P. Reconfigurable I/O card pins
US8235810B2 (en) * 2008-03-02 2012-08-07 Igt Regulated gaming trusted energy saving
CN101727156B (zh) * 2008-10-10 2012-01-04 英业达股份有限公司 计算机的开机时序控制装置及其控制方法
US8296469B2 (en) 2008-12-31 2012-10-23 Intel Corporation Scalable method and apparatus for link with reconfigurable ports
US9390035B2 (en) * 2009-12-21 2016-07-12 Sanmina-Sci Corporation Method and apparatus for supporting storage modules in standard memory and/or hybrid memory bus architectures
US9171165B2 (en) 2009-12-23 2015-10-27 Intel Corporation Methods, systems, and apparatuses to facilitate configuration of a hardware device in a platform
US8966657B2 (en) 2009-12-31 2015-02-24 Intel Corporation Provisioning, upgrading, and/or changing of hardware
TWI436278B (zh) 2011-03-14 2014-05-01 Shuttle Inc 電腦快速開機系統及其方法
US9026698B2 (en) 2013-03-15 2015-05-05 Intel Corporation Apparatus, system and method for providing access to a device function
US10437479B2 (en) * 2014-08-19 2019-10-08 Samsung Electronics Co., Ltd. Unified addressing and hierarchical heterogeneous storage and memory

Also Published As

Publication number Publication date
US10585673B2 (en) 2020-03-10
WO2016130114A1 (en) 2016-08-18
US20180011716A1 (en) 2018-01-11

Similar Documents

Publication Publication Date Title
CN107526665B (zh) 机箱管理系统及机箱管理方法
EP3470956A1 (en) Dynamically adjust maximum fan duty in a server system
US11210172B2 (en) System and method for information handling system boot status and error data capture and analysis
TW201931117A (zh) 遠端系統復原之方法
US20150331473A1 (en) NON-VOLATILE MEMORY EXPRESS (NVMe) DEVICE POWER MANAGEMENT
US10331593B2 (en) System and method for arbitration and recovery of SPD interfaces in an information handling system
US10372639B2 (en) System and method to avoid SMBus address conflicts via a baseboard management controller
US9367510B2 (en) Backplane controller for handling two SES sidebands using one SMBUS controller and handler controls blinking of LEDs of drives installed on backplane
US10691185B2 (en) Cooling behavior in computer systems
US10212844B2 (en) System and method for improving fan life in an information handling system
CN110941323B (zh) 计算机实施方法、计算装置及计算机可读取储存介质
US10437477B2 (en) System and method to detect storage controller workloads and to dynamically split a backplane
US8806254B2 (en) System and method for creating and dynamically maintaining system power inventories
US8762696B2 (en) Firmware with a plurality of emulated instances of platform-specific management firmware
CN112868013A (zh) 经由边带接口恢复场域可程序门阵列固件的系统及方法
US11640377B2 (en) Event-based generation of context-aware telemetry reports
US9471433B2 (en) Optimizing computer hardware usage in a computing system that includes a plurality of populated central processing unit (‘CPU’) sockets
US20110270814A1 (en) Expanding Functionality Of One Or More Hard Drive Bays In A Computing System
TW201640362A (zh) 基於裝置檢測結果之晶片組重新組配技術
US10656991B2 (en) Electronic component having redundant product data stored externally
US10664429B2 (en) Systems and methods for managing serial attached small computer system interface (SAS) traffic with storage monitoring
US20240012743A1 (en) Automation test accelerator
US11775372B2 (en) Logging messages in a baseboard management controller using a co-processor
US20230333619A1 (en) System and method for power supply input power management
EP3441868B1 (en) High availability storage pool compose mechanism