TW201346712A - 聲頻加速器之輕量級功率管理 - Google Patents

聲頻加速器之輕量級功率管理 Download PDF

Info

Publication number
TW201346712A
TW201346712A TW101150134A TW101150134A TW201346712A TW 201346712 A TW201346712 A TW 201346712A TW 101150134 A TW101150134 A TW 101150134A TW 101150134 A TW101150134 A TW 101150134A TW 201346712 A TW201346712 A TW 201346712A
Authority
TW
Taiwan
Prior art keywords
audio
accelerator
logic
event
driver logic
Prior art date
Application number
TW101150134A
Other languages
English (en)
Other versions
TWI514257B (zh
Inventor
Shou-Meng Yan
Xiao-Cheng Zhou
Lomesh Agarwal
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW201346712A publication Critical patent/TW201346712A/zh
Application granted granted Critical
Publication of TWI514257B publication Critical patent/TWI514257B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)

Abstract

系統及方法可提供使用聲頻輸出裝置驅動程式邏輯,以將聲頻加速器的一個或多個狀態保持在記憶體儲存器中;偵測暫停事件;以及回應於此暫停事件而使此聲頻加速器關閉。此外,此聲頻加速器的韌體邏輯可被使用來偵測相對於此聲頻輸出加速器的回復事件,及回應於此回復而自此記憶體儲存器中直接擷取出此聲頻加速器的一個或多個狀態。因此,此一個或多個狀態的擷取可不顧此驅動程式邏輯。

Description

聲頻加速器之輕量級功率管理
實施例一般係有關於媒體系統。更特別而言,實施例係有關於聲頻加速器之功率管理。
在習知的行動計算平台中,聲頻加速器可被使用來藉由實施某些特定聲頻功能(諸如,將聲頻格式解碼,且將聲頻串流後處理)而降低CPU(中央處理單元)上的計算負載。在不活動(例如,回應於使用者停止聲頻播放)的週期之期間,為了省電,在CPU上執行的裝置驅動程式可能會使聲頻加速器進入暫停模式。然而,暫停聲頻加速器,且使聲頻加速器回復至活動狀態的程序會包含時間密集的狀態回存操作。特別是,因為這些操作會導致對使用者顯著的聲頻響應延遲,及增加功耗且降低電池壽命的額外處理耗費,所以其可被視為「重量級」。
實施例可包括一種非暫態電腦可讀取儲存媒體,具有一組驅動程式邏輯指令,若此等驅動程式邏輯指令被處理器所執行,則此等驅動程式邏輯指令致使電腦將聲頻加速器的一個或多個狀態保持於記憶體儲存器中;以及偵測第一事件,其中,此等驅動程式邏輯指令還可回應於第一事件而使此聲頻加速器關閉。在一個範例中,第一事件包括 不活動條件及功率管理條件的至少其中一者。
實施例還可包括一種設備,具有處理器,此處理器具有韌體邏輯,用以偵測相對於媒體加速器的回復事件。另外,此韌體邏輯可回應於此回復事件而自記憶體儲存器(其被驅動程式邏輯所共用)中直接擷取出此媒體加速器的一個或多個狀態。
其他實施例可包括一種非暫態電腦可讀取儲存媒體,具有一組驅動程式邏輯指令,若此等驅動程式邏輯指令被處理器所執行,則此等驅動程式邏輯指令致使電腦將聲頻加速器的一個或多個狀態保持於記憶體儲存器中。此等驅動程式邏輯指令還可致使電腦偵測第一事件,且回應於第一事件而使此聲頻加速器關閉。
此外,實施例可包括一種系統,具有聲頻輸出裝置;記憶體儲存器;聲頻加速器;以及與此聲頻輸出裝置相關聯的驅動程式邏輯。此驅動程式邏輯可將此聲頻加速器的一個或多個狀態保持在此記憶體儲存器中、偵測第一事件、及回應於第一事件而使此聲頻加速器關閉。
現在回到圖1A,顯示架構10,其中,主處理器12及聲頻加速器14共用記憶體儲存器16。在所繪示的範例中,聲頻加速器14包括韌體邏輯22,其具有聲頻處理管線功能(諸如,聲頻格式(例如,MP3/運動圖像專家群組-2的聲頻層3)解碼及聲頻串流後處理功能,其中,在主處理器12上執行的驅動程式邏輯18將聲頻加速器14的一個或多個狀態保持在共用的記憶體儲存器16中。聲頻加 速器14或者可為另一種型式的媒體加速器(諸如,視頻加速器),其中,韌體邏輯22將包括視頻處理管線功能。狀態20會例如有關串流資訊、管線資訊、及其他的輔助資料。使用將狀態20保持在共用的記憶體儲存器16中之驅動程式邏輯18能夠達成關於延遲及功耗的一些優點。
例如,圖2A顯示結合共用的記憶體儲存器來管理聲頻狀態的方法24。方法24可被實施為儲存於機器或電腦可讀取儲存媒體(諸如,隨機存取記憶體(RAM)、唯讀記憶體(ROM)、可程式ROM(PROM)、韌體、快閃記憶體等)中、可組態邏輯(諸如,可程式邏輯陣列(PLAs)、現場可程式閘陣列(FPGAs)、複雜可程式邏輯裝置(CPLDs))中、使用電路技術(諸如,特定應用積體電路(ASIC)、互補金氧半導體(CMOS)或電晶體-電晶體邏輯(TTL)技術、或其任何組合)的固定功能邏輯硬體中之一或多組的邏輯指令。
所繪示的處理方塊26提供用於使用驅動程式邏輯,以將聲頻加速器的一個或多個狀態保持在共用的記憶體儲存器中。此驅動程式邏輯會有此聲頻處理管線的足夠知識,以保持這些狀態。在方塊28,回應於偵測暫停事件(諸如,不活動條件或功率管理(例如,關閉電源)條件),在方塊30,此驅動程式邏輯會使此聲頻加速器關閉。因此,所繪示的方法提供用於暫停此聲頻加速器,而不需要在此聲頻加速器的韌體與此驅動程式邏輯之間,傳遞任何狀態資訊,其中,消除這些暫停相關的操作可降低延遲、 降低功耗、及延長電池壽命。處理方塊32會偵測回復事件(諸如,活動條件或功率管理(例如,開啟電源)條件),其中,在方塊34,會回應於此回復事件而使此聲頻加速器啟動。一旦已啟動此聲頻加速器,在方塊36,所繪示的方法使用此驅動程式邏輯,以將聲頻處理管線韌體下載至此聲頻加速器。
在方塊38,此聲頻加速器然後會偵測回復條件/事件,且在方塊40,直接自共用的記憶體儲存區16(圖1A)中擷取出狀態20(圖1A)。所繪示的方塊42使用此韌體,以依據此擷取出的狀態來組構此聲頻處理管線。特別注意的是,在所顯示的範例中,此韌體可直接自此共用的記憶體儲存區中擷取出這些狀態,而有效地不顧在主處理器12(圖1A)上執行的驅動程式邏輯18(圖1A)。因此,所繪示的方法消除將來自此驅動程式邏輯的狀態資訊傳遞至此聲頻加速器韌體,以便回復此聲頻加速器的任何需求。消除這些回復相關的操作可進一步降低延遲、降低功耗、及延長電池壽命。因此,所繪示的方法為輕量級,且對於行動平台特別有益。
圖1B顯示替換的架構44,其具有不可被聲頻加速器48存取的記憶體儲存器46,其中,記憶體儲存器46被驅動程式邏輯50使用,以保持此聲頻加速器的一個或多個狀態52。特別而言,所繪示的記憶體儲存器46為執行驅動程式邏輯50的主處理器54之本地記憶體。在此種情況中,驅動程式邏輯50會能夠將狀態52保持在此記憶儲存 器中,且暫停聲頻加速器48,而不會接收來自聲頻加速器48中的韌體邏輯56之資料,但是驅動程式邏輯50會需要與韌體邏輯56協調,以便使聲頻加速器48回復至正常操作。
例如,圖2B顯示結合不可被聲頻加速器存取的記憶體儲存器來管理聲頻狀態的方法58。如同已經提及的,此記憶體儲存器可例如為主處理器54(圖1B)的本地記憶體儲存區46(圖1B)。方法58可被實施為儲存於機器或電腦可讀取儲存媒體(諸如,RAM、ROM、PROM、韌體、快閃記憶體等)中、可組態邏輯(諸如,PLAs、FPGAs、CPLDs)中、使用電路技術(諸如,ASIC、CMOS或TTL技術、或其任何組合)的固定功能邏輯硬體中之一或多組的邏輯指令。
所繪示的處理方塊60提供用於使用驅動程式邏輯,以將聲頻加速器的一個或多個狀態保持在本地的記憶體儲存器中,其中,方塊62會偵測暫停事件。回應於偵測此暫停事件,在方塊64,此驅動程式邏輯會使此聲頻加速器關閉。因此,如在以上所討論的先前範例中,所繪示的方法提供用於暫停此聲頻加速器,而不需要在此聲頻加速器的韌體與此驅動程式邏輯之間,傳遞任何狀態資訊。此外,消除這些暫停相關的操作可降低延遲、降低功耗、及延長電池壽命。
處理方塊66會偵測回復事件,其中,在方塊68,會回應於此回復事件而使此聲頻加速器啟動。一旦已啟動此 聲頻加速器,在方塊70,所繪示的方法即使用此驅動程式邏輯,以將聲頻處理管線韌體下載至此聲頻加速器。所繪示的方塊72提供用於將來自於本地記憶體儲存器的一個或多個狀態轉移至此聲頻加速器,其中,在方塊74,此下載的韌體會依據所轉移的狀態來組構此聲頻處理管線。因此,雖然在所繪示的方法中,不會達成回復相關的優點之某些優點,但是由於與以上所提及之暫停相關的操作之消除相關聯之降低的延遲、降低的功耗、及延長的電池壽命,所以方法58仍被視為輕量級。
現在回到圖3,顯示系統76。系統76可為具有計算功能(例如,個人數位助理器/PDA、膝上型電腦、智慧型平板電腦)、通訊功能(例如,無線智慧型電話)、成像功能(例如,相機、攝影機)、媒體播放功能(例如,智慧型電視/TV)、或其任何組合(例如,行動上網裝置/MID)的行動平台之部分。在所繪示的範例中,系統76包括具有主處理器80及聲頻加速器82的晶片上系統(SoC)78,其中,主處理器80會與已經討論的主處理器12(圖1A)或主處理器54(圖1B)類似。同樣地,聲頻加速器82會與已經討論的聲頻加速器14(圖1A)或聲頻加速器48(圖1B)類似。在所繪示的範例中,主處理器80包括整合記憶體控制器(IMC)84(其可與系統記憶體86相通訊)。系統記憶體86可例如包括動態隨機存取記憶體(DRAM),其被組構為一個或多個記憶體模組(諸如,例如,雙列直插式記憶體模組(DIMMs)、小型DIMMs(SODIMMs)等)。
所繪示的系統76還包括平台控制器中心(PCH)88(有時被稱為晶片組的南橋),其用作為主機裝置,且可與網路控制器90、儲存器(例如,硬碟機/HDD、光碟、快閃記憶體等)92、及聲頻輸出裝置(例如,手機揚聲器、整合的免持揚聲器等)94相通訊。所繪示的主處理器80會執行驅動程式邏輯,其被組構以將聲頻加速器82的一個或多個狀態保持在記憶體儲存器中;偵測暫停事件;以及回應於第一事件而使聲頻加速器82關閉。在一個範例中,此記憶體儲存器被主處理器80及聲頻加速器82所共用。此外,聲頻加速器82會執行韌體邏輯,其偵測相對於聲頻加速器82的回復事件,且回應於此回復事件,而直接自共用的記憶體儲存區中擷取出聲頻加速器82的一個或多個狀態。
在此所述的技術因此使極輕量級的聲頻加速器回復/暫停操作(其會是加速器功率管理之原來的操作)成為可能。因此,這些技術可同時改善SoC平台的功率及性能效率。
實施例因此可提供用於電腦實施方法,其中,判定出第一低功率狀態相對於系統的目前狀態之絕對能量損益兩平(break-even)時間。還可至少部分根據此絕對能量損益兩平時間而判定出第一低功率狀態相對於第二低功率狀態之相對能量損益兩平時間。此方法還會有關至少部分根據此相對能量損益兩平時間而選擇此系統的操作狀態。在一個範例中,第二低功率狀態為比第一低功率狀態更弱。因 此,使用相對能量損益兩平時間會導致具有更短的離開延遲之較適當的功率狀態之選擇,其中,此更短的離開延遲又可提供較佳的性能。
實施例還可包括一種非暫態電腦可讀取儲存媒體,包括一組指令,若此等指令被處理器所執行,則此等指令致使電腦判定出第一低功率狀態相對於系統的目前狀態之絕對能量損益兩平時間。此等指令還可致使電腦至少部分根據此絕對能量損益兩平時間而判定出第一低功率狀態相對於第二低功率狀態之相對能量損益兩平時間。此外,此等指令可致使電腦至少部分根據此相對能量損益兩平時間而選擇此系統的操作狀態。
其他實施例可包括一種設備,其具有邏輯,用以判定出第一低功率狀態相對於系統的目前狀態之絕對能量損益兩平時間,以及至少部分根據此絕對能量損益兩平時間而判定出第一低功率狀態相對於第二低功率狀態之相對能量損益兩平時間。此外,此邏輯可至少部分根據此相對能量損益兩平時間而選擇此系統的操作狀態。
此外,實施例可包括一種平台,其具有處理器,及用以判定出第一低功率狀態相對於系統的目前狀態之絕對能量損益兩平時間的邏輯。此邏輯還可至少部分根據此絕對能量損益兩平時間而判定出第一低功率狀態相對於第二低功率狀態之相對能量損益兩平時間。另外,此邏輯可至少部分根據此相對能量損益兩平時間而選擇此處理器的操作狀態。
本發明的實施例可應用於供所有型式的半導體積體電路(「IC」)晶片使用。這些IC晶片的範例包括,但不受限於處理器、控制器、晶片組組件、可程式邏輯陣列(PLAs)、記憶體晶片、網路晶片、晶片上系統(SOCs)、SSD/NAND控制器ASICs、等等。此外,在這些圖式的某些中,訊號導體線係以線條來予以表示。為了表示更多的構成訊號路徑,某些會是不同的;為了表示一些構成訊號路徑,某些會有數字標記;及/或為了表示主要的資訊流動方向,在一個或多個端點處,某些會有箭頭。然而,這不應該以限制的方式來予以解釋。更確切而言,此種增加的細節可結合一個或多個範例的實施例來予以使用,以促進電路之更容易的了解。無論是否有額外的資訊,任何表示的訊號線實際上可包含一個或多個訊號,其可以行進於多個方向上,且可以任何適當型式的訊號架構(例如,以差動對實施的數位或類比線路、光纖線路、及/或單端線路)來予以實施。
會已給定範例的尺寸/模型/值/範圍,然而本發明的實施例不受限於此。因為製造技術(例如,微影術)隨著時間而成熟,所以可製造出較小尺寸的裝置是可預期到的。此外,為了圖示及討論的簡化,IC晶片及其他組件之熟知的電力/接地連接會或不會被顯示於圖式內,而以致於不會混淆本發明的實施例之某些觀點。另外,配置會以方塊圖形式來予以顯示,以便避免混淆本發明的實施例,而且鑑於關於此類方塊圖配置的實施之詳細說明書為非常依據 實施此實施例的平台之事實(亦即,在熟習此項技術者的視界內,此類詳細說明書應該是恰當的)。雖然為了說明本發明的範例實施例,提及特定的細節(例如,電路),但是對於熟習此項技術者而言,應該顯然可知的是,本發明的實施例可在沒有,或有這些特定細節的變化之下來予以實施。此說明因此被視為例示,而非限制。
「被耦接」的術語在此可被使用來指稱討論中的組件之間之任何型式的關聯(直接或間接),且可應用於電氣、機構、流體、光學、電磁、電機、或其他的連接。此外,「第一」、「第二」等的術語在此僅被使用來促進討論,且除非另有表示,否則不會帶有特別的時間或依照時間順序排列之意義。
熟習此項技術者將自上述的說明中了解的是,本發明的實施例之技術可以種種的形式來予以實施。因此,雖然此發明的實施例已結合其特定的範例來予以說明,但是因為熟習的實施者在研讀圖式、說明書、及下面的申請專利範圍之後,其他的修改將立即變成顯然可知,所以本發明的實施例之真實的範圍不應該予以如此限制。
10‧‧‧架構
12‧‧‧主處理器
14‧‧‧聲頻加速器
16‧‧‧記憶體儲存器
18‧‧‧驅動程式邏輯
20‧‧‧狀態
22‧‧‧韌體邏輯
24‧‧‧方法
26‧‧‧處理方塊
28‧‧‧方塊
30‧‧‧方塊
32‧‧‧處理方塊
34‧‧‧方塊
36‧‧‧方塊
38‧‧‧方塊
40‧‧‧方塊
42‧‧‧方塊
44‧‧‧架構
46‧‧‧記憶體儲存器
48‧‧‧聲頻加速器
50‧‧‧驅動程式邏輯
52‧‧‧狀態
54‧‧‧主處理器
56‧‧‧韌體邏輯
58‧‧‧方法
60‧‧‧處理方塊
62‧‧‧方塊
64‧‧‧方塊
66‧‧‧處理方塊
68‧‧‧方塊
70‧‧‧方塊
72‧‧‧方塊
74‧‧‧方塊
76‧‧‧系統
80‧‧‧主處理器
82‧‧‧聲頻加速器
84‧‧‧整合記憶體控制器(IMC)
86‧‧‧系統記憶體
88‧‧‧平台控制器中心(PCH)
90‧‧‧網路控制器
92‧‧‧儲存器
94‧‧‧聲頻輸出裝置
對於熟習此項技術者而言,本發明的實施例之各種優點將藉由讀取下面的說明書及後附的申請專利範圍,且藉由參考下面的圖式而變成顯然可知,在下面的圖式中:圖1A及1B為依據實施例之聲頻狀態管理架構的範 例之方塊圖;圖2A及2B為依據實施例之管理聲頻狀態的方法之範例的流程圖;以及圖3為依據實施例之系統的範例之方塊圖。
10‧‧‧架構
12‧‧‧主處理器
14‧‧‧聲頻加速器
16‧‧‧記憶體儲存器
18‧‧‧驅動程式邏輯
20‧‧‧狀態
22‧‧‧韌體邏輯

Claims (30)

  1. 一種系統,包含:聲頻輸出裝置;記憶體儲存器;聲頻加速器;以及與該聲頻輸出裝置相關聯的驅動程式邏輯,該驅動程式邏輯用以,將該聲頻加速器的一個或多個狀態保持在該記憶體儲存器中,偵測第一事件,及回應於該第一事件而使該聲頻加速器關閉。
  2. 如申請專利範圍第1項之系統,另包括與該聲頻加速器相關聯的韌體邏輯,其中,該記憶體儲存器被該驅動程式邏輯及該韌體邏輯所共用。
  3. 如申請專利範圍第2項之系統,其中,該韌體邏輯係要,偵測相對於該聲頻加速器的回復事件,及自該記憶體儲存器中擷取出該聲頻加速器的該一個或多個狀態。
  4. 如申請專利範圍第3項之系統,其中,該一個或多個狀態的擷取係要不顧該驅動程式邏輯。
  5. 如申請專利範圍第3項之系統,其中,該韌體邏輯包括聲頻管線邏輯。
  6. 如申請專利範圍第1項之系統,其中,該驅動程 式邏輯係要,偵測第二事件,回應於該第二事件而使該聲頻加速器啟動,及將韌體邏輯下載至該聲頻加速器。
  7. 如申請專利範圍第6項之系統,其中,該記憶體儲存器係要不可被該聲頻加速器所存取,且其中,該驅動程式邏輯係要將來自於該記憶體儲存器的該一個或多個狀態之至少其中一者轉移至該聲頻加速器。
  8. 如申請專利範圍第7項之系統,另包括用以執行該驅動程式邏輯的處理器,其中,該記憶體儲存器為該處理器的本地記憶體。
  9. 如申請專利範圍第6項之系統,其中,該第二事件係要包括活動條件及功率管理條件的至少其中一者。
  10. 如申請專利範圍第1項之系統,其中,該第一事件係要包括不活動條件及功率管理條件的至少其中一者。
  11. 一種設備,包含:處理器,包括驅動程式邏輯,用以,將聲頻加速器的一個或多個狀態保持在記憶體儲存器中,偵測第一事件,及回應於該第一事件而使該聲頻加速器關閉。
  12. 如申請專利範圍第11項之設備,其中,該記憶體儲存器係要被該驅動程式邏輯及與該聲頻加速器相關聯的韌體邏輯所共用。
  13. 如申請專利範圍第11項之設備,其中,該驅動程式邏輯係要,偵測第二事件,回應於該第二事件而使該聲頻加速器啟動,及將韌體邏輯下載至該聲頻加速器。
  14. 如申請專利範圍第13項之設備,其中,該記憶體儲存器係要不可被該聲頻加速器所存取,且其中,該驅動程式邏輯係要將來自於該記憶體儲存器的該一個或多個狀態之至少其中一者轉移至該聲頻加速器。
  15. 如申請專利範圍第14項之設備,其中,該一個或多個狀態係要被保持在該處理器的本地記憶體中,且自該處理器之該本地記憶體而被轉移。
  16. 如申請專利範圍第13項之設備,其中,該第二事件包括活動條件及功率管理條件的至少其中一者。
  17. 如申請專利範圍第11項之設備,其中,該驅動程式邏輯包括聲頻輸出裝置驅動程式邏輯。
  18. 如申請專利範圍第11項之設備,其中,該第一事件係要包括不活動條件及功率管理條件的至少其中一者。
  19. 一種非暫態電腦可讀取儲存媒體,包含一組韌體邏輯指令,若該等韌體邏輯指令被處理器所執行,則該等韌體邏輯指令致使電腦:偵測相對於媒體加速器的回復事件;以及回應於該回復事件,而自被驅動程式邏輯所共用的記 憶體儲存器中擷取出該媒體加速器的一個或多個狀態。
  20. 如申請專利範圍第19項之媒體,其中,該一個或多個狀態的擷取係要不顧該驅動程式邏輯。
  21. 如申請專利範圍第19項之媒體,其中,該等韌體邏輯指令包括聲頻管線邏輯指令。
  22. 如申請專利範圍第19項之媒體,其中,該等韌體邏輯指令包括視頻管線邏輯指令。
  23. 一種非暫態電腦可讀取儲存媒體,包含一組驅動程式邏輯指令,若該等驅動程式邏輯指令被處理器所執行,則該等驅動程式邏輯指令致使電腦:將聲頻加速器的一個或多個狀態保持在記憶體儲存器中;偵測第一事件;以及回應於該第一事件而使該聲頻加速器關閉。
  24. 如申請專利範圍第23項之媒體,其中,該記憶體儲存器係要被該驅動程式邏輯及與該聲頻加速器相關聯的韌體邏輯所共用。
  25. 如申請專利範圍第23項之媒體,其中,若該等驅動程式邏輯指令係要被執行,則該等驅動程式邏輯指令致使電腦:偵測第二事件,回應於該第二事件而使該聲頻加速器啟動,及將韌體邏輯下載至該聲頻加速器。
  26. 如申請專利範圍第25項之媒體,其中,該記憶 體儲存器係要不可被該聲頻加速器所存取,且其中,該驅動程式邏輯係要將來自於該記憶體儲存器的該一個或多個狀態之至少其中一者轉移至該聲頻加速器。
  27. 如申請專利範圍第26項之媒體,其中,該一個或多個狀態係要被保持在該處理器的本地記憶體中,且自該處理器之該本地記憶體而被轉移。
  28. 如申請專利範圍第25項之媒體,其中,該第二事件包括活動條件及功率管理條件的至少其中一者。
  29. 如申請專利範圍第23項之媒體,其中,該驅動程式邏輯包括聲頻輸出裝置驅動程式邏輯。
  30. 如申請專利範圍第23項之媒體,其中,該第一事件包括不活動條件及功率管理條件的至少其中一者。
TW101150134A 2011-12-30 2012-12-26 聲頻加速器之輕量級功率管理 TWI514257B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2011/085008 WO2013097170A1 (en) 2011-12-30 2011-12-30 Lightweight power management of audio accelerators

Publications (2)

Publication Number Publication Date
TW201346712A true TW201346712A (zh) 2013-11-16
TWI514257B TWI514257B (zh) 2015-12-21

Family

ID=48696243

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101150134A TWI514257B (zh) 2011-12-30 2012-12-26 聲頻加速器之輕量級功率管理

Country Status (4)

Country Link
US (1) US9128866B2 (zh)
CN (1) CN104126159B (zh)
TW (1) TWI514257B (zh)
WO (1) WO2013097170A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104126159B (zh) 2011-12-30 2017-12-19 英特尔公司 对音频加速器的轻便电源管理
US9164565B2 (en) * 2012-12-28 2015-10-20 Intel Corporation Apparatus and method to manage energy usage of a processor
US10275853B2 (en) * 2015-04-15 2019-04-30 Intel Corporation Media hub device and cache
US9710254B2 (en) * 2015-10-28 2017-07-18 International Business Machines Corporation Replacing an accelerator firmware image without operating system reboot
US11042213B2 (en) * 2019-03-30 2021-06-22 Intel Corporation Autonomous core perimeter for low power processor states

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2389385Y (zh) * 1999-07-20 2000-07-26 周四军 具有软件关闭功能的计算机用有源音箱
US6771269B1 (en) * 2001-01-12 2004-08-03 Ati International Srl Method and apparatus for improving processing throughput in a video graphics system
AU2002257217A1 (en) * 2001-04-24 2002-11-05 Broadcom Corporation Alerting system, architecture and circuitry
EP1677175B1 (en) * 2004-12-31 2013-08-28 ST-Ericsson SA Dynamic power management in system on chips (SOC)
US7844805B2 (en) * 2006-08-23 2010-11-30 Via Technologies, Inc. Portable processing device having a modem selectively coupled to a RISC core or a CISC core
US8948822B2 (en) * 2008-04-23 2015-02-03 Qualcomm Incorporated Coordinating power management functions in a multi-media device
US8041848B2 (en) * 2008-08-04 2011-10-18 Apple Inc. Media processing method and device
JP4910035B2 (ja) * 2009-11-13 2012-04-04 株式会社東芝 電子機器および通信制御方法
US9338276B2 (en) 2010-01-26 2016-05-10 Apple Inc. Gating accessory connection
CN104126159B (zh) 2011-12-30 2017-12-19 英特尔公司 对音频加速器的轻便电源管理

Also Published As

Publication number Publication date
CN104126159A (zh) 2014-10-29
WO2013097170A1 (en) 2013-07-04
CN104126159B (zh) 2017-12-19
TWI514257B (zh) 2015-12-21
US9128866B2 (en) 2015-09-08
US20140137137A1 (en) 2014-05-15

Similar Documents

Publication Publication Date Title
US8843686B1 (en) Processor management using a buffer
TWI514257B (zh) 聲頻加速器之輕量級功率管理
US9804650B2 (en) Supply voltage node coupling using a switch
EP2609482B1 (en) Method and apparatus for monitoring interrupts during a power down event at a processor
US9460032B2 (en) Apparatus and method for processing an interrupt
WO2015099939A1 (en) Intelligent ancillary electronic device
US9298251B2 (en) Methods of spreading plurality of interrupts, interrupt request signal spreader circuits, and systems-on-chips having the same
CN105210046B (zh) 存储器等待时间管理
US20140258749A1 (en) Dynamically entering low power states during active workloads
TWI519962B (zh) 智慧雙資料率(ddr)記憶體控制器
US9311153B2 (en) Core affinity bitmask translation
US20160328325A1 (en) Reconfigurable fetch pipeline
US20130179612A1 (en) Controlling devices via advance notice signaling
US20140006813A1 (en) System for Combined Input Output Module and Zero Power Optical Disk Drive with Advanced Integration and Power
TW201324189A (zh) 具有通用輸入輸出擴展器的電子設備及信號偵測方法
TW201225089A (en) System and method to initiate a housekeeping operation at a mobile device
US20130332764A1 (en) Intelligent inter-processor communication with power optimization
TWI603187B (zh) 週期活動調整
US20120079145A1 (en) Root hub virtual transaction translator
US10817246B2 (en) Deactivating a display of a smart display device based on a sound-based mechanism
US9720830B2 (en) Systems and methods facilitating reduced latency via stashing in system on chips
JP2014059866A (ja) エネルギーを節約しつつデータを連続配信する技術
US20150220371A1 (en) Energy aware information processing framework for computation and communication devices coupled to a cloud
KR101954668B1 (ko) 이종 멀티코어 프로세서를 이용하는 전자장치에서 전력효율을 개선하기 위한 방법 및 장치
US9270555B2 (en) Power mangement techniques for an input/output (I/O) subsystem

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees