TH23798A - ตัวตรวจจับหน้าคลื่นสัญญาณในวงจรปรับสัญญาณพาสำหรับสัญญาณที่มีแถบด้านข้างที่คงอยู่ - Google Patents

ตัวตรวจจับหน้าคลื่นสัญญาณในวงจรปรับสัญญาณพาสำหรับสัญญาณที่มีแถบด้านข้างที่คงอยู่

Info

Publication number
TH23798A
TH23798A TH9501000416A TH9501000416A TH23798A TH 23798 A TH23798 A TH 23798A TH 9501000416 A TH9501000416 A TH 9501000416A TH 9501000416 A TH9501000416 A TH 9501000416A TH 23798 A TH23798 A TH 23798A
Authority
TH
Thailand
Prior art keywords
signal
vsb
circuit
incoming
machine
Prior art date
Application number
TH9501000416A
Other languages
English (en)
Other versions
TH27188B (th
Inventor
สทีเวน ทอดด์ จาฟเฟ นาย
คริสโตเฟอร์ ฮัก สโทรลล์ นาย
Original Assignee
นายธเนศ เปเรร่า
นางสาว สนธยาสังขพงศ์
นาง ดารานีย์วัจนะวุฒิวงศ์
นาย ธเนศเปเรร่า
นาย โรจน์วิทย์เปเรร่า
Filing date
Publication date
Application filed by นายธเนศ เปเรร่า, นางสาว สนธยาสังขพงศ์, นาง ดารานีย์วัจนะวุฒิวงศ์, นาย ธเนศเปเรร่า, นาย โรจน์วิทย์เปเรร่า filed Critical นายธเนศ เปเรร่า
Publication of TH23798A publication Critical patent/TH23798A/th
Publication of TH27188B publication Critical patent/TH27188B/th

Links

Abstract

เครื่องรับสัญญาณโทรทัศน์ที่จะใช้กับสัญญาณในระบบ HDTV ที่ถูกส่งออกไปในรูปของสัญญาณที่มีแถบข้างที่คงอยู่ (VSB) โดยมีชุดกลุ่มข้อมูลแบบมิติเดียว ซึ่งประกอบด้วยวงจรปรับสัญญาณพาตัวที่หนึ่ง (18) ตัวปรับสภาพให้เท่ากัน (20) และตัวปรับสัญญาณพาตัวที่สอง (22, 30, 62) วงจรที่เป็นตัวกำหนดปริมาณแบบหลายภาค (50, 66) ที่ทำหน้าที่กำหนดจำนวนที่มีความละเอียดเพิ่มขึ้นเป็นลำดับ จะถูกนำมาใช้ร่วมกับการทำงานของตัวปรับสภาพให้เท่ากันเพื่อทำให้เกิดการปรับสภาพให้เท่ากันแบบมองไม่เห็น โดยไม่ต้องใช้สัญญาณที่เป็น "ขบวน"ได้ วงจรปรับสัญญาณพาตัวที่สองจะประกอบด้วยตัวตรวจจับหน้าคลื่น (30) ซึ่งสัญญาณอินพุทที่ถูกชะลอให้ช้าลงหนึ่งสัญญลักษณ์ (312) และสัญญาณอินพุทที่ถูกกำหนดปริมาณแล้ว (310) จะถูกรวมเข้าด้วยกันเป็นสัญญาณที่ถูกมัลติพลาย (316) และสัญญาณอินพุทที่ไม่ถูกกำหนดปริมาณและที่ถูกกำหนดปริมาณแล้ว (310) กับสัญญาณอินพุทที่ถูกชะลอให้ช้าลงหนึ่งสัญญลักษณ์ (314) จะถูกรวมเข้าด้วยกันเป็นสัญญาณที่ถูกมัลติพลายแล้ว (318) ซึ่งสัญญาณเหล่านี้ที่เกิดจากการมัลติพลายเข้าด้วยกันจะถูกรวมกันแบบหักออก (320) เพื่อทำให้เกิดเป็นสัญญาณเอาท์พุทที่เป็นค่าความคลาดเคลื่อนหน้าคลื่นของสัญญาณพานั้น

Claims (7)

1. ในระบบสำหรับรับสัญญาณภาพแบบมีแถบด้านข้างคงอยู่ (VSB) ที่ถูกจัดให้อยู่ในรูปของชุดกลุ่มสัญญลักษณ์ข้อมูลแบบมิติเดียว ที่จะแทนข้อมูลภาพแบบดิจิตอล และอยู่ภายใต้การแสดงการชดเชยสัญญาณพา ซึ่งเครื่องสำเร็จจะประกอบด้วย วงจรปรับสัญญาณพา (22,30) เพื่อเลื่อนสัญญาณ VSB ที่ถูกรับไว้ดังกล่าวเข้าหาแถบความถี่ฐาน และ ตัวตรวจจับหน้าคลื่น (32) ในวงจรปรับสัญญาณพาดังกล่าวที่รวมถึง อินพุทสำหรับรับสัญญาณ VSB ที่มีความถี่ใกล้แถบความถี่ฐาน ตัวกำหนดปริมาณ (310) ที่สนองตอบต่อสัญญาณ VSB ที่เข้ามาดังกล่าวเพื่อสร้างสัญญาณ VSB ที่ถูกกำหนดปริมาณขึ้น วงจรชะลอสัญลักษณ์ (312,314) สำหรับชะลอสัญญาณ VSB ที่เข้ามาดังกล่าว และสำหรับชะลอสัญญาณที่ถูกกำหนดปริมาณดังกล่าว ตัวมัลติพลายเออร์ตัวที่หนึ่งที่ (316) ที่สนองตอบต่อสัญญาณ VSB ที่ถูกกำหนดปริมาณดังกล่าว และต่อสัญญาณที่ถูกชะลอสัญลักษณ์จากวงจรชะลอดังกล่าว เพื่อสร้างสัญญาณที่หนึ่งขึ้น ตัวมัลติพลายเออร์ตัวที่สอง (314) ที่สนองตอบต่อสัญญาณ VSB ที่เข้ามาดังกล่าว และต่อสัญญาณที่ถูกกำหนดปริมาณและชะลอสัญลักษณ์ จากวงจรชะลอดังกล่าวเพื่อสร้างสัญญาณที่สองขึ้นและ ตัวรวมสัญญาณเพื่อรวมสัญญาณแบบหักล้างกันของสัญญาณที่หนึ่ง และที่สองดังกล่าว เพื่อสร้างสัญญาณที่แทนค่าความเคลื่อนหน้าคลื่นขึ้น
2. เครื่องสำเร็จตามข้อถือสิทธิข้อ 1 ที่ซึ่ง สัญญาณ VSB ที่เข้ามาดังกล่าวจะแสดงถึงส่วนประกอบที่เป็นค่าจริงที่ไม่รวมถึงส่วนประกอบที่เป็นค่าจินตภาพ
3. เครื่องสำเร็จตามข้อถือสิทธิข้อ 1 และยังประกอบต่อไปด้วย วงจรปรับช่วงเวลาเพื่อจัดให้มีสัญญาณนาฬิกาของสัญลักษณ์ที่สอดพร้องกับสัญญาณนาฬิกาของเครื่องส่งเพื่อที่ว่าสัญญาณที่เข้ามาดังกล่าวที่ไปยังตัวตรวจจับหน้าคลื่นดังกล่าวจะแสดงการตรึงช่วงเวลา
4. เครื่องสำเร็จตามข้อถือสิทธิข้อ 1 และยังรวมถึงต่อไปด้วย ตัวปรับสภาพให้เท่ากับของสัญญาณ (20) ที่มีอินพุทสำหรับรับสัญญาณ VSB ที่ถูกส่งออก, เอาท์พุทที่ถูกต่อโยงเข้ากับวงจรปรับสัญญาณพาดังกล่าว และอินพุทควบคุมสำหรับรับสัญญาณควบคุมที่จะเป็นฟังก์ชั่นของสัญญาณความคลาดเคลื่อนดังกล่าว
5. เครื่องสำเร็จตามข้อถือสิทธิข้อ 4 และยังรวมถึงต่อไปด้วย วงจรปรับสัญญาณพาเสริม (18) ที่มีอินพุทสำหรับรับสัญญาณ VSB ที่ถูกส่งออก และเอาต์พุทที่ถูกต่อโยงเข้ากับอินพุทของตัวปรับสภาพให้เท่ากันดังกล่าว
6. เครื่องสำเร็จตามข้อถือสิทธิข้อ 1 ที่ซึ่ง สัญญาณ VSB ที่เข้ามาดังกล่าวจะเป็นสัญญาณ VDB ในแบบ N-ระดับและตัวปรับสภาพให้เท่ากันดังกล่าวจะแสดงระดับการกำหนดปริมาณ N
7. เครื่องสำเร็จตามข้อถือสิทธิข้อ 1 ที่ซึ่ง วงจรชะลอดังกล่าวจะแสดงการชะลอสัญลักษณ์ไว้ตัวหนึ่ง
TH9501000416A 1995-02-28 ตัวตรวจจับหน้าคลื่นสัญญาณในวงจรปรับสัญญาณพาสำหรับสัญญาณที่มีแถบด้านข้างที่คงอยู่ TH27188B (th)

Publications (2)

Publication Number Publication Date
TH23798A true TH23798A (th) 1997-02-25
TH27188B TH27188B (th) 2009-12-22

Family

ID=

Similar Documents

Publication Publication Date Title
TW256978B (en) Blind equalizer for a vestigial sideband signal
US5659372A (en) Digital TV detector responding to final-IF signal with vestigial sideband below full sideband in frequency
KR0143116B1 (ko) 잔류 측파대 및 직각 진폭 변조 디지탈 고품위 텔레비젼 신호들을 수신하기 위한 무선 수신기
JP3369027B2 (ja) 無線受信機
KR960020485A (ko) 에이치디티브이(hdtv) 수신장치
JP2534737B2 (ja) ゴ―スト除去用フィルタ回路
KR840005956A (ko) 칼라채널의 신호대 잡음비 개선장치
US5263018A (en) Apparatus for time division multiplexed processing of plural QAM signals
TH23798A (th) ตัวตรวจจับหน้าคลื่นสัญญาณในวงจรปรับสัญญาณพาสำหรับสัญญาณที่มีแถบด้านข้างที่คงอยู่
US4714892A (en) Differential phase shift keying demodulator
US3918001A (en) Apparatus for producing two Hilbert Transform related signals
TH27188B (th) ตัวตรวจจับหน้าคลื่นสัญญาณในวงจรปรับสัญญาณพาสำหรับสัญญาณที่มีแถบด้านข้างที่คงอยู่
US4041418A (en) Equalizer for partial response signals
JPH0738479A (ja) 適応受信機
JPH04346532A (ja) フレーム同期方法および装置
KR100305771B1 (ko) 무선가입자망의 동기신호 수신 장치
US4672428A (en) Integrated digital gain control circuit for digital chrominance signals
KR0157530B1 (ko) 심볼 클럭 복구회로
TH26315B (th) ระบบปรับช่วงเวลาที่เป็นอิสระจากสัญญาณสำหรับสัญญาณที่ถูกโมดูเลทแล้วที่มีแถบข้างที่คงอยู่
TH17342A (th) ระบบปรับช่วงเวลาที่เป็นอิสระจากสัญญาณสำหรับสัญญาณที่ถูกโมดูเลทแล้วที่มีแถบข้างที่คงอยู่
GB0526415D0 (en) Detecting and correcting I/Q crosstalk in complex quadrature-modulated signals
JP3194281B2 (ja) 光空間伝送システム
JPH0250363A (ja) ディジタル信号処理装置
Pora et al. A TV ghost canceller using FPGA-based FIR filters
JPS63189054A (ja) ゴ−スト除去装置