TH176424A - ระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล - Google Patents

ระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล

Info

Publication number
TH176424A
TH176424A TH1701006626A TH1701006626A TH176424A TH 176424 A TH176424 A TH 176424A TH 1701006626 A TH1701006626 A TH 1701006626A TH 1701006626 A TH1701006626 A TH 1701006626A TH 176424 A TH176424 A TH 176424A
Authority
TH
Thailand
Prior art keywords
adc
digital
analog
signals
receive
Prior art date
Application number
TH1701006626A
Other languages
English (en)
Other versions
TH176424B (th
Inventor
บยอร์ค นายวีมาร์
โรเลน นายคลอส
Original Assignee
นายปิยะทัศน์ จุฑะพุทธิ
นายบัณฑิต บุญปาสาณ
Filing date
Publication date
Application filed by นายปิยะทัศน์ จุฑะพุทธิ, นายบัณฑิต บุญปาสาณ filed Critical นายปิยะทัศน์ จุฑะพุทธิ
Publication of TH176424A publication Critical patent/TH176424A/th
Publication of TH176424B publication Critical patent/TH176424B/th

Links

Abstract

หน้า 1 ของจำนวน 1 หน้า บทสรุปการประดิษฐ์ การประดิษฐ์นี้ จัดให้มีระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล แบบสอดแทรกในเวลา ที่กำหนด (ADC) ที่ประกอบรวมด้วย พอร์ทอินพุท ที่กำหนดค่าให้รับสัญญาณอนาล็อก, ชุดแถว -ADC ที่ประกอบรวมด้วย M, M>_2, ADCs เรียงขนานกัน, แต่ละ ADC จะถูกกำหนดค่าให้รับและแปลงส่วน หนึ่งของสัญญาณอนาล็อกไปเป็นสัญญาณดิจิตอลที่อัตราสุ่มตัวอย่าง fs ระบบ -ADC ประกอบรวม เพิ่มเติมด้วย ADC อ้างอิง ที่กำหนดค่าให้รับ และให้แปลงสัญญาณอนาล็อกไปเป็นสัญญาณอ้างอิง ดิจิตอลที่อัตราสุ่มตัวอย่างเฉลี่ย fref ตํ่ากว่า fs ที่ซึ่งแต่ละช่วงขณะสุ่มตัวอย่างของ ADC อ้างอิง จะตรง กับช่วงขณะสุ่มตัวอย่างของ ADC ในชุดแถวของ ADCs และที่ซึ่ง ADC ที่จะเลือกสำหรับแต่ละช่วงขณะ สุ่มตัวอย่าง ADC อ้างอิง จะถูกสุ่มตลอดเวลา ระบบ -ADC ยังประกอบรวมด้วยโมดูลปรับแก้ที่กำหนด ค่าให้ปรับเอ้าท์พุทสัญญาณดิจิตอลของชุดแถว -ADC ให้เป็นสัญญาณเอ้าท์พุทดิจิตอลปรับแก้แล้ว บนพื้นฐานของตัวอย่างต่าง ๆ ของสัญญาณอ้างอิงดิจิตอล และสัญญาณดิจิตอลจาก ADCs ที่เลือกมา ตรงกัน นอกจากนี้ การประดิษฐ์นี้ยังจัดให้มีวิธีการสำหรับการแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล แบบสอดแทรกในเวลาที่กำหนด

Claims (1)

: หน้า 1 ของจำนวน 1 หน้า บทสรุปการประดิษฐ์ การประดิษฐ์นี้ จัดให้มีระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล แบบสอดแทรกในเวลา ที่กำหนด (ADC) ที่ประกอบรวมด้วย พอร์ทอินพุท ที่กำหนดค่าให้รับสัญญาณอนาล็อก, ชุดแถว -ADC ที่ประกอบรวมด้วย M, M>_2, ADCs เรียงขนานกัน, แต่ละ ADC จะถูกกำหนดค่าให้รับและแปลงส่วน หนึ่งของสัญญาณอนาล็อกไปเป็นสัญญาณดิจิตอลที่อัตราสุ่มตัวอย่าง fs ระบบ -ADC ประกอบรวม เพิ่มเติมด้วย ADC อ้างอิง ที่กำหนดค่าให้รับ และให้แปลงสัญญาณอนาล็อกไปเป็นสัญญาณอ้างอิง ดิจิตอลที่อัตราสุ่มตัวอย่างเฉลี่ย fref ตํ่ากว่า fs ที่ซึ่งแต่ละช่วงขณะสุ่มตัวอย่างของ ADC อ้างอิง จะตรง กับช่วงขณะสุ่มตัวอย่างของ ADC ในชุดแถวของ ADCs และที่ซึ่ง ADC ที่จะเลือกสำหรับแต่ละช่วงขณะ สุ่มตัวอย่าง ADC อ้างอิง จะถูกสุ่มตลอดเวลา ระบบ -ADC ยังประกอบรวมด้วยโมดูลปรับแก้ที่กำหนด ค่าให้ปรับเอ้าท์พุทสัญญาณดิจิตอลของชุดแถว -ADC ให้เป็นสัญญาณเอ้าท์พุทดิจิตอลปรับแก้แล้ว บนพื้นฐานของตัวอย่างต่าง ๆ ของสัญญาณอ้างอิงดิจิตอล และสัญญาณดิจิตอลจาก ADCs ที่เลือกมา ตรงกัน นอกจากนี้ การประดิษฐ์นี้ยังจัดให้มีวิธีการสำหรับการแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล แบบสอดแทรกในเวลาที่กำหนด ข้อถือสิทธิ์ (ข้อที่หนึ่ง) ซึ่งจะปรากฏบนหน้าประกาศโฆษณา : หน้า 1 ของจำนวน 4 หน้า ข้อถือสิทธิ
1. ระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล แบบสอดแทรกในเวลาที่กำหนด (ADC) (200) ที่ประกอบรวมด้วย: พอร์ทอินพุท (202) ที่กำหนดค่าให้รับสัญญารอนาล็อก; ชุดแถว -ADC (204) ที่ประกอบรวมด้วย M, M>_2, ADCs จะเรียงขนานกัน แต่ละ ADC จะถูกกำหนดค่าให้รับ และแปลงสัญญาณส่วนหนึ่งของสัญญารอนาล็อกไปเป็นสัญญาณดิจิตอล ที่อัตราสุ่มตัวอย่าง fs; ADC อ้างอิง (206) ที่กำหนดค่าให้รับ แแท็ก :
TH1701006626A 2015-05-29 ระบบตัวแปลงสัญญาณอนาล็อก-เป็น-ดิจิตอล TH176424B (th)

Publications (2)

Publication Number Publication Date
TH176424A true TH176424A (th) 2018-06-07
TH176424B TH176424B (th) 2018-06-07

Family

ID=

Similar Documents

Publication Publication Date Title
MX2017013365A (es) Sistema de convertidor analogico a digital.
JP6479692B2 (ja) 構成可能なタイムインターリーブ型アナログ/デジタル変換器
EP2779463A3 (en) Background calibration of adc reference voltage errors due to input signal dependency
US20180183450A1 (en) Interleaving successive approximation analog-to-digital converter with noise shaping
EP3001568A3 (en) Calibration of a time-interleaved analog-to-digital converter (adc) circuit
EP2680443A3 (en) Compensation for lane imbalance in a multi-lane analog-to-digital converter (ADC)
EP2587674A3 (en) Multi-bit successive approximation ADC
EP2779466A3 (en) System, method and recording medium for analog to digital converter calibration
JP2016509449A5 (th)
JP2016005171A5 (th)
JP2016531532A5 (th)
EP2627006A3 (en) Serial-ripple analog-to-digital conversion
MY178066A (en) Method and apparatus for performing analog-to-digital conversion on multiple input signals
US8248289B2 (en) Power and area efficient interleaved ADC
US9680491B2 (en) Signal processing circuit
EP2159918A3 (en) D/A converter circuit and digital input class-D amplifier
WO2012012244A3 (en) Time varying quantization-based linearity enhancement of signal converters and mixed-signal systems
TW201108623A (en) Background calibration of offsets in interleaved analog to digital converters
KR20110083482A (ko) Ad 변환 장치 및 제어 방법
RU2016133752A (ru) Цифровой измерительный вход для электрического устройства автоматизации, электрическое устройство автоматизации с цифровым измерительным входом и способ обработки цифровых входных измеренных значений
WO2011113025A3 (en) Adjustable sampling rate converter
Wang et al. A background timing-skew calibration technique for time-interleaved analog-to-digital converters
US20150042499A1 (en) Adc with enhanced and/or adjustable accuracy
EP2088676A3 (en) Systems and methods for detecting a signal across multiple nyquist bands
EP3416291A3 (en) Detection system, sensor and microcomputer