TH126711A - การขยายจำนวนรีจิสเตอร์สำหรับงานทั่วไปที่ใช้ได้กับคำสั่ง - Google Patents
การขยายจำนวนรีจิสเตอร์สำหรับงานทั่วไปที่ใช้ได้กับคำสั่งInfo
- Publication number
- TH126711A TH126711A TH1201006546A TH1201006546A TH126711A TH 126711 A TH126711 A TH 126711A TH 1201006546 A TH1201006546 A TH 1201006546A TH 1201006546 A TH1201006546 A TH 1201006546A TH 126711 A TH126711 A TH 126711A
- Authority
- TH
- Thailand
- Prior art keywords
- gpr
- small
- mode
- memory
- operand
- Prior art date
Links
- 230000000875 corresponding Effects 0.000 claims 14
- 101710028796 ALDH18A1 Proteins 0.000 claims 10
- 101700038829 P5CS1 Proteins 0.000 claims 10
- 101700017147 P5CS2 Proteins 0.000 claims 10
- 101700027237 PROA Proteins 0.000 claims 10
- 101700026265 alh-13 Proteins 0.000 claims 10
- 230000004044 response Effects 0.000 claims 5
- OMFHQUCUWSMFOJ-FMONCPFKSA-N COMP protocol Chemical compound ClCCN(CCCl)P1(=O)NCCCO1.O=C1C=C[C@]2(C)[C@H]3C(=O)C[C@](C)([C@@](CC4)(O)C(=O)CO)[C@@H]4[C@@H]3CCC2=C1.C=1N=C2N=C(N)N=C(N)C2=NC=1CN(C)C1=CC=C(C(=O)N[C@@H](CCC(O)=O)C(O)=O)C=C1.C([C@H](C[C@]1(C(=O)OC)C=2C(=C3C([C@]45[C@H]([C@@]([C@H](OC(C)=O)[C@]6(CC)C=CCN([C@H]56)CC4)(O)C(=O)OC)N3C=O)=CC=2)OC)C[C@@](C2)(O)CC)N2CCC2=C1NC1=CC=CC=C21 OMFHQUCUWSMFOJ-FMONCPFKSA-N 0.000 claims 1
- 238000004590 computer program Methods 0.000 claims 1
Abstract
DC60 (17/12/55) คอมพิวเตอร์จะใช้รีจิสเตอร์สำหรับงานทั่วไป (GPR) ชุดหนึ่ง GPR แต่ละตัวประกอบด้วย ส่วนหลายส่วน โปรแกรมเช่นระบบปฏิบัติการและโปรแกรมเฉพาะงานจะปฏิบัติการในโหมด GPR ขนาดใหญ่และเข้าถึง GPR ที่เต็มที่ อย่างไรก็ตามโปรแกรมเช่นโปรแกรมเฉพาะงานที่ปฏิบัติการในโหมด GPR ขนาดเล็กจะสามารถเข้าถึงได้เพียงหนึ่งส่วนในแต่ละครั้ง รหัสปฏิบัติการคำสั่งในโหมด GPR ขนาด เล็กอาจตัดสินกำหนดส่วนที่จะเข้าถึง
Claims (1)
1. วิธีการดำเนินการด้วยคอมพิวเตอร์สำหรับขยายจำนวนที่มีประสิทธิผลของรีจิสเตอร์ สำหรับงานทั่วไป(GPR) ที่ใช้ได้กับคำสั่งของโปรแกรมในคอมพิวเตอร์ที่มี GPR ขนาดใหญ่จำนวนที่ หนึ่ง โดยแต่ละคำสั่งประกอบด้วยรหัสปฏิบัติการและเขตข้อมูล GPR หนึ่งเขตหรือมากกว่าเพื่อการระบุ GPR ที่สอดคล้องกัน โดย GPR ขนาดใหญ่แต่ละตัวประกอบด้วยส่วนที่หนึ่งและส่วนที่สอง โดย GPR ขนาดใหญ่ดังกล่าวประกอบด้วย GPR ขนาดเล็กตัวที่หนึ่งที่ประกอบด้วยส่วนที่หนึ่ง และ GPR ขนาดเล็ก ตัวที่สองที่ปะกอบด้วยส่วนที่สอง โดยที่วิธีการดังกล่าวประกอบด้วย การดำเนินการคำสั่งของคำสั่งชุดที่หนึ่งซึ่งเป็นคำสั่งชุดที่หนึ่งเพื่อการเข้าถึง GPR ขนาดเล็กตัวที่ หนึ่งดังกล่าว โดยการดำเนินการประกอบด้วยการสร้างเลขที่อยู่ของหน่วยความจำเพื่อการเข้าถึงตัวถูก ดำเนินการของหน่วยความจำโดยขึ้นอยู่กับ GPR ขนาดเล็กตัวที่หนึ่งดังกล่าวหรือการเข้าถึงตัวถูกดำเนิน การ GPR ขนาดเล็กตัวที่หนึ่ง โดยที่ GPR ขนาดเล็กตัวที่หนึ่งประกอบด้วยส่วนที่หนึ่งดังกล่าว; และการ ดำเนินการคำสั่งของคำสั่งชุดที่สองซึ่งเป็นคำสั่งชุดที่สองเพื่อการเข้าถึง GPR ขนาดเล็กตัวที่สองดังกล่าว โดยการดำเนินการประกอบด้วยการสร้างเลขที่อยู่ของหน่วยความจำเพื่อการเข้าถึงตัวถูกดำเนินการของ หน่วยความจำโดยขึ้นอยู่กับ GPR ขนาดเล็กตัวที่สองดังกล่าวหรือการเข้าถึงตัวถูกดำเนินการ GPR ขนาด เล็กตวที่สอง โดยที่ GPR ขนาดเล็กตัวที่สองประกอบด้วยส่วนที่สองดังกล่าว โดยตอบสนองต่อการที่ คอมพิวเตอร์อยู่ในโหมด GPR ขนาดเล็ก และ การดำเนินการคำสั่งของคำสั่งชุดที่สาม โดยการดำเนินการประกอบด้วยการสร้างเลขที่อยู่ของ หน่วยความจำเพื่อการเข้าถึงตัวถูกดำเนินการของหน่วยความจำโดยขึ้นอยู่กับ GPR ขนาดใหญ่ดังกล่าว หรือการเข้าถึงตัวถูกดำเนินการ GPR ขนาดใหญ่ที่ประกอบด้วยการเข้าถึงส่วนที่หนึ่งดังกล่าวและส่วนที่ สองดังกล่าวโดยตอบสนองต่อการที่คอมพิวเตอร์อยู่ในโหมด GPR ขนาดใหญ่
Publications (3)
Publication Number | Publication Date |
---|---|
TH126711B TH126711B (th) | 2013-08-23 |
TH126711A true TH126711A (th) | 2013-08-23 |
TH66653B TH66653B (th) | 2018-12-03 |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6507435B2 (ja) | 命令エミュレーションプロセッサ、方法、およびシステム | |
US9804851B2 (en) | Operand size control | |
JP5984865B2 (ja) | 命令エミュレーションプロセッサ、方法、およびシステム | |
US8938605B2 (en) | Instruction cracking based on machine state | |
US9261932B2 (en) | Minimizing switchover time in a hot swappable program memory | |
RU2015151131A (ru) | Загрузка парциальной ширины, зависящая от режима, в процессорах с регистрами с большим числом разрядов, способы и системы | |
JP2015527642A5 (th) | ||
EP3329361B1 (en) | Vector operand bitsize control | |
Lahiri et al. | Experience with term level modeling and verification of the M* CORE/sup TM/microprocessor core | |
JP2018531462A (ja) | 例外処理 | |
CN111742296B (zh) | 用于数据处理的装置、方法和计算机可读存储介质 | |
TH126711A (th) | การขยายจำนวนรีจิสเตอร์สำหรับงานทั่วไปที่ใช้ได้กับคำสั่ง | |
TH66653B (th) | การขยายจำนวนรีจิสเตอร์สำหรับงานทั่วไปที่ใช้ได้กับคำสั่ง | |
Tao et al. | Design and Implementation of SPARC V8 CPU Simulator in Virtualized Verification System | |
Van Dung et al. | Function profiling for embedded software by utilizing QEMU and analyzer tool | |
Luo et al. | Simulation to ARM Processors Based on the Instruction's Eigenvalue | |
Jo et al. | Design for most compatible booting model of integrated memory-disk based on ARM linux | |
CN104461939A (zh) | 扩展处理器寄存器堆容量的方法 | |
TH74143B (th) | การแปลงจากรูปแบบที่จัดเขตไว้เป็นรูปแบบทศนิยมลอยตัวฐานสิบ | |
JP2007066233A (ja) | 情報処理装置 |