11-14 подключены К эмиттерам соответ ствующих транзисторов 19-22. Устройство работает следующим образом . Маломощный блок 7 питани вырабатывает на выходе напр жение питани дл формирователи 8 импульсов и усилител .9. Одновременно с выхода блока питани на вход формировател 8 импульсов подаетс пониженное напр жение 23 (фиг.2) питающей сети, которое в последнем преобразуетс в напр жение 24 меандра, подаваемое на вход усилител 9. Напр жение меандра, снимаемое в соответствующей фазе с вторичных обмоток 11-14 тран форматора 10, поочередно открывает транзистор 19 и транзистор 20 или транзистор 21 с транзистором 22. Резисторы 15-18 ограничивают базовые токи транзисторов. В течение первого полупериода напр жени 25 питающей сети транзистор 19 и транзистор 20 открыты, и в интервале t - t , когда напр жение 25 питающей сети ме ше по абсолютной величине, чем напр жение на конденсаторе 5, образуетс следующа последовательна цепь дл протекани тока нагрузки: положительный вывод конденсатора 5, транзистор 20, входной вывод, транзистор 19, нагрузка б. При этом на нагрузке б выдел етс переменное напр ж ние 26. По мере.увеличени .напр жени 25 питающей сети, ток на нагрузке 6 ослабевает, и в момент времени t; становитс равньм нулю. В интервале t.-t2 первого полупериода напр жени 25 питающей сети через нагруз-; ку б протекает ток противоположной пол рности по следующей цепи; входно вывод, диод 2,. конденсатор 5, нагруз ка б, диод 1, входной вывод. Падение напр жени на диодах 1 и 2 закрывает транзисторы 19 и 20, поскольку его тюл рность противоположна рабочей пол рности транзистора. В момент вре мени t напр жение на конденсаторе 5 . снова становитс равным напр жению 2 питающей сети, ток нагрузки уменьшаетс до нул , а транзисторы 19 и 20 снова открываютс , так как падение напр жени на диодах становитс разным нулю. В интервале времени через нагрузку б протекает ток по цепи, рассмотренной в интервале С переменой фазы питанлцего напр жени 25 сети транзисторы 19 и 20 запираютс напр жением меандра, сним емого с вторичных обмоток трансформатора 10,и открываютс транзисторы 21 и 22. В результате этого в интервале через нагрузку б течет ток 26 по следующей цепи: конденсатор 5, транзистор 21, входной вывод , транзистор 22, нагрузка б, .конденсатор 5. Этот процесс продолжаетс до тех пор, пока напр жение 25 питающей сети не становитс равным напр жению на конденсаторе 5, а ток через нагрузку не уменьшаетс до нул . Начина с момента t транзисторы 21 и 22 запираютс и в интервале времени ток нагрузки начинает протекать по следующей цепи: входной вывод, диод 3, конденсатор 5, нагрузка б, диод 4, входной вывод. Таким образом, в устройстве осуществл етс периодическа коммутаци тока нагрузки, в результате чего на ней выдел етс переменна составл юща с амплитудой, приблизительно равной половине амплитуды напр жени питающей сети и с частотой, в два раза больше исходной. При этом потери энергии сокращаютс , так как отсутствует разр дный резистор, обеспечивающий в известном устройстве разр д конденсатора, а имеющиес потери определ ютс лишь внутренними сопротивлени ми диодов и транзисторов . изобретени Статический преобразователь, содержащий однофазный выпр мительный мост на диодах, выводы посто нноготока которого подключены к ВЕ ХОДНЫМ выводам через конденсатор, включенный последовательно, отличающий-: с тем, что, с целью повышени КПД в него введены блок питани , формирователь импульсов и усилитель, причем вход блока питани соединен с входными выводами, а его выход с входом формировател импульсов и входом усилител , выход формировател импульсов соединен с входом усилител , содержащего трансформатор с первичной и четырьм вторичными обмотками, один вывод каждой из которых через токоограничивающий резистор подключенК базе введенного транзистора, шунтирующего соответст- вующий диод моста в обратном направ-. лении, а другой вывод указанной обмотки подключен к эмиттеру того же транзистора. Источники информации, рин тые .во внимание при экспертизе 1. Патент Великобритании №1251074, л. Н 2 F , 1971.11-14 are connected to the emitters of the corresponding transistors 19-22. The device works as follows. The low-power power supply unit 7 produces at the output a supply voltage for the formers of 8 pulses and an amplifier. 9. Simultaneously, from the power supply unit to the input of the pulse driver 8, an undervoltage 23 (Fig. 2) of the supply network is supplied, which in the latter is converted to 24 square wave voltage applied to the input of the amplifier 9. The square voltage is removed in the corresponding phase from the secondary windings 11-14 of the transformer 10, alternately opens the transistor 19 and the transistor 20 or transistor 21 with a transistor 22. Resistors 15-18 limit the base currents of the transistors. During the first half period of the mains voltage 25, the transistor 19 and the transistor 20 are open, and in the interval t - t, when the voltage of the mains supply 25 is less than the voltage across the capacitor 5, the next series circuit for current flow : positive terminal of capacitor 5, transistor 20, input terminal, transistor 19, load b. At the same time, an alternating voltage is released at the load B. 26. As the voltage of the mains supply voltage increases 25, the current at the load 6 weakens at the time t; becomes zero. In the interval t.-t2 of the first half-period of the supply network voltage 25 through the load-; ku b a current of opposite polarity flows through the next circuit; input pin, diode 2 ,. capacitor 5, load b, diode 1, input terminal. The voltage drop across diodes 1 and 2 closes the transistors 19 and 20, since its voltage is opposite to the working polarity of the transistor. At the time t, the voltage across the capacitor 5. again becomes equal to the supply voltage 2, the load current decreases to zero, and transistors 19 and 20 open again, since the voltage drop across the diodes becomes a different zero. In the time interval, a current flows through the load b across the circuit considered in the interval C, the phase of the supply voltage 25 of the network, the transistors 19 and 20 are locked by the voltage of the meander removed from the secondary windings of the transformer 10, and transistors 21 and 22 are opened interval through the load b current 26 flows through the following circuit: capacitor 5, transistor 21, input terminal, transistor 22, load b, capacitor 5. This process continues until the supply voltage 25 becomes equal to the capacitor 5, and the current through the load is not reduced to zero. Starting from the moment t, the transistors 21 and 22 are closed and in the time interval the load current begins to flow through the following circuit: input terminal, diode 3, capacitor 5, load b, diode 4, input terminal. Thus, the device carries out periodic switching of the load current, as a result of which a variable component is allocated on it with an amplitude approximately equal to half the amplitude of the supply voltage and with a frequency twice the initial one. In this case, the energy loss is reduced, since there is no discharge resistor providing in the known device the capacitor discharge, and the losses are determined only by the internal resistances of the diodes and transistors. The invention has a static converter containing a single-phase rectifying bridge on diodes, the DC terminals of which are connected to BE SOLUTIONS through a capacitor connected in series, which differs: so that, in order to improve the efficiency, a power supply unit, a pulse shaper and an amplifier are inserted, the input of the power supply unit is connected to the input terminals, and its output to the input of the pulse driver and the amplifier input, the output of the pulse driver is connected to the input of the amplifier containing the transformer with the primary and four secondary windings, one output of each of which is connected through the current limiting resistor to the base of the inserted transistor, shunting the corresponding diode of the bridge in the opposite direction-. and the other output of the specified winding is connected to the emitter of the same transistor. Sources of information, rinty. In attention during the examination 1. UK patent No. 1251074, l. H 2 F, 1971.