SU965018A1 - Устройство компенсации временных искажений - Google Patents

Устройство компенсации временных искажений Download PDF

Info

Publication number
SU965018A1
SU965018A1 SU802920129A SU2920129A SU965018A1 SU 965018 A1 SU965018 A1 SU 965018A1 SU 802920129 A SU802920129 A SU 802920129A SU 2920129 A SU2920129 A SU 2920129A SU 965018 A1 SU965018 A1 SU 965018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
discriminator
pulse
delay
Prior art date
Application number
SU802920129A
Other languages
English (en)
Inventor
Александр Иванович Золотарев
Original Assignee
Предприятие П/Я Г-4954
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4954 filed Critical Предприятие П/Я Г-4954
Priority to SU802920129A priority Critical patent/SU965018A1/ru
Application granted granted Critical
Publication of SU965018A1 publication Critical patent/SU965018A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

(54) УСТРОЙСТВО КОМПЕНСАЦИИ ВРЕМЕННЫХ ИСКАЖЕНИЙ

Claims (2)

  1. Изобретение относитс  к технике записи и воспроизведени  телевизионных сигналов на магнитную ленту и может использоватьс  в многоголовочном видеомагнитофоне. Известно устройство компенсации временных искажений, содержащее последовательно соединенные синхроселектор , блок коммутируемых линий за держки и управл емую линию задержки последовательно соединенные дискриминатор и формирователь импульсов коммутации, причем выход синхроселек тора -подключен к, входу дискриминатора , вход синхроселектора  вл етс  входом видеосигнала, выходы формировател  импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управл емой линии задержки  вл е с  выходом видеосигнала 1. I. Недостатком данного устройства  вл етс  малый диапазон компенсации временной ошибки. Наиболее близким по техническол у решению к предлагаемому изобретению  вл етс  устройство компенсации временных искажений, содержащее последовательно соединенные первый синхро селектор, блок формирование импульсов врезки, усилитель-смеситель, блок, коммутируемых линий задержки и управл емую линию задержки, последовательно соединенные первый дискриминатор и формирователь импульсов коммутации , второй дискриминатор, причем вход первого синхроселектора  вл етс  входом видеосигнала, выход первого синхроселектора подключен к первому входу первого дискриминатора , выходы формировател  импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управл емой линии задержки  вл етс  выходом видеосигнала f2j. Однако при применении двигател  блока головок видеомагнитофона на шариковых подшипниках, известное устройство компенсации временных искажений не обеспечивает достаточной компенсации временной ошибки, особенно к концу активной части строки . Цель изобретени  - повышение точности .компенсации временной ошибки. Поставленна  цель достигаетс  тем, что в устройство компенсации временных искб1жений, содержащее последовательно соединенные первый синхроселектор , блок формировани  импульсов прозки, усилитель-смеситель, блок коммутируемых линий задержки и управл емую линию задержки, последова тельно соединенные первый дискриминатор и формирователь импульсов ком мутации, второй дискриминатор, причем вход nepisoro синхроселектора  в л етс  входом видеосигнала, выход первого синхроселектора подключен к первому ВХОДУ первого дискриминатора- , выходы формировател  импуль сов (коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управл емой линии задержки  вл етс  выходом видеосигнала, введены блок подавлени  шумов, блок задержки опо ных импульсов, последовательно соединенные дискриминатор дифференциальной ошибки и сумматор, последова тельно соединенные блок дифференцир вани  и элемент И, при этом вход бл ка подавлени  шумов соединен с входом первого синхроселектора,. строби рующий вход блока подавлени  шумов подключен к выходу первого синхроселектора , а выход блока пода.влени  шумов подключен к второму входу уси лител  смесител , вход блока задерж опорных импульсов  вл етс  входом опорных импульсов и соединен с первым входом дискриминатора дифференциальной ошибки и с вторым входом первого дискриминатора, а выход бло ка задержки опорных импульсов подключен к первому входу второго диск риминатора, к второму входу элемента И, и к второму входу формировател  импульсов коммутации, выход элемента И подключен к второму вход второго дискриминатора, выход которого подключен ко второму входу сумматора, выход сумматора подключе к второму входу управл емой линии задержки, .первый вход которой соединен с входом блока дифференцирова ни , а выход управл емой линии задержки подключен к второму входу дискриминатора дифференциальной ошибки. При этом дискриминатор дифференциальной ошибки содержит последовательйо соединенные второй синхроселектор , блок стробировани , фазовый дискриминатор, генератор тока зар д усилитель-корректор, первый фильтр низкой Частоты, генератор тока, вто рой фильтр низкой частоты и регу лирующий усилитель, последовательно соединенные третий фильтр низкой частоты, блок регулируемой задержки первый генератор тока разр да и пер вый элемент пам ти, второй элемент пам ти и второй генератор тока разр да , при этом второй вход блока стробировани  соединен с вторым вхб дом блока регулируемой задержки и  вл етс  первым входом дискриминатора дифференциальной ошибки, вход второго синхроселектора  вл етс  вторым входом дискриминатора диф.ференциальной ошибки, выход генератора тока подключен к входу первого элемента пам ти и  вл етс  выходом дискриминатора дифференциальной ошибки, выход регулирующего усилител  подключен к регулирующему входу генератора тока , выход блока регулируемой задержки подключен к второму входу фазового дискриминатора, второй выход.которого подключен к входу второго генератора тока разр да, выход второго генератора тока разр да соединен с выходам генератора тока зар да и подключен к входу второго элемента пам ти, а выход усилител корректора подключен к входу третьего фильтра низкой частоты. На чертеже приведена структурна  электрическа  схема предложенного устройства. Устройство компенсации временных искажений содержит первый синхроселектор 1, блок 2 подавлени  шумов, усилитель-смеситель 3, блок 4 формировани  импульсов врезки, первый дискриминатор 5, формирователь б импульсов коммутации, блок 7 коммутируемых линий задержки, управл емую линию 8 задержки, блок 9 дифференцировани , элемент И 10, блок 11 задержки опорных импульсов, второй дискриминатор . 12, сумматор 13, дискриминатор 14 дифференциальной ошибки, который включает в себ  второй синхроселектор 15, блок 16 стробировани , фазовый дискриминатор L7, блок 18 регулируемой задержки, генератор 19 тока зар да, усилитель-корректор 20, первый фильтр 21 низкой частоты, генератор 22 тока, первый и второй элементы пам ти 23 и 24, первый и второй генераторы 25 и 26 тока разр да , второй и третий фильтры 27 и 28 низкой частоты и регулирующий усилитель 29. Устройство работает следующим образом . На вход первого синхроселектора 1 подаетс  видеосигнал с помехами воспроизведени . Первый синхроселектор выдел ет строчные синхроимпульсы с некоторой задержкой. Передним фронтом строчного синхроимпульса запускаетс  блок 2 подавлени  шумов, который подавл е,т шум, а также переходные процессы коммутаций на вершине строчного синхроимпульса. Подавление шума заканчиваетс  перед задним фронтом строчного синхроимпульса за 1-2 МКС. Обработанный таким образом видеосигнал поступает на второй вход усилител -смесител  3. На первый вход усилител -смесител  поступают корот кие импульсы, сформированные из передних фронтов строчных синхроим .пульсов. Задержка и формирование импульсов по длительности и крутизн фронтов производитс  в блоке 4 формировани  импульсов врезки. Нормирование импульса врезки по крутизна обеспечивает прохождение этого импульса через набор дискретных линий задержки без каких-либо искажений. В усилителе-смесителе 3 происходит суммирование двух сигналов. Таким образом, положение;переднего фронта строчного синхроимпульса с соответствующим сдвигом во времени оказыiBaeTCH задублированным на вершине строчного синхроимпульса в виде короткого импульса врезки, причем на месте, очищенном от шума в видеосиг нале. Дл  того, чтобы сработала пер ва  ступень коррекции, включающа  набор дискретных линий задержки, строчный синхроимпульс с выхода син хроселектора 1 подаетс  на первый вход первого дискриминатора 5, на второй вход которого подаютс  опорные умпульсы. Выходным сигналом первого дискриминатора 5  вл етс  напр жение ошибки, пропорциональное величине временного рассогласовани  между опорными импульсами и передни ми фронтами строчных синхроимпульсов . Это напр жение в формирователе 6 импульсов коммутации преобразуетс  в код, в соответствии с которым коммутируютс  линии задержки в блоке 7 коммутируемых линий задержки. Переключение линий задержки производитс  в момент времени межДУ передним фронтом строчного синхроим пульса и передним фронтом импульса врезки, что обеспечиваетс  подачей на второй вход формировател  б импульсов коммутации опорных импульсо задержанных в блоке 11 задержки опо ных импульсов. Видеосигнал с времен ной ошибкой, равной величине дискре ности набора линии задержки, с выхо да блока 7 поступает на вход управл емой линии 8 задержки и на вход блока 9 дифференцировани , который работает по известному принципу оптимальной обработки импульсного сиг нала, позвол ющему повысить точност выделени  фронта сигнала при наличии помех. Помехи возникают в блоке коммутируемых линий задержки. Кроме того,В результате коммутации имеет с  переходный процесс, спадающий i концу задней площадки строчного гас щего импульса по экспоненциальному закону. Дополнительные ошибки возникают из-за наличи  на вершине строчного синхроимпульса остатков о шума и помехи переключени  видеоголовок . Выделенный блоком дифференцировани  импульс врезки, подаетс  на первый вход элемента И 10, а на второй его вход подаетс  опорный импульс с блока 11 задержки опорных импульсов. Сигнал с выхода элемента И 10 поступает на второй вход второго дискриминатора 12. Положение фронта импульса врезки, ввделенного на выходе элемента И 10 соответствует величине временной остаточной ошибки видеосигнала , пропущенного через дискретные линии задержки, т.е. через первую ступень коррекции. Поэтому выходное напр жение второго дискриминатора 12 соответствует остаточной временной ошибке в видеосигнале, прошедшем первую ступень коррекций. Это напр жение подаетс  на второй вход суммаiTOpa 13. С его выхода напр жением ошибки производитс  регулирование управл емой линии 8 задержки. Напр жение с выхода второго дискриминатора 12  вл етс  посто ннымв течейие активной части строки, а точнее от импульса врезки до импульса врезки. Таким образом, временные ошибки устран ютс  практически полностью в районе заднего фронта строчного гас щего импульса, а к концу активной части строки происходит накопление временной ошибки, вызванное качанием двигател  блока головок. Это накопление дифференциальной с иибки имеет максимальную величину в момент передачи переднего фронта строчного синхроимпульса . Следовательно, положение переднего фронта строчного синхроимпульса может служить датчиком величины дифференциальной саиибки, поскольку как коммутаци  дискретных линий задержки, так и смена напр жени  регулировки, поступающего на управл емую линию 8 задержки происходит после того как передний фронт строчного синхроимпульса выйдет из управл емой линии 8 задержки. Дл  определени  величины дифференциальной ошибки и выработки соответствующего напр жени  регулировки, поступающего на управл емую линию задержки , видеосигнал подаетс  на вход дискриминатора 14 дифференциальной ошибки. В синхроселекторе 15 происходит выделение переднего фронта строчного синхроимпульса, который подаетс  на блок 16 стробировани . Выходные импульсы стробировани  поступают на первый вход фазового дискриминатора 17, на второй вход которого подаютс  импульсы с выхода блока 18 регулируемой задержки. Передний tpOHT этих импульсов расположен посередине импульса, следующего с рыхода блока 16 стробировани . Выходными импульсами фазового дискриминатора 17  вл ютс  пара импульсов , суммарна  длительность которых равна длительности импульса с выхода блока 16 стробировани . В случае отсутстви  дифференциальной ошибки эти импульсы между собой рав . ны. При наличии дифференциалы ой -ошибки длительность этих импульсов друг относительно друга перераспредел етс  согласно изменени м в поло жении переднего фронта строчных син роимпульсов, остава сь в сумме по .сто нной величиной. Эта пара импуль сов поступает на второй генератор 2 тока разр да и генератор 19 тока за р да. На врем  действи  каждого из этих импульсов включаетс  соответствующий генератор тока, разр жа  или зар жа  загрузочный конденсатор второго элемента 24 пам ти. Далее напр жение со второГо элемента пам ти поступает на усилитель корректор 20, в котором происходит усиление сигнала ошибки и коррекци  его по фазе в области верхних частот отстаиваемого внутристрочной ко рекцией частотного диапазона. С вых да уйийител -корректора 20 напр жен ошибки чЪрез третий фильтр 28 низкой частоты поступает на блок 18 регулируемой задержки. Напр жением дифференциальной оши ки с выхода второго элементапам ти через первый фильтр 21 низкой часто ты производитс  управление генерато ром 22 тока.Этот генератор тока,раб та  в линейном режиме,обеспечивает на выходе ток, пропорциональный величине Напр жени  дифференциальной ошибки. Кроме того, при смене пол рности сигнала дифференциальной ошибки, мен етс  знак генерируемого тока. Генератор 22 тока нагружен на первый элемент 23 пам ти. Разр д конденсатора первого элемента пам ти осуществл ет первый генератор 25 тока разр да, запуск которого производитс  импульсами с выхода блока 18 регулируемой задержки. Собственные нестабильности генератора 22 тока отрабатываютс  петлей обратной св зи, в которую входи . второй фильтр 27 низ.кой частоты и регулирующий усилитель 29. Регулиро вка осуществл етс  таким образом, чтобы нулевому значению напр жени  Дифференциальной ошибки на входе генератора 22 тока соответствовало нулевое значение напр жени  на первом элементе 23 пам ти. Пилообразно напр жение, соответствующееизменению дифференциальной ошибки внутри активной части строки, поступает на сумматор 13, где суммируетс  с напр жением, поступающим с выхода второго дискриминатора 12, и суммарное напр жение ошибки, соответствующее изменению временной ошибки в пределах активной части строки поступает на регулирующий вход уп-равл емой линии 8 задержки. Таким образом, внутристрочный корректор представл ет из себ  систему авторегулировани  первого пор дка . Параметр регулировани  - отклонение положени  переднего фронта строчного синхроимпульса от номинального положени . Наличие обратной св зи уменьшает собственные нестабильности дискриминатора дифФеренциальной ошибки, улучшает как частотную, так и фазовую характеристики в полосе отстраиваемых внутристрочным корректором частот, а также стабилизируетс  коэффициент передачи внутристрочного корректора. Фазова  характеристика в данном случае особо важна, так как определение дифференциальной ошибки производитс  в конце активной части строки , а в пределах самой строки производитс  экстрапол ци  значени  напр жени  ошибки. За счет этого временные ошибки компенсируютс  не только в начальной части строки, но и во всей активной части строки, что выгодно от- личает данное устройство от прототипа . Формула изобретени  1. Устройство компенсации временных искажений, содержащее последовательно соединенные первый синхроселектор , блок формировани  импульсов врезки, усилитель-смеситель, блок коммутируемых линий задержки и управл емую линию задержки, последовательно соединенные первый дискри- в минатор и формирователь импульсов коммутации, второй дискриминатор, причем вход первого синхроселектора | вл етс  входом видеосигнала, вы1ход первого синхроселектора подключен к первому входу первого дискриминатора ,выходы формировател  импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управл емой линии задержки  вл етс  выходом видеосигнала, отличающеес  тем, что, с целью повышени  точности компенсации временной ошибки, введены блок подавлени  шумов, блок задержки опорных 1мпульсов, последовательно соединенные дискриминатор дифференциальной ошибки и сумматор, последовательно соединенные блок дифференцировани  и элемент И, при этом ( вход блока -подавлени  шумов соединен с входом первого синхроселектора MVMon ° подавлени  УМОВ подключен к выходу первого синхроселектора, а выход блока полаплени  шумов подключен к второму входу усилител -смесител , вход бл ка задержки опорных импульсов  вл етс  входом опорных импульсов и соединен с первым входом дискриминатора дифференциальной ошибки и с вторым входом первого дискриминатора , а выход блока задержки опорных импульсов подключен к первому .входу второго дискриминатора, к второму входу элемента И, и к второму вк ДУ Формировател  импульсов коммутации , выход элемента И подключен к второму входу второго дискриминатора , выход которого подключен ко вто рому входу сумматора, выход суммато ра подключен ко второму входу управл емой линии задержки, первый вход которой соединен с входом бло .ка дифференцировани , а выход управ л емой линии задержки подключен ко второму входу дискриминатора дифференциальной ошибки. 2. Устройство по п. 1, о т л и чай )щеес  тем, что дискриминатор дифференциальной ошибки содержит последовательно соединенные второй синхроселектрр, блок стробировани , фазовый дискриминатор, гене ратор тока зар да, усилитеЛь-корректор , первый фильтр низкой частоты, генератор тока, второй фильтр низкой частоты и регулирующий усилитель. 18 последовательно соединенные третий фильтр НИЗКОЙ частоты, блок регулируемой задержки, перв генератор тока разр да и первый элемент пам ти , второй элемент пам ти и второй генератор тока разр да, при этом второй вход .блока стробировани  соеSV M Лом блока регулируемой задержки и  вл етс  первым дискриминатора дифференциальной ошибки, вход второго синхроселектора  вл етс  вторым входом дискриминатора дифференциальной ошибки выход генератора тока подключен к входу первого элемента пам ти и  вл етс  выходом дискриминатора диффе-. ренциалйной ошибки, выход регулирующего усилител  подключен к регулирующему входу генератора тока, выхоГ регулируемой задержки подключен ко второму входу фазового дискриминатора , второй выход которого подключен к входу второго генератора тока разр да, выход второго генератора тока разр да соединен с выходом генератора тока зар да и подключен к входу второго элемента пам ти а выход усилител -корректора подклюен к входу третьего фильтра низкой астоты, Источники информации, рин тые во внимание при экспертизе 1. Гончаров Л.В.и др. Техника маг °й видеозаписи . М. , Энерги ,
  2. 2. Патент Великобритании № 1120348 л. Н 04 N 5/76, 1972 (прототип).
SU802920129A 1980-04-30 1980-04-30 Устройство компенсации временных искажений SU965018A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802920129A SU965018A1 (ru) 1980-04-30 1980-04-30 Устройство компенсации временных искажений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802920129A SU965018A1 (ru) 1980-04-30 1980-04-30 Устройство компенсации временных искажений

Publications (1)

Publication Number Publication Date
SU965018A1 true SU965018A1 (ru) 1982-10-07

Family

ID=20893921

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802920129A SU965018A1 (ru) 1980-04-30 1980-04-30 Устройство компенсации временных искажений

Country Status (1)

Country Link
SU (1) SU965018A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113701879A (zh) * 2021-08-27 2021-11-26 爱丁堡仪器有限公司 一种时间相关单光子计数电路及其系统和方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113701879A (zh) * 2021-08-27 2021-11-26 爱丁堡仪器有限公司 一种时间相关单光子计数电路及其系统和方法
CN113701879B (zh) * 2021-08-27 2024-01-30 天美仪拓实验室设备(上海)有限公司 一种时间相关单光子计数电路及其系统和方法

Similar Documents

Publication Publication Date Title
US4476491A (en) Ghost reduction circuit for television receiver
US20040114912A1 (en) Reproduction signal processing device
US4389623A (en) Automatic equalizer ulitizing a preiodically contained reference signal
EP0600740A2 (en) Video signal processing for ghost cancellation
JPH0619904B2 (ja) デジタル信号の波形処理方式
US4646153A (en) Noise reduction circuit for a video signal
US6480239B1 (en) Ghost cancellation reference signal with bessel chirps and PN sequences, and TV receiver using such signal
SU965018A1 (ru) Устройство компенсации временных искажений
KR100452308B1 (ko) 디지털 방송수신장치
US5986990A (en) Device for detecting digital bit in optical disc reproducing apparatus
US4335396A (en) Automatic equalization system for television receiver
US5170260A (en) Selective deghosting of plural GCR-containing video signals
US4275420A (en) Television receiver with a ghost detector
US5243432A (en) Circuit for controlling shutter speed in accordance with the motion of the object photographed
EP0147073B1 (en) Noise reduction circuit for a video signal
JPH0534851B2 (ru)
JP2778787B2 (ja) 波形等化装置
KR100475029B1 (ko) 영상신호의기록/재생시지연특성자동보정장치
US4584614A (en) Chroma signal phase correction circuitry to be used in a color video information playback system
US6931197B1 (en) Frequency modulation (FM) recording apparatus of video tape recorder
EP0277808A2 (en) Comb filter circuits
JPH0411412Y2 (ru)
US5031052A (en) Color phase correction circuit
JP2812067B2 (ja) 波形等化回路及びこれを用いた磁気記憶装置
SU1515398A1 (ru) Устройство коррекции амплитудно-частотной характеристики цифрового видеомагнитофона