SU942156A1 - Analogue storage device - Google Patents

Analogue storage device Download PDF

Info

Publication number
SU942156A1
SU942156A1 SU803009981A SU3009981A SU942156A1 SU 942156 A1 SU942156 A1 SU 942156A1 SU 803009981 A SU803009981 A SU 803009981A SU 3009981 A SU3009981 A SU 3009981A SU 942156 A1 SU942156 A1 SU 942156A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
voltage
operational amplifier
capacitor
Prior art date
Application number
SU803009981A
Other languages
Russian (ru)
Inventor
Юлий Григорьевич Куцан
Василий Валентинович Гумовский
Людмила Викторовна Тур
Владимир Павлович Харчук
Original Assignee
Ордена Ленина И Ордена Трудового Красного Знамени Институт Электросварки Им.Е.О.Патона Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина И Ордена Трудового Красного Знамени Институт Электросварки Им.Е.О.Патона Ан Усср filed Critical Ордена Ленина И Ордена Трудового Красного Знамени Институт Электросварки Им.Е.О.Патона Ан Усср
Priority to SU803009981A priority Critical patent/SU942156A1/en
Application granted granted Critical
Publication of SU942156A1 publication Critical patent/SU942156A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(5) АНАЛОГОВОЕ ЗАПОМИНАЩЕЕ УСТРОЙСТВО(5) ANALOG STORAGE DEVICE

1one

Изобретение относитс  к аналоговой вычислительной и измерительной технике и может быть использовано в информационно-измерительных системах.The invention relates to analog computing and measurement technology and can be used in information and measurement systems.

Известно аналоговое запоминающее . устройство, работа которого основана на принципе запоминани  напр жени  на конденсаторе, включенном во входную цепь буферного усилител , причем вход устройства соединен с входом бу- ,р ферного усилител  через основной опе.г рационный усилитель и ключ Li 1.Known analog storage. a device whose operation is based on the principle of memorizing the voltage on a capacitor connected to the input circuit of a buffer amplifier, the device input being connected to the input of a bumper and a rechargeable amplifier via a main op amp and a key Li 1.

Недостатком указанного устройства  вл етс  неоднозначна  погрешность при запоминании разнопол рных аналого-,5 вых сигналов, что объ сн етс  зависимостью величины и направлени  токов утечки аналоговых ключей от пол рности напр жени  на запоминающем конденсаторе .20The disadvantage of this device is the ambiguous error in storing the multi-polar analog and 5 signals, which is explained by the dependence of the magnitude and direction of the leakage currents of the analog switches on the polarity of the voltage on the storage capacitor .20

Наиболее близким к предлагаемому по технической сущности  вл етс  аналоговое запоминающее устройство, содержащее основной операционный усилитель , вход которого через ключ подключен к накопительному элементу, например конденсатору, обкладка которого соединена с входом буферного усилител , вход которого подключен к дополнительному операционному усилителю , второй вход которого подключен к шине напр жени  смещени , а втора  обкладка конденсатора соединена с шиной нулевого потенциала 2.Closest to the proposed technical entity is an analog storage device containing a main operational amplifier, the input of which is connected via a key to a storage element, such as a capacitor, the plate of which is connected to the input of a buffer amplifier, the input of which is connected to an additional operational amplifier, the second input of which is connected to the bias voltage busbar, and the second capacitor plate is connected to the zero potential bus 2.

Недостаток известного устройства заключаетс  в прив зке выходного си(- нала к уровню напр жени  смещени  Е, а не к нулю, как это обычно имеет место, т. е. при замкнутом ключе и отсутствии напр жени  не входе устройства , на выходе дополнительного операционного усилител  присутствует сигнал, равный напр жению смещени  Е.The disadvantage of the known device lies in tying the output si (- the voltage to the level of the bias voltage E, and not to zero, as is usually the case, i.e., when the switch is closed and there is no voltage on the device, the output of the additional operational amplifier there is a signal equal to the bias voltage E.

Claims (2)

Цель изобретени  - повышение точности устройства и времени его хранени  при поступлении на вход устройства разнопол рных аналоговых сигналов . Пбставленна  цель достигаетс  тем что в аналоговом запоминающем устрой стве, содержащем первый операционный усилитель, выход которого соединен с входом ключа, накопительный элемент, например конденсатор, одна из обкладок которого соединена с выходом ключа и с входом буферного усилител , друга  обкладка конденсатора соединена с шиной нулевого потенциала , второй операционный усилитель , выход которого  вл етс  выходо устройства, и шину напр жени  смещени , выход буферного усилител  соединен с первым входом второго операционного усилител , второй вход кото рого соединен с шиной напр жени  сме щени  и с первым входом первого опер ционного усилител , второй вход кото рого  вл етс  входом устройства. На фиг, 1 изображена функциональна  схема предлагаемого устройства; на фиг. 2 - временные диаграммы, по сн ющие работу устройства. Устройство (фиг. 1) содержит первый операционный усилитель 1, ключ 2 накопительный элемент, например конденсатор 3, буферный усилитель 4, вто рой операционный усилитель 5, шину 6 напр жени  смещени  и шину 7 нулевого потенциала. Устройство функционирует следующим образом. Входное напр жение Ugy поступает на инверсный вход первого операционного усилител  1 (фиг. 2 d ), к ко-, торому подключено напр жение смещени  Е (фиг. 2 (Г). Величина напр жени  Е устанавливаетс  в области минимальных токов утечки. Проинвертированный сум марный сигнал поступает на вход ключа 2, а после его замыкани  - на кон денсатор 3. При изменении входного напр жени  Ugy от +Е до -Е напр жение на обклад ках конденсатора 3 измен етс  от О до 2 Е, где Е - напр жение смещени , т. е. всегда остаетс  одного знака. Так как вход буферного усилител  соединен с обкладкой конденсатора то напр  №ние на его выходе повтор ет напр жение на конденсаторе 3 (фиг . 2 ) . С выхода буД)ерного усилител  4 это напр жение поступает на инверсный вход второго операционного усилител  5, где повторно суммируетс  с напр жением смещени  Е. В результате повторного суммировани  на выходе усилител  5 происходит полна  компенсаци  напр жени  смещени  Е(фиг. 2-t,), т. е. происходит прив зка выходного сигнала к нулю. Аналогично осуществл етс  прив зка выходного сигнала к нулю и при запоминании в момент размыкани  ключа 2. В этом случае на выходе устройства присутствует сигнал, равный мгновенному значению входного напр жени  момент размыкани  ключа 2. Предлагаемое аналоговое запоминающее yctpoйcтвo позвол ет повысить точность и врем  запоминани  входного сигнала. В устройстве используют операционные усилители K140 УД8 и аналоговые ключи К168КТ2. Формула изобретени  Аналоговое запоминающее устройство , содержащее первый операционный усилитель, выход-которого соединен с . входом ключа, накопительный элемент, например конденсатор, одна из обклаД1ОК которого соединена с выходом ключа и с входом буферного усилител , друга  обкладка конденсатора соединена с шиной нулевого потенциала, второй операционный усилитель, выход которого  вл етс  выходом устройства, и шину напр жени  смещени , отличающеес  тем, что, с целью повышени  точности устройства и времени его хранени , в нем выход буферного усилител  соединен с первым входом второго операционного усилител , второй вход которого соединен с шиной напр жени  смещени  и с первым входом первого операционного усилител , второй вход которого  вл етс  входом устройства. Источники информации, прин тые во внимание при экспертизе . 1. Проектирование и применение операционных усилителей. Под ред. Дж. Грэма. М., Мир, 197. The purpose of the invention is to improve the accuracy of the device and the time of its storage when different analog signals come to the device input. The objective is achieved by the fact that in an analog storage device containing a first operational amplifier, the output of which is connected to the key input, a storage element, for example a capacitor, one of the plates of which is connected to the output of the key and a buffer amplifier, the other capacitor plate is connected to the zero bus potential, the second operational amplifier, the output of which is the output of the device, and the bias voltage bus, the output of the buffer amplifier is connected to the first input of the second operational amplifier The second input is connected to the bias voltage busbar and to the first input of the first operational amplifier, the second input of which is the input of the device. Fig, 1 shows a functional diagram of the device; in fig. 2 - timing diagrams for the operation of the device. The device (Fig. 1) comprises a first operational amplifier 1, a switch 2, an accumulation element, for example a capacitor 3, a buffer amplifier 4, a second operational amplifier 5, a bus 6 of the bias voltage and a bus 7 of zero potential. The device operates as follows. The input voltage Ugy is fed to the inverted input of the first operational amplifier 1 (Fig. 2 d), to which the bias voltage E is connected (Fig. 2 (D). The voltage E is set in the region of the minimum leakage current. Inverted sum The reference signal is fed to the input of the key 2, and after it is closed, to the capacitor 3. When the input voltage Ugy changes from + E to - E, the voltage on the plates of the capacitor 3 changes from O to 2 E, where E is the voltage displacement, i.e., always one character remains. Since the input of the buffer amplifier is connected to In a capacitor tab, the voltage at its output repeats the voltage on the capacitor 3 (Fig. 2). From the output of the amplifier 4, this voltage goes to the inverted input of the second operational amplifier 5, where it is re-added to the bias voltage E. As a result of the re-summing at the output of the amplifier 5, the offset voltage E is fully compensated (Fig. 2-t,), i.e. the output signal is tied to zero. Similarly, the output signal is zeroed to zero when the key 2 is unlocked when the device is unlocked. In this case, a signal equal to the instantaneous value of the input voltage of the key 2 is present at the output of the device. signal. The device uses operational amplifiers K140 UD8 and analog switches K168KT2. Claims of Invention Analog storage device comprising a first operational amplifier, the output of which is connected to. the key input, a storage element, for example a capacitor, one of which is connected to the output of the key and to the input of the buffer amplifier, the other capacitor plate is connected to the zero potential bus, the second operational amplifier whose output is the output of the device, and the bias voltage bus In order to increase the accuracy of the device and its storage time, the output of the buffer amplifier is connected to the first input of the second operational amplifier, the second input of which is connected to the voltage bus offset and with the first input of the first operational amplifier, the second input of which is the input of the device. Sources of information taken into account in the examination. 1. Design and use of operational amplifiers. Ed. J. Graham. M., Mir, 197. 2..Авторское свидетельство СССР № 665329, кл. G 11 С 27/00, 1978 (прототип).2..Avtorskoe certificate of the USSR № 665329, cl. G 11 C 27/00, 1978 (prototype). Т1 T1
SU803009981A 1980-11-26 1980-11-26 Analogue storage device SU942156A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803009981A SU942156A1 (en) 1980-11-26 1980-11-26 Analogue storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803009981A SU942156A1 (en) 1980-11-26 1980-11-26 Analogue storage device

Publications (1)

Publication Number Publication Date
SU942156A1 true SU942156A1 (en) 1982-07-07

Family

ID=20928211

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803009981A SU942156A1 (en) 1980-11-26 1980-11-26 Analogue storage device

Country Status (1)

Country Link
SU (1) SU942156A1 (en)

Similar Documents

Publication Publication Date Title
SU942156A1 (en) Analogue storage device
SU981900A1 (en) Phase angle to voltage converter
SU482815A1 (en) Analog storage device
SU611256A1 (en) Analogue storage
SU830417A1 (en) Sine converter
SU587508A1 (en) Analogue storage
SU564658A1 (en) Analogue memory
SU1186938A1 (en) Capacitive displacement transducer
SU108732A1 (en) Electronic phase meter
SU756484A1 (en) Analogue storage
SU1674180A1 (en) Integrator with zeroing
SU451965A1 (en) Low frequency phase meter
SU875466A1 (en) Analogue storage
SU642723A1 (en) Arrangement for squaring function integral
SU1396159A1 (en) Analog storage
SU590831A1 (en) Analogue storage
SU645207A1 (en) Analogue storage
SU963104A1 (en) Analogue storage device
SU830585A1 (en) Analogue storage
SU802971A1 (en) Function generator
SU991513A1 (en) Analog memory
SU765747A1 (en) Phase angle-to-dc voltage converter
SU1180982A1 (en) Analog-storage
SU1479951A1 (en) Remote pointer instrument indication reader
SU712951A1 (en) Current-to-frequency converter