SU915239A1 - Удвоитель частоты следования импульсов 1 - Google Patents

Удвоитель частоты следования импульсов 1 Download PDF

Info

Publication number
SU915239A1
SU915239A1 SU802943346A SU2943346A SU915239A1 SU 915239 A1 SU915239 A1 SU 915239A1 SU 802943346 A SU802943346 A SU 802943346A SU 2943346 A SU2943346 A SU 2943346A SU 915239 A1 SU915239 A1 SU 915239A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
pulses
inputs
Prior art date
Application number
SU802943346A
Other languages
English (en)
Inventor
Remir V Korovin
Ivan I Kovtun
Original Assignee
Remir V Korovin
Kovtun Ivan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Remir V Korovin, Kovtun Ivan filed Critical Remir V Korovin
Priority to SU802943346A priority Critical patent/SU915239A1/ru
Application granted granted Critical
Publication of SU915239A1 publication Critical patent/SU915239A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может найти применение для удвоения частоты импульсов в устройствах, где входная частота быстро изменяется в больших пределах.
Известно устройство для умножения двух входных последовательностей импульсов, содержащее триггер, выходы которого подключены к (.одним входам элементов И, на другие входы которых поданы последовательности импульсов Е, (С) и а выходы элементов й подключены к входу элементов ИЛИ [1}.
Недостатком данного устройства является сложность.
Наиболее близким по технической сущности к изобретению является удвоитель частоты импульсов, содержащий триггер управления, вход которого подключен к входной шине и первому элементу ИЛИ, генератор импульсов,. делитель на два и два канала ίумножения, каждый из которых включает в себя элемент И, один из которых подключен к прямому выходу триггера управления, а другой *- к инверсному выходу, реверсивный счет-: чик импульсов, многовходовой элемент И, нуль-орган и дополнительные
2
элементы И, при этом выход генератора импульсов подключен непосредственно к первым входам первых дополнительных элементов И, вторые
5 входы которых объединены с первыми входами элементов .И другого канала и через делитель на два - к второму входу элемента И каждого
... канала умножения,, а в каждом канале умножения выход элемента И соединен с суммирующим входом реверсивного счетчика импульсов, выход первого дополнительного элемента И · с первым входом второго дополнитель·
15 ного элемента И, второй вход которого подключен к выходу многовходового элемента И, а выход - к вычитающему входу реверсивного счетчика, выходы которого через многовходовый
20 элемент И и нуль-орган, соединенные последовательно, подключены к входу элемента /ИЛИ, третий вход которого подключен к входной шине [2].
Недостатком известного устройст25 ва является сложность.
Цель изобретения - упрощение уст·
ройства.
Поставленная цель достигается \тем, что в удвоителе частоты следо30 вания импульсов, содержащем триггер
3
915239
4
управления, первый вход которого соединен с первым входом элемента ИЛИ и входной шиной, инверсный выход - с первым входом первого элемента И, а прямой выход - с первыми входами второго и третьего элементов И, генератор импульсов, выход которого соединен с вторым входом второго элемента И и входом делителя частоты на два, выход которого соединен с вторыми входами третьего элемента И и первого элемента И, выход которого соединен с суммирующим входом реверсивного счетчика импульсов, выходы которого подключены к входам четвертого элемен,та И, счетчик импульсов и вентиль, счетный вход счетчика импульсов соединен с выходом третьего элемента И, установочный вход - с входной шиной, а разрядные выходы через вентиль с разрядными входами реверсивного счетчика импульсов, вход вычитания которого подключен к выходу второго элемента И, при этом управляющий вход вентиля соединен с выходом четвертого элемента И, вторым входом элемента ИЛИ и вторым входом триггера управления.
На чертеже представлена структурная схема устройства.
Устройство содержит генератор 1 импульсов, делитель 2 частоты, элементы И 3 - 6, реверсивный счетчик 7 импульсов, элемент ИЛИ 8, триггер 9 управления, вентиль 10, счетчик 11 импульсов.
Устройство работает следующим образом.
В исходном положении состояние отдельных элементов в схеме произвольное. Первый же импульс входной . последовательности, поступающий с входа на триггер 9 ставит его в такое положение, при котором открываются элементы И 4 и 5. Через элемент И 4 импульс с выхода генератора 1 поступает на вычитающий вход реверсивного счетчика 7, осуществляя уменьшение кода имеющегося до прихода этого импульса в счетчике.
Через элемент 5 на вход счетчика 11, обнуляющегося входным импульсом, начинают поступать импульсы с выхода делителя 2, частота которого вдвое меньше частоты генератора 1.
В момент времени, когда реверсивный счетчик 7 обнулится, срабатыва-. ет элемент И 6, вырабатывая на своем выходе импульс, следующий через элемент ИЛИ 8 на выход устройства.
Этц)м «же сигналом с выхода элемента И б открывается вентиль 10, осуществляющий запись в реверсивный счётчик 7 кода того числа импульсов,, которое к данному моменту времени
насчитал счетчик 11. Одновременно с включением вентиля 10, выходной сигнал элемента И 6 поступает .на второй вход триггера 9, осуществляя переброс его, закрывая элементы И 4 и 5 и открывая элемент И 3. Через этот элемент И на суммирующий вход реверсивного счетчика 7 начинает поступать последовательность импульсов с выхода делителя 2. Таким образом, к моменту прохождения следующего входного импульса в реверсивном счетчике 7 будет образован код пре_образуемого периода, так если бы он заполнялся в течение всего периода импульсами с выхода делителя 2.
Если появление первого импульса на выходе элемента и 6 зависит от начального состояния реверсивного счетчика 7 в момент прихода первого входного импульса и в большинстве случаев не соответствует моменту половины периода временного интервала между первым и вторым входными импульсами, то начиная с момента появления второго входного импуль- / са в делителе частоты устанавливается Нормальный режим работы.
Появление на входе второго входного импульса вновь возвращает триггер 9 в состояние, при котором элемент И 3 заперт, элемент И 4 открыт, и через него на вычитающий вход реверсивного счетчика 7 поступают' вычитающие импульсы с выхода генератора 1. Поступающая частота этих импульсов в 2 раза выше частоты суммирующих импульсов, при этом обнуление реверсивного счетчика 7 происходит в момент, соответствующий половине временного интервала между соседними входными импульсами. Срабатывание элемента И 6 приводит к появлению на выходе элемента ИЛИ 8 выходного импульса и к записи в реверсивный счетчик 7 такого количества импульсов частоты с выхода делителя 2, которое к этому моменту времени насчитает счетчик 11.
Это то самое число, которое насчитал бы реверсивный счетчик 7, если бы он работал на суммирование от нуля. Таким образом, на выходе устройства помимо проходящих через элемент ИЛИ 8 входных импульсов появляются дополнительные импульсы с выхода элемента И 6, которые располагаются как раз посредине между входными импульсами, образуя тем самым удвоенную по отношению к выходу последовательность импульсов.
Введение новых связей упрощает устройство, сократив количество элементов на семь, при этом технические характеристики предлагаемого устройства остаются такими же, как у известного.
9

Claims (1)

  1. Формула изобретения
    Удвоитель частоты следования импульсов, содержащий триггер управления, первый вход которого соединен с первым входом элемента ИЛИ и входной шиной, инверсный выход - с первым входом первого элемента И, а прямой выход - с первыми входами второго и третьего элементов И, генератор импульсов, выход которого соединен с вторым входом второго элемента И и входом делителя частоты на два, выход которого соединен с вторыми входами третьего элемента И и первого элемента И, выход которого соединен с суммирующим входом реверсивного счет- 15 чика импульсов, выходы которого подключены к входам четвертого элемента И, счетчик .импульсов и вентиль, .отличающийся тем, что, с
    I
    915239 6
    целью упрощения устройства, счетньй вход счетчика импульсов соединён с выходом третьего элемента И, установочный вход - с входной шиной, а разрядные выходы через вентиль - с . разрядными входами реверсивного счет 5 чика импульсов, вход вычитания которого подключен к* выходу второго элемента И, при этом управляющий вход вентиля соединен с выходом четвертого элемента И, вторым входом элемента ИЛИ и вторым входом триггера управления.
SU802943346A 1980-06-23 1980-06-23 Удвоитель частоты следования импульсов 1 SU915239A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802943346A SU915239A1 (ru) 1980-06-23 1980-06-23 Удвоитель частоты следования импульсов 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802943346A SU915239A1 (ru) 1980-06-23 1980-06-23 Удвоитель частоты следования импульсов 1

Publications (1)

Publication Number Publication Date
SU915239A1 true SU915239A1 (ru) 1982-03-23

Family

ID=20903227

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802943346A SU915239A1 (ru) 1980-06-23 1980-06-23 Удвоитель частоты следования импульсов 1

Country Status (1)

Country Link
SU (1) SU915239A1 (ru)

Similar Documents

Publication Publication Date Title
US3947673A (en) Apparatus for comparing two binary signals
SU915239A1 (ru) Удвоитель частоты следования импульсов 1
SU595862A1 (ru) Удвоитель частоты импульсов
SU1114976A1 (ru) Цифровой фазометр
SU543171A1 (ru) Интегральна пространственно-временна коммутационна система
SU999048A1 (ru) Число-импульсный квадратичный преобразователь
SU1182639A1 (ru) Многоканальный генератор импульсов
SU843211A2 (ru) Устройство контрол временных интер-ВАлОВ КОдиРОВАННыХ пОСылОК
SU974564A2 (ru) Устройство задержки импульсов
SU708361A1 (ru) Устройство дл суммировани частотно-импульсных сигналов
RU2045768C1 (ru) Устройство для определения середины импульсов периодической импульсной последовательности
SU725238A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1319262A1 (ru) Устройство задержки импульсов
SU1277351A1 (ru) Умножитель частоты следовани импульсов
SU949783A1 (ru) Устройство дл формировани серий импульсов
SU716141A1 (ru) Формирователь импульсов
SU446054A1 (ru) Устройство дл преобразовани двоичных чисел
SU568170A2 (ru) Устройство дл контрол состо ни канала св зи
SU1016792A1 (ru) Вычислительное устройство
SU962976A1 (ru) Устройство дл вычислени коррел ционной функции импульсной последовательности
SU454551A1 (ru) Устройство дл вычитани импульсных последовательностей
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU418980A1 (ru)
SU1234963A1 (ru) Автоматический след щий делитель периодов импульсных сигналов