SU898385A1 - Устройство дл управлени технологическими операци ми - Google Patents
Устройство дл управлени технологическими операци ми Download PDFInfo
- Publication number
- SU898385A1 SU898385A1 SU802902463A SU2902463A SU898385A1 SU 898385 A1 SU898385 A1 SU 898385A1 SU 802902463 A SU802902463 A SU 802902463A SU 2902463 A SU2902463 A SU 2902463A SU 898385 A1 SU898385 A1 SU 898385A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- diode
- resistor
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
- Selective Calling Equipment (AREA)
- Electronic Switches (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТЕХНОЛОГИЧЕСКИМИ
ОПЕРАЦИЯМИ
Изобретение относитс к автсматическому управлению и может быть использовано в специальном технологи - часком оборудовании, дл программного управлени .
Известно устройство дл управлени технологическ.ими операци ми, содержащее датчики станка, входной регистр блок пам ти, блок управлени , выходной регистр 1.
Недостатком этого устройства вл етс низка помехозащищенность от электромагнитных помех всети.Наиболее близким по технической сущности к предлагаемому вл етс устройство дл управлени технологическими операци ми, содержащее датчики , выходы которых подключены к соответствующим входам первого регистра , выходы которого подключены к соответствующим первым входам коммутатора , выход которого соединен со входом счетчика, а второй вход подключен к выходу счетчика и к входу дешифратора, выход которого подсоединен к входу второго регистра, выход которого подключен через реле включени исполнительного механизма к входу исполнительного механизма, вход питани которого соединен с входом питани реле включени исполнительного механизма, коммутатора, первого и второго регистров, дешифратора и с выходом блока питани , входы которого подключены к соответствующим выводам первой обмотки сетевого трансформатора, втора обмотка которого выводами подключена к источнику питани 2.
10
Недостатком такого устройства вл етс плоха защищенность от электромагнитных сетевых помех,
Цель изобретени - повышение помехозащищенности устройства.
15
Указанна цель достигаетс тем, что устройство содержит три резистора , два диода, два стабилитрона, два инвертора, два триггера и элемент И, причем первый вывод третьей обмотки
Claims (2)
- 20 сетевого трансформатора через первый резистор подключен к кадотам первого диода и первого стабилитрона, к первому входу первого триггера, к входу первого инвертора и к, первому вьшо25 ду второго резистора, второй вывод которого подключен к аноду первого диода и к шине нулевого потенциала устройства, второй вывод третьей обмотки сетевого трансформатора соединен с катодами второго диода и второго стабилитрона, с первым входом второго триггера, с входом второго инвертора и с первым выводом третьего резистора, второй вывод которого соединен с анодом второго диода и с вторым выводом второго резистора , аноды первого и второго стабилитронов соединены, выходы первого . и второго инверторов соответственно соединены с вторыг и входами первого и второго триггеров, выходы первого и второго триггеров подключены к соответствующим входам элемента И, выход которого подключен к управл ющим входам первого и второго регистров . На фиг,1 представлена схема устройства; на фиг.2 - диаграммы напр жений на выходах элементов схемы. Устройство содержит датчики 1, первый и второй регистры 2 и 3, счет чик 4, дешифратор 5, коммутатор 6, реле 7 включени исполнительного ме- ханизма, исполнительный механизм 8, источник 9 питани сетевой трансформатор 10, элемент И И, первый и вто рой триггеры 12 и 13, первый и второй инверторы 1.4 и 15, первый и второй диоды 16 и 17, первый, второй и третий резисторы 18 - 20, первый и второй стабилитроны 21 и 22. На фиг.2 обозначено: напр жение сети UQ, падение напр жени на стабилитронах 21 и 22 и напр жени на входах инверторов 14 и 15 Од,) и ид - соответственноV напр жени на вы ходах триггеров 12 и 13 Vg.n U Q. со ответственно, напр жение на выходе элемента И 11. Устройство работает следующим об разом. Из синусоидального напр жени Up. (см. фиг.2), снимаемогос первой об мотки трансформатора 10, формируетс трапециидальный, разнопол рный, огр ниченный по амплитуде до уровн лог ческой единицы сигнал Ц,. С помощью диодов 16 и 17 и резисторов 19 и 20 каждый полупериод сигнала Од U д уровнем логической единицы подаетс на R входы соответствующего триггер и через инверторы 14 и 15 на его S входы. Так как переключение инверторов и 15, триггеров 12 и 13 происходит при определенном уровне сигнала, то Гтри наличии трапецеидальной формы входных сигналов на выходах триггеров сигналы, соответствующие логической единице, имеют большую длительность , чем нулевые UQ , U Q 1, (см. фиг.2) и во времени перекрываю друг друга. При подаче этих сигналов на элемент И 11 на его выходе формируетс сигнал длительностью, равной длител ности перекрыти сигналов, на выходах триггеров 12 и 13, соответствую щий моменту перехода сетевого напр жени через ноль. Этим сигналом устройство управлени открываетс дл выдачи и приема информации. Так как исполнительные устройства могут быть включены только в момент действи этого сигнала, то создаваемый ими уровень помех минимален и не может вывести устройство управлени из устойчивого состо ни . Прием информации от датчиков также производитс Ь..момент действи этих сигналов, т.е. в момент перехода сетевого напр жени через ноль. В .этот момент во внешней среде уровень помех также минимален и не может вывести устройство управлени из устойчивого состо ни . В моменты, когда помехи достигают своего максимального значени , устройство управлени отключено дл приема внешней информации и веро тность сбо по сравнению с известными устройствами сведена к минимуму. Таким образом/повышаетс помехоустойчивость устройства. Формула изобретени Устройство дл управлени технологическими операци ми, содержащее датчики , выходы которых подключены к соответствующим входам первого регистра , выходы которого подключены к соответствующим первым входам коммутатора , выход которого соединен со входом счетчика, а второй вход подключен к выходу счетчика и к входу дешифратора, выход которого подсоединен к входу второго регистра, выход которого подключен через реле включени исполнительного механизма, к входу исполнительного механизма, вход питани которого соединен с входами питани реле включени исполнительного механизма, коммутатора, первого и второго регистров, дешифратора и с выходом блока питани , входы которого подключены к соответствующим выводам первой обмотки сетевого трансформатора, втора обмотка которого выводами подключена к источнику питани , отличающеес тем, что, с целью повышени помехозащищенности устройства, оно содержит три резистора, два диода, два стабилитрона, два инвертора, два . триггера и элемент И, причем первый вывод третьей обмотки сетевого трансформатора через первый резистор подключен к катодам первого диода и первого стабилитрона, к первому входу первого триггера,к входу первого инвертора и к первому выводу второго резистора, второй вывод которого подключен к аноду первого диода и к шине нулевого потенциала устройства, второй вывод третьей обмотки сетевого трансформатора соединен с катодами второго диода и второго стабилитрона, с первым входом второго триггера, с входом второго инвертора и с первым выводом третьего резистора, второй вывод которого соединен с анодом вто рого диода и с вторым выводом второг резистора, аноды первого и второго стабипитронов соединены, выходы первого . и второго инверторов соответственно соединены с вторьлли входами первого и второго триггеров, выходы первого и второго триггеров подключены к соответствующим входам элемен та И, выход которого подключен к управл юцим входам первого и второго регистров. Источники информации, прин тые во внимание при экспертизе 1.Вульфсон И.Л, и др. Устройство автоматики станков с прогрёш мным управлением. М;, Высша школа , 1976, с. 164.
- 2.Абугов Ю.О. и др. Микроэлектронные устройства программного, и логического управлени , М., Машиностроение , 1979, с. 59, 67 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802902463A SU898385A1 (ru) | 1980-04-03 | 1980-04-03 | Устройство дл управлени технологическими операци ми |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802902463A SU898385A1 (ru) | 1980-04-03 | 1980-04-03 | Устройство дл управлени технологическими операци ми |
Publications (1)
Publication Number | Publication Date |
---|---|
SU898385A1 true SU898385A1 (ru) | 1982-01-15 |
Family
ID=20886435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802902463A SU898385A1 (ru) | 1980-04-03 | 1980-04-03 | Устройство дл управлени технологическими операци ми |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU898385A1 (ru) |
-
1980
- 1980-04-03 SU SU802902463A patent/SU898385A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4051394A (en) | Zero crossing ac relay control circuit | |
US5134322A (en) | Control and monitoring device for a power switch | |
KR930015433A (ko) | 다수의 전기 부하를 스위칭하는 전기 제어장치 | |
US3251036A (en) | Electrical crossbar switching matrix having gate electrode controlled rectifier cross points | |
US4365164A (en) | Vital contact isolation circuit | |
US3826930A (en) | Fail-safe optically coupled logic networks | |
US4125794A (en) | Electronic touch key | |
SU898385A1 (ru) | Устройство дл управлени технологическими операци ми | |
KR19980032713A (ko) | 2개의 와이어 전원 전자스위치 | |
US3617773A (en) | Thyristor gating circuits | |
US3182204A (en) | Tunnel diode logic circuit | |
US3489923A (en) | Circuit for switching two opposing potential sources across a single load | |
SU1156249A1 (ru) | Оптоэлектронный ключ | |
GB2182814A (en) | Pulse shaping and delay circuit | |
US3774235A (en) | Alternating current static control system | |
US3418494A (en) | Alternating current gate | |
USRE36480E (en) | Control and monitoring device for a power switch | |
CS268231B1 (en) | Connection for compensation of electric current switches turn-off time | |
US3564345A (en) | Bistable circuit | |
SU593299A1 (ru) | Двухтактный тиристорный усилитель мощности | |
SU1206938A1 (ru) | Транзисторный мостовой преобразователь посто нного напр жени | |
SU1200409A1 (ru) | Имитатор переходных процессов в сети (его варианты) | |
SU1488806A1 (ru) | Изобретение относится к вычислительной технике и может быть' использовано | |
SU1734202A1 (ru) | Устройство дл гальванической разв зки | |
US4441069A (en) | Self-extinguishing load driving system |