SU886225A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU886225A1
SU886225A1 SU802866278A SU2866278A SU886225A1 SU 886225 A1 SU886225 A1 SU 886225A1 SU 802866278 A SU802866278 A SU 802866278A SU 2866278 A SU2866278 A SU 2866278A SU 886225 A1 SU886225 A1 SU 886225A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
potential
inverter
transistor
Prior art date
Application number
SU802866278A
Other languages
English (en)
Inventor
Юрий Федорович Кутаев
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU802866278A priority Critical patent/SU886225A1/ru
Application granted granted Critical
Publication of SU886225A1 publication Critical patent/SU886225A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

I
Изобретение относитс  к радиоэлектронике , преимущественно к контролю логических схем, установленных на печатной плате.
Известны формирователи импульсов с запуском от механического переключающего контакта, содержащие интегрирующую ЯС-цепь, резистор и инвертор I . .
Эти формирователи при использовании их дл  целей контрол  логических схем, установленных на печатной ллате , имеют низкую надежность .вследствие формировани  импульса большой длительности (-0,2 с) дл  устранени  вли ни  дребезга переключайзщего контакта, что может привести к перегрузкам инверторов формирователей или логических схем контролируемого логического узла.Кроме того, недостатки известных формирователей заключаютс  в сложности контрол  из-за необходимости использовани  комплекта из двух формирователей однопол рных импульсов и предварительного определени  исходного потенциала входа контролируемой логической схемы перед подключением к нему формировател  импульсов, а также IB ограниченности применени  вследствие отсутстви  выключенного обесточенного состо ни  выхода инвертора формировател , что приводит к изменению потенциала в точке его подключени  даже при отсут10 ствии формируемых импульсов.
Наиболее близким к предлагаемому  вл етс  формирователь импульсов, содержащий триггер, входы которого подключены соответственно через размы15 кающий и замыкающий контакты к общей шине, элементы И-НЕ, инверторы и транзистор с резистивным делителем в цепи базы, эмиттер которого подключен к щине питани  2.
20

Claims (2)

  1. В этом формирователе импульсов происходит снижение точности, так как на его выходе могут формироватьс  переключающие сигналы, не соответствующие техническим услови м на контроли руемую логическую схему, но cjioco6ные вызвать ее переключение и затруд нить проведение контрол . Цель изобретени  - повьшение точности формировател  импульсов. Поставленна  цель достигаетс  тем что в формирователь импульсов, содержащий триггер, входы которого под ключень соответственно через размыка щий и замыкающий контакты к общей ши не, элементы И-НЕ, инверторы и транзистор с резистивным делителем в цепи базы, эмиттер которого подключен к шине питани , введены эмиттерный .повторитель с резистивным делителем смещени , диод и дифференцирукицие , цепочки, входы которых подцшючены к выходам триггера, а выходы соответственно к выходам первого и второго элементов И-НЕ, при этом выход первой дифференцирующей цепоч ки подсоединен через первый инвертор к резистивиому делителю транзис тора, а выход второй дифференцирую- щей цепочки подсоединен через второ инвертор к коллектору транзистора и входу эмиттерного повторител , вход которого подключей через диод первым входам элементов И-НЕ, а выходом через третий инвертор ко. вторым входам элементов И-НЕ. На чертеже приведена функциональ на  схема предлагаемого формировател  импульсов. Формирователь импульсов содержит механический переключакиций контакт 1, содержащий размыкающий и замыкаю щий контакты, подключенный ко вхог дам триггера 2, к выходам которого подключены две RC-дифференцирующие цепи 3 и 4, перва  из которых включает конденсатор 5 и резистор 6, а втора  включает конденсатор 7 и резистор 8. Выход первой цепочки через инвертор 9 и токоограничивающий резистор 10 подключен к базе транзистора 11, база-эмиттерный переход которого зашунтирован резистором 12, а выход.второй цепочки через инвертор 13 соединен с кол лектором транзистора 1 и входом эмиттерного повторител  на базе транзистора 14, в цепь смещени  которого включены резисторы 15 и 16, эмиттерного сопротивлени  17, диод 18 смещени  и инвертор 19, причем катод диода 18 и вьпсод инвертора 19 .через элементы И-НЕ 20 и 21 подключены к точкам соединени  выходов дифференцирующих цепочек и входов инве зторов. Формируемые импульсы снимаютс  с выхода 22 формировател  импульсов. Формирователь импульсов работает следующим образом. В исходном состо нии на выходе циничного плеча триггера 2 присутствует потенциал низкого уровн  (V{j), а на выходе нулевого плеча триггера 2 присутствует потенциал высокого уровн  ( . Величины резисторов 6 и 8 выбраны такими, что на входах инверторов 9 и I3 присутствует запирающий потенциал о,в результате чего через открытые коллекторные выходы инвертора 9 и 13 ток не протекает. Транзистор 11 закрыт. Эмиттерный повторитель имеет высокое входное сопротивление, в результате чего подключение формировател  импульсов к контролируемой логической схеме не измен ет потенциала ее входа . На входах элементов И-НЕ 20 и 21 по вл ютс  одновременно потенциалы высокого уровн V, если потенциал на входе эмиттерного повторител  имеет значение VQ. , промежуточное между минимально допустимьгм потенциалом высокого уровн  ( ) и максимально допустимым потенциалом низкого уровн  (V) дл  интегральных схем логического узла, в том числе и контролируемой схемы. При неподключенном выходе формировател  импульсов за счет цепи смещени  эмиттерного повторител  элементы И-НЕ 20 и 21 включены и малыми сопротивлени ми насыщенных транзисторов своих выходных каскадов, имеющих открытый коллекторный выход, шунтируют входы инверторов 9 и 13, отключа  их от остальных элементов формировател  импульсов . Дл  упрощени  рассмотрени  примем, что передаточные характеристики инвертора 19 и элементов И-НЕ 20 и 21  вл ютс  пр моугольными и не имеют наклонного участка, а пороги переключени  равны 1,4 В. Примем падени  напр жени  на диоде 18 и база-эмиттерном переходе транзистора 14 равными 0,7 В. ТЬгда потенциал на катоде диода 18 превысит порог переключени  элементов И-НЕ 20 и 21, если потенциал входа каскада сравнени  превысит 0,7 В. Если потенциал входа эмиттер ного повторител  меньше 2,1 В, то потенциал входа инвертора 19 меньше порога переключени  этого ин вертора 19 и на его выходеприсутствует йотенциал V., превышающий по тенциаш переключени  элементов И-НЕ 20 и 21. Если исходный потенциал в точке подключени  формировател  импульсов превышает значение меньше значени  VQ , то элементы И-НЕ 20 и 21 выключены и не шунтируют входов инвертаров 9 и 13. Перепады потенциала, по вл юптиес  при переключении механического контакта на выходах триггера 2, защищак дего схему от дребезга механического контакта, пройд  дифференцирование RC-цеп ми, поступают на вход инверторов 9 и 13; которые срабатывают от импульса, соответствующего положительному перепаду потенциала на соответствующем плече триггера
  2. 2. Включение инвертора 13 приводитк подключению выхода 22 формировател  импульсов к земле через малое сопротивление выходного насыщенного транзистора 11 этого инвертора 13. Включение инвертора 9 приводит.к включению транзистора И и подключению выхода 22 формировате л  импульсов к шине источника питани  через малое сопротивление этого транзистора в режиме насыщени . Поэто гу при наличии в точке подключени  потенциала выходе формировател  импульсов формируетс  импульс положительной пол рности пр включении инвертора 13, а при наличии в этой точке потенциала М на выходе формировател  импульсов формируетс  импульс отрицательной пол рности при включении инвертора 9. Длительность импульсов определ е с  параметрами RC-цепей. При наличии в точке подключени  потенциала V(4 переключени  механического контакта не приведут к формированию им пульсов на выходе формировател . Если на выходе формировател  импульсов , при подключении к неисправ ному логическому узлу, формируютс  импульсы неполного перепада с пико вым значением потенциала, равным или длительность фронта формируемых импульсов достаточна дл  включени  элементов И-НЕ 20 и 21, то происхо- дит включение этих элементов, выклю чение инверторов 9 и 13 и перевод 5i выхода 22 формировател  в выключенное , обесточенное состо ние. Одновременно осуществл етс  ускоренный зар д конденсаторов 5 и 7 дифференцирующих цепочек через малое сопротивление насыщенных выходных транзисторов элементов И-НЕ 20 и 21, в результате чего к моменту выключени  этих элементов на входах инверторов 9 и 13 уже не будет импульсов, обеспечивающих повторное включение этих инверторов, При этом на выходе формировател  формируютс  укороченные импульсы, длительность которых подбором параметров и режима работы элементов схемы может быть сделана менъще длительности допустимой импульсной помехи амплитуды (V VQ ) дл  контролируемой логической схемы. В этом случае укороченные импульсы не вызовут переключений контрюлируемой логической схемы . Формула изобретени  Формирователь импульсов, содержащий триггер, входы которого подключе-, ны соответственно через размыкающий и замыкающий контакты к общей птне, элементы И-НЕ, инверторы и транзис тор с резистивным делителем в цепи базы, эмиттер которого подключен к щине питани , о т ли ч а ю щ и и с   тем, что, с целью повьшени  точности, в него введены эмйттерный повторитель с резистивным делителем смещени , диод и дифференцируюпще цепочки, входы которых подключены к выходам триггера, а выходы соответственно к выходам первого и второго элементов И-НЕ, при этом выход первой дифференцирующей цепочки подсоединен через первый инвертор к резистивному делителю транзистора, а выход второй дифференцирующей цепочки подсоединен через второй инвертор к коллектору транзистора и входу эмиттерного повторител , вход которого подключен через диод к первым входам элементов И-НЕ, а выходом через третий инвертор - ко вторым входам элементов И-НЕ. Источники информации, рин тые во внимание при экспертизе
    78862258
    i. Губников В. С. Интегральна 2. Авторское свидетельство СССР
    электроника в измерительных приборах. № 617819, кд. Н 03 К , 07.02.77 М,, Энерги , 1974, с. 1103.(прототип).
SU802866278A 1980-01-10 1980-01-10 Формирователь импульсов SU886225A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802866278A SU886225A1 (ru) 1980-01-10 1980-01-10 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802866278A SU886225A1 (ru) 1980-01-10 1980-01-10 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU886225A1 true SU886225A1 (ru) 1981-11-30

Family

ID=20870763

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802866278A SU886225A1 (ru) 1980-01-10 1980-01-10 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU886225A1 (ru)

Similar Documents

Publication Publication Date Title
US3073972A (en) Pulse timing circuit
EP0365095A2 (en) Single photon semiconductor avalanche photodiode and active quenching circuit assembly
US4054804A (en) Bipolar charging and discharging circuit
SU886225A1 (ru) Формирователь импульсов
US4031417A (en) Apparatus for coupling a digital data generator to a digital data readout device with electrical isolation therebetween
US3659214A (en) Pulse regenerating circuit
US4491745A (en) TTL flip-flop with clamping diode for eliminating race conditions
US3048712A (en) Pulse time discriminator apparatus
US3551705A (en) Asymmetric delay circuit
US3515904A (en) Electronic circuits utilizing emitter-coupled transistors
US3489923A (en) Circuit for switching two opposing potential sources across a single load
US5319251A (en) Circuit arrangement for generating a switching pulse from a square-wave signal
US3515900A (en) Logic circuit arrangements
US3122656A (en) Ring counter with parallel input employing diode-capacitor combination gating stagestriggered at trailing edges of pulses
US4303838A (en) Master-slave flip-flop circuits
SU1398081A1 (ru) Магнитно-транзисторный ключ
SU513504A1 (ru) Импульсно-потенциальный логический элемент
US3571628A (en) Pulse circuit
JPS6116590Y2 (ru)
US3248566A (en) Electronic switch in which set pulse to one bistable multivibrator also resets othermultivibrators
SU881994A1 (ru) Селектор импульсов по длительности
SU1211855A1 (ru) Многостабильный триггер Богдановича
SU966899A1 (ru) Устройство дл установки логических элементов в исходное состо ние
SU1764157A1 (ru) Преобразователь периода сигнала в напр жение
SU1525878A1 (ru) Формирователь импульсов