SU869064A1 - Пересчетное устройство - Google Patents

Пересчетное устройство Download PDF

Info

Publication number
SU869064A1
SU869064A1 SU802877599A SU2877599A SU869064A1 SU 869064 A1 SU869064 A1 SU 869064A1 SU 802877599 A SU802877599 A SU 802877599A SU 2877599 A SU2877599 A SU 2877599A SU 869064 A1 SU869064 A1 SU 869064A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
diode
anode
trigger
led
Prior art date
Application number
SU802877599A
Other languages
English (en)
Inventor
Владимир Моисеевич Дубовис
Иван Петрович Попов
Юрий Николаевич Чернышев
Original Assignee
Предприятие П/Я А-7501
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7501 filed Critical Предприятие П/Я А-7501
Priority to SU802877599A priority Critical patent/SU869064A1/ru
Application granted granted Critical
Publication of SU869064A1 publication Critical patent/SU869064A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) ПЕРЕСЧСТНОЕ УСТРОЙСТВО
Изобретение относитс  к импульсной технике и может примен тьс  в полуавто матических и автоматических системах контрол  ИЛ.С дл  бесконтактной комму угации тестовых элементов. Известен счетчик, содержащий в кажд разр де фототиристор, резистор, конденса тор и светоизлучающий диод til. Недостатком его  вл етс  относительна  сложность. Известно пересчетное устройство, содержащее в каждом разр де запираемый фототиристор, резистор нагрузки, цепь св зи из диода и свстодиода, а также цепь выключени  фототиристоров разр дов , выполненна  также на фототмристоpax 1:2 1 Недостатком его  вл етс  невысока  надежность, обусловленна  возможностью пробо  светодиода при подаче на цепь св зи напр жени  запирающей пол рности поскольку ere обрйтное сопротивление вы ше обратного сопротивлени  включенного последовательно с ним диода, а также н& высокое быстродействие, обусловленное знгчительным временем выключени  фототиристоров разр дов. Цель изобретени  - повышение быстродействи  и надежности устройства. Поставленна  цель достигаетс  тем, что в пересчетное устройство, содержащее в каждом из И разр дов резистор нагрузки, к которому подключен анод фототиристора, цепь запуска на диоде и светодиоде, оптически св занном с фототиристором последующего разр да, в последовательном включении, первый вход которой подключен к аноду фототиристора, введены триггер со счетным входом, диоды цепи сброса, в каждую цепь запуска введен диод, который включен встречнопараг1ельно светодиоду, в каждый разр д введен стабилитрон и транзистор, коллектор которого подключен к катоду фототиристора , эмиттер - к обшей шине, и база через сгабвлитрон - к аноду фототиристора следуюшвго разр да, вторые входы цепей ;аапуска нечет iibix и четных  чеек поаключены , схютветственно, к единичному и нулевому выходам триггера со счетным входом, вход которого соединен со входом устройства, к анодам фототиристоров разр дов, начина  с третьего, подключены аноды диодов цепи сброса, катоды которых подключены к шине установки исходного положени , куда подключен и катод диода установки . исходного положени  триггера со счетным входом, анод которого соединен с нулевым выходом триггера со счетным входом. На чертеже представлена принципиальна  схема устройства. Перерасчетное устройство содержит И разр дов , каждый из которых содержит по следовательно соединенные резистор 1 нагрузки и фототиристор 2, цепь запуска на последовательно включенных светодиодов 3 и диоде 4, транзистор 5, коллектор которого подключен к катоду фототиристора 2, эмиттер - к обшей шине, диод 6 цепи запуска, включенный встречно-параллельно светодиоду 3, и стабилитрон 7, подключенный между базой транзистора 5 и точкой соединени  фототиристора 2 и резистора 1 нагрузки, последующего раз р да, а такж э триггер 3, резисторы 9 и 10, диоды 1.1 сброса разр дов и диод 12 сброса триггера 8. Устройство работает следующим образом . Установка пересчетного устройства в исходное состо ние осуществл етс  путем лодачи нулевого потенциала на диоды цепи сброса. При этом выходы всех  чеек, начина  с третьей, оказываютс  под потенциалом , определ емым падением напр же ни  на диоде 11. Это вызывает запирание транзисторов 5 по всех разр дах, кроме первого, что исключает возможность включе ни  тиристоров 2 в остальных разр дах. Диод 12 шунтирует выход триггера 8 и устанавливает триггер 8 в состо ние 1 по нулевому выходу. При этом, так как на выходе второго разр да высокий потен
циал и транзистор 5 первого разр да открыт , то через резистор 9, диод 4, светодиод 3, и диод 11 последней  чейки потечет ток, который и вызывает отпирание фототиристора 2 первого разр да. Сн тие команды Сброс устройства не влечет за собой изменени  состо ни  пересчетного .устройства. После установки исходного состо ни  диодь 11 и 12 не оказывают вли ни  на работу пересчетного устройства.
Таким образом, к моменту подачи входных счетных икшульсов фототиристор 2
ными Импульсами, равно
Т +Т ч-Т
ст- тр
где Т - врем  перехода стабилитрона 7 в непровод щее состо ние;
врем  выключени  транзистора
тр 5. причем
«Т
TCT -
.
Следовательно, предлагаемое устройство обладает повышенным быстродействием ио сравненпшо с известным. ервого разр да открыт, и фототиристоры последующих разр дов закрыты. Тогда а его аноде имеетс  низкий потенциал, на анодах остальных тиристоров - высоий потенциал.. При поступлении первого ходного импульса на единичном выходе риггера 8 действует напр жение логиеской I, которое смешает цепи зауска четных разр дов в пр мом напралении , что обеспечивает ток через цепь апуска - диор 4 и светодиод 3 второго азр да, так как на катоде светодиода низкий потенциал. К-(.)1М пр мое п-эцение напр жени  на диоде 4; пр мое падение напр жени  на диоде 3; уровень напр жени  логической КА Это вызывает срабатывание фототиристора 2 второго разр да за счет засветки его излучением светодиода 3, на аноде фототиристора 2 устанавливаетс  низкий потенциал. Стабилитрон 7 предыдущего разр да закрываетс  и обеспечивает запи- ранио транзистора 5 предыдущего разр да и .форсированное запирание фототиристора 2 этого разр да. При подаче после ,дующих входных сигналов работа устройства происходит аналогично в отношении последующих разр дов. Таким , если у известного устройства минимальное врем  между очередными импульсами; Т Т + Т MW вкА ВЫКА - врем  включени  фототириоТ„ - врем  выключени  фототиристора J то предлагаемое устройство имеет минимально допустимое врем  между очередФ op мула изобретени  Пересчетное устройство, содержащее в каждом из 1 разр дов резистор нагрузки к которому подключен анод ф )тотиристора , це.ь запуска на диоде и светодиоде, оптически св занном с фототиристором последующего разр да, в последовательном включении, первый вход которой подкгао чен к аноду фототиристора, отличающеес  тем, что, с целью повышени  быстродействи  и надежности устройства , введены триггер, со счетным входом, диоды цепи сброса, в каждую цепь запуска введен диод, который вклю чен встречно-параллельно светодиоду, в каждый разр д введен стабилитрон и тран зистор, коллектор которого подключен к катоду фототиристора, эмиттер - к общей шине, а база через стабилитрон - к аноду фототиристора следующего разр да, 6 46 вторые входы цепей запуска нечетных ичетных  чеек подключены, соответственно, к единичному и нулевому внходам триггера со счетным входом, вход которого соединен со входом устройства, к анодам фототиристоров разр дов, начина  с третьего, подключены аноды диодов nelra сброса, катоды которых подключены к шкне установки исходного положени , куда аодключен и катод диода установки ио ходного положени  триггера со счетным входт, анод которого соединен с нулевым выходом триггера со счетным входом. Источники информации, прин тые во при экспертизе 1.Авторское свиаетельство. СССР № 373888, кл. Н 03 К 23/12, 17.09.7О. 2.Авторское свидетельство СССР № 467476, кл.- Н 03 К 23/08, 06.О8.73.

Claims (1)

  1. Ф op мула изобретения
    Пересчетное устройство, содержащее в каждом из П разрядов резистор нагрузки, к которому подключен анод ф гготиристо- 5 ра, це».ь запуска на диоде и светодиоде, оптически связанном с фототиристором последующего разряда, в последовательном включении, первый вход которой подключен к аноду фототиристора, отлича— ю ю ш е е с я тем, что, с целью повышения быстродействия и надежности устройства, введены триггер, со счетным входом, диоды цепи сброса, в каждую цепь запуска введен диод, который включен встречно-параллельно светодиоду, в каждый разряд введен стабилитрон и транзистор, коллектор которого подключен к катоду фототиристора, эмиттер - к общей шине, а база через стабилитрон - к 2о аноду фототиристора следующего разряда, вторые входы цепей запуска нечетных ичетных ячеек подключены, соответственно, к единичному и нулевому выходам триггера со счетным входом, вход которого соединен со входом устройства, к анодам фототиристоров разрядов, начиная с третьего, подключены аноды диодов цели сброса, катоды которых подключены к шине установки исходного положения, куда подключен и катод диода установки исходного положения триггера со счетным входом, анод которого соединен с нулевым выходом триггера со счетным входом.
SU802877599A 1980-01-30 1980-01-30 Пересчетное устройство SU869064A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802877599A SU869064A1 (ru) 1980-01-30 1980-01-30 Пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802877599A SU869064A1 (ru) 1980-01-30 1980-01-30 Пересчетное устройство

Publications (1)

Publication Number Publication Date
SU869064A1 true SU869064A1 (ru) 1981-09-30

Family

ID=20875561

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802877599A SU869064A1 (ru) 1980-01-30 1980-01-30 Пересчетное устройство

Country Status (1)

Country Link
SU (1) SU869064A1 (ru)

Similar Documents

Publication Publication Date Title
SU869064A1 (ru) Пересчетное устройство
SE445507B (sv) Tendarstyrkrets for tyristoromformare
US3046413A (en) Transistor multiple count trigger with stepwave generator gates
SU369720A1 (ru) Шаговый переключатель
US3182204A (en) Tunnel diode logic circuit
US3593033A (en) Device for energizing sequentially plural loads
SU953733A1 (ru) Логический инвертор
SU1492477A1 (ru) Оптоэлектронный счетчик импульсов
SU571906A1 (ru) Многоканальный коммутатор
SU1624692A1 (ru) Оптоэлектронный преобразователь напр жени в код
SU617848A1 (ru) Двоичный счетчик импульсов
SU1552109A1 (ru) Шкальный индикатор напр жени
SU771881A1 (ru) Кольцевой коммутатор импульсов
US3463941A (en) Active pulse delay line
RU1788531C (ru) Устройство дл индикации перегорани плавких предохранителей
SU1100732A1 (ru) Оптоэлектронный счетчик импульсов
SU809574A1 (ru) Многоканальный коммутатор
SU477433A1 (ru) Устройство дл отображени информации
SU1471283A1 (ru) Генератор импульсов
SU1160324A1 (ru) Логический тестер
SU1241470A1 (ru) Счетчик импульсов
SU1594434A1 (ru) Оптоэлектронный матричный индикатор напр жени
SU1345124A2 (ru) Шкальный индикатор напр жени
SU1499399A1 (ru) Устройство дл развертки светового луча
SU1241431A1 (ru) Оптоэлектронный генератор импульсов