SU866774A1 - Устройство дл коммутации телеграфных каналов - Google Patents

Устройство дл коммутации телеграфных каналов Download PDF

Info

Publication number
SU866774A1
SU866774A1 SU792850459A SU2850459A SU866774A1 SU 866774 A1 SU866774 A1 SU 866774A1 SU 792850459 A SU792850459 A SU 792850459A SU 2850459 A SU2850459 A SU 2850459A SU 866774 A1 SU866774 A1 SU 866774A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switching
input
inputs
output
signal
Prior art date
Application number
SU792850459A
Other languages
English (en)
Inventor
Анатолий Степанович Подаков
Василий Григорьевич Климов
Евгений Григорьевич Зленко
Валерий Александрович Гребенников
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU792850459A priority Critical patent/SU866774A1/ru
Application granted granted Critical
Publication of SU866774A1 publication Critical patent/SU866774A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОММУТАЦИИ ТЕЛЕГРАФНЫХ КАНАЛОВ
1
Изобретение относитс  к электросв зи и может использоватьс  в системах телеграфии и передачи данных.
Известно устройство дл  коммутации телеграфных каналов, содержащее генератор синхроимпульсов и счетчик адресов, выходы которого подключены к адресным входам мультиплексоров, выход каждого из которых соединен со входом соответствующего приемника стробов, св занного с соответствующим оперативным запоминающим блоком, управл емый вход которого соединен со входом счетчика адресов, причем адресный выход и выход признака пол рности каждого из приемников стробов через мультиплексный канал подключены к входам дешифратора группы. Кроме того, генератор синхроимпульсов через элемент задержки, соединенный с выходом счетчика адресов, подключен к первым входам дополнительных оперативных запоминающих блоков, св занных с передатчиками , выходы которых подключены к входам демультиплексоров, причем вы1ходы дешифратора групп подключены ко вторым входам дополнительных оперативных запоминающих блоков, к третьим входам которых подключены адресные выходы мультиплексного канала, информационные выходы которого подключены ко входам передатчиков l .
Однако известное устройство обладает невысокой экономичностью и надежностью из-за наличи  больщого числа оператив10 ных запоминающих блоков.
Цель изобретени  - упрощение устройства путем сокращени  числа оперативных запоминающих блоков.
Дл  этого в устройство дл  коммута15 ции телеграфных каналов, содержащее генератор синхроимпульсов, демультиплексоI .i и счетчик aqpecoB, выходы которого .подключены к адресным входам мультиплексоров , выход каждого из которых со20 единен со входом соответствующего приемника ст1Юбов, св занного с соответствующим оперативным запоминающим блоком, управл емый вход которого соединен со 386 входом счетчика адресов, причем адресны выход и выход признака пол рности каждого из приемников стробов через мультиплексный канал подключены к входам дешифратора групп, введены блок совпадени  и переключательный блок, к входам которого подключены выходы загфосов приемников стробов, при этом сигнальные выходы переключательного блока подключены к разрешающим входам соответствукидих приемников стробов, выход обратной св зи деши(чратора групп подключен к входам сн ти  запросов приемников стробов через мультиплексный канал, адресные выходы и выходы признака пол рности которого и сигнальные выходы дешифратора групп подключены к соответствующим входам демультиплексоров., запрещающий выход переключательного блока подключен к одному из входов блока совпадени  к другому входу которого подклю чен выход генератора синхроимпульсов, а блока совпадени  подключен ко вхо ду счетчика адресов, причем мультиплексный канал выполнен асинхронным. На фиг. 1 представлена структурна  схема устройства дл  коммутации телеграфных каналов; на фиг, 2 (а,б,в,г,д,е) представлены временные диаграммы, по сн ющие работу устройства: а - сигнал на входе мультиплексора; б - строб-имггульсы СИ 1:1; в,д - значащие моменты модул ции; г - стробимпульсы СИ 1 : 8:, е - сигнал на выходе демультиплексора . В насто щее врем  на телеграфных сет х и сет х передачи данных должно устанавливатьс  коммутационное оборудование обеспечивающее возможность работы с та называемь ми закрытыми и открытыми каналами. Под закрытым каналом подразумеваетс  канал, завис щий от скорости передачи дискретной информации, типа перо даваемого кода и метода синхронизации Под открытым каналом подразуме ваетс  канал, не завис щий от скорости, кода и метода синхронизации. Перва  группа каналов обслуживаетс  коммутаторами с регенерацией посылок, а втора  - без регенерации, т.е. коммутаторами , обеспечивающими прозрачность тракта коммутации. Данное изобретение относитс  к прозрачным коммутаторам ди скретных сигналов, которые обеспечивают независимость тракта коммутации от скорости передачи дискретной информации, ти па передаваемого кода и метода синхронизации . 4 Свойством прозрачности обладают коммутаторы с пространственным делением каналов. Однако построение таких коммутаторов св зано со столь огромными аппаратурными затратами, что сделало нецелесообразным их применение дл  коммутации дискретных сигналов. Поэтому дл  коммутации дискретных сигналов применение нашли только коммутаторы с временным делением каналов, а их эффективна  практическа  реализаци  оказалась возможной в св зи с по влением экономичных и быстродействующих электронных интегральных микросхем и быстродействующих элементов пам ти большой емкости. Устройство содержит счетчик 1 адресов , мультиплексоры 2, приемники 3 сгробов, оперативные запоминающие блоки 4, мультиплексный канал 5, дешифратор 6 групп, демультиплексоры 7, переключательный блок 8, генератор 9 синхроимпульсов и блок 10 совпадени . Устройство работает следующим образом . Признак пол рности (фиг. 2а) - сигнал состо ни  стробируемого входа мультиплексора 2, адрес которого установлен на счетчике 1 адресов, по однопроводной шине передаетс  на вход приемника 3 стробов в  чейку динамической пам ти оперативного запоминающего блока 4, номер которой соответствует номеру стробируемого входа. Переключение  чеек динамической пам ти осуществл етс  подачей серии импульсов СИ1 : 1 (фиг. 2б) на управл емый вход оперативного запоминающего блока 4. При обнаружении переполюсовки на заданном входе мультиплексора 2 (фиг.2в) Б соответствующем приемнике 3 стробов формируетс  сигнал мультиплексного канала запроса на зан тие, поступающий на соответствующий вход переключательного блока 8. Если запрос поступил на одного из приемников 3 стробов, возбуждаетс  одноименный выход переключательного блока 8, соединенный с разрешающим входом одноименного приемника 3 стробов. При по влении разрешающего потенциала на разрешающем входе адресные и информационные сигналы выбранного приемника 3 стробов поступают в мультиплексный канал 5. По прин тому коду адреса исход щей линии (канала) дешифратор 6 групп подключает требуемый демультиплексор 7, на входы которого передаетс  cwpec исход щей линии (канала) и признак пол рности стробируемого в этот момент входа мультиплексора 2. После выполнени  этих операций формируетс  сигнал на выходе обратной св зи дешифратора 6 групп, снима  запрос на зан тие мультшшексного канала 5 того приемника 3 стробсЯв, который перед этим получил доступ на зан тие мультиплексного канала 5. Устройство к передаче сигнала переполюсовки по другому входу готово. Вследствие этого передачи по заданному адресу исход щего канала, в нем сигнал перепопюсовки воспроизводитс  с незначительной задержкой относительно стробимпульса СИ1 : 1, определ емой быстродействием элементной базы, обеспечива  прозрачность тракта коммутации {фиг.2е)
Дл  обеспечени  высокой достоверности передачи состо ни  любого входа мультиплексора 2 на заданный выход демультиплексора 7 процесс коммутации многократно повтор етс , например, через 8 стробов после первой переполюсовки. (фиг. 2г).
Не исключено по вление от нескольких приемников 3 стробов одновременно нескольких запросов на пользование мультиплексным каналом 5. Такие конфликтные ситуации устран ютс  переключательным блоком 8, при одновременном возбуждении нескольких входов переключательный блок 8 случайно возбуждает только один из нескольких своим сигнальных выходов, предоставл   в данный момент времени мультиплексный канал 5 только одному из нескольких пользователей - приемников 3 стробов.
Расчеты показывают, что веро тность одновременного по влени  двух и более запросов в интервале обслуживани  каждого пор дка 0,5 МКС не превосходит Ю , тем не менее, в схеме предусмотрена блокировка процесса стробировани  входов в момент по влени  хот  бы одного запроса. С этой целью сигнал с запрещающего выхода переключательного блока 8 подключаетс  на запрещающий вход блока 10 совпадени , блокиру  серии импульсов СИ1 : 1 на счетчик 1 адресов и на управл емые входы оперативных запоминающих блоков 4.
Технико-экономический эффект заключаетс  в том, что замена синхронного мультиплексного канала известного устройства асинхронным, управл емым переключательным блоком, обладающим описанными свойствами, обеспечивает прозрачность тракта коммутации при незначительной задержке передачи сигнала перепо юсовки и исключает необходимость
иметь Б составе коммутатора достаточно сложное оборудование: оперативные запоминающие устройства с произвольной выборкой и передатчики, стро щиес  на базе
комбинационных логических схем. Аппаратурные затраты на построение группового переключательного блока не превосход т затрат на построение одного передатчика (например, переключательный
блок на 16 входов и 16 выходов со схемами встроенного контрол  содержит 25 интегральных схем малой интеграции серии К155). Поэтому аппаратурные затраты на построение управл ющего оборудовани  предлагаемого рещени  в (К-1) раз меньше аналогичных затрат известного устройства, где К - число групп мультиплексор - демультиплексор.
В результате этого при равных емкост х коммутаторов достигаетс  примерно двухкратное сокращение общих аппаратурных затрат, что дает высокий экономический эффект, увеличиваетс  надежность устройства в целом при сохранении
свойства прозрачности.

Claims (1)

1. KD25OMFue,ei Etectv-omc StoredPr oorani Cohtrot Telex and Data Swlcl wgr 1-14002(t),a5eue1A,
OKI EeectHc,. 2/25-2/28 (прототип).
Сигнал а на влоде Г
§ СИГ-1 Ш
6 змм - г CI41-8 -
д ЗММ
Сигнал на б 5wx.
8 стродоВ
Ф1Аг,.2
SU792850459A 1979-12-12 1979-12-12 Устройство дл коммутации телеграфных каналов SU866774A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792850459A SU866774A1 (ru) 1979-12-12 1979-12-12 Устройство дл коммутации телеграфных каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792850459A SU866774A1 (ru) 1979-12-12 1979-12-12 Устройство дл коммутации телеграфных каналов

Publications (1)

Publication Number Publication Date
SU866774A1 true SU866774A1 (ru) 1981-09-23

Family

ID=20863932

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792850459A SU866774A1 (ru) 1979-12-12 1979-12-12 Устройство дл коммутации телеграфных каналов

Country Status (1)

Country Link
SU (1) SU866774A1 (ru)

Similar Documents

Publication Publication Date Title
US3796835A (en) Switching system for tdm data which induces an asynchronous submultiplex channel
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US3961138A (en) Asynchronous bit-serial data receiver
IL36446A (en) Time divison multiplex data transmission system
CA1101970A (en) Time division line interface circuit
US3909541A (en) Low-speed framing arrangement for a high-speed digital bitstream
US3872257A (en) Multiplex and demultiplex apparatus for digital-type signals
US4392234A (en) PCM Signal interface apparatus
US4002846A (en) Multiplexed digital transmission system with means for channel insertion and extraction
EP0102810B1 (en) Digital transmission systems
DK149250B (da) Fremgangsmaade og apparat til adressering af en koblingshukommelse i en transitcentral for synkrone datasignaler
CA2118548A1 (en) Circuit and method for alignment of digital information packets
US3740483A (en) Time division switching system with bilateral time slot interchangers
KR850007723A (ko) 전기통신 회의를 할 수 있는 교환시스템
US3652802A (en) Method of transmitting data over a pcm communication system
US3694580A (en) Time division switching system
GB1494339A (en) Digital multiplexing system
US4450558A (en) Method and apparatus for establishing frame synchronization
SU866774A1 (ru) Устройство дл коммутации телеграфных каналов
US3341660A (en) Time division multiplex pulse code modulation communication systems
US3542957A (en) Multiplex arrangement for pulse code modulated signalling system
GB1398519A (en) Time division multiplex telecommunications systems
GB1349370A (en) Time division multiplex telecommunication system
US3353158A (en) Data transmission
GB1139631A (en) Time division communication systems