SU864537A2 - Pulse duration discriminator - Google Patents

Pulse duration discriminator Download PDF

Info

Publication number
SU864537A2
SU864537A2 SU792844485A SU2844485A SU864537A2 SU 864537 A2 SU864537 A2 SU 864537A2 SU 792844485 A SU792844485 A SU 792844485A SU 2844485 A SU2844485 A SU 2844485A SU 864537 A2 SU864537 A2 SU 864537A2
Authority
SU
USSR - Soviet Union
Prior art keywords
resistor
diode
transistor
output
inverter
Prior art date
Application number
SU792844485A
Other languages
Russian (ru)
Inventor
Виталий Кирсанович Рябков
Алексей Николаевич Карнеев
Original Assignee
Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Специальное Проектно-Конструкторское Бюро "Нефтехимпромавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Специальное Проектно-Конструкторское Бюро "Нефтехимпромавтоматика" filed Critical Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Специальное Проектно-Конструкторское Бюро "Нефтехимпромавтоматика"
Priority to SU792844485A priority Critical patent/SU864537A2/en
Application granted granted Critical
Publication of SU864537A2 publication Critical patent/SU864537A2/en

Links

Landscapes

  • Inverter Devices (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использован во вторичной аппаратуре анализаторов качества нефти. По основному авт. св. 595855 известен селектор импульсов ио длительности , содержащий инвертор, вклю ченный по схеме с общим эмиттерсот, с первым резистором в коллекторной цепи , транзистор, база которого соединена через второй резистор с источни ком питани    непосредстйеино с катодом первого диода, анод которого подключен к катоду второго диода и через конденсатор - к эмиттеру транзистора ИИ выходу инвертора, вход которого соединен с анодсил второго, диода, и третий резистор, включенный между выходом инвертора и источником питани  Недостатком этого устройства - вл етс  то, что в нем врем  восстанов лени , определ емое емкостью конденсатора и сопротивлением резистора , относительно большое. Поэтому при поступлении на вход устроитсва импульса помехи через врем , меньше вр мени восстановлени  устройства, на -его выход может пройти ложный импуль Уменьшение резистора не дает нужного эффекта, поскольку короткий импульс, наложенный на информационный сигнал, вызовет разр д конденсатора и информационный сигнал воспринимаетс  устройством как ложный , Цель изобретени  - уменьшение времени восстановлени . Поставленна  цель достигаетс  тем, что в селекторимпульсов по длительности , содержащий инвертор, включенный по схеме с общим эмиттером с первым резистором в цепи коллектора, транзистор, база которого соединена через второй резистор с источником питани  и непосредственно - с катодом первого диода, анод которого подключен к катоду второго диода и через конденсатор - -к змиттеру транзистора и к выходу инвертора, вход которого соединен с анодом второго диода и третий резистор, первый вывод которого подключен к источнику питанНЯ,. введены элемент задержки четвертый резистор, певрый вывод которого соединен с выходом инвертора , а второй вывод - с вторым выводом третьего резистора и дополнительный транзистор, змиттер которюго подключен к источнику питани .The invention relates to a pulse technique and can be used in the secondary apparatus of oil quality analyzers. According to the main author. St. 595855 is known a pulse selector with a duration that contains an inverter connected in a common emitter circuit with a first resistor in the collector circuit, a transistor whose base is connected via a second resistor directly to the power supply of the first diode, the anode of which is connected to the cathode of the second diode and through a capacitor - to the emitter of the transistor AI to the output of the inverter, the input of which is connected to the anodil of the second, diode, and the third resistor connected between the output of the inverter and the power source. The disadvantage of this device a - is that in it the recovery time determined by the capacitance of the capacitor and the resistance of the resistor is relatively long. Therefore, when a noise pulse arrives at the input after a time shorter than the device recovery time, the output can pass a false pulse. Decreasing the resistor does not have the desired effect, because a short pulse superimposed on the information signal will cause the capacitor to discharge and the information signal will be perceived by the device as false, the purpose of the invention is to reduce the recovery time. The goal is achieved by the fact that in selector impulses of duration, containing an inverter connected according to a common emitter circuit with a first resistor in a collector circuit, a transistor, the base of which is connected via a second resistor to a power source and directly to the cathode of the first diode, the anode of which is connected to the cathode of the second diode and through the capacitor - to the zmitter of the transistor and to the output of the inverter, the input of which is connected to the anode of the second diode and the third resistor, the first output of which is connected to the power source. A fourth resistor is added to the delay element; its output terminal is connected to the output of the inverter, and the second output is connected to the second output of the third resistor and an additional transistor, the emitter of which is connected to the power source.

коллектор - к точке соединени  третьего и четвертого резисторов, а база через элемент задержки к входной шине.the collector to the connection point of the third and fourth resistors, and the base through the delay element to the input bus.

На чертеже изображена структурна  электрическа  схема устройства.The drawing shows a structural electrical circuit of the device.

Устройство содержит инвертор 1, транзистор 2, первый 3 и второй 4 резисторы, первый 5 и второй б диоды конденсатор 7, третий резистор 8, элемент задержки 9, транзистор 10 дополнительный, четвертый резис ,тор И.The device contains an inverter 1, a transistor 2, the first 3 and second 4 resistors, the first 5 and second b diodes capacitor 7, the third resistor 8, the delay element 9, the transistor 10 is additional, the fourth resis, the torus I.

Выход инвертора 1 соединен с, эмит тером транзистора 2, включенного по схеме с общим эмиттером, баэаГ которого- подключена через резистор 4 к источнику питани  и непосредственно к катоду диода 5, анод которого соединен с катодом- диода 6 и через конденсатор 7 с эмиттером транзнсгтора 2. Й.НОД диода 6 подклюген ко. вкоду инвертора I. Перзьай дызод зистора 8 подкл1вчеы к источнику пи танй , второй резистор ,11 - к ннходу инвертора 1. Коллек-гор трй зистора 10 подключен к точке, соединени  резисторов 8 и 11,э.4кттер - к источнику питани ,база через элемент задержки 9 - ко вкоду инвертора 1,The output of the inverter 1 is connected to the emitter of the transistor 2 connected according to a common emitter circuit, whose BaeG is connected through a resistor 4 to a power source and directly to the cathode of diode 5, the anode of which is connected to the cathode of the diode 6 and through a capacitor 7 to a transistor emitter 2. Y.NOD diode 6 subclugen ko. into the inverter code I. Peripheral diode of the 8 transistor is connected to the source of the power supply, the second resistor, 11 - to the input of the inverter 1. The collection of the triangular of the resistor 10 is connected to the point, the connection of the resistors 8 and 11, e.4ctter - to the power supply, the base through delay element 9 - to the inverter code 1,

Устройство рабогает следз ющим образом .The device operates as follows.

В йскодном состо ние на вкоде ..устройства ЛОГИЧЕСКИЙ ноль, на вы- , ходе - логическа  единкда. При поступленн  на вкод устройства логической еДйййщз потенциал обкладки конденеаtopa 7j св занной с вьзкодом инвертор 1, становитс  равнь м нулкз, диод б запираетс  и потенциал второй обклад ки конденсатора 7 становитс  раввьм йапр жению питани  со знаком .минус По цепи:диод 5, резистор 4, источник ...йзттп женн , инвертор 1 рроискодит . Перезар д конденсатора 7. При достижении потенциалом на базе транзистор 2 значени  открывани  транзистора последний открываетс  и на выходе устройства формируетс  логический ноль. По окончании импульса .(логи ческой единицы) на входе устройстваIn the decode state, at the code of the device, LOGICAL zero, at the output, at the turn of the logic one. When inputted to the device code, the logical potential of the potential of the capacitor 7a associated with the output inverter 1 becomes equal to zero, diode b is locked and the potential of the second capacitor 7 becomes equal to the power supply with the .minus signal. Circuit: diode 5, resistor , source ... izttp zhenn, inverter 1 riskodit. Replacing capacitor 7. When the potential at the base of the transistor 2 opens, the transistor opens and the logical zero is generated at the output of the device. At the end of a pulse. (Logical unit) at the device input

отпираетс  диод fa и потенциал обкладки конденсатора 7, св занный с диодом 6 становитс  равньпл нулю. Соответственно измен етс  потенциал другой обкладки конденсатора 7 а на выходе устройства формируетс  5 логическа  1. Начинаетс  перезар д конденсатора 7 по цепк;резистор 11 резистор 8, источник питани , диод б, Через врем , равное задержке элемента 9, на базе транзистора 10the diode fa is unlocked and the potential of the capacitor plate 7 connected to diode 6 becomes equal to zero. The potential of the other capacitor plate 7 changes accordingly, and 5 logical 1 is formed at the output of the device. Recharge of capacitor 7 across the circuit begins; resistor 11 resistor 8, power supply, diode b, After a time equal to the delay of element 9, at the base of transistor 10

0 формируетс  логический ноль. Транзистор 10 открыйаетс  и закорачивает резистор 8.0, a logical zero is generated. Transistor 10 opens and shorts the resistor 8.

Процесс перезар да конденсатора 7, определ кйций врем  восстановлени The process of recharging the capacitor 7, determines the recovery time

5 устройства, ускор етс .5 devices accelerated.

Уданьшением сопротивлени  резистора 11 можно добитьс  достаточно малого времени восстановлени  устройства, а увеличением сопротивлени  резистораBy increasing the resistance of resistor 11, one can achieve a relatively small device recovery time, and by increasing the resistance of the resistor

л S нечувствительности устройства к ш-лпульсам, длительностью менее времени задержки элемента -9, наложенншл на информационный сигнал.l S insensitivity of the device to the pulse-pulses, with a duration less than the delay time of the element -9, superimposed on the information signal.

Использование данного устройства обеспечивает достоверность передаваемой информаци  и повышает точность работы автоматизированных систем автоконтрол .The use of this device ensures the accuracy of the transmitted information and increases the accuracy of the automated systems of automatic control.

Claims (1)

1. Авторское свидетельство СССР 595855, кл. Н 03 К .5/18, 1967.1. USSR author's certificate 595855, cl. H 03 K .5 / 18, 1967.
SU792844485A 1979-11-28 1979-11-28 Pulse duration discriminator SU864537A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792844485A SU864537A2 (en) 1979-11-28 1979-11-28 Pulse duration discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792844485A SU864537A2 (en) 1979-11-28 1979-11-28 Pulse duration discriminator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU595855 Addition

Publications (1)

Publication Number Publication Date
SU864537A2 true SU864537A2 (en) 1981-09-15

Family

ID=20861329

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792844485A SU864537A2 (en) 1979-11-28 1979-11-28 Pulse duration discriminator

Country Status (1)

Country Link
SU (1) SU864537A2 (en)

Similar Documents

Publication Publication Date Title
US2430547A (en) Start-stop electronic regenerative telegraph signal repeater
US3767938A (en) Zero sense after peak detection circuit
KR920005169B1 (en) A system for remote control of a controlled system
US3204124A (en) Means for producing clock pulses whose widths vary as their repetition rate
US3020418A (en) Transistorized storage registerindicator circuit
US4741000A (en) Photoelectronic switch
US4455587A (en) Electronic control circuit for the formation of a monostable switching behavior in a bistable relay
SU864537A2 (en) Pulse duration discriminator
EP1491076B1 (en) Interface for digital communication
US4031417A (en) Apparatus for coupling a digital data generator to a digital data readout device with electrical isolation therebetween
US3705418A (en) Digital pulse signal transmission circuit
US4258277A (en) Discriminator circuits
US3300733A (en) Relaxation oscillator modulated by another relaxation oscillator
US2566827A (en) Pulse lengthening circuit
US6188321B1 (en) Monitoring circuit for a supply voltage
SU1757093A1 (en) Frequency selector
US3947702A (en) Frequency doubling circuit for automotive control system
GB1435910A (en) Detector for alternating-current signals
SU595855A2 (en) Pulse-length selector
SU884113A1 (en) Reset pulse shaper
SU1034190A1 (en) Device for set logical elements in initial state when voltage supply failure
SU470917A1 (en) Discriminator
SU1193593A1 (en) Voltage indicator
SU845285A1 (en) Transistorized switch
SU1552364A1 (en) Device for conversion of pulse signal in duration