SU849471A1 - Дискриминатор частоты следовани иМпульСОВ - Google Patents

Дискриминатор частоты следовани иМпульСОВ Download PDF

Info

Publication number
SU849471A1
SU849471A1 SU782677007A SU2677007A SU849471A1 SU 849471 A1 SU849471 A1 SU 849471A1 SU 782677007 A SU782677007 A SU 782677007A SU 2677007 A SU2677007 A SU 2677007A SU 849471 A1 SU849471 A1 SU 849471A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
source
reference frequency
Prior art date
Application number
SU782677007A
Other languages
English (en)
Inventor
Виктор Михайлович Сазонов
Анатолий Яковлевич Исаев
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU782677007A priority Critical patent/SU849471A1/ru
Application granted granted Critical
Publication of SU849471A1 publication Critical patent/SU849471A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ДИСКРИМИНАТОР ЧАСТОТЫ СЛЕДОВАНИЯ
1
Изобретение относитс  к автоматике и вычислительной технике.
Известен селектор импульсов, содержащий одновибратор, согласующие элементы, элементы И-НЕ, диод и конденсатор, обеспечивающий регистрацию понижени  частоты следовани  импульсов 1.
Недостатком устройства  вл етс  то, что оно имеет импульсный выход, что требует дополнительных преобразований при использовании его в устройствах автоматики и не позвол ет гибкое изменение значени  пороговой частоты с высокой точностью.
Наиболее близким по технической сущности к предлагаемому  вл етс  дискриминатор 4acTotbi следовани  импульсов, содержащий дещифратор, счетчик импульсов, подключенный к счетным входам к источнику импульсов эталонной частоты, а щиной обнулени  - к источнику входных импульсов , два RS-триггера, элемент И и элемент задержки 2.
Недостатком известного дискриминатора  вл етс  то, что точность сравнени  периода импульсной последовательности с эталонным интервалом ограничена частотой задающего генератора (источника счетных ИМПУЛЬСОВ
импульсов) из-за неопределенности соотнощени  фазы счетных и анализируемых импульсов. Кроме того, известный дискриминатор не позвол ет осуществл ть плавное изменение пороговой частоты, что снижает его функциональные возможности.
Цель изобретени  - повыщение точности работь и расЩирёние функциональных возможностей устройства.
Поставленна  цель достигаетс  тем, что в известное устройство, содержащее счетf . чик импульсов, счетный вход которого подключей к выходу источника эталонной, частоты , вход сброса через элемент задержки - к S-входу первого RS-триггера, а выход через дещифратор - к R-вхрду второго RS-триггера, S-вход которого соединен с
15 выходом элемента И, первый вход которого подключен к шине входных импульсов, а второй вход - к пр мому выходу первого RSтриггера , введены два ключа, элемент ИЛИ и дополнительный элемент задержки, выход которого соединен с входом сброса счетчика импульсов, а вход - i с щйной входных импульсов и первым входом элемента ИЛИ, второй вход которого подключен к выходу дешифратора, а выход - к R-входу первого RS-триггера, инверсный выход которого через первый ключ соединен с первым входом источника эталонной частоты, второй вход которого через второй ключ подключен к шине управл ющих импульсов.
При этом источник импульсов эталонной частоты содержит операционный усилитель, выход которого непосредственно соединен с выходным формирователем импульсов, а через резистор - с первым входом источника эталонной частоты и первыми выводами первого и второго конденсатора, второй вывод первого из которых подключен к шине, а второго к второму входу источника эталонной частоты.
На чертеже изображена функциональна  электрическа  схема устройства.
Устройство содержит счетчик 1 импульса , дешифратор 2, счетный вход счетчика 1 подключен к источнику 3 импульсов эталонной частоты, а вход сброса - к входу эле .мента 4 задержки и выходу элемента 5 задержки , выход первого из которых соединен со S входом RS-триггера 6, пр мой выход которого через элемент И 7 подключен к S-входу RS-триггера 8, R-вход которого соединен с выходом дешифратора 2 и элемент ИЛИ 9, второй вход которого подключен к входу элемента И 7, вход элемента 5 задержки - к шине 10 входных импульсов R-входом RS-триггера 6, инверсный выход которого подключен к входу 11, управл ющему входу источника 3 импульса, содержащего усилитель 13, операционный выход которого подключен к входу формировател  14 импульсов и через резистор 15- к его инверсному входу и первому выводу конденсатора 16, второй вывод которого соединен с общей шиной через ключ 17, а вход 12 управл ющего источника 3 через ключ 18 подключен к щине управл ющих импульсов, а вторые входы ключей подключены к общей шине, выход ключа 17 непосредственно , а выход ключа 18 через конденсатор 19 подключен к первому выводу конденсатора 16.
Дискриминатор частоты следовани  импульсов работает следующим образом.
От шины 10 входных импульсов сигнал поступает через элемент ИЛИ 9 на R вход RS-триггера 6, устанавлива  его в исходное состо ние. Сигнал с инверсного выхода RS-триггера 6 открывает ключ 17, при этом импульсы с источника 3 не поступают на вход счетчика 1 импульсов и он прекращает работу. Сигнал с пр мого выхода RS-триггера 6 запрещает прохождение задержанного на элементе 5 задержки входного импульса на установку RS-триггера 8. Одновременно входной импульс, задержанный на элементе 5 задержки, устанавливает счетчик 1 импульса в исходное состо ние, а через врем , определ емое элементом 4 задержки, осуществл ет переброс RS-триггера 6 в состо ние , разрещающее прохождение импульСОВ через элемент И 7 и закрывающее ключ 17, при этом с источника 3 начинают поступать на счетчик 1 импульсов импульсы определенной фазы. Если интервал, формируемый на счетчике 1 импульсов, меньще периода ,следовани  входных импульсов, то на выходе дещифратора 2 по вл етс  сигнал, перебрасывающий RS-триггер 6 в состо ние , при котором прекращаетс  поступление счетных импульсов и запрещаетс  прохождение входного сигнала на З-вход RS-триггера 8, который установлен ранее по R-входу имцульсов с выхода дещифратора 2 в состо ние , сигнализирующее, что входна  частота ниже установленного значени . Следующий задержанный входной импульс вновь устанавливает счетчик 1 импульсов в исходное состо ние, а затем перебрасывает RS-триггер 6. Процесс формировани  эталонного интервала повтор етс , при этом состо ние RS-триггера 8 не измен етс . Если период частоты входных импульсов меньше формируемого эталонного интервала, то последующий входной импульс до окончани  формировани  интервала проходит на S-вход - RS-триггера 8 и R-вход RS-триггера 6, измен   их состо ние. Прекращаетс  формирование и счет эталонных импульсов, а через врем , определ емое элементами 4 и 5 задержки, последовательно осуществл етс  сброс счетчика 1 импульсов и. формирование нового эталонного интервала. С приходом следующего входного импульса до окончани  формировани  эталонного интервала процесс повтор етс . Таким образом , потенциал на выходе RS-триггера 8 остаетс  неизменным, сигнализирующим, что входна  частота превысила заданное значение . При необходимости изменени  эталонного интервала возможно путем подачи управл ющего потенциала на ключ 18, осуществл ть подключение дополнительного конденсатора 19 дл  изме1 ени  эталонной частоты источника 3.
В устройстве точность сравнени  периодов входных импульсов с эталонным интервалом определ етс  в основном длительностью задержки между остановом, сбросом и пуском источника 3 и счетчика 1 импульсов и при использовании элементов широкого применени  не превыщает 1-2 мкс, в то врем  как в известных дискриминаторах точность сравнени  лежит в пределах периода частоты источника 3 эталонной частоты, в св зи с чем дл  получени  точностных характеристик требуетс  увеличивать частоту источника 3, что не всегда возможно и приводит к увеличению разр дности счетчика 1 импульсов и усложнению дешифратора .
Предлагаемый дискриминатор частоты следовани  импульсов по сравнению с известными при одинаковой степени сложности обладает более высокой точностью работы , причем точность данного устройства

Claims (2)

  1. Формула изобретения
    Дискриминатор частоты следования импульсов, содержащий счетчик импульсов, счетный вход которого подключен к выходу источника эталонной частоты, вход сброса через элемент задержки — к S-входу первого RS-триггера, а выход через дешифратор — к R-входу второго RS-триггера, S-вход которого соединен с выходом элемента И, )5 первый вход которого подключен к шине входных импульсов, а второй вход — к прямому выходу первого RS-триггера, отличающийся тем, .что, с целью повышения точности и расширения функциональных возможностей, в него введены два ключа, 20 элемент ИЛИ и дополнительный элемент задержки, выход которого соединен с входом сброса счетчика импульсов, а вход — с шиной входных импульсов и первым входом элемента ИЛИ, второй вход которого подключен к выходу — дешифратора, а выход — к R-входу первого RS-триггера, инверсный выход которого через первый ключ соединен с первым входом источника эталонной частоты, второй вход которого через второй ключ подключен к шине управляющих импульсов.
  2. 2. Дискриминатор по π. 1, отличающийся тем, что источник импульсов эталонной частоты содержит операционный усилитель, выход которого непосредственно соединен с выходным формирователем импульсов, а через резистор — с первым входом источника эталонной частоты и первыми выводами первого и второго конденсатора, второй вывод первого из которых подключен к общей шине, а второго — к второму входу источника эталонной частоты.
SU782677007A 1978-10-20 1978-10-20 Дискриминатор частоты следовани иМпульСОВ SU849471A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782677007A SU849471A1 (ru) 1978-10-20 1978-10-20 Дискриминатор частоты следовани иМпульСОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782677007A SU849471A1 (ru) 1978-10-20 1978-10-20 Дискриминатор частоты следовани иМпульСОВ

Publications (1)

Publication Number Publication Date
SU849471A1 true SU849471A1 (ru) 1981-07-23

Family

ID=20790503

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782677007A SU849471A1 (ru) 1978-10-20 1978-10-20 Дискриминатор частоты следовани иМпульСОВ

Country Status (1)

Country Link
SU (1) SU849471A1 (ru)

Similar Documents

Publication Publication Date Title
SU849471A1 (ru) Дискриминатор частоты следовани иМпульСОВ
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU577672A1 (ru) Преобразователь периода и частоты следовани импульсов в напр жение
SU480185A1 (ru) Генератор нормализованных импульсов
SU703896A1 (ru) Одновибратор
SU1173535A1 (ru) Расширитель импульсов
SU1462481A1 (ru) Преобразователь частоты в напр жение
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU1287265A1 (ru) Устройство дл контрол периода импульсной последовательности
SU437078A1 (ru) Цифровое устройство дл определени дисперсии
SU1358080A1 (ru) Устройство экстрапол ции временного интервала
SU435569A1 (ru) РЕЛЕ ВРЕМЕНИВ П Т Бi'-m]^ f^-:?f^-|jEOT П-Ui"^ E:<.ii?istrl
SU612414A1 (ru) Делитель частоты
SU415781A1 (ru) Генератор составных колебаний
SU430372A1 (ru) Устройство формирования временной последовательности импульсов
SU552685A1 (ru) Формирователь импульсов
SU1385283A1 (ru) Селектор последовательности импульсов
SU1368961A1 (ru) Преобразователь числа импульсов во временной интервал
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU790199A1 (ru) Формирователь длительности импульсов
SU890550A1 (ru) Селектор импульсов по длительности
SU508957A1 (ru) Стартстопный электронный регенератор
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU790193A1 (ru) Формирователь импульсов
SU389506A1 (ru) Устройство для моделирования вероятностного