Изобретение относитс к импульсной технике и может быть использовано в уси лител х воспроизведени запоминающих , устройств, измерительных усили х и т.п. Известен амплитудный ограничитель им пульсов, который содержит выпр митель , балансный каскад и источники напр жени Недостаток . этого устройства - низка надежность. Наиболее близкое к предлагаемому уст ройство, содержащее балансный каскад, соединенный соответствующим образом с выходом выпр мител , и имеющее регулир мый порог- срабатывани , устанавливаемый внешним источником напр жени С2Х Недостаток известного устройства - низка надёжность вследствие зависимости порога срабатывани от источника- питани и мала амплитуда сигнала на выходе выгГр мител . Цель изобретени - повышение надежности устройства.. Поставленна цель достигаетс тем , что в амплитудный ограничитель импуль-, сов, содержащий выпр митель, первый эмиттерный повторитель и выходной каскад , выполненные на транзисторах одного типа проводимости, и элементы согласобанн} на резисторах , причем базы транзисторов выпр мител вл ютс входами устройства, коллекторы подключены к первой шине питани , а эмиттеры через первый резистор - ко второй шине питани , коллектор транзистора первого эмиттерного повторител соединен с шиной потенциала, а эмиттер через второй резистор - со второй шиной питани и через третий резистор - с базой одного из транзисторов выходного блока, коллектор которого подключен к шине нулевого потенциала, а эмиттер - к эмиттеру другого транзистора выходного блока и через четвертый резистор ко ЕГО- . рой шине питани , коллектор другого транзистора выходного блока вл етс выходом устройства, ввёаены второй эмиттерный повторитель и усилитель, выполненные на транзисторах другого типа проводимости, аиоаы, п тый, шестой и седьмой реаисторы , причем база транзистора второго эмиттерного повторител соединена с эмит тером транзисторов выпр мител , коллектор подключен ко второй шине питани а эмиттер - к базе другого транзистора выходного блока и через п тый резистор к шине нулевого потенциала, катоды диодов соединены сЬответственно с базами транзисторов выпр мител , а аноды - с базой транзистора первого эмиттерного повторител и через шестой резистор с пе вой шиной питани , база транзистора усилител подключена к шине нулевого потен- диала, коллектор транзистора усилител соединен с базой одного из транзисторов выходного блока, а эмиттер через седьмой резистор соединен с третьей шиной питани . На чертеже изображена принципиальна .схема, предлагаемого устройства. Устройство имеет входы 1 и 2 и содержит выпр митель, выполненный на тран зисторах 3 и 4,. первый резистор 5, диод 6 и 7, ВТОРОЙ резистор 8, первый 9 и второй Ю эмиттерные повторители, третий 11, четвертый 12 и п тый 13 резисторы , транзисторы 14 и 15 выкодного кас када, выполненного в виде балансного кас када, усилитель 16, шестой 17 и седыСюй 18 резисторы, первую 19, ,вторую 20 и третью 21 шины питани . На чертеже обо начены также источники Напр жени U , Uo и Un , которые подключаютс Таоответственно к первой 19, третьей 21 и второй 2О шинам питани . Базы транзисторов 3 и 4 выпр мител вл ютс входами 1 и 2 устройства соответственно , коллекторы подключены к первой шине питани 19, а эмиттеры через первый резистор 5 - ко второй шине питани 20. Коллектор транзистора первого эмиттерного повторител 9 соединен с шиной нулевого потенциала, а эмиттер через второй резистор 8 - со второй шиной питани 20 и через третий резистор 11с базой одного из транзисторов 14 выходного блока, коллектор которого подключен к шине нулевого цотенциала . а эмиттер - к эмиттеру другого транзистора 15 выходного блока и через четвертый резистор 12 ко второй шине питани . Коллектор другого транзистора 15 выходного блока вл етс выходом устрой ства. База транзистора второго эмиттерного повторител 1О соединена с эмиттер транзисторов 3 и 4 выпр мител , коллектор подключен ко второй, шине питани. 20, а эмиттер - к базе другого транзистора 15 выходноро блока и через п тый резистор 13 к шине нулевого потенциала. Катоды диодов 6 и 7 соединены соответственно с базами транзисторов 3 и 4 выпр мител , аноды - с базой гранзистора первого эмит- терного повгорител 9 и через шестой резистор 17 с первой шиной питани 19 . База транзистора усилител 16 подключена к шине нулевого потенциала, коллектор транзистора усилител 16 соединен с базой одного из транзисторов 14 выкодного блока, а эмиттер через седьмой резистор 18 соединен с третьей шиной питани . 21. Устройство работает следующим образом. В исходном состо нии потенциалы на входах 1 и 2 токи диодов 6 и 7 и транзистсров 3 и 4 и потенциалы на эмиттерах транзисторов эмиттерных повторителей 9 и 10 равны. При помощи источника UQ устанавливаетс эмиттерный ток транзистора усилител 16, что определ ет коп- пекторный ток этого транзистора и, следовательно , падение напр жени на третьем, резисторе 11, которое определ ет порог срабатывани транзисторов 14 и 15 выходного блока. Ток коллектора 15 в том случае пибо отсутствует, либо имеет допустимую величину, принимаемую за логический О. При по влении на входах 1 и 2 дифференциального сигнала с пол рностью , указанной на чертеже, происходит перераспределение токов между диодами 6 и 7 и между транзисторами 3 и 4 . В результате этого происходит изменение потенциалов баз транзисторов эмиттерных повторителей 9 и 10, причем потенциал базы транзистора первого эмиттерного повторител 9 повтор ет потенциал входа 2, а потенциал базы транзистора второго эмиттерного повторител 10 повтор ет потенциал входа 1. В результате амплитуды сигналов на эмиттерах транзисторов эмиттерных повторителей 9 и 1О, которые подвод тс к транзисторам 14 и 15 выходного блока, примерно равны амплитуде входного сигнала. Стабильность порога срабатывани достигаетс за счет устранени вли ни изменений напр жени , источника Uoj на паде:ние напр жени на третьем резисторе 11, которое «отре- ел етс коллекторным током транзистора усилител 16, который , в свою очередь зависит только от величины i напр жени д сточника и величи- ньг сопротивлени седьмого резИстора 18.