SU843205A1 - Амлитудный ограничитель импульсов - Google Patents

Амлитудный ограничитель импульсов Download PDF

Info

Publication number
SU843205A1
SU843205A1 SU792849790A SU2849790A SU843205A1 SU 843205 A1 SU843205 A1 SU 843205A1 SU 792849790 A SU792849790 A SU 792849790A SU 2849790 A SU2849790 A SU 2849790A SU 843205 A1 SU843205 A1 SU 843205A1
Authority
SU
USSR - Soviet Union
Prior art keywords
emitter
transistor
resistor
transistors
bus
Prior art date
Application number
SU792849790A
Other languages
English (en)
Inventor
Геннадий Григорьевич Тарасов
Александр Викентьевич Киселев
Original Assignee
Предприятие П/Я А-7438
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7438 filed Critical Предприятие П/Я А-7438
Priority to SU792849790A priority Critical patent/SU843205A1/ru
Application granted granted Critical
Publication of SU843205A1 publication Critical patent/SU843205A1/ru

Links

Landscapes

  • Amplifiers (AREA)
  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в уси лител х воспроизведени  запоминающих , устройств, измерительных усили х и т.п. Известен амплитудный ограничитель им пульсов, который содержит выпр митель , балансный каскад и источники напр жени  Недостаток . этого устройства - низка надежность. Наиболее близкое к предлагаемому уст ройство, содержащее балансный каскад, соединенный соответствующим образом с выходом выпр мител , и имеющее регулир мый порог- срабатывани , устанавливаемый внешним источником напр жени  С2Х Недостаток известного устройства - низка  надёжность вследствие зависимости порога срабатывани  от источника- питани  и мала  амплитуда сигнала на выходе выгГр мител . Цель изобретени  - повышение надежности устройства.. Поставленна  цель достигаетс  тем , что в амплитудный ограничитель импуль-, сов, содержащий выпр митель, первый эмиттерный повторитель и выходной каскад , выполненные на транзисторах одного типа проводимости, и элементы согласобанн} на резисторах , причем базы транзисторов выпр мител   вл ютс  входами устройства, коллекторы подключены к первой шине питани , а эмиттеры через первый резистор - ко второй шине питани , коллектор транзистора первого эмиттерного повторител  соединен с шиной потенциала, а эмиттер через второй резистор - со второй шиной питани  и через третий резистор - с базой одного из транзисторов выходного блока, коллектор которого подключен к шине нулевого потенциала, а эмиттер - к эмиттеру другого транзистора выходного блока и через четвертый резистор ко ЕГО- . рой шине питани , коллектор другого транзистора выходного блока  вл етс  выходом устройства, ввёаены второй эмиттерный повторитель и усилитель, выполненные на транзисторах другого типа проводимости, аиоаы, п тый, шестой и седьмой реаисторы , причем база транзистора второго эмиттерного повторител  соединена с эмит тером транзисторов выпр мител , коллектор подключен ко второй шине питани  а эмиттер - к базе другого транзистора выходного блока и через п тый резистор к шине нулевого потенциала, катоды диодов соединены сЬответственно с базами транзисторов выпр мител , а аноды - с базой транзистора первого эмиттерного повторител  и через шестой резистор с пе вой шиной питани , база транзистора усилител  подключена к шине нулевого потен- диала, коллектор транзистора усилител  соединен с базой одного из транзисторов выходного блока, а эмиттер через седьмой резистор соединен с третьей шиной питани . На чертеже изображена принципиальна  .схема, предлагаемого устройства. Устройство имеет входы 1 и 2 и содержит выпр митель, выполненный на тран зисторах 3 и 4,. первый резистор 5, диод 6 и 7, ВТОРОЙ резистор 8, первый 9 и второй Ю эмиттерные повторители, третий 11, четвертый 12 и п тый 13 резисторы , транзисторы 14 и 15 выкодного кас када, выполненного в виде балансного кас када, усилитель 16, шестой 17 и седыСюй 18 резисторы, первую 19, ,вторую 20 и третью 21 шины питани . На чертеже обо начены также источники Напр жени  U , Uo и Un , которые подключаютс  Таоответственно к первой 19, третьей 21 и второй 2О шинам питани . Базы транзисторов 3 и 4 выпр мител   вл ютс  входами 1 и 2 устройства соответственно , коллекторы подключены к первой шине питани  19, а эмиттеры через первый резистор 5 - ко второй шине питани  20. Коллектор транзистора первого эмиттерного повторител  9 соединен с шиной нулевого потенциала, а эмиттер через второй резистор 8 - со второй шиной питани  20 и через третий резистор 11с базой одного из транзисторов 14 выходного блока, коллектор которого подключен к шине нулевого цотенциала . а эмиттер - к эмиттеру другого транзистора 15 выходного блока и через четвертый резистор 12 ко второй шине питани . Коллектор другого транзистора 15 выходного блока  вл етс  выходом устрой ства. База транзистора второго эмиттерного повторител  1О соединена с эмиттер транзисторов 3 и 4 выпр мител , коллектор подключен ко второй, шине питани.  20, а эмиттер - к базе другого транзистора 15 выходноро блока и через п тый резистор 13 к шине нулевого потенциала. Катоды диодов 6 и 7 соединены соответственно с базами транзисторов 3 и 4 выпр мител , аноды - с базой гранзистора первого эмит- терного повгорител  9 и через шестой резистор 17 с первой шиной питани  19 . База транзистора усилител  16 подключена к шине нулевого потенциала, коллектор транзистора усилител  16 соединен с базой одного из транзисторов 14 выкодного блока, а эмиттер через седьмой резистор 18 соединен с третьей шиной питани . 21. Устройство работает следующим образом. В исходном состо нии потенциалы на входах 1 и 2 токи диодов 6 и 7 и транзистсров 3 и 4 и потенциалы на эмиттерах транзисторов эмиттерных повторителей 9 и 10 равны. При помощи источника UQ устанавливаетс  эмиттерный ток транзистора усилител  16, что определ ет коп- пекторный ток этого транзистора и, следовательно , падение напр жени  на третьем, резисторе 11, которое определ ет порог срабатывани  транзисторов 14 и 15 выходного блока. Ток коллектора 15 в том случае пибо отсутствует, либо имеет допустимую величину, принимаемую за логический О. При по влении на входах 1 и 2 дифференциального сигнала с пол рностью , указанной на чертеже, происходит перераспределение токов между диодами 6 и 7 и между транзисторами 3 и 4 . В результате этого происходит изменение потенциалов баз транзисторов эмиттерных повторителей 9 и 10, причем потенциал базы транзистора первого эмиттерного повторител  9 повтор ет потенциал входа 2, а потенциал базы транзистора второго эмиттерного повторител  10 повтор ет потенциал входа 1. В результате амплитуды сигналов на эмиттерах транзисторов эмиттерных повторителей 9 и 1О, которые подвод тс  к транзисторам 14 и 15 выходного блока, примерно равны амплитуде входного сигнала. Стабильность порога срабатывани  достигаетс  за счет устранени  вли ни  изменений напр жени , источника Uoj на паде:ние напр жени  на третьем резисторе 11, которое «отре- ел етс  коллекторным током транзистора усилител  16, который , в свою очередь зависит только от величины i напр жени  д сточника и величи- ньг сопротивлени  седьмого резИстора 18.

Claims (1)

  1. Амплитудный ограничитель импульсов, содержащий выпрямитель, первый эмитгерный повторитель и выходной каскад, выполненные на транзисторах одного типа приводимости, и элементы согласования на резисторах , причем базы транзисторов выпрямителя являются входами устройств, коллекторы подключены к первой шине питания, а эмиттеры через первый резистор — ко второй шине питания, коллектор транзистора первого эмиттер— ного повторителя соединен с шиной нулевого потенциала, а эмиттер через второй резистор - со второй шиной питания и через третий резистор с базой одного из транзисторов выходного блока, коллектор транзистора которого подключен к шине нулевого потенциала, а эмиттер - к эмиттеру другого транзистора выходного блока и через четвертый резистор ко второй шине питания, коллектор другого' тран· блока является выхот л и ч а ю ш и й с я , повышения надежности зистора выходного дом устройства, о тем, что, с целью ограничителя,, он содержит второй эмит— терный повторитель и усилитель, выполненные на транзисторах другого типа проводиI мости , диоды, пятый, шестой и седьмой резисторы, причем база транзистора второго эмиттерного повторителя соединена с эмиттерами транзисторов выпрямителя, коллектор подключен ко второй шине питания, а эмиттер - к базе другого транзистора выходного блока и через пятый резистор к шине нулевого потенциала, катоды диодов соединены соответственно с база* мй транзисторов выпрямителя, а аноды - с базой транзистора первого эмиттерного повторителя и через шестой резистор с первой шиной питания, база транзистора усилителя подключена к шине нулевого потенциала, коллектор транзистора усилителя соединен с базой одного из транзисторов выходного блока, а эмиттер через седьмой резистор соединен с третьей шиной питания.
SU792849790A 1979-10-01 1979-10-01 Амлитудный ограничитель импульсов SU843205A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792849790A SU843205A1 (ru) 1979-10-01 1979-10-01 Амлитудный ограничитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792849790A SU843205A1 (ru) 1979-10-01 1979-10-01 Амлитудный ограничитель импульсов

Publications (1)

Publication Number Publication Date
SU843205A1 true SU843205A1 (ru) 1981-06-30

Family

ID=20863658

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792849790A SU843205A1 (ru) 1979-10-01 1979-10-01 Амлитудный ограничитель импульсов

Country Status (1)

Country Link
SU (1) SU843205A1 (ru)

Similar Documents

Publication Publication Date Title
JPS61230411A (ja) 電気回路
GB1601075A (en) Peak detecting circuitry
US4728815A (en) Data shaping circuit
US3562673A (en) Pulse width modulation to amplitude modulation conversion circuit which minimizes the effects of aging and temperature drift
US4287435A (en) Complementary transistor inverting emitter follower circuit
JPH02892B2 (ru)
SU843205A1 (ru) Амлитудный ограничитель импульсов
GB1297867A (ru)
US3585407A (en) A complementary transistor switch using a zener diode
KR840008216A (ko) 버퍼와 샘플 및 홀드회로
GB923173A (en) Improvements in or relating to d.c. restoration in amplifiers
GB1579849A (en) Field effect transistor amplifier circuits
US4132907A (en) Full wave rectifier circuit
US3562554A (en) Bipolar sense amplifier with noise rejection
US4477780A (en) Operational amplifier with multiple switchable outputs
US3015734A (en) Transistor computer circuit
EP0680144A1 (en) Receiver arrangement
US3461397A (en) Balanced differential amplifier with improved longitudinal voltage margin
JP2987971B2 (ja) レベル変換回路
US4410814A (en) Signal buffer circuit in an integrated circuit for applying an output signal to a connecting terminal thereof
GB1507525A (en) Amplifier circuits
SU1141563A1 (ru) Дифференциальный усилитель тока
US3484622A (en) Voltage squaring circuit employing forward biased transistors with common collector load impedance
SU1138921A1 (ru) Усилитель тока
CA1093163A (en) Amplifier