SU809492A1 - Amplifier - Google Patents

Amplifier Download PDF

Info

Publication number
SU809492A1
SU809492A1 SU772487897A SU2487897A SU809492A1 SU 809492 A1 SU809492 A1 SU 809492A1 SU 772487897 A SU772487897 A SU 772487897A SU 2487897 A SU2487897 A SU 2487897A SU 809492 A1 SU809492 A1 SU 809492A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
output
input
demodulator
subtraction unit
Prior art date
Application number
SU772487897A
Other languages
Russian (ru)
Inventor
Александр Михайлович Полонский
Владимир Павлович Страшнов
Original Assignee
Витебский Завод Электроизмерительныхприборов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Витебский Завод Электроизмерительныхприборов filed Critical Витебский Завод Электроизмерительныхприборов
Priority to SU772487897A priority Critical patent/SU809492A1/en
Application granted granted Critical
Publication of SU809492A1 publication Critical patent/SU809492A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) УСИЛИТЕЛЬ(54) AMPLIFIER

Claims (2)

Изобретение относитс  к радиотехнике и может использоватьс  в информационно-измерительных системах, в устройствах автоматического регулировани  и системах централизованного контрол . Известен силитель, содержащий два запараллеленных по входу канала усилени , первый из которых выполнен в виде последовательно соединенных модул тора, усилител  посто нного тока и демодул тора, второй - в виде усилител  посто нного тока, выход ко торого подключен к входу первого бло ка вычитани  , другой вход которого с единен с выходом демодул тора 11 , Однако известный усилитель имеет большой дрейф. Цель изобретени  - снижение дрейфа . Поставленна  цель достигаетс  тем, что в усилитель, содержащий два запараллеленных по входу канала усилени , первый из которых выполнен в виде последовательно соединенных модул тора , усилител  посто нного тока и демодул тора, второй - в виде усилител  посто нного тока, выход которого подключен к входу первого блока вычитани , другой вход которого соединен с выходом демодул тора, введены второй блок вычитани  и дифференцирующее звено, причем выход первого блока вычитани  подключен к одному из входов второго блока вычитани  через дифференцирующее звено а ко второму входу второго блока вычитани  подключен выход демодул тора, при этом выходом усилител   вл етс  выход второго блока вычитани . На чертеже представлена структурна  электрическа  схема предлагаемого усилител . Усилитель содержит первый и второй запараллеленные по входу каналы 1 и 2 усилени  соответственно, первый из которых выполнен в виде последовательно соединенных модул тора 3 , усилител  4 посто нного тока и демодул тора 5, а второй - в виде усилител  6 посто нного тока, первый и второй блоки 7 и 8 вычитани  соот-. ветственно дифференцируюд1ее звено 9, причем опорное напр жение на модул тор и демодул тор подаетс  с генератора 10 опорных сигналов. Предлагаемый усилитель работает следующим образом. Сигнал посто нного тока, подаваемый на вход усилител , проходит одновременно через первый канал 1 усилени  и второй канал 2 усилени . На выходе демодул тора 5 однэвременно с сигналом -присутствуют п|/льсации, обусловленные смещением нулевого уров н  усилител  4 посто нногэ тока, и выбросы, вызываекые работой ключевых элементов модул тора 3 и демодул тора 5,. На входы первого блока 7 вы читани  подаютс  одновременно сигнал с выхода первого канала 1 и сиг нал с выхода второго кана а The invention relates to radio engineering and can be used in information-measuring systems, in automatic control devices and centralized control systems. A known silica gel contains two gain channels paralleled along the input, the first of which is in the form of series-connected modulators, a DC amplifier and a demodulator, the second is in the form of a DC amplifier, the output of which is connected to the input of the first subtraction unit, the other input of which is unified with the output of the demodulator of the 11, However, the well-known amplifier has a large drift. The purpose of the invention is to reduce the drift. The goal is achieved by the fact that the amplifier contains two gain channels paralleled on the input, the first of which is in the form of series-connected modulators, a DC amplifier and a demodulator, the second is in the form of a DC amplifier, the output of which is connected to the input the first subtraction unit, the other input of which is connected to the output of the demodulator, the second subtraction unit and the differentiating link are inserted, and the output of the first subtraction unit is connected to one of the inputs of the second subtraction unit erentsiruyuschee link and to the second input of the second subtractor connected to the output of the demodulator, wherein the output amplifier is the output of the second subtractor. The drawing shows a structural electrical circuit of the proposed amplifier. The amplifier contains the first and second gain channels 1 and 2 parallel to the input, respectively, the first of which is in the form of serially connected modulator 3, the DC amplifier 4 and the demodulator 5, and the second in the form of DC amplifier 6, the first and the second block 7 and 8 subtraction respectively. Differentiating link 9, the reference voltage to the modulator and demodulator from the generator 10 of the reference signals. The proposed amplifier works as follows. The DC signal applied to the input of the amplifier passes simultaneously through the first gain channel 1 and the second gain channel 2. At the output of the demodulator 5 at the same time as the signal, there are l | / lsatsii due to the offset of the zero level of the amplifier 4 constant current, and the emissions caused by the operation of the key elements of the modulator 3 and demodulator 5 ,. The signals from the output of the first channel 1 and the signal from the output of the second channel are simultaneously fed to the inputs of the first reading unit 7. 2. При равенстве коэффициентов передачи обоих каналов на выходе пэрвого бло ка 7 вычитани  по вл етс  только на пр жение выбросов пульсации и шумов которое проходит через дифференцирующее звено 9 на вход второго блока 8 вычитани  и компенсирует выбро сы пульсации и шумы первого канала 1, поступающие на второй эход второ го блока 8 вычитани . Таким образом, с выхода второго блока 8 вычитани  снимаетс  сигнал посто нного тока, не содержащий пул саций и выбросов. Сигнал переменного тока, подаваемый на вход усилител , проходит тем же путем что и сигнал посто нного тока. На выходе первого блока 7 вычитани  выдел етс  сигнал, определ емый пульсаци ми и выбросами первого канала 1, кроме того, за пределами равномерного учас1 ка амплитудно-частотной характеристики первого канала 1по вл етс  сигнал рав ный ошибке последнего. Этот сигнал переменного тока проходит через диф ференцирующее звено 9 и, поступа  на вход второго блока 8 вычитани , устран ет погрешность первого канала 1 на выходе усилител . В случае воздействи  Нс. вход уси лител  перегрузки последН51:  проходи ограничива сь по амплитуде по перво му каналу 1, поступает на оба вхо да первого блока .7 вычитани . При равенстве напр жений ограничений первого и второго каналов перегрузк на вход дифференцирующего звена 9 не проходит. в св зи с отсутствием в обоих каналах 1 и 2 усилени  и в первом и втором блоках 7 и 8 вычитани  реактивных элементов со значительными посто нными времени оба канала усилени  и второй блок 8 вычитани  восстанавливают усилительные свойства одновременно со сн тием перегрузки. При этом одновременно снимаютс  входные сигналы со входов первого блока 7 вычитани , перегрузка на дифференцирующее звено 9 не воздействует, следовательно, весь усилитель восстанавливает усилительные свойства одновременно со сн тием пер.егрузки. Таким образом, предлагаемый усилитель имеет динамическую погрешность пор дка 0,01-0 05%, биени  в нем отсутствуют, кроме того, существенно повышаетс  точность из мерени . Формула изобретени  Усилитель, содержащий два запаралделенных по входу канала усилени , первый из которых выполнен в виде последовательно соединенных модул тора , усилител  посто нного тока и демодул тора, второй - в виде усилител  посто нного тока, выход которого подключен к входу первого блока вычитани , другой вход которого соединен с выходом демодул тора , отличающийс  тем, что, с целью снижени  дрейфа, введены второй блок вычитани  и дифференцирующее звено, причем выход первого блока вычитани  подключен к одному из входов второго блока вычитани  через дифференцирующее звено, а ко второму входу второго блока вычитани  подключен выход демодул тора , при этом выходом усилител   вл етс  выход второго блока вычитани . Источники информации, прин тые во внимание прда экспертизе 1. Авторское свидетельство СССР по за вке 2332296/18-09, кл. Н 03 F 3/38, 09.03.76 (прототип).2. When the transmission coefficients of both channels are equal, the output of the first subtraction unit 7 of the subtraction appears only to the pulsation and noise emissions which passes through differentiating element 9 to the input of the second subtraction unit 8 and compensates for the pulsation emissions and noise of the first channel 1 arriving the second run of the second block 8 subtraction. Thus, from the output of the second subtraction unit 8, a DC signal is removed that does not contain pools and emissions. The AC signal applied to the input of the amplifier passes the same way as the DC signal. At the output of the first subtraction unit 7, the signal determined by the pulsations and bursts of the first channel 1 is extracted, and besides, the signal equal to the error of the latter is outside the uniform amplitude characteristic of the first channel 1. This AC signal passes through a differentiating link 9 and, arriving at the input of the second subtraction unit 8, eliminates the error of the first channel 1 at the output of the amplifier. In the case of exposure to Nc. the input of the overload serial amplifier H51: passing through the amplitude of the first channel 1, goes to both inputs of the first block .7 of the subtraction. With equal voltages, the limitations of the first and second channels of overloads to the input of differentiating element 9 fail. due to the lack of amplification in both channels 1 and 2 and in the first and second blocks 7 and 8 of the subtraction of reactive elements with significant time constants, both the gain channel and the second block 8 of the subtraction restore the amplifying properties simultaneously with the removal of overload. At the same time, the input signals from the inputs of the first subtraction unit 7 are simultaneously removed, the overload to the differentiating link 9 does not affect, therefore, the entire amplifier restores the amplifying properties simultaneously with the removal of the transceiver. Thus, the proposed amplifier has a dynamic error of the order of 0.01-0 05%, there is no beating in it, and in addition, the measurement accuracy is significantly improved. Claims of the Invention An amplifier comprising two amplified channel input channels, the first of which is made in the form of serially connected modulators, a DC amplifier and a demodulator, the second is in the form of a DC amplifier, the output of which is connected to the input of the first subtraction unit, the other the input of which is connected to the output of the demodulator, characterized in that, in order to reduce the drift, a second subtraction unit and a differentiation link are introduced, the output of the first subtraction unit being connected to one of the second inputs a subtracting unit through a differentiating element, a second input of the second subtractor connected to the output of the demodulator, wherein the output amplifier is the output of the second subtractor. Sources of information taken into account for examination 1. USSR author's certificate in application 2332296 / 18-09, cl. H 03 F 3/38, 09.03.76 (prototype).
SU772487897A 1977-05-23 1977-05-23 Amplifier SU809492A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772487897A SU809492A1 (en) 1977-05-23 1977-05-23 Amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772487897A SU809492A1 (en) 1977-05-23 1977-05-23 Amplifier

Publications (1)

Publication Number Publication Date
SU809492A1 true SU809492A1 (en) 1981-02-28

Family

ID=20709781

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772487897A SU809492A1 (en) 1977-05-23 1977-05-23 Amplifier

Country Status (1)

Country Link
SU (1) SU809492A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5329245A (en) * 1993-06-28 1994-07-12 The United States Of America As Represented By The Secretary Of The Navy Hybrid high power amplifier

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5329245A (en) * 1993-06-28 1994-07-12 The United States Of America As Represented By The Secretary Of The Navy Hybrid high power amplifier

Similar Documents

Publication Publication Date Title
UA39094C2 (en) Transmitter (variants), amplifier control method, circuit of amplifying and saturation control of the amplifier
SU809492A1 (en) Amplifier
JPS5752227A (en) Data sampling circuit
SU1429088A1 (en) Instrument transducer with correction of characteristic
SU1703997A1 (en) Pressure measuring device
SU1095080A1 (en) Device for measuring ratio of two ac voltages
SU432660A1 (en) DEVICE FOR ENHANCING LOW-FREQUENCY SIGNALS
SU397893A1 (en) DEVICE FOR DETERMINING FUNCTIONS
JPH0666603B2 (en) Spectral signal amplifier for time-of-flight mass spectrometer
SU646414A1 (en) Phase variation amplifier
SU712773A1 (en) Method of measuring the upper boundary of linear dynamic range combination components
SU1434408A2 (en) Apparatus for compensation for measurement error and diagnostic monitoring of measurement channel
SU625309A1 (en) Arrangement for evaluating discrete signal reception quality
JPS57164605A (en) Amplifier
SU1157531A1 (en) Source of stabilized a.c.voltage
RU1667504C (en) Device for measuring ratio between two voltages
SU1064217A1 (en) Ac voltage rms value linear converter
SU1524007A1 (en) Linear transducer of effective value of a.c. voltage
SU924722A1 (en) Differentiating device
SU1376234A1 (en) Electrolytically decoupled d.c. voltage amplifier
SU902209A1 (en) Amplifying device
NO20010448L (en) Method of setting up a linearization circuit
SU815861A1 (en) Phase detector
SU809621A1 (en) Synchronization device
SU503249A1 (en) Multichannel analyzer