SU803121A1 - Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА - Google Patents

Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА Download PDF

Info

Publication number
SU803121A1
SU803121A1 SU782708681A SU2708681A SU803121A1 SU 803121 A1 SU803121 A1 SU 803121A1 SU 782708681 A SU782708681 A SU 782708681A SU 2708681 A SU2708681 A SU 2708681A SU 803121 A1 SU803121 A1 SU 803121A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
video signal
unit
inputs
Prior art date
Application number
SU782708681A
Other languages
English (en)
Inventor
Елена Илларионовна Жатова
Виталий Валерьевич Макаренко
Андрей Борисович Берлин
Original Assignee
Предприятие П/Я А-1335
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1335 filed Critical Предприятие П/Я А-1335
Priority to SU782708681A priority Critical patent/SU803121A1/ru
Application granted granted Critical
Publication of SU803121A1 publication Critical patent/SU803121A1/ru

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

1
Изобретение относитс  к телевизионной технике и может использоватьс  в телевизионных дефектоскопах дл  повышени  отношени  сигнал/шум в компенсированном сигнале.
Известно устройство компенсации темновых и фоновых составл юш,их видеосигнала , содержащее блок управл емой фиксации и блок формировани  управл ющих импульсов 1.
Однако известное устройство не устран ет искажени   ркости видеосигнала внутри строки вследствие того, что в нем шумовой сигнал, соизмеримый по амплитуде с полезным сиглалом, отрабатываетс  как полезный сигнал, а полезный сигнал с длительностью большей, чем длительность импульсов умножител  частоты в блоке формировани  управл ющих импульсов, искажаетс .
Цель изо.бретени  - устранение искажени   ркости видеосигнала внутри строки.
Дл  этого в устройство компенсации
темновых и фоновых составл ющих видеосигнала , содержащее блок управл емой фиксации и блок формировани  управл ющих импульсов, введены лини  задержки и коммутатор видеосигнала, причем первый вход блока управл емой фиксации соединен с первым выходом линии задержки, а второй вход подключен к первому выходу 5 блока формировани  управл ющих импульсов , при этом выход блока управл емой фиксации подключен к коммутатору видеосигнала , второй вход которого подключен ко второму выходу блока формировани  управл ющих импульсов, а на третий вход
коммутатора видеосигнала подан сигнал посто нной составл ющей видеосигнала, при этом блок формировани  управл ющих импульсов содержит последовательно соединенные логический элемент ИЛИ и формирователь импульсов переднего фронта, вход которого соединен с выходом логического элемента ИЛИ, причем выход логического элемента ИЛИ и выход формировател  импульсов переднего фронта  вл ютс  соответственно вторым и первым выходом блока формировани  управл ющих импульсов , кроме того, блок формировани  управл ющих импульсов содержит два параллельных канала, первый из которых содержит последовательно соединенные селектор видеосигнала по минимуму амплитуды, три входа которого подключены соответстзенно к входу, второму и третьему выходам линии задержки, блок вычитани , второй вход которого также подсоединен к второму выходу линии задержки, формирователь импульсов, селектор импульсов по длительности, логический элемент И и триггер , второй канал содержит последовательно соединенные селектор видеосигнала по максимуму амплитуды, три входа которого подключены соответственно к входу, второму и третьему выходам линии задержки, блок вычитани , второй вход которого также подсоединен к второму выходу линии задержки , формирователь импульсов, селектор импульсов по длительности, логический элемент И и триггер, причем первые Bibixoды триггеров каждого канала соединены соответственно со вторыми входами логического элемента И параллельного канала, вторые выходы триггеров соединены с обоими входами логического элемента ИЛИ, а на установочные входы обоих триггеров подаютс  строчные синхроимпульсы.
На фиг. 1 представлена структурна  электрическа  схема устройства компенсации темновых и фоновых составл юш,их видеосигнала; на фиг. 2 представлены эпюры напр жений в различных точках схе.мы устройства .
Устройство компенсации темновых и фоновых составл ющих видеосигнала содержит блок управл емой фиксации 1, блок формировани  управл ющих импульсов 2, линию задержки 3, коммутатор видеосигнала 4. Блок формировани  управл ющих импульсов 2 содержит последовательно соединенные логический элемент ЦЛИ 5 и формирователь импульсов переднего фронта 6, а также два параллельных канала, первый из которых содержит последовательно соединенные селектор видеосигнала по минимому амплитуды 7, блок вычитани  8, формирователь импульсов 9, селектор импульсов по длительности 10, логический элемент И 11, триггер 12, а второй канал содержит последовательно соединенные селектор видеосигнала по максимуму амплитуды 13, блок вычитани  14, формирователь импульсов 15, селектор импульсов по длительности 16, логический элемент И 17 и триггер 18.
Устройство компенсации темновых и фоновых составл ющих видеосигнала работает следующим образом.
От источника видеосигнала, например, с выхода предварительного усилител  телевизионной камеры сигнал подаетс  на линию задержки 3 с общим временем задержки Ua. и далее со всех ее выходов подаетс  на входы блока формировани  управл ющих импульсов 2, т.е. на вход селектора видеосигнала по минимуму амплитуды 7 и на вход селектора видеосигнала по максимуму амплитуды 13. (фиг. 2а, б, в). С выходов селектора видеосигнала по минимуму амплитуды 7 и селектора по максимуму амплитуды 13 сигналы подаютс  на первые входы блоков вычитани  8 и 14 (фиг. 2г,
е), на вторые входы которых с линии задержки 3 поступает видеосигнал, задержанный на врем  (фиг. 26). Разностные сигналы поступают на формирователь импульсов 9 и формирователь импульсов 15, которые перевод т сигналы из аналоговой
формы в цифровую. Селекторы импульсов по длительности 10 и 16 из последовательности импульсов, поступивщих на их вход с формировател  импульсов 9 и формировател  импульсов 15, пропускают на выход, т.е. на первые входы элементов И 11 и И 17, только те импульсы, длительность которых больще заданной, прин той за шумовую (фиг. 2д, ж). Таким образом, устран етс  неоднозначность определени  фронта импульса, используемого в дальнейщем дл 
0 точного определени - положени  импульса фиксации по отнощению к полезному сигналу , а одиночные шумовые выбросы из формировани  импульсов фиксации исключаютс . Элемент И 11 по второму входу в исходном состо нии открыт за исключением того времени, когда срабатывает триггер 18 и пропускает на свой выход все импульсы (фиг. 2и), не совпадающие по времени с импульсами триггера 18 (фиг. 2м). Элемент И 17 по второму входу также всегда
O открыт за исключением того времени, когда срабатывает триггер 12 (фиг. 2з, м) и пропускает на свой выход все импульсы (фиг. 2л) не совпадающие по времени с импульсами триггера 12 (фиг. 2к). В исходное состо ние триггеры 12 и 18 устанавливаютс  строчными синхроимпульсами в начале каждой строки. Из триггеров 12 и 18 первым срабатывает тот, на который раньше происходит импульс. Дл  отрицательных импульсов в видеосигнале это всегда триггер 12, дл 
0 положительных импульсов - триггер 18, т.е. элементы И 11 и И 17 и триггеры 12 и 18 производ т формирование стробирующих импульсов дл  обеих пол рностей сигнала от объектов независимо от их величины (фиг. 2м, к). Эти стробирующие импульсы складываютс  элементом ИЛИ 5 (фиг. 2н) и подаютс  на формирователь импульсов переднего фронта 6 и на управл ющий вход коммутатора видеосигнала 4. Передние фронты стробирующих импульсов, а, следоJJ вательно, и илпульсов фиксации, вырабатываемые формирователем переднего фронта 6 и подаваемые на блок управл емой фиксации (фиг. 2о), всегда опережают импульсы от объектов на врем  -. Блок управл емой фиксации 1 фиксирует пода5 ваемый на второй ее вход с линии задержки 3 видеосигнал, задержанный относительно входного сигнала на врем  --{-Сэч аи. Фиксированный относительно нулевого уровн  видеосигнал (фиг. 2п) поступает на сигнальный вход коммутатора видеосигнала 4. На третий вход коммутатора видеосигнала 4 подаетс  посто нный потенциал Ucf. присутствующий на его выходе в отсутствие стробирующих импульсов на управл ющем входе. Стробирующие импульсы (фиг. 2н) отпирают коммутатор видеосигнала 4 с опережением полезного сигнала на и запирают его по окончании импульса от объекта . Выходной сигнал устройства компенсации темновых и фоновых составл ющих видеосигнала повтор ет форму полезного сигнала в моменты стробирующего импульса, в остальное врем  он посто нен (фиг. 2р).

Claims (1)

  1. Формула изобретени 
    Устройство компенсации темновых и фоновых составл ющих видеосигнала, содержащее блок управл емой фиксации и блок формировани  управл ющих импульсов, отличающеес  тем, что, с целью устранени  искажений  ркости видеосигнала внутри , введены лини  задержки и коммутатЪр видеосигнала, причем йервый вход блока управл емой фиксации соединен с первым выходом линии задержки, а второй вход подключен к первому выходу блока формировани  управл ющих импульсов, при этом выход блока управл емой фиксации подключен к коммутатору видеосигнала, второй вход которого подключен ко второму выходу блока формировани  управл ющих импульсов, а иа третий вход коммутатора видеосигнала подан сигнал посто нной составл ющей видеосигнала, при этом блок формировани  управл ющих импульсов содержит последовательно соединенные логический элемент ИЛИ и формирователь импульсов переднего фронта, вход которого соединен с выходом логического элемента ИЛИ, причем выход логического элемента ИЛИ и выход формировател  импульсов переднего фронта  вл ютс  соотS ветственно вторым и первым выходом блока формировани  управл ющих импульсов, кроме того, блок формировани  управл ющих импульсов содержит два параллельных канала, первый из которых содержит последовательно соединенные селектор видеосигнала пб минимуму амплитуды, три входа которого подключены соответственно к входу ,- второму и третьему выходам линии задержки , блок вычитани , второй вход которого также подсоединен к второму выходу
    5 линии задержки, формирователь импульсов, селектор импульсов по длительности, логический элемент И и триггер второй канал содержит последовательно соединенные селектор видеосигнала по максимуму амплитуды , три входа которого подключены соответственно к входу, второму и третьему выходам линии задержки, блок вычитани , второй вход которого также подсоединен к второму выходу линии задержки, формирователь импульсов, селектор импульсов по
    S длительности, логический элемент И и триггер , причем первые выходы триггеров каждого канала соединены соответственно со вторыми входами логического элемента И параллельного канала, вторые выходы триггеров соединены с обоими входами логического элемента ИЛИ, а на установочные входы обоих триггеров подаютс  строчные синхроимпульсы .
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 427489, кл. Н 04 N 5/18, 1974 (прототип ).
SU782708681A 1978-12-26 1978-12-26 Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА SU803121A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782708681A SU803121A1 (ru) 1978-12-26 1978-12-26 Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782708681A SU803121A1 (ru) 1978-12-26 1978-12-26 Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА

Publications (1)

Publication Number Publication Date
SU803121A1 true SU803121A1 (ru) 1981-02-07

Family

ID=20803491

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782708681A SU803121A1 (ru) 1978-12-26 1978-12-26 Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА

Country Status (1)

Country Link
SU (1) SU803121A1 (ru)

Similar Documents

Publication Publication Date Title
GB515210A (en) Improvements in or relating to circuit arrangements for separating electric signal pulses
SU803121A1 (ru) Устройство компенсации темновыхи фОНОВыХ СОСТАВл ющиХ ВидЕОСиг-НАлА
US3705839A (en) Automatic signal registration in colour television cameras
SU559458A1 (ru) Устройство дл слежени за точечным объектом
GB1466161A (en) Method and apparatus for video signal processing
SU567218A1 (ru) Устройство дл компенсации временных искажений видеосигнала
US3258529A (en) System for cancellation of background information and signals resulting from non-homogeneity characteristics of a thermal imagery tube
SU566378A1 (ru) Устройство синхронизации дискретной фазовой автоподстройки
SU766037A1 (ru) Устройство селекции импульсов
SU373900A1 (ru) УСТРОЙСТВО дл ВЫДЕЛЕНИЯ ЭЛЕМЕНТА ИЗОБРА В ТЕЛЕВИЗИОННОМ ИЗМЕРИТЕЛЕ
SU1499426A1 (ru) Импульсно-фазовый детектор
SU1587553A1 (ru) Устройство дл выделени информативных элементов контура изображени
SU788444A1 (ru) Кодирующее устройство цветного телевидени системы секам
SU648152A3 (ru) Декодирующее устройство приемника цветного телевидени системы секам
SU1246411A1 (ru) Селектор кадровых синхроимпульсов
SU568203A1 (ru) Регенератор дискретных сигналов
SU545995A1 (ru) Устройство дл считывани графической информации
SU721907A1 (ru) Формирователь импульсов
SU1483673A1 (ru) Устройство формировани сигналов изображени
SU902319A1 (ru) Устройство дл воспроизведени черно-белого телевизионного изображени в условных цветах
SU1541481A1 (ru) Стробоскопический анализатор формы оптических повтор ющихс сигналов
SU396000A1 (ru)
SU843303A1 (ru) Устройство дл подавлени мельканийгОРизОНТАльНыХ цВЕТОВыХ гРАНиц ТЕлЕВи-зиОННОгО изОбРАжЕНи
SU573866A1 (ru) Устройство фазового разделени сигналов
SU618862A1 (ru) Устройство дл селекции фазоманипулированных сигналов