SU798879A1 - Устройство дл делени аналого-ВыХ СигНАлОВ - Google Patents

Устройство дл делени аналого-ВыХ СигНАлОВ Download PDF

Info

Publication number
SU798879A1
SU798879A1 SU792743816A SU2743816A SU798879A1 SU 798879 A1 SU798879 A1 SU 798879A1 SU 792743816 A SU792743816 A SU 792743816A SU 2743816 A SU2743816 A SU 2743816A SU 798879 A1 SU798879 A1 SU 798879A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
integrator
organ
zero
Prior art date
Application number
SU792743816A
Other languages
English (en)
Inventor
Владимир Алексеевич Будилов
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU792743816A priority Critical patent/SU798879A1/ru
Application granted granted Critical
Publication of SU798879A1 publication Critical patent/SU798879A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ АНАЛОГОВЫХ
СИГНАЛОВ
На фиг. I приведена функциональна  схема устройства дл  делени  аналоговых сигналов; на фиг. 2 -временные диаграммы , по сн ющие работу устройства.
Устройство дл  делени  аналоговых сигналов содержит нуль-орган I, первый 2 и второй 3 интеграторы, источник 4 опорного напр жени , ждущий генератор 5 импульсов.
Устройство работает следующим образом .
На вход интегратора 2 подаетс  напр жение , пропорциональное сигналу делител , С выхода интегратора 2 сигнал в виде нарастающего напр жени  подаетс  на первый вход нуль-органа I, на второй вход которого подаетс  опорное напр жение . В момент равенства этих напр жений нуль-орган t запускает ждущий генератор 5 импульсов. Импульс с выход ждущего генератора 5, поступа  на входы сброса интеграторов, открывает ключи разр да интеграторов, через которые разр жаютс  емкости обратных св зей интеграторов 2 и 3. Врем  между разр дными импульсами пр мо пропорционально опорному напр жению и обратно пропорционально напр жению на входе интегратора 2. На вход второго интегратора 3 поступает напр жение, пропорциональное сигналу делимого, емкость интегратора 3 начинает зар жатьс  и пИковое напр жение треугольных импульсов на его выходе пропорциональное произведению входного напр жени  интегратора 3 на врем  зар да, т.е. частному от делени  напр жений на входе интеграторов 2 и 3.
Технико-экономический эффект от использовани  предлагаемого устройства в отличие от известного заключаетс  в расщирении динамического диапазона входных сигналов. На выходе предлагаемого устройства сохран етс  знак делимого, что обеспечивает выполнение устройством двухквадратнозго делени  и упрощает устройство дл  делени . Кроме того, устройство позвол ет осуществл ть электрическую регулировку коэффициента передачи устройства путем изменени  опорного напр жени .
. При подключении интегрирующей ftcцепочки к выходу предлагаемого устройст возможен съем частного от делени  в виде посто нного напр жени , тогда как в известном устройстве частное от делени  получаетс , в виде мгновенного значени  напр жени  в определенный момент времени.
3 о б р е т
Формула
е н и  
Устройство дл  делени  аналоговых сигналов, содержащее нуль-орган, первый интегратор и второй интегратор, выход которого  вл етс  выходом устройства, выход первого интегратора подключен к первому входу нуль-органа, отличающеес  тем, что, с целью упрощени  устройства и расширени  динамического диапазона входных сигншюв за счет выполнени  операции делени  в двух квадрантах, в устройство введены
источник опорного напр жени , выход которого подключен ко второму входу нульоргана , и ждущий генератор импульсов, вход которого подключен к выходу нульоргана , а выход - ко входам сброса интеграторов , второй вход второго интегратора  вл етс  входом сигнала делимого, а второй вход первого интегратора входом сигнала делител .
Источники информации, прин тые во внимание при экспертизе
1.Жилинскас Р. - П.П. Измерители ; тношений и их применение в радиоизмерительной технике. Советское радио, 1975, с. 75-81.
2.Авторское свидетельство СССР № 557380, кл. G 06 G 7/161, 1976 (прототип).
о f e/iumefl6 Выход
Фиг.1 ё.г

Claims (1)

  1. Формула изобретения
    Устройство для деления аналоговых сигналов, содержащее нуль-орган, первый интегратор и второй интегратор, выход которого является выходом устройства, выход первого интегратора подключен к первому входу нуль-органа, отличающееся гем, что, с целью упрощения устройства и расширения динамического диапазона входных сигналов за счет выполнения операции деления в двух квадрантах, в устройство введены источник опорного напряжения, выход которого подключен ко второму входу нульоргана, и ждущий генератор импульсов, вход которого подключен к выходу нульоргана, а выход - ко входам сброса интеграторов, второй вход второго интегратора является входом сигнала делимого, а второй вход первого интегратора входом сигнала делителя.
SU792743816A 1979-04-02 1979-04-02 Устройство дл делени аналого-ВыХ СигНАлОВ SU798879A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792743816A SU798879A1 (ru) 1979-04-02 1979-04-02 Устройство дл делени аналого-ВыХ СигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792743816A SU798879A1 (ru) 1979-04-02 1979-04-02 Устройство дл делени аналого-ВыХ СигНАлОВ

Publications (1)

Publication Number Publication Date
SU798879A1 true SU798879A1 (ru) 1981-01-23

Family

ID=20818270

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792743816A SU798879A1 (ru) 1979-04-02 1979-04-02 Устройство дл делени аналого-ВыХ СигНАлОВ

Country Status (1)

Country Link
SU (1) SU798879A1 (ru)

Similar Documents

Publication Publication Date Title
SU798879A1 (ru) Устройство дл делени аналого-ВыХ СигНАлОВ
SU619869A1 (ru) Устройство дл измерени низкой частоты
SU418973A1 (ru)
SU809218A1 (ru) Масштабный преобразователь
JPS5948429B2 (ja) 演算回路
SU842843A1 (ru) Множительно-делительное устройство
SU836637A1 (ru) Логарифмический аналого-цифровойпРЕОбРАзОВАТЕль
SU645207A1 (ru) Аналоговое запоминающее устройство
SU834594A1 (ru) Способ измерени фазы сигнала
SU746170A1 (ru) Преобразователь перемещени в период колебаний
SU830417A1 (ru) Синусный преобразователь
SU587405A1 (ru) Устройство дл измерени амплитуды пр моугольных импульсов инфранизких частот
SU705467A1 (ru) Врем -импульсное множительноделительное устройство
SU631960A1 (ru) Датчик случайного сигнала
SU525120A1 (ru) Устройство дл извлечени квадратного корн
SU736120A1 (ru) Врем -импульсное множительно-интегрирующее устройство
SU1005081A1 (ru) Множительно-делительное устройство
SU524143A1 (ru) Устройство дл измерени распределени электрического потенциала
SU684733A1 (ru) Преобразователь величины емкости конденсатора во временной интервал напр жени
SU417731A1 (ru)
SU917347A1 (ru) Устройство временной задержки
SU488327A1 (ru) Генератор частотно-измен ющейс последовательности импульсов
SU450199A1 (ru) Устройство дл извлечени квадратного корн
SU930324A1 (ru) Аналого-цифровое устройство дл извлечени квадратного корн
SU636630A1 (ru) Устройство дл извлечени квадратного корн